CN112653549B - 基于量子密钥分发控制器的发光数据驱动接口标准电路 - Google Patents
基于量子密钥分发控制器的发光数据驱动接口标准电路 Download PDFInfo
- Publication number
- CN112653549B CN112653549B CN201910961539.6A CN201910961539A CN112653549B CN 112653549 B CN112653549 B CN 112653549B CN 201910961539 A CN201910961539 A CN 201910961539A CN 112653549 B CN112653549 B CN 112653549B
- Authority
- CN
- China
- Prior art keywords
- data
- interface
- output
- standard circuit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/08—Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
- H04L9/0816—Key establishment, i.e. cryptographic processes or cryptographic protocols whereby a shared secret becomes available to two or more parties, for subsequent use
- H04L9/0852—Quantum cryptography
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/70—Photonic quantum communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2209/00—Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
- H04L2209/12—Details relating to cryptographic hardware or logic circuitry
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Optics & Photonics (AREA)
- Optical Communication System (AREA)
Abstract
本发明公开了一种基于量子密钥分发控制器的发光数据驱动接口标准电路,其包括单个锁相环模块和多个数据通道模块。该锁相环模块用于向数据通道模块提供时钟驱动信号,以驱动数据通道模块内光子信息数据的发送。数据通道模块单向实现光子信息数据从量子密钥分发控制器到发光驱动电路的耦合发送,允许调节光子信息数据的发送波特率,并允许对光子信息数据的输出模式进行配置。本发明的标准电路可取代FPGA中不相干的多通道SerDes,不仅适合集成于QKD主控器专用集成电路内,还适合以独立接口ASIC的形式实现QKD控制器芯片与发光驱动电路芯片之间的连接。
Description
技术领域
本发明涉及量子通信领域,具体涉及基于量子密钥分发(QKD)控制器的发光数据驱动接口标准电路,其能兼容多种基于BB84协议的光子编码信息发送模式。
背景技术
现有的量子密钥分发系统一般采用一到多块Intel或Xilinx FPGA来构成控制器,在控制器内部,数据发送逻辑电路从输入的真随机数比特流(可以由真随机数发生器TRNG生成)中抽取一定长比特数,组合映射成所谓光子信息数据(或称发光数据),形成原始光子信息流。原始光子信息流一方面被送至片外主存储区保存以备后续读回并进行后续数据处理(如基矢比对);另一方面控制器需要根据每个光子信息数据,按照发光速率通过不同信号通道将数据发送至光源子系统内的驱动电路,以驱动DFB激光器发出光脉冲,或者驱动光强度调制器(IM)/相位调制器(PM),视光脉冲调制机制不同,信号通道数有不同数量的场景。例如,相位调制需要3路,基于诱骗态的偏振调制需要8路。
图1示出了现有技术的一种量子密钥分发系统的控制器结构。如图所示,控制器采用FPGA内嵌的多个高速串行解串器(SerDes)电路发送光子信息流至片外,并通过PCB板连接至光源子系统的发光驱动电路中以根据BB84协议来实现光脉冲的生成。
将随机数调制到QKD光源有多种调制机制来实现BB84协议,其中偏振与相位调制是两种应用最广泛的方式。为了增强安全性,有些系统还发送诱骗态信号。此外,高成码率始终是QKD系统追求的目标之一,所以不同应用场景对发光速率要求也会不同,如有40MHz、625MHz、1.25GHz等。这些不同要求综合起来使得从控制器输出的信号通道数、信号输出速率和对信号传输的电气特性要求相差很大。QKD系统要求多通道信号传输时各通道间信号延时抖动不超过20ps,无论是采用分立芯片通过PCB连接、还是独立设计专用接口电路,这是一个超出常规CMOS工艺技术的最低延时抖动限度。
目前为止,QKD系统并没有统一的控制器到光源的数据传输标准接口,不同研制者、不同应用场景、不同调制机制采用接口方式都不同,这给来自不同研制单位QKD控制器与光源模块互连带来不便,间接造成系统成本增加。
同时,目前市场上还未出现QKD控制器专用芯片,所有系统设备商都还是采用FPGA作为其主控器和数据处理芯片,从主控到发光单元之间采用FPGA嵌入的多个SerDes来实现光子信息数据的发送,尤其发光速率较高时,SerDes通道必不可少。然而,本发明人发现,采用通用FPGA及其本身的SerDes资源来实现发光数据信息与发光单元间接口至少存在以下技术不足:
1.对于采用FPGA的系统,上电后需要从外部读出FPGA配置代码对FPGA进行重新配置,对所用FPGA高速接口资源进行配置包含在其中。
2.FPGA发送接口电路通道间不存在耦合关系,理论上不同芯片SerDes通道间存在较大延时差,尽管采用现代纳米CMOS工艺的FPGA的SerDes通道间延时差可以小至20ps级。
3.SerDes是一种高性能的高速数据收发双向电路,内部含有编解码(如8b10b)、模拟与数字均衡、时钟数据恢复(CDR)等复杂电路,而QKD光子信息数据只需要单向发送,无需SerDes内含有的上述功能电路,采用SerDes来发送发光数据存在资源浪费问题。
4.在FPGA供应不足或其高速通道数量不足、或者通道间延时抖动很大情况下,采用其他通用芯片来构建发送数据通道十分不便。
发明内容
针对现有技术的上述问题,本发明提出了一种可适用多种应用场景且能够同时发送多通道数据的发光数据驱动接口标准电路,其可用以取代FPGA中不相干的多通道SerDes。本发明的发光数据驱动接口标准电路不仅适合集成于QKD主控器专用集成电路(ASIC)内,使得单颗QKD主控器ASIC能够取代一到多颗FPGA的使用,同时具备用于将光子信息数据发送到光源驱动电路的接口;同时该标准电路还适合以独立接口ASIC的形式实现QKD控制器芯片与发光驱动电路芯片之间的连接。
根据本发明,基于量子密钥分发控制器的发光数据驱动接口标准电路可以包括单个锁相环模块和多个数据通道模块,其中:
所述单个锁相环模块被设置用于向所述数据通道模块提供时钟驱动信号,以驱动所述数据通道模块内光子信息数据的发送;
所述数据通道模块被设置成单向地实现所述光子信息数据从所述量子密钥分发控制器到发光驱动电路的耦合发送,允许调节所述光子信息数据的发送波特率,以及允许对所述光子信息数据的输出模式进行配置。
进一步地,所述锁相环模块可以包括锁相环和偏置单元,其中:所述锁相环用于接收外部参考时钟信号,并基于所述外部参考时钟信号向所述数据通道模块提供时钟驱动信号;所述偏置单元用于向所述锁相环和所述数据通道模块提供偏置信号。
进一步地,本发明的发光数据驱动接口标准电路还可以包括:第一类接口refclk,其用于输入外部参考时钟信号;第三类接口txN_data,其用于输入所述光子信息数据;第四类接口TXNp,其用作所述数据通道模块的差分输出正向端;第五类接口TXNm,其用作所述数据通道模块的差分输出负向端;第六类接口baudrate,其用于输入所述光子信息数据的发送波特率的调节信号;以及,第七类接口TxN_output_mode,其用于输入所述光子信息数据的输出模式的配置信号。
更进一步地,本发明的发光数据驱动接口标准电路还可以包括模拟电源输入接口VDDA、模拟地接口VSSA、数字电源输入接口VDD和数字地接口VSS中的至少一个。
更进一步地,所述第一类接口refclk、第三类接口txN_data、第六类接口baudrate和第七类接口TxN_output_mode可以为数字输入接口,第四类接口TXNp和第五类接口TXNm为模拟输出接口
更进一步地,所述配置信号可以被设置用于将所述光子信息数据的输出模式配置为CML或LVDS。
进一步地,所述数据通道模块包括多路器单元、并行到串行转换单元、前向均衡电路单元、驱动器单元、伪随机序列发生器和伪随机序列检测单元。
更进一步地,所述多路器单元被设置成可接收所述光子信息数据和所述伪随机序列发生器的结果,并根据开关信号txN_test_en选择输出所述伪随机序列发生器的结果或者所述光子信息数据。
更进一步地,所述并行到串行转换单元用于接收来自所述多路器单元的输出,且被设置成在所述锁相环模块提供的所述时钟驱动信号作用下将并行输入的数据逐一转换成差分信号。
更进一步地,所述前向均衡电路单元用于接收所述并行到串行转换单元输出的差分信号,且被设置成对所述差分信号进行预加重处理。其中,所述预加重处理的预加重系数可以由外部予以配置。
更进一步地,所述驱动器单元用于接收所述前向均衡电路单元输出的差分信号和来自所述锁相环模块的偏置信号,且被设置成根据配置信号选择以CML或LVDS模式输出所述差分信号。
更进一步地,所述数据通道模块还可以被设置成:在内部测试状态下,由所述伪随机序列发生器输出的结果在所述驱动器单元的输出端处被返回至所述伪随机序列检测单元,以对所述结果进行检测并向外输出检测结果。
进一步地,本发明的发光数据驱动接口标准电路还可以包括第八类接口txN_bist_o,其用于向外输出所述伪随机序列检测单元的检测结果。
进一步地,本发明的发光数据驱动接口标准电路还可以包括第二类接口PLL_lock,其用于显示内部PLL的锁定;并且/或者,所述第三类接口txN_data的数量被设置成为允许对应于所述数据通道模块中的每一个,由外部输入的并行数据字长最多为10比特宽。
优选地,所述驱动器单元的输出端处可以设有片内电阻。所述数据通道模块可以被配置为8个。
附图说明
图1示意性地示出了现有技术的量子密钥分发系统控制器结构;
图2示意性地示出了本发明的基于量子密钥分发控制器的发光数据驱动接口标准电路的一种示例性结构。
具体实施方式
在下文中,本发明的示例性实施例将参照附图来详细描述。下面的实施例以举例的方式提供,以便充分传达本发明的精神给本发明所属领域的技术人员。因此,本发明不限于本文公开的实施例。
图2示出了本发明的基于量子密钥分发(QKD)控制器的发光数据驱动接口标准电路的一种示例性结构。
如图所示,该标准电路可以包括单个锁相环(PLL)模块和多个数据通道模块。作为示例,数据通道模块可以被配置为8个。
在本发明的发光数据驱动接口标准电路中,该锁相环模块被设置用于向各个数据通道模块提供时钟驱动信号,以驱动各数据通道模块内的数据发送,同时精确且可控地在标准电路内建立起各个数据通道模块之间的相位关系,由此从数据源头上减少各个数据通道模块之间的延时差。
相应地,对应于该锁相环模块,本发明的标准电路可以包括第一类接口refclk,其作为数字输入接口,用于输入外部参考时钟信号。此外,本发明的标准电路还可以包括第二类接口PLL_lock,其作为数字输出接口,用于显示内部PLL的锁定。
如图2所示,作为一种具体实现方式,锁相环模块可以包括锁相环和偏置单元Bias。其中,锁相环接收外部参考时钟信号,并基于此向标准电路中的各个数据通道模块提供时钟驱动信号;偏置单元用于向锁相环和标准电路中的数据通道模块提供偏置信号。
根据本发明,数据通道模块可以被设置成单向地实现光子信息数据从QKD控制器(芯片)到发光驱动电路(芯片)的直流耦合发送。
相应地,对应于数据通道模块,本发明的标准电路还可以包括:第三类接口txN_data,其作为数字输入接口,用于输入光子信息数据;第四类接口TXNp,其作为模拟输出接口,充当第N个数据通道模块的差分输出正向端;以及第五类接口TXNm,其作为模拟输出接口,充当第N个数据通道模块的差分输出负向端。
根据本发明,第三类接口txN_data可以被配置为多个。例如,第三类接口txN_data的数量可以被设置成为允许对应于每个数据通道模块,由外部输入的并行数据字长最多为10比特宽,如图2所示那样。
在本发明中,数据通道模块还可以被设置成允许调节数据发送波特率。相应地,本发明的标准电路还可以包括第六类接口baudrate,其作为数字输入接口,用于输入光子信息数据输出速率的调节信号。
在本发明中,数据通道模块还可以被设置成允许将光子信息数据输出模式配置为CML(Current Mode Logic,电流模式逻辑)或LVDS(Low-Voltage DifferentialSignaling,低电压差分信号)。相应地,本发明的标准电路还可以包括第七类接口TxN_output_mode,其作为数字输入接口,用于输入光子信息数据输出模式的配置信号。根据该配置信号,数据通道模块可以在CML和LVDS之间择一作为光子信息数据的输出模式。
此外,本发明的标准电路中还可以包括模拟电源输入接口VDDA、模拟地接口VSSA、数字电源输入接口VDD和数字地接口VSS。
进一步参见图2,作为一种具体实现方式,数据通道模块可以包括多路器单元、并行到串行转换单元、前向均衡电路单元、驱动器单元、伪随机序列发生器和伪随机序列检测单元。
根据本发明,多路器单元可以被设置成其输入端连接伪随机序列发生器和第三类接口txN_data,并根据开关信号txN_test_en选择输出来自伪随机序列发生器的输入或者来自第三类接口txN_data的输入。
并行到串行转换单元用于接收来自多路器单元的输出,且被设置成在锁相环模块提供的PLL时钟驱动信号作用下将并行输入数据从低比特到高比特地逐一转换成差分信号。
前向均衡电路单元用于接收来自并行到串行转换单元的输出,且被设置成对差分信号进行预加重处理。本发明中,预加重系数可以由外部予以配置,例如图2中所示,借助配置信号txN_emp来实现。
驱动器单元用于接收来自前向均衡电路单元的输出和来自锁相环模块的偏置信号,且被设置成根据由第七类接口TxN_output_mode输入的配置信号选择以CML或LVDS模式输出差分信号。
根据本发明,数据通道模块还可以被设置成在内部测试状态下,由伪随机序列发生器输出的数据在驱动器单元的输出端处被返回至伪随机序列检测单元,其中,伪随机序列检测单元对该数据进行检测并向外输出检测结果。相应地,本发明的标准电路还可以包括第八类接口txN_bist_o,其作为数字输出接口,用于输出伪随机序列检测单元的检测结果。
作为优选示例,可以在驱动器单元的输出端处设置片内电阻。作为示例,该片内电阻可以具有50欧姆的阻值。
由此可见,本发明设计一种可高速同时发送多通道数据的发光数据驱动接口标准电路,其可用以取代现有技术的FPGA中不相干的多通道SerDes。并且,本领域技术人员容易理解,本发明的发光数据驱动接口标准电路不仅适合集成于QKD主控器专用集成电路(ASIC)内,使得单颗QKD主控器ASIC能够取代一到多颗FPGA的使用,同时具备用于将光子信息数据发送到光源驱动电路的接口;同时该标准电路还适合以独立接口ASIC的形式实现QKD控制器芯片与发光驱动电路芯片之间的连接,从而统一QKD控制器ASIC或FPGA到发光系统的接口方式,为未来第三方QKD专用处理器的推出提供接口标准,也为光源数据输入标准化奠定基础,有助于提高QKD处理控制器的通用性和QKD系统模块化。进一步地,本发明所提出的由单一PLL电路模块驱动接口中的多个数据差分输出通道模块的电路架构可以有效地改善多个数据通道之间的时间延迟效应,极大提高成码率。通过在接口标准电路中引入通道数据波特率调节和差分输出模式配置功能,使其能够适应不同应用场景对于信号输出速率和信号传输电气特性要求的需求。
下表示例性地说明了本发明的发光数据驱动接口标准电路中的各种信号/接口的定义。
尽管前面结合附图通过具体实施例对本发明进行了说明,但是,本领域技术人员容易认识到,上述实施例仅仅是示例性的,用于说明本发明的原理,其并不会对本发明的范围造成限制,本领域技术人员可以对上述实施例进行各种组合、修改和等同替换,而不脱离本发明的精神和范围。
Claims (14)
1.一种基于量子密钥分发控制器的发光数据驱动接口标准电路,其包括单个锁相环模块和多个数据通道模块,其中:
所述单个锁相环模块被设置用于向所述数据通道模块提供时钟驱动信号,以驱动所述数据通道模块内光子信息数据的发送;
所述数据通道模块被设置成单向地实现所述光子信息数据从所述量子密钥分发控制器到发光驱动电路的耦合发送,允许调节所述光子信息数据的发送波特率,以及允许对所述光子信息数据的输出模式进行配置。
2.如权利要求1所述的发光数据驱动接口标准电路,其中,所述锁相环模块包括锁相环和偏置单元;
所述锁相环用于接收外部参考时钟信号,并基于所述外部参考时钟信号向所述数据通道模块提供时钟驱动信号;
所述偏置单元用于向所述锁相环和所述数据通道模块提供偏置信号。
3.如权利要求1所述的发光数据驱动接口标准电路,其中,所述数据通道模块包括多路器单元、并行到串行转换单元、前向均衡电路单元、驱动器单元、伪随机序列发生器和伪随机序列检测单元。
4.如权利要求1所述的发光数据驱动接口标准电路,其包括:
第一类接口refclk,其用于输入外部参考时钟信号;
第三类接口txN_data,其用于输入所述光子信息数据;
第四类接口TXNp,其用作所述数据通道模块的差分输出正向端;
第五类接口TXNm,其用作所述数据通道模块的差分输出负向端;
第六类接口baudrate,其用于输入所述光子信息数据的发送波特率的调节信号;以及
第七类接口TxN_output_mode,其用于输入所述光子信息数据的输出模式的配置信号。
5.如权利要求4所述的发光数据驱动接口标准电路,其还包括模拟电源输入接口VDDA、模拟地接口VSSA、数字电源输入接口VDD和数字地接口VSS中的至少一个;并且/或者,
所述第一类接口refclk、第三类接口txN_data、第六类接口baudrate和第七类接口TxN_output_mode为数字输入接口,第四类接口TXNp和第五类接口TXNm为模拟输出接口;并且/或者,
所述配置信号用于将所述光子信息数据的输出模式配置为CML或LVDS。
6.如权利要求3所述的发光数据驱动接口标准电路,其中,所述多路器单元被设置成可接收所述光子信息数据和所述伪随机序列发生器的结果,并根据开关信号txN_test_en选择输出所述伪随机序列发生器的结果或者所述光子信息数据。
7.如权利要求3所述的发光数据驱动接口标准电路,其中,所述并行到串行转换单元用于接收来自所述多路器单元的输出,且被设置成在所述锁相环模块提供的所述时钟驱动信号作用下将并行输入的数据逐一转换成差分信号。
8.如权利要求3所述的发光数据驱动接口标准电路,其中,所述前向均衡电路单元用于接收所述并行到串行转换单元输出的差分信号,且被设置成对所述差分信号进行预加重处理。
9.如权利要求8所述的发光数据驱动接口标准电路,其中,所述预加重处理的预加重系数由外部予以配置。
10.如权利要求3所述的发光数据驱动接口标准电路,其中,所述驱动器单元用于接收所述前向均衡电路单元输出的差分信号和来自所述锁相环模块的偏置信号,且被设置成根据配置信号选择以CML或LVDS模式输出所述差分信号。
11.如权利要求3所述的发光数据驱动接口标准电路,其中,所述数据通道模块还被设置成:在内部测试状态下,由所述伪随机序列发生器输出的结果在所述驱动器单元的输出端处被返回至所述伪随机序列检测单元,以对所述结果进行检测并向外输出检测结果。
12.如权利要求11所述的发光数据驱动接口标准电路,其还包括第八类接口txN_bist_o,其用于向外输出所述伪随机序列检测单元的检测结果。
13.如权利要求4所述的发光数据驱动接口标准电路,其还包括第二类接口PLL_lock,其用于显示内部PLL的锁定;并且/或者,
所述第三类接口txN_data的数量被设置成为允许对应于所述数据通道模块中的每一个,由外部输入的并行数据字长最多为10比特宽。
14.如权利要求3、6-12中任一项所述的发光数据驱动接口标准电路,其中,所述驱动器单元的输出端处设有片内电阻;并且/或者,所述数据通道模块被配置为8个。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910961539.6A CN112653549B (zh) | 2019-10-11 | 2019-10-11 | 基于量子密钥分发控制器的发光数据驱动接口标准电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910961539.6A CN112653549B (zh) | 2019-10-11 | 2019-10-11 | 基于量子密钥分发控制器的发光数据驱动接口标准电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112653549A CN112653549A (zh) | 2021-04-13 |
CN112653549B true CN112653549B (zh) | 2022-05-20 |
Family
ID=75342912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910961539.6A Active CN112653549B (zh) | 2019-10-11 | 2019-10-11 | 基于量子密钥分发控制器的发光数据驱动接口标准电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112653549B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5950115A (en) * | 1997-08-29 | 1999-09-07 | Adaptec, Inc. | GHz transceiver phase lock loop having autofrequency lock correction |
CN206135937U (zh) * | 2016-11-15 | 2017-04-26 | 上海国盾量子信息技术有限公司 | 一种用于量子密钥分发系统的自动时序调整装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060018475A1 (en) * | 2003-02-07 | 2006-01-26 | Magiq Technologies, Inc. | Kd systems with robust timing |
JP5442723B2 (ja) * | 2009-05-13 | 2014-03-12 | パナソニック株式会社 | ハイブリッド型データ送信回路 |
US10055375B2 (en) * | 2013-07-02 | 2018-08-21 | Inphi Corporation | Single-chip control module for an integrated system-on-a-chip for silicon photonics |
KR102368864B1 (ko) * | 2015-10-22 | 2022-03-03 | 삼성전자주식회사 | 위상 고정 루프의 출력의 락을 감지하는 클록 및 데이터 복원 회로 |
-
2019
- 2019-10-11 CN CN201910961539.6A patent/CN112653549B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5950115A (en) * | 1997-08-29 | 1999-09-07 | Adaptec, Inc. | GHz transceiver phase lock loop having autofrequency lock correction |
CN206135937U (zh) * | 2016-11-15 | 2017-04-26 | 上海国盾量子信息技术有限公司 | 一种用于量子密钥分发系统的自动时序调整装置 |
Non-Patent Citations (1)
Title |
---|
基于IEEE1394b数据光传输模块研制;周学安等;《电子测量技术》;20160415(第04期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN112653549A (zh) | 2021-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9106220B2 (en) | Methods and systems for high bandwidth chip-to-chip communications interface | |
US7358869B1 (en) | Power efficient, high bandwidth communication using multi-signal-differential channels | |
US9071476B2 (en) | Methods and systems for high bandwidth chip-to-chip communications interface | |
US8090267B2 (en) | Complementary optical wiring apparatus | |
JP4750704B2 (ja) | プログラマブルマルチギガビットトランシーバを含むプログラマブルロジックデバイス | |
US20080107422A1 (en) | Serializer/deserializers for use in optoelectronic devices | |
US8732375B1 (en) | Multi-protocol configurable transceiver with independent channel-based PCS in an integrated circuit | |
US10469173B2 (en) | High-speed low-power-consumption optical transceiver chip | |
US10528075B2 (en) | Embedded clock in a communication system | |
US11449453B2 (en) | Multi-package system using configurable input/output interface circuits for single-ended intra-package communication and differential inter-package communication | |
CN111063287B (zh) | 显示控制系统 | |
Lancheres et al. | The MIPI C-PHY standard: A generalized multiconductor signaling scheme | |
CN109417521B (zh) | 低功率多电平驱动器 | |
CN112653549B (zh) | 基于量子密钥分发控制器的发光数据驱动接口标准电路 | |
US7342520B1 (en) | Method and system for multilevel serializer/deserializer | |
JP4558326B2 (ja) | プログラマブルデバイスにおけるマルチギガビットトランシーバ用低ジッタクロック | |
US20170295045A1 (en) | Embedded clock in communication system | |
US11689316B2 (en) | Reduced power transmitter during standby mode | |
US20040179520A1 (en) | Master-slave latch with transparent mode | |
US8401388B2 (en) | Optical transmitter | |
Yoo et al. | A 10 Gb/s 4-PAM transceiver with adaptive pre-emphasis | |
EP3796574A1 (en) | Optical network apparatus and optical module | |
US20130322888A1 (en) | Optical transmission circuit device, optical reception circuit device, optical transmission/reception circuit device and optical transmission method | |
GB2432468A (en) | An integrated optical SERDES transceiver circuit using LVDS amplifiers | |
KR100260795B1 (ko) | 칩 내부 혹은 칩과 칩 사이의 인터페이스 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |