CN1125399C - 防止中断基本输入输出系统更新的方法与装置 - Google Patents

防止中断基本输入输出系统更新的方法与装置 Download PDF

Info

Publication number
CN1125399C
CN1125399C CN 00118119 CN00118119A CN1125399C CN 1125399 C CN1125399 C CN 1125399C CN 00118119 CN00118119 CN 00118119 CN 00118119 A CN00118119 A CN 00118119A CN 1125399 C CN1125399 C CN 1125399C
Authority
CN
China
Prior art keywords
bios
signal
updating
reset
logic element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 00118119
Other languages
English (en)
Other versions
CN1328293A (zh
Inventor
陈宇光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asustek Computer Inc
Original Assignee
Asustek Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asustek Computer Inc filed Critical Asustek Computer Inc
Priority to CN 00118119 priority Critical patent/CN1125399C/zh
Publication of CN1328293A publication Critical patent/CN1328293A/zh
Application granted granted Critical
Publication of CN1125399C publication Critical patent/CN1125399C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Stored Programmes (AREA)

Abstract

一种防止误按重置按钮而中断基本输入输出系统更新的方法与装置,当基本输入输出单元在进行资料更新时,由芯片组送出抑制信号至逻辑元件,以抑制重置装置所发出的重置命令。当基本输入输出单元未在进行资料更新或资料更新完毕时,则由芯片组送出非抑制信号至逻辑元件,以允许重置装置所发出的重置命令而进行重置系统的动作。可避免因输入重置信号而使得中断基本输入输出系统资料的更新,而造成无法重新正常开机启动的情况。

Description

防止中断基本输入 输出系统更新的方法与装置
技术领域
本发明涉及一种防止基本输入输出系统(basic input output system,BIOS)更新时被中断的方法与装置,且特别涉及一种防止基本输入输出系统更新时,因误按重置按键而中断其更新的方法与装置。
背景技术
当电脑开机时,中央处理单元(Central Processing Unit,CPU)开始执行开机测试程序,进行开机自我测试及检查所有标准元件是否存在等待工作。开机测试程序是存放在基本输入输出系统的只读存储器中,所以电脑开机时,CPU会自动寻找这些程序以进行下一个动作。
有时候,使用者可能需要修改储存在只读存储器中的程序,但对于一个真正的只读存储器而言,要改变其程序是不可能的,只能通过更换已修改过程序的只读存储器。由于半导体的技术不断地进步,已经发展出可擦写只读存储器(Erasable Programmable Read Only Memory)、电子式可擦写只读存储器(Electrically Erassble Programmable Read Only Memory)及快闪存储器(Flash Memory)等,这些存储器都可以称为非易失性存储器(non-volatilememory),其特性是可以让使用者透过特殊的程序来更新存储器中的所有程序,并且存入存储器中的程序不会因为电源供应的中断而消失,因此具有优越的资料保存特性。
近来,通过网络互联网下载基本输入输出系统更新程序,并且用此程序来更新基本输入输出系统已变得非常的重要。大部分传统技术就像ASUSLive Update Technology一样,会自动侦测主机板编号(motherboard model)名称及确定基本输入输出系统是否为最新的版本,并且告诉使用者是否应该更新你的主机板上基本输入输出系统。可能有一天的半夜,更新机构会变得有自动执行及自我更新的能力。事实上,使用者也许并不知道主机板上基本输入输出系统是否在更新的程序中,这时,如果使用者按下重置按钮、电源开关按钮或任何方法来中断这个程序,在改变可程序化芯片的基本输入输出系统的资料并重新回到开机系统之后,使用者再也无法正常开启电脑系统。
因此可程序化芯片的基本输入输出系统在进行更新资料的期间,是不允许有任何中断系统的动作。中断更新基本输入输出系统的资料的因素有电源开关按钮、Ctrl-Alt-Del、键盘、滑鼠及重置按钮等。以目前的技术,在主机板上可程序化芯片的基本输入输出系统更新资料的期间,可以通过软件方式锁住电源开关按钮、Ctrl-Alt-Del、键盘及滑鼠的功能,但是无法通过软件锁住重置按钮的功能,如果有人按下重置按钮时,在没有重置遮蔽的情况,会造成可程序化芯片的基本输入输出系统的资料混乱而无法复原。
发明内容
因此本发明提供一种防止误按重置按钮而中断基本输入输出系统更新的方法与装置,当基本输入输出系统在更新资料时,则利用逻辑电路以锁住重置的功能,而且可以真正锁住电脑系统的重置功能,以避免因为小孩或任何人在没有目的的情况下关机或重置电脑系统。
本发明提出一种防止误按重置按钮而中断基本输入输出系统更新的方法,包括:在所述基本输入输出系统进行资料更新时,从芯片组产生一抑制信号,将该抑制信号输出到一逻辑元件的输入端;该逻辑元件接收到所述抑制信号后,其输出端向所述系统输出一不可重置信号,使得不能中断所述更新;在所述基本输入输出系统进行资料更新完毕时,芯片组将一非抑制信号输入到逻辑元件的输入端;以及在逻辑元件接收到所述非抑制信号时,逻辑元件的另一输入端接收来自外部的重置信号,使逻辑元件的输出端向系统输出一可重置信号,使系统执行一重置动作。
本发明提出一种防止误按重置按钮而中断基本输入输出系统更新的装置,包括:一芯片组,至少具有一输出端,用以输出一更新指示信号,所述更新指示信号用以指示所述基本输入输出系统正在进行更新,以防止任何中断系统的动作;以及一逻辑元件,具有:一第一输入端,与外部一重置装置相连接,并接收其发出的重置信号;一第二输入端,与所述芯片组的所述输出端相连接,用以接收所述更新指示信号;通过所述更新指示信号,控制所述重置信号的电平。
附图说明
为使本发明的上述目的、特征、和优点能更明显易懂,下文特举优选实施例,并配合附图,作详细说明如下:
图1示出的是更新基本输入输出系统的资料时抑制重置动作的流程图;以及
图2示出的是重置系统的示意图。
标号说明:
22:重置按钮(Reset Button)
24:或门(OR Gate)
26:特殊应用集成电路(Application Specific Integrated Circuit)
28:芯片组(Chipset)
具体实施方式
图1示出的是更新基本输入输出系统的资料时抑制重置动作的流程图。当电脑的基本输入输出系统的资料更新时,则芯片组会产生一个抑制信号(S10),此抑制信号是由芯片组的输出端输出至一个逻辑元件的输入端,这个逻辑元件接收抑制信号后,在逻辑元件的输出端输出一个不可重置信号于系统,使得在更新资料的过程中不能中断其动作。当使用者欲重置电脑系统时,将使重置装置产生一个重置信号(S12),例如按下重置按钮而产生重置信号,这个重置信号是送到此逻辑元件的另一个输入端。
当基本输入输出系统在进行更新资料的动作完毕时,则芯片组的输出端输出一个非抑制信号(S14)。这个非抑制信号是输入至逻辑元件的一个输入端,这个逻辑元件在接收非抑制信号后,在逻辑元件的另一个输入端亦接收重置装置所送出的重置信号,则逻辑元件的输出端输出一个可以重置信号于系统,此时系统开始进行重置的工作(S16)。
图2示出的是重置系统的示意图。其在一般的重置按钮22与芯片组28之间增加一逻辑门,例如或门(OR gate)24。或门24除了接收重置按钮22所产生的重置信号RESET外,还接收一用以表示基本输入输出系统是否在进行更新的更新指示信号UPDATE。利用或门24,使重置信号不会直接传送到芯片组28,造成因为误按重置按钮22而使在进行基本输入输出系统更新的过程遭到中断。
如图2所示,当要重置系统时,必须透过重置按钮22送入一个重置信号到芯片组28的RESET接脚,系统才会进行重置的动作。一般而言,重置信号可以定义为当一脉冲信号由高电平状态转为低电平状态来触发重置动作。一般而言,若采用负缘触发来重置时,或门24的UPDATE接脚保持在低电平,使得或门24的输出与RESET的电平相同,以此将系统重置。亦即,当基本输入输出系统未进行更新时或系统处于一般状态时,则芯片组28的一般用途输出(general purpose output,GPO)接脚会送出低电平的信号到或门24的UPDATE接脚上。
当进行基本输入输出系统的资料更新时,则芯片组28会送出一抑制信号,以抑制重置的动作。此抑制信号可以由芯片组28的GPO接脚来输出。在此例中,芯片组28的GOP接脚会送出高电平的信号到或门24的UPDATE接脚上。此时,或门24的输出会改变重置信号的电平,使得系统无法重置。因此,基本输入输出系统的更新程序便不会因误按重置按钮而被中断。前述的或门24可以组合在一特殊应用集成电路(application specific Integratedcircuit,ASIC)26的内部。
因此,本发明的优点已提供一种防止误按重置按钮而中断基本输入输出系统更新的方法与装置,能够确实而有效地锁住重置按钮的重置功能,而且作为锁住重置按钮的重置功能的逻辑元件可以组合在特殊应用集成电路中,不需增加额外的元件,可以减少硬件线路设计的复杂度,并且达到保护基本输入输出系统在更新资料的期间,避免因输入重置信号而中断更新资料的动作,造成无法重新正常开机启动的情况。
综上所述,虽然本发明已以优选实施例披露如上,然其并非用于限定本发明,任何本领域的技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视后附的权利要求所界定的为准。

Claims (8)

1.一种防止误按重置按钮而中断基本输入输出系统更新的方法,包括:
在所述基本输入输出系统进行资料更新时,从芯片组产生一抑制信号,将该抑制信号输出到一逻辑元件的输入端;
该逻辑元件接收到所述抑制信号后,其输出端向所述系统输出一不可重置信号,使得不能中断所述更新;
在所述基本输入输出系统进行资料更新完毕时,芯片组将一非抑制信号输入到逻辑元件的输入端;以及
在逻辑元件接收到所述非抑制信号时,逻辑元件的另一输入端接收来自外部的重置信号,使逻辑元件的输出端向系统输出一可重置信号,使系统执行一重置动作。
2.如权利要求1所述的防止误按重置按钮而中断基本输入输出系统更新的方法,在所述基本输入输出系统进行资料更新时,则送出所述抑制信号以抑制按下重置按钮而中断基本输入输出系统的更新。
3.如权利要求1所述的防止误按重置按钮而中断基本输入输出系统更新的方法,所述基本输入输出系统进行资料更新完毕,送出所述非抑制信号以允许按下重置按钮进行系统重置。
4.一种防止误按重置按钮而中断基本输入输出系统更新的装置,包括:
一芯片组,至少具有一输出端,用以输出一更新指示信号,所述更新指示信号用以指示所述基本输入输出系统正在进行更新,以防止任何中断系统的动作;以及
一逻辑元件,具有:一第一输入端,与外部一重置装置相连接,并接收其发出的重置信号;一第二输入端,与所述芯片组的所述输出端相连接,用以接收所述更新指示信号;通过所述更新指示信号,控制所述重置信号的电平。
5.如权利要求4所述的防止误按重置按钮而中断基本输入输出系统更新的装置,其中所述芯片组为一可程序化芯片。
6.如权利要求4所述的防止误按重置按钮而中断基本输入输出系统更新的装置,其中所述重置装置为所述重置按钮。
7.如权利要求4所述的防止误按重置按钮而中断基本输入输出系统更新的装置,其中所述逻辑元件是一或门。
8.如权利要求4所述的防止误按重置按钮而中断基本输入输出系统更新的装置,其中所述或门组合于一特殊应用集成电路中。
CN 00118119 2000-06-09 2000-06-09 防止中断基本输入输出系统更新的方法与装置 Expired - Lifetime CN1125399C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 00118119 CN1125399C (zh) 2000-06-09 2000-06-09 防止中断基本输入输出系统更新的方法与装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 00118119 CN1125399C (zh) 2000-06-09 2000-06-09 防止中断基本输入输出系统更新的方法与装置

Publications (2)

Publication Number Publication Date
CN1328293A CN1328293A (zh) 2001-12-26
CN1125399C true CN1125399C (zh) 2003-10-22

Family

ID=4587105

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 00118119 Expired - Lifetime CN1125399C (zh) 2000-06-09 2000-06-09 防止中断基本输入输出系统更新的方法与装置

Country Status (1)

Country Link
CN (1) CN1125399C (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101778023A (zh) * 2009-01-12 2010-07-14 华为终端有限公司 通用即插即用设备的执行及控制方法、装置和系统
US10503491B2 (en) * 2016-09-16 2019-12-10 Honeywell International Inc. On-process migration of non-redundant input/output (I/O) firmware
CN109753386B (zh) * 2019-01-16 2020-09-18 浪潮商用机器有限公司 一种服务器及其bios和bmc的重置控制系统

Also Published As

Publication number Publication date
CN1328293A (zh) 2001-12-26

Similar Documents

Publication Publication Date Title
US7069472B2 (en) Method for restoring CMOS in a jumperless system
US6253319B1 (en) Method and apparatus for restoring a computer to a clear CMOS configuration
CN101814035B (zh) 允许快速平台重启的方法和系统
CN100474247C (zh) 在计算机服务器系统中更新固件的方法
JP4028605B2 (ja) Sormセッションを有するコンピュータ・システム及び方法
EP0556314B1 (en) Method and apparatus for providing down-loaded instructions for execution by a peripheral controller
JP3494510B2 (ja) サスペンド・システム用パワー・マネジメント・プロセッサ
EP0780000B1 (en) Performing system tasks at power-off using system management interrupt
US6112320A (en) Computer watchdog timer
US7613937B2 (en) Method and apparatus for utilizing a microcontroller to provide an automatic order and timing power and reset sequencer
JPH096459A (ja) 多重レベル延期タイマを有するコンピュータ・システム及び方法
KR20010043130A (ko) 운영체제의 초기화 및 재시작 방법 및 장치
EP0556279A1 (en) Memory mapped keyboard controller
JPH08194561A (ja) Apm(拡張パワー・マネジメント)用自動バックアップ装置
US20070136565A1 (en) Stack underflow debug with sticky base
US20190065210A1 (en) Bios switching device
CN110865830A (zh) 固件更新方法及电脑系统
CN112970002A (zh) 用于可配置错误处理的系统
JP2007323631A (ja) Cpu暴走判定回路
CN1125399C (zh) 防止中断基本输入输出系统更新的方法与装置
CN110083491A (zh) 一种bios初始化方法、装置、设备及存储介质
US10990156B2 (en) Method for calculating power-on hours of an electronic device and electronic device utilizing the same
CN102455919A (zh) 基本输入输出系统自动最佳化设定方法
WO2004003714A2 (en) Circuit for detection of internal microprocessor watchdog device execution and method for resetting microprocessor system
CN112230753B (zh) 一种arm服务器电源键关机方法、系统、终端及存储介质

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20031022

CX01 Expiry of patent term