CN112463492A - 一种内存可纠正错误处理方法、系统、设备以及介质 - Google Patents
一种内存可纠正错误处理方法、系统、设备以及介质 Download PDFInfo
- Publication number
- CN112463492A CN112463492A CN202011404825.1A CN202011404825A CN112463492A CN 112463492 A CN112463492 A CN 112463492A CN 202011404825 A CN202011404825 A CN 202011404825A CN 112463492 A CN112463492 A CN 112463492A
- Authority
- CN
- China
- Prior art keywords
- correctable
- memory
- correctable error
- processing configuration
- error processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 238000012545 processing Methods 0.000 title claims abstract description 112
- 238000000034 method Methods 0.000 title claims abstract description 52
- 230000004044 response Effects 0.000 claims description 24
- 230000006870 function Effects 0.000 claims description 18
- 230000008569 process Effects 0.000 claims description 12
- 238000004590 computer program Methods 0.000 claims description 8
- 238000001514 detection method Methods 0.000 claims description 6
- 238000013480 data collection Methods 0.000 abstract description 2
- 230000001629 suppression Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 4
- 238000003672 processing method Methods 0.000 description 4
- 108010028984 3-isopropylmalate dehydratase Proteins 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06Q—INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
- G06Q10/00—Administration; Management
- G06Q10/10—Office automation; Time management
- G06Q10/107—Computer-aided management of electronic mailing [e-mailing]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Business, Economics & Management (AREA)
- Human Resources & Organizations (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Computer Hardware Design (AREA)
- Strategic Management (AREA)
- Entrepreneurship & Innovation (AREA)
- Data Mining & Analysis (AREA)
- Economics (AREA)
- Marketing (AREA)
- Operations Research (AREA)
- Tourism & Hospitality (AREA)
- General Business, Economics & Management (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本发明公开了一种内存可纠正错误处理方法,包括以下步骤:接收对BIOS中预先定义的可纠正错误处理配置项进行设置的指令并进行相应设置;响应于所述BIOS启动,获取BIOS中设置的所述可纠正错误处理配置项对应的值;根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法。本发明还公开了一种系统、计算机设备以及可读存储介质。本发明提供的方案通过设置不同的可纠正错误(例如UPI错误、PCIE错误、ECC错误)的处理策略,可以实现服务器在不用业务场景的切换,满足不同用户的多样性需求,兼容错误抑制、错误数据收集的需求。根据不同用户定制不同的处理策略,快速输出定制化方案。
Description
技术领域
本发明涉及服务器领域,具体涉及一种内存可纠正错误处理方法、系统、设备以及存储介质。
背景技术
发生内存故障的概率也越高,当发生内存可纠正错误时需要将错误记录下来,同时还要考虑错误发生的次数,当短时间出错次数较高时,日志如何记录需要根据不同业务决定,提供不同内存错误的告警策略可以满足不同业务的可纠正错误告警需求应用业务不同,可纠正错误日志上报也会不一样,现有的可纠正处理方式,在不同的应用场景下各有不足,如内存可纠正风暴的影响,或者将控制可纠正报错的规则放到SMI中断处理,从而使SMI处理时间延长,或仅将可纠正报错的规则放到BMC处理,未考虑可纠正错误风暴带来的SMI中断影响OS下的性能。
发明内容
有鉴于此,为了克服上述问题的至少一个方面,本发明实施例提出一种内存可纠正错误处理方法,包括以下步骤:
接收对BIOS中预先定义的可纠正错误处理配置项进行设置的指令并进行相应设置;
响应于所述BIOS启动,获取BIOS中设置的所述可纠正错误处理配置项对应的值;
根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法。
在一些实施例中,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第一预设值,所述BIOS接收并处理CPU因检测到所述内存可纠正错误而产生的SMI中断事件。
在一些实施例中,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第二预设值且所述BIOS在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
在一些实施例中,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第三预设值且BMC在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
在一些实施例中,还包括:
响应于通过带外命令接收到对所述可纠正错误处理配置项进行更改的指令,重启所述BIOS以从BMC中获取到更改后的可纠正错误处理配置项的值,并利用所述更改后的可纠正错误处理配置项的值选择执行相应的处理内存可纠正错误的方法。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种内存可纠正错误处理系统,包括:
设置模块,所述设置模块配置为接收对BIOS中预先定义的可纠正错误处理配置项进行设置的指令并进行相应设置;
获取模块,所述获取模块配置为响应于所述BIOS启动,获取BIOS中设置的所述可纠正错误处理配置项对应的值;
执行模块,所述执行模块配置为根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法。
在一些实施例中,所述执行模块还配置为:
响应于所述可纠正错误处理配置项对应的值为第一预设值,所述BIOS接收并处理CPU因检测到所述内存可纠正错误而产生的SMI中断事件。
在一些实施例中,所述执行模块还配置为:
响应于所述可纠正错误处理配置项对应的值为第二预设值且所述BIOS在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能;
响应于所述可纠正错误处理配置项对应的值为第三预设值且BMC在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行如上所述的任一种内存可纠正错误处理方法的步骤。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时执行如上所述的任一种内存可纠正错误处理方法的步骤。
本发明具有以下有益技术效果之一:本发明提出的方案能够使得控制端只需要登录邮箱通过发邮件的方式实现对被控端的远程控制,无需安装任何程序。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明的实施例提供的内存可纠正错误处理方法的流程示意图;
图2为本发明的实施例提供的BIOS和BMC设置配置项的流程图;
图3为本发明的实施例提供的第一预设值对应的内存可纠正错误处理方法的流程示意图;
图4为本发明的实施例提供的第二预设值对应的内存可纠正错误处理方法的流程示意图;
图5为本发明的实施例提供的第三预设值对应的内存可纠正错误处理方法的流程示意图;
图6为本发明的实施例提供的内存可纠正错误处理系统的结构示意图;
图7为本发明的实施例提供的计算机设备的结构示意图;
图8为本发明的实施例提供的计算机可读存储介质的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
根据本发明的一个方面,本发明的实施例提出一种内存可纠正错误处理方法,如图1所示,其可以包括步骤:
S1,接收对BIOS中预先定义的可纠正错误处理配置项进行设置的指令并进行相应设置;
S2,响应于所述BIOS启动,获取BIOS中设置的所述可纠正错误处理配置项对应的值;
S3,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法。
本发明提供的方案通过设置不同的可纠正错误(例如UPI错误、PCIE错误、ECC错误)的处理策略,可以实现服务器在不用业务场景的切换,满足不同用户的多样性需求,兼容错误抑制、错误数据收集的需求。根据不同用户定制不同的处理策略,快速输出定制化方案。
在一些实施例中,还包括:
响应于通过带外命令接收到对所述可纠正错误处理配置项进行更改的指令,重启所述BIOS以从BMC中获取到更改后的可纠正错误处理配置项的值,并利用所述更改后的可纠正错误处理配置项的值选择执行相应的处理内存可纠正错误的方法。
具体的,如图2所示,可以通过定义BIOS选项,如可纠正Control policy,选项有3个子选项:Normal,BIOS control,BMC control。当用户进入BIOS setup选择选项值时,BIOS将用户的设置同步到BMC,BMC收到指令后更新当前策略。用户还可以在BMC端通过IPMI命令设置了选项值,BMC立刻设置并记录当前策略,而BIOS在启动阶段从BMC获取当前策略,更新设置值到BIOS setup选项中,从而根据更新后的设置值选择相应的处理方法。
在一些实施例中,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第一预设值,所述BIOS接收并处理CPU因检测到所述内存可纠正错误而产生的SMI中断事件。
具体的,可以在系统内存初始化时根据BIOS的设置选项选择CPU在检查到内存可纠正校验错误时候,均产生SMI中断,使得BIOS能接收并处理。这样,当可纠正错误处理配置项对应的值为第一预设值(即Normal)时,如图3所示,当BIOS处理中断事件的次数达到阈值后,也即内存可纠正错误达到阈值,将日志发送给BMC,由BMC记录内存可纠正错误。该模式可以应用于需要严格监控所有错误的需求,如第三方软件获取错误记录数据进行分析使用。
在一些实施例中,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第二预设值且所述BIOS在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
具体的,当可纠正错误处理配置项对应的值为第二预设值(即BIOS control)时,由BIOS处理SMI中断事件,即在固定时间内到达一定次数后,关闭此内存Rank上的计数功能。例如,如图4所示,在固定时间内,内存可纠正错误达到阈值的次数达到了次数阈值,则关闭对应RANK上的技术功能,并发送内存CE错误。该模式可以应用于带内业务吞吐量不高,CPU利用率不高的场景,监控到错误仅报告一次即可。
在一些实施例中,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第三预设值且BMC在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
具体的,当可纠正错误处理配置项对应的值为第三预设值(即BMC control)时,由BMC处理SMI中断事件,即BIOS将可纠正事件的日志发送给BMC,BMC通过内嵌的算法规则设置CPU的寄存器动态开启或关闭出错内存Rank上的可纠正计数功能,即在固定时间内到达一定次数后,关闭此内存Rank上的计数功能。例如,如图5所示,在固定时间内,内存可纠正错误达到阈值的次数达到了次数阈值,则关闭对应RANK上的技术功能,并发送内存CE错误。该模式可以应用于带内业务CPU利用率较高,同时考虑抑制错误告警日志的场景。
需要说明的是,各个处理策略可依赖实际情况进行调整,其中,时间和次数的选择可以结合服务器当前的可纠正阈值和内存漏斗的设定值调整相应的参数,如10分钟出现超过10次错误则认为需要进行关闭内存Rank的可纠正计数,同时要搭配如果考虑其他可纠正的处理方案,如需要通过BMC收集更多的数据则需要重新开启可纠正计数次数。
本发明主要通过BIOS和带外BMC的处理同步策略,定义BIOS选项提供多种处理策略,同时用户可通过带外系统设置IPMI命令实现策略选择,考虑了用户的特有需求、CPU利用率应用场景以及利用带外处理的能力多个因素,可实现多种业务场景的内存可纠正处理策略,将带内错误处理转移到带外处理,利用了带外较强的处理能力减少带内的处理复杂问题使SMI处理时间变长带来的风险。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种内存可纠正错误处理系统400,如图6所示,包括:
设置模块401,所述设置模块401配置为接收对BIOS中预先定义的可纠正错误处理配置项进行设置的指令并进行相应设置;
获取模块402,所述获取模块402配置为响应于所述BIOS启动,获取BIOS中设置的所述可纠正错误处理配置项对应的值;
执行模块403,所述执行模块403配置为根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法。
在一些实施例中,所述执行模块403还配置为:
响应于所述可纠正错误处理配置项对应的值为第一预设值,所述BIOS接收并处理CPU因检测到所述内存可纠正错误而产生的SMI中断事件。
在一些实施例中,所述执行模块403还配置为:
响应于所述可纠正错误处理配置项对应的值为第二预设值且所述BIOS在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能;
响应于所述可纠正错误处理配置项对应的值为第三预设值且BMC在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
基于同一发明构思,根据本发明的另一个方面,如图7所示,本发明的实施例还提供了一种计算机设备501,包括:
至少一个处理器520;以及
存储器510,存储器510存储有可在处理器上运行的计算机程序511,处理器520执行程序时执行如上的任一种内存可纠正错误处理方法的步骤。
基于同一发明构思,根据本发明的另一个方面,如图8所示,本发明的实施例还提供了一种计算机可读存储介质601,计算机可读存储介质601存储有计算机程序指令610,计算机程序指令610被处理器执行时执行如上的任一种内存可纠正错误处理方法的步骤。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。
此外,应该明白的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。
Claims (10)
1.一种内存可纠正错误处理方法,其特征在于,包括以下步骤:
接收对BIOS中预先定义的可纠正错误处理配置项进行设置的指令并进行相应设置;
响应于所述BIOS启动,获取BIOS中设置的所述可纠正错误处理配置项对应的值;
根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法。
2.如权利要求1所述的方法,其特征在于,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第一预设值,所述BIOS接收并处理CPU因检测到所述内存可纠正错误而产生的SMI中断事件。
3.如权利要求2所述的方法,其特征在于,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第二预设值且所述BIOS在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
4.如权利要求2所述的方法,其特征在于,根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法,进一步包括:
响应于所述可纠正错误处理配置项对应的值为第三预设值且BMC在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
5.如权利要求1所述的方法,其特征在于,还包括:
响应于通过带外命令接收到对所述可纠正错误处理配置项进行更改的指令,重启所述BIOS以从BMC中获取到更改后的可纠正错误处理配置项的值,并利用所述更改后的可纠正错误处理配置项的值选择执行相应的处理内存可纠正错误的方法。
6.一种内存可纠正错误处理系统,其特征在于,包括:
设置模块,所述设置模块配置为接收对BIOS中预先定义的可纠正错误处理配置项进行设置的指令并进行相应设置;
获取模块,所述获取模块配置为响应于所述BIOS启动,获取BIOS中设置的所述可纠正错误处理配置项对应的值;
执行模块,所述执行模块配置为根据所述可纠正错误处理配置项对应的值选择执行相应的处理内存可纠正错误的方法。
7.如权利要求6所述的系统,其特征在于,所述执行模块还配置为:
响应于所述可纠正错误处理配置项对应的值为第一预设值,所述BIOS接收并处理CPU因检测到所述内存可纠正错误而产生的SMI中断事件。
8.如权利要求7所述的系统,其特征在于,所述执行模块还配置为:
响应于所述可纠正错误处理配置项对应的值为第二预设值且所述BIOS在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能;
响应于所述可纠正错误处理配置项对应的值为第三预设值且BMC在预设时间段内接收到的SMI中断事件的次数达到阈值,关闭所述CPU上对应的寄存器,以关闭内存的可纠正计数功能。
9.一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行如权利要求1-5任意一项所述的方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时执行如权利要求1-5任意一项所述的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011404825.1A CN112463492A (zh) | 2020-12-04 | 2020-12-04 | 一种内存可纠正错误处理方法、系统、设备以及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011404825.1A CN112463492A (zh) | 2020-12-04 | 2020-12-04 | 一种内存可纠正错误处理方法、系统、设备以及介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112463492A true CN112463492A (zh) | 2021-03-09 |
Family
ID=74804819
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011404825.1A Withdrawn CN112463492A (zh) | 2020-12-04 | 2020-12-04 | 一种内存可纠正错误处理方法、系统、设备以及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112463492A (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113064749A (zh) * | 2021-04-26 | 2021-07-02 | 山东英信计算机技术有限公司 | 一种通过bios控制运行时阶段调试信息输出的方法 |
CN113127245A (zh) * | 2021-03-24 | 2021-07-16 | 山东英信计算机技术有限公司 | 一种系统管理中断的处理方法、系统及装置 |
CN114090316A (zh) * | 2021-11-15 | 2022-02-25 | 北京字节跳动网络技术有限公司 | 内存故障处理方法、装置、存储介质及电子设备 |
CN115543677A (zh) * | 2022-11-29 | 2022-12-30 | 苏州浪潮智能科技有限公司 | 一种可纠正错误处理方法、装置、设备及可读存储介质 |
CN117389790A (zh) * | 2023-12-13 | 2024-01-12 | 苏州元脑智能科技有限公司 | 可恢复故障的固件检测系统、方法、存储介质及服务器 |
-
2020
- 2020-12-04 CN CN202011404825.1A patent/CN112463492A/zh not_active Withdrawn
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113127245A (zh) * | 2021-03-24 | 2021-07-16 | 山东英信计算机技术有限公司 | 一种系统管理中断的处理方法、系统及装置 |
CN113064749A (zh) * | 2021-04-26 | 2021-07-02 | 山东英信计算机技术有限公司 | 一种通过bios控制运行时阶段调试信息输出的方法 |
CN113064749B (zh) * | 2021-04-26 | 2023-02-28 | 山东英信计算机技术有限公司 | 一种通过bios控制运行时阶段调试信息输出的方法 |
CN114090316A (zh) * | 2021-11-15 | 2022-02-25 | 北京字节跳动网络技术有限公司 | 内存故障处理方法、装置、存储介质及电子设备 |
CN115543677A (zh) * | 2022-11-29 | 2022-12-30 | 苏州浪潮智能科技有限公司 | 一种可纠正错误处理方法、装置、设备及可读存储介质 |
CN117389790A (zh) * | 2023-12-13 | 2024-01-12 | 苏州元脑智能科技有限公司 | 可恢复故障的固件检测系统、方法、存储介质及服务器 |
CN117389790B (zh) * | 2023-12-13 | 2024-02-23 | 苏州元脑智能科技有限公司 | 可恢复故障的固件检测系统、方法、存储介质及服务器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112463492A (zh) | 一种内存可纠正错误处理方法、系统、设备以及介质 | |
CN108845910B (zh) | 大规模微服务系统的监控方法、装置及存储介质 | |
GB2567761B (en) | Automated and self-adjusting data backup operations | |
US9292685B2 (en) | Techniques for autonomic reverting to behavioral checkpoints | |
CN107026708B (zh) | 数据处理的方法和装置 | |
US8028201B2 (en) | Leveled logging data automation for virtual tape server applications | |
US7596083B2 (en) | Network element recovery process | |
CN111796959B (zh) | 宿主机容器自愈方法、装置及系统 | |
CN105472417A (zh) | 获取视频播放器异常的方法及装置 | |
CN112199210A (zh) | 基于物联网的数据处理方法、装置、计算机设备及介质 | |
US7496789B2 (en) | Handling restart attempts for high availability managed resources | |
US20150074808A1 (en) | Rootkit Detection in a Computer Network | |
US7694179B2 (en) | Suspected place identifying apparatus and processing method | |
CN111104238B (zh) | 一种基于ce的内存诊断的方法、设备及介质 | |
US20150281008A1 (en) | Automatic derivation of system performance metric thresholds | |
US20230359514A1 (en) | Operation-based event suppression | |
JP2013093681A (ja) | 監視カメラ装置及び監視カメラシステム | |
CN111104145A (zh) | 一种Expander的带外更新方法和系统 | |
CN115102862A (zh) | 一种用于sdn设备的自动同步方法及装置 | |
CN110673793B (zh) | 存储设备节点事件管理方法、系统及电子设备和存储介质 | |
US11106527B2 (en) | Hardware error corrections based on policies | |
JP2011028490A (ja) | システム監視装置、システム監視方法、及びプログラム | |
CN111258845A (zh) | 事件风暴的检测 | |
EP3284212A1 (en) | Adjusting speaker settings | |
CN114285799B (zh) | 一种处理业务的方法、装置、终端及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20210309 |