CN112306911B - Cache替换方法、装置及计算机可读存储介质 - Google Patents

Cache替换方法、装置及计算机可读存储介质 Download PDF

Info

Publication number
CN112306911B
CN112306911B CN201910673813.XA CN201910673813A CN112306911B CN 112306911 B CN112306911 B CN 112306911B CN 201910673813 A CN201910673813 A CN 201910673813A CN 112306911 B CN112306911 B CN 112306911B
Authority
CN
China
Prior art keywords
cache block
distance value
lru
target
target cache
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910673813.XA
Other languages
English (en)
Other versions
CN112306911A (zh
Inventor
姜姗
宋明龙
王伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Mobile Communications Group Co Ltd
China Mobile Suzhou Software Technology Co Ltd
Original Assignee
China Mobile Communications Group Co Ltd
China Mobile Suzhou Software Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Mobile Communications Group Co Ltd, China Mobile Suzhou Software Technology Co Ltd filed Critical China Mobile Communications Group Co Ltd
Priority to CN201910673813.XA priority Critical patent/CN112306911B/zh
Publication of CN112306911A publication Critical patent/CN112306911A/zh
Application granted granted Critical
Publication of CN112306911B publication Critical patent/CN112306911B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/12Replacement control
    • G06F12/121Replacement control using replacement algorithms
    • G06F12/123Replacement control using replacement algorithms with age lists, e.g. queue, most recently used [MRU] list or least recently used [LRU] list
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1016Performance improvement
    • G06F2212/1021Hit rate improvement

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本申请实施例公开了一种Cache替换方法、装置及计算机可读存储介质,该方法包括:获取N个预测表;其中,N取正整数,每个预测表中包含至少一个缓存块的索引信息和距离值;最近最少使用LRU链中的第一目标缓存块被命中,按照第一更新策略更新N个预测表中第一目标缓存块的距离值;LRU链中的第二目标缓存块缺失,将LRU链中LRU缓存块替换出去,按照第二更新策略更新N个预测表中LRU缓存块的距离值;从N个预测表中获取第二目标缓存块的距离值,将第二目标缓存块插入到LRU链中第二目标缓存块的距离值所指的位置。如此,通过预测表能够管理缓存块在插入到LRU链中的位置,使LRU链中保留使用率较高的缓存块,提高了Cache的命中率。

Description

Cache替换方法、装置及计算机可读存储介质
技术领域
本申请涉及计算机技术,尤其涉及一种Cache替换方法、装置及计算机可读存储介质。
背景技术
常用的最近最少使用(Least Recently Used,LRU)替换算法利用访存局部性原理,根据缓存块调入Cache后的使用情况来进行决策,把最近最少使用的块替换出去。如果应用程序的工作集比高速缓冲存储器(Cache Memory,简称Cache)空间大,或者新插入一串仅仅单次访问的数据,可能导致访问频繁的缓存块从Cache被挤出。由于新插入的块在一段时间内缺少后续访问,导致整体命中率降低。这种情况下LRU算法对Cache的利用效率很低。
有人提出将Cache缓存块分为本地数据和远端数据两类,分别设定年龄增长速率,在每次访问的过程中,按照所属的分类对应的年龄增长速率,更新cache中的每个缓存块的年龄,并在满足替换条件时,将年龄最大的一个缓存块中存储的数据替换出去。这种方式在一些情况下能够有效降低包含Cache中替换引入的包含牺牲者导致的性能损失。但由于每类缓存块年龄增长速率固定,即便新替换进入的缓存块仅被单次引用或少量引用,也需要花费较长时间,等待年龄增长到一定程度后才能被替换出Cache,会降低Cache命中率。
综上所述,目前的Cache替换方法有些过于简单,导致Cache命中率在某种情况下偏低,降低了Cache利用率。
发明内容
为解决上述技术问题,本申请实施例期望提供一种Cache替换方法、装置及计算机可读存储介质。
本申请的技术方案是这样实现的:
第一方面,提供了一种Cache替换方法,其特征在于,所述方法包括:
获取N个预测表;其中,N取正整数,每个预测表中包含至少一个缓存块的索引信息和距离值;
最近最少使用LRU链中的第一目标缓存块被命中,按照第一更新策略更新所述N个预测表中所述第一目标缓存块的距离值;
所述LRU链中的第二目标缓存块缺失,将所述LRU链中LRU缓存块替换出去,按照第二更新策略更新所述N个预测表中所述LRU缓存块的距离值;从所述N个预测表中获取所述第二目标缓存块的距离值,将所述第二目标缓存块插入到所述LRU链中所述第二目标缓存块的距离值所指的位置。
上述方案中,所述第一更新策略包括:将所述第一目标缓存块的距离值减去第一距离值,得到所述第一目标缓存块更新后的距离值;所述第二更新策略包括:将所述LRU缓存块的距离值加上第二距离值,得到所述LRU缓存块更新后的距离值;
或者,所述第一更新策略包括:所述第一目标缓存块的距离值为距离值的下限值时,保持所述第一目标缓存块的距离值不变;所述第二更新策略包括:所述LRU缓存块的距离值为距离值的上限值时,保持所述LRU缓存块的距离值不变。
上述方案中,所述方法包括:基于缓存块的地址信息,生成N个索引信息;获取缓存块的N个初始距离值;利用至少一个缓存块的N个索引信息和N个初始距离值,构建N个预测表。
上述方案中,所述基于缓存块的地址信息,生成N个索引信息,包括:从缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将缓存块的N个子信息转换成N个索引信息。
上述方案中,从所述N个预测表中获取所述第二目标缓存块的距离值,包括:从所述第二目标缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将所述第二目标缓存块的N个子信息转换成N个索引信息;利用所述第二目标缓存块对应的N个索引信息,分别从所述N个预测表中获取对应的N个距离值;基于N个距离值,确定所述第二目标缓存块的距离值。
第二方面,提供了一种Cache替换装置,其特征在于,所述装置包括:
获取单元,用于获取N个预测表;其中,N取正整数,每个预测表中包含至少一个缓存块的索引信息和距离值;
处理单元,用于最近最少使用LRU链中的第一目标缓存块被命中,按照第一更新策略更新所述N个预测表中所述第一目标缓存块的距离值;
所述处理单元,还用于若所述LRU链中的第二目标缓存块缺失,将所述LRU链中LRU缓存块替换出去,按照第二更新策略更新所述N个预测表中所述LRU缓存块的距离值;从所述N个预测表中获取所述第二目标缓存块的距离值,将所述第二目标缓存块插入到所述LRU链中所述第二目标缓存块的距离值所指的位置。
上述方案中,所述第一更新策略包括:将所述第一目标缓存块的距离值减去第一距离值,得到所述第一目标缓存块更新后的距离值;所述第二更新策略包括:将所述LRU缓存块的距离值加上第二距离值,得到所述LRU缓存块更新后的距离值;
或者,所述第一更新策略包括:所述第一目标缓存块的距离值为距离值的下限值时,保持所述第一目标缓存块的距离值不变;所述第二更新策略包括:所述LRU缓存块的距离值为距离值的上限值时,保持所述LRU缓存块的距离值不变。
上述方案中,所述装置还包括:构建单元,用于基于缓存块的地址信息,生成N个索引信息;获取缓存块的N个初始距离值;利用至少一个缓存块的N个索引信息和N个初始距离值,构建N个预测表。
上述方案中,所述构建单元,用于从缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将缓存块的N个子信息转换成N个索引信息。
上述方案中,所述处理单元,用于从所述第二目标缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将所述第二目标缓存块的N个子信息转换成N个索引信息;利用所述第二目标缓存块对应的N个索引信息,分别从所述N个预测表中获取对应的N个距离值;基于N个距离值,确定所述第二目标缓存块的距离值。
第三方面,一种Cache替换装置,所述装置包括:处理器和配置为存储能够在处理器上运行的计算机程序的存储器,其中,所述处理器配置为运行所述计算机程序时,执行实现前述方法的步骤。
第四方面,提供了一种计算机可读存储介质,其上存储有计算机程序,其中,该计算机程序被处理器执行时实现前述方法的步骤。
采用上述技术方案,通过预测表来管理缓存块在插入到LRU链中时的距离值,保证使用频率高的缓存块不容易被替换出去,使用频率低的缓存块更容易被替换出去,LRU链中保留使用频率较高的缓存块,提高了Cache的命中率。
附图说明
图1为本申请实施例中Cache替换方法的流程示意图;
图2为本申请实施例中预测表的组成结构示意图;
图3为本申请实施例中距离值确定方法的示意图;
图4为本申请实施例中Cache替换方法的对比示意图;
图5为本申请实施例中Cache替换装置的组成结构示意图1;
图6为本申请实施例中Cache替换装置的组成结构示意图2。
具体实施方式
为了能够更加详尽地了解本申请实施例的特点与技术内容,下面结合附图对本申请实施例的实现进行详细阐述,所附附图仅供参考说明之用,并非用来限定本申请实施例。
Cache是介于CPU(Central Processing Unit,中央处理器)和内存之间的存储器,CPU在访问内存时,首先判断所要访问的内容是否在Cache中,如果在,就称为“命中”,CPU可以直接从Cache中调用要访问的内容,否则,就称为“缺失”,CPU只能去内存中调用要访问的内容,由于Cache的存取速度比内存快几倍甚至十几倍,因此,对于CPU要访问的内容,通常会提前从内存中拷贝到Cache中。但是,Cache的存储容量较小,因此,存储在Cache中缓存块的数量有限,为了提高Cache的命中率,应该将使用率高的缓存块保留在Cache中,使用率低的缓存块从Cache中替换出去。
本申请实施例中,使用LRU算法作为替换算法,将Cache缓存块进行排对构建LRU链,每次LRU链中被命中的缓存块会被移动至最近最多使用(Most Recently Used,MRU)位置,其他缓存块依次向LRU位置方向移动一个位置。如果LRU链中缓存块缺失,则按照LRU算法选择LRU位置上的缓存块替换出去,把新的缓存块插入到LRU链中。本申请为了提高缓存块的命中效率在Cache替换方法中引入了预测表,用于管理缓存块在插入到LRU链中时的距离值,并提供了以下具体实施例。
如图1所示,Cache替换方法具体可以包括:
步骤101:获取N个预测表;其中,N取正整数,每个预测表中包含至少一个缓存块的索引信息和距离值;
步骤102:最近最少使用LRU链中的第一目标缓存块被命中,按照第一更新策略更新N个预测表中第一目标缓存块的距离值;
步骤103:LRU链中的第二目标缓存块缺失,将LRU链中LRU缓存块替换出去,按照第二更新策略更新N个预测表中LRU缓存块的距离值;从N个预测表中获取第二目标缓存块的距离值,将第二目标缓存块插入到LRU链中第二目标缓存块的距离值所指的位置。
这里,步骤101至步骤103的执行主体可以为Cache替换装置的处理器。
本申请实施例中,预测表用于管理缓存块在插入到LRU链中时的距离值,预测表中的距离值用于指示缓存块的插入位置,距离值越大表明缓存块在插入到LRU链中时离MRU位置越远离LRU位置越近,距离值越小表明缓存块在插入到LRU链中时离MRU位置越近离LRU位置越远。比如,假定Cache采用四路组相连的方式划分,则LRU链的总长度为4,距离值的取值范围为0-3,距离值为0代表MRU位置,距离值为3代表LRU位置。
在一些实施例中,该方法还包括构建预测表。具体的,基于缓存块的地址信息,生成N个索引信息;获取缓存块的N个初始距离值;利用至少一个缓存块的N个索引信息和N个初始距离值,构建N个预测表。这里,可以利用Cache中包含的所有缓存块构建预测表。
该方法还包括:将新的缓存块的索引信息和距离值添加至N个预测表中,从N个预测表中删除缓存块的索引信息和距离值。也就是说,当Cache中需要插入新的缓存块时,将新的缓存块的索引信息和距离值同样添加到预测表中,当预测表满时,删除距离值最大的至少部分缓存块的索引信息和距离值。
这里,可以采用预设的映射策略将缓存块的地址信息转化为N个索引信息,每一个索引信息对应的初始距离值可以为0,将缓存块的N个索引信息分别保存到N个预测表中。这里,映射策略可以是预设的地址信息和索引信息映射关系表,或者利用映射算法利用地址信息计算得到索引信息。
在一些实施例中,生成索引信息的方法可以包括:从缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将缓存块的N个子信息转换成N个索引信息。
这里,子信息可以为全部地址信息或部分地址信息。比如,缓存块的地址信息为八位二进制数据,当N取1时,利用八位地址生成索引信息,或者利用高四位地址生成索引信息,或者利用低四位地址生成索引信息,将缓存块的索引信息和初始距离值保存至预测表中。
当N取2时,子信息可以为高四位地址和低四位地址,利用高四位地址生成索引信息1,利用低四位地址生成索引信息2,索引信息1和初始距离值保存至预测表1中,将索引信息2和初始距离值保存至预测表2中。
在一些实施例中,步骤102中第一更新策略包括:将所述第一目标缓存块的距离值减去第一距离值,得到所述第一目标缓存块更新后的距离值;步骤103中所述第二更新策略包括:将所述LRU缓存块的距离值加上第二距离值,得到所述LRU缓存块更新后的距离值。
也就是说,每当第一目标缓存块被命时,第一缓存块的命中率便随之提高,需要减小预测表中第一缓存块的距离值,以使在采用LRU算法将第一缓存块重新插入到Cache中时,插入位置越靠近MRU位置,使用频率高的缓存块越不容易被替换出去。
每当第二目标缓存块缺失时,会将LRU位置上的缓存块替换出去,并从预测表中获取第二缓存块的距离值,将第二缓存块插入到LRU链中第二目标缓存块的距离值所指的位置,将原本第二目标缓存块的距离值所指位置以及之后位置上的缓存块依次向后移动。
每当LRU缓存块被替换出去时,LRU缓存块的命中率便随之降低,需要增大LRU缓存块的距离值,以使在采用LRU算法将LRU缓存块重新插入到Cache中时,插入到越靠近LRU位置,使用频率低的缓存块越容易被替换出去。
示例性的,第一距离值和第二距离值均为1,每次当某一缓存块被替换出时,在N个预测表中对应的距离值+1;当某一缓存块命中时,在N个预测表中对应的距离值-1。若LRU链的总长度为8,单个预测表中的访问距离值取值范围可以为0-7,从N个预测表中获得N个距离值,取N个距离值的平均值作为缓存块的距离值。
在另一些实施例中,所述第一更新策略包括:所述第一目标缓存块的距离值为距离值的下限值时,保持所述第一目标缓存块的距离值不变;所述第二更新策略包括:所述LRU缓存块的距离值为距离值的上限值时,保持所述LRU缓存块的距离值不变。
也就是说,对于多次命中的缓存块,预测表中缓存块对应的距离值会不断减小,直至减小到距离值的下限值,下限值对应LRU链中MRU位置,多次命中的缓存块可以保持较低的距离值,如果被替换出去后再次插入到LRU链中由于命中率高就不容易被替换出去。对于多次被替换出去的缓存块,预测表中缓存块对应的距离值会不断增大,直至增大到距离值的上限值,上限值对应LRU链中LRU位置,多次被替换出去的缓存块保持较高的距离值,再次插入到LRU链中由于使用频率低会很容易被替换出去,从而保证了Cache的命中率。
在另一些实施例中,所述第一更新策略包括:将所述第一目标缓存块的距离值减去第一距离值,得到所述第一目标缓存块更新后的距离值;所述第一目标缓存块的距离值为距离值的下限值时,保持所述第一目标缓存块的距离值不变;所述第二更新策略包括:将所述LRU缓存块的距离值加上第二距离值,得到所述LRU缓存块更新后的距离值;所述LRU缓存块的距离值为距离值的上限值时,保持所述LRU缓存块的距离值不变。
在一些实施例中,步骤103中第二目标缓存块的距离值的获取方法可以具体可以包括:从所述第二目标缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将所述第二目标缓存块的N个子信息转换成N个索引信息;利用所述第二目标缓存块对应的N个索引信息,分别从所述N个预测表中获取对应的N个距离值;基于N个距离值,确定所述第二目标缓存块的距离值。
示例性的,基于N个距离值,确定所述第二目标缓存块的距离值,包括:计算N个距离值的累加和,将累加和结果作为第二目标缓存块的距离值;或者,将累加和结果除以N,将得到N个距离值的平均值作为第二目标缓存块的距离值。
也就是说,当N为1时,将预测表中读出的距离值直接作为第二目标缓存快的距离值,当N大于1时,需要根据N个距离值计算得到第二目标缓存快的距离值。
如图2所示,采用哈希映射将缓存块的高位地址(如高四位地址)转化为预测表1中的哈希地址1(即索引信息),采用哈希映射将缓存块的低位地址(如低四位地址)转化为预测表2中的哈希地址2(即索引信息),预测表1和预测表2中初始距离值均为0。
相应的,在将缓存块插入到LRU链中时,从预测表中获取缓存块的距离值。如图3所示,采用哈希映射将缓存块的高位地址(如高四位地址)转化为预测表1中的哈希地址1(即索引信息),获取预测表1中哈希地址1对应的距离值2;采用哈希映射将缓存块的低位地址(如低四位地址)转化为预测表2中的哈希地址2(即索引信息),获取预测表2中哈希地址2对应的距离值2,将两个预测表中获得的距离值相加,得到缓存块的距离值。
采用上述技术方案,通过预测表来管理缓存块在插入到LRU链中时的距离值,保证使用频率高的缓存块不容易被替换出去,使用频率低的缓存块更容易被替换出去,LRU链中保留使用频率较高的缓存块,提高了Cache的命中率。
为了清楚的体现本申请的技术方案的优点,给出了普通Cache替换方法和本申请Cache替换方法的工作流程比较示例,如图4所示。
假定Cache采用四路组相连的方式划分。Next Block一列表示处理器依次访问的缓存块,方框表示Cache中的LRU链,LRU链中包括从MRU位置到LRU位置的四个缓存块。普通Cache替换方法基于LRU算法,每次LRU链中被命中的缓存块会被移动至MRU位置,其他缓存块依次向LRU位置方向移动一个位置。如果LRU链中缓存块缺失,将LRU位置上的缓存块替换出去,把新的缓存块插入到MRU位置。
本申请Cache替换方法在LRU算法的基础上结合预测表来管理缓存块在插入到LRU链中时的距离值。在缓存块序列中,A1、A2、A3、A4的重新访问距离较短,B1的重新访问距离较长。在处理器处理程序的开始,Cache为空,预测表中所有缓存块的距离值都为0。随着处理器不断执行,B1频繁地在访问缺失时被替换出Cache,其访问距离值也不断增加,再次被插入到Cache时的插入位置不断向LRU靠近,也因此能更快地被替换出Cache,保证了使用频率高的其他缓存块留在Cache中,提高了Cache命中率。
实施例二
基于同一发明构思,本申请实施例还提供了一种Cache替换装置,所述装置50包括:
获取单元501,用于获取N个预测表;其中,N取正整数,每个预测表中包含至少一个缓存块的索引信息和距离值;
处理单元502,用于最近最少使用LRU链中的第一目标缓存块被命中,按照第一更新策略更新所述N个预测表中所述第一目标缓存块的距离值;
所述处理单元502,还用于若所述LRU链中的第二目标缓存块缺失,将所述LRU链中LRU缓存块替换出去,按照第二更新策略更新所述N个预测表中所述LRU缓存块的距离值;从所述N个预测表中获取所述第二目标缓存块的距离值,将所述第二目标缓存块插入到所述LRU链中所述第二目标缓存块的距离值所指的位置。
在一些实施例中,所述第一更新策略包括:将所述第一目标缓存块的距离值减去第一距离值,得到所述第一目标缓存块更新后的距离值;所述第二更新策略包括:将所述LRU缓存块的距离值加上第二距离值,得到所述LRU缓存块更新后的距离值。
在一些实施例中,所述第一更新策略包括:所述第一目标缓存块的距离值为距离值的下限值时,保持所述第一目标缓存块的距离值不变;所述第二更新策略包括:所述LRU缓存块的距离值为距离值的上限值时,保持所述LRU缓存块的距离值不变。
在一些实施例中,该装置还包括:构建单元,用于基于缓存块的地址信息,生成N个索引信息;获取缓存块的N个初始距离值;利用至少一个缓存块的N个索引信息和N个初始距离值,构建N个预测表。
在一些实施例中,构建单元,用于从缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将缓存块的N个子信息转换成N个索引信息。
在一些实施例中,处理单元,用于从所述第二目标缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将所述第二目标缓存块的N个子信息转换成N个索引信息;利用所述第二目标缓存块对应的N个索引信息,分别从所述N个预测表中获取对应的N个距离值;基于N个距离值,确定所述第二目标缓存块的距离值。
采用上述Cache替换装置,通过预测表来管理缓存块在插入到LRU链中时的距离值,保证使用频率高的缓存块不容易被替换出去,使用频率低的缓存块更容易被替换出去,LRU链中保留使用频率较高的缓存块,提高了Cache的命中率。
基于上述装置中各单元的硬件实现,本申请实施例还提供了另一种Cache替换装置,如图6所示,该装置60包括:处理器601和配置为存储能够在处理器上运行的计算机程序的存储器602;
其中,处理器601配置为运行计算机程序时,执行前述实施例中方法的步骤。
当然,实际应用时,如图6所示,该装置60中的各个组件通过总线系统603耦合在一起。可理解,总线系统603用于实现这些组件之间的连接通信。总线系统603除包括数据总线之外,还包括电源总线、控制总线和状态信号总线。但是为了清楚说明起见,在图6中将各种总线都标为总线系统603。
在实际应用中,上述处理器可以为特定用途集成电路(ASIC,ApplicationSpecific Integrated Circuit)、数字信号处理装置(DSPD,Digital Signal ProcessingDevice)、可编程逻辑装置(PLD,Programmable Logic Device)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、控制器、微控制器、微处理器中的至少一种。可以理解地,对于不同的设备,用于实现上述处理器功能的电子器件还可以为其它,本申请实施例不作具体限定。
上述存储器可以是易失性存储器(volatile memory),例如随机存取存储器(RAM,Random-Access Memory);或者非易失性存储器(non-volatile memory),例如只读存储器(ROM,Read-Only Memory),快闪存储器(flash memory),硬盘(HDD,Hard Disk Drive)或固态硬盘(SSD,Solid-State Drive);或者上述种类的存储器的组合,并向处理器提供指令和数据。
在示例性实施例中,本申请实施例还提供了一种计算机可读存储介质,例如包括计算机程序的存储器602,上述计算机程序可由装置60的处理器601执行,以完成前述方法步骤。
本领域内的技术人员应明白,本申请的实施例可提供为方法、装置、或计算机程序产品。因此,本申请可采用硬件实施例、软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、装置和计算机程序产品的流程示意图和/或方框图来描述的。应理解可由计算机程序指令实现流程示意图和/或方框图中的每一流程和/或方框、以及流程示意图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程示意图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程示意图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程示意图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上所述,仅为本申请的较佳实施例而已,并非用于限定本申请的保护范围。

Claims (8)

1.一种Cache替换方法,其特征在于,所述方法包括:
基于缓存块的地址信息,生成N个索引信息;获取缓存块的N个初始距离值;利用至少一个缓存块的N个索引信息和N个初始距离值,构建N个预测表;
获取N个所述预测表;其中,N取正整数,每个预测表中包含至少一个缓存块的索引信息和距离值;
最近最少使用LRU链中的第一目标缓存块被命中,按照第一更新策略更新所述N个预测表中所述第一目标缓存块的距离值;
所述LRU链中的第二目标缓存块缺失,将所述LRU链中LRU缓存块替换出去,按照第二更新策略更新所述N个预测表中所述LRU缓存块的距离值;从所述N个预测表中获取所述第二目标缓存块的距离值,将所述第二目标缓存块插入到所述LRU链中所述第二目标缓存块的距离值所指的位置;
其中,所述第一更新策略包括:将所述第一目标缓存块的距离值减去第一距离值,得到所述第一目标缓存块更新后的距离值;所述第二更新策略包括:将所述LRU缓存块的距离值加上第二距离值,得到所述LRU缓存块更新后的距离值;
或者,所述第一更新策略包括:所述第一目标缓存块的距离值为距离值的下限值时,保持所述第一目标缓存块的距离值不变;所述第二更新策略包括:所述LRU缓存块的距离值为距离值的上限值时,保持所述LRU缓存块的距离值不变。
2.根据权利要求1所述的方法,其特征在于,所述基于缓存块的地址信息,生成N个索引信息,包括:
从缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;
采用预设的映射策略将缓存块的N个子信息转换成N个索引信息。
3.根据权利要求1所述的方法,其特征在于,从所述N个预测表中获取所述第二目标缓存块的距离值,包括:
从所述第二目标缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;
采用预设的映射策略将所述第二目标缓存块的N个子信息转换成N个索引信息;
利用所述第二目标缓存块对应的N个索引信息,分别从所述N个预测表中获取对应的N个距离值;
基于N个距离值,确定所述第二目标缓存块的距离值。
4.一种Cache替换装置,其特征在于,所述装置包括:
构建单元,用于基于缓存块的地址信息,生成N个索引信息;获取缓存块的N个初始距离值;利用至少一个缓存块的N个索引信息和N个初始距离值,构建N个预测表;
获取单元,用于获取N个所述预测表;其中,N取正整数,每个预测表中包含至少一个缓存块的索引信息和距离值;
处理单元,用于最近最少使用LRU链中的第一目标缓存块被命中,按照第一更新策略更新所述N个预测表中所述第一目标缓存块的距离值;
所述处理单元,还用于若所述LRU链中的第二目标缓存块缺失,将所述LRU链中LRU缓存块替换出去,按照第二更新策略更新所述N个预测表中所述LRU缓存块的距离值;从所述N个预测表中获取所述第二目标缓存块的距离值,将所述第二目标缓存块插入到所述LRU链中所述第二目标缓存块的距离值所指的位置;
其中,所述第一更新策略包括:将所述第一目标缓存块的距离值减去第一距离值,得到所述第一目标缓存块更新后的距离值;所述第二更新策略包括:将所述LRU缓存块的距离值加上第二距离值,得到所述LRU缓存块更新后的距离值;
或者,所述第一更新策略包括:所述第一目标缓存块的距离值为距离值的下限值时,保持所述第一目标缓存块的距离值不变;所述第二更新策略包括:所述LRU缓存块的距离值为距离值的上限值时,保持所述LRU缓存块的距离值不变。
5.根据权利要求4所述的装置,其特征在于,所述构建单元,用于从缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;采用预设的映射策略将缓存块的N个子信息转换成N个索引信息。
6.根据权利要求4所述的装置,其特征在于,所述处理单元,用于从所述第二目标缓存块的地址信息中获取N个子信息;其中,每个子信息中包含缓存块的至少部分地址信息;
采用预设的映射策略将所述第二目标缓存块的N个子信息转换成N个索引信息;
利用所述第二目标缓存块对应的N个索引信息,分别从所述N个预测表中获取对应的N个距离值;
基于N个距离值,确定所述第二目标缓存块的距离值。
7.一种Cache替换装置,所述装置包括:处理器和配置为存储能够在处理器上运行的计算机程序的存储器,
其中,所述处理器配置为运行所述计算机程序时,执行权利要求1至3任一项所述方法的步骤。
8.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该计算机程序被处理器执行时实现权利要求1至3任一项所述方法的步骤。
CN201910673813.XA 2019-07-24 2019-07-24 Cache替换方法、装置及计算机可读存储介质 Active CN112306911B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910673813.XA CN112306911B (zh) 2019-07-24 2019-07-24 Cache替换方法、装置及计算机可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910673813.XA CN112306911B (zh) 2019-07-24 2019-07-24 Cache替换方法、装置及计算机可读存储介质

Publications (2)

Publication Number Publication Date
CN112306911A CN112306911A (zh) 2021-02-02
CN112306911B true CN112306911B (zh) 2022-12-13

Family

ID=74329289

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910673813.XA Active CN112306911B (zh) 2019-07-24 2019-07-24 Cache替换方法、装置及计算机可读存储介质

Country Status (1)

Country Link
CN (1) CN112306911B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117389914B (zh) * 2023-12-12 2024-04-16 北京象帝先计算技术有限公司 缓存系统、缓存写回方法、片上系统及电子设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107463509A (zh) * 2016-06-05 2017-12-12 华为技术有限公司 缓存管理方法、缓存控制器以及计算机系统
CN109032970A (zh) * 2018-06-16 2018-12-18 温州职业技术学院 一种基于lru算法的动态缓存方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107463509A (zh) * 2016-06-05 2017-12-12 华为技术有限公司 缓存管理方法、缓存控制器以及计算机系统
CN109032970A (zh) * 2018-06-16 2018-12-18 温州职业技术学院 一种基于lru算法的动态缓存方法

Also Published As

Publication number Publication date
CN112306911A (zh) 2021-02-02

Similar Documents

Publication Publication Date Title
US11100071B2 (en) Key-value store tree data block spill with compaction
TWI684099B (zh) 剖析快取替代
Eisenman et al. Flashield: a hybrid key-value cache that controls flash write amplification
US11599552B2 (en) Counter-based compaction of key-value store tree data block
US10067881B2 (en) Compression and caching for logical-to-physical storage address mapping tables
JP5066241B2 (ja) メモリシステム
EP3367251A1 (en) Storage system and solid state hard disk
US8898541B2 (en) Storage controller, storage device, information processing system, and storage controlling method
US8914570B2 (en) Selective write-once-memory encoding in a flash based disk cache memory
KR100577384B1 (ko) 페이지 정보를 이용한 페이지 대체 방법
CN110018971B (zh) 缓存替换技术
US8621143B2 (en) Elastic data techniques for managing cache storage using RAM and flash-based memory
CN105468294A (zh) 用于固态存储设备的脱机去重
JP2015512604A (ja) 暗号ハッシュ・データベース
JP2013137770A (ja) Lbaビットマップの使用
JP6527951B2 (ja) データバックアップ装置及び方法
US20090113137A1 (en) Pseudo least recently used (plru) cache replacement
Na et al. Dynamic In-Page Logging for B⁺-tree Index
CN109144431B (zh) 数据块的缓存方法、装置、设备及存储介质
JP2014225197A (ja) データ記憶システムおよびその制御方法
CN109213450A (zh) 一种基于闪存阵列的关联元数据删除方法、装置及设备
CN112306911B (zh) Cache替换方法、装置及计算机可读存储介质
CN111124949B (zh) 数据处理装置和方法
CN114201648A (zh) 用于高效扩展键值哈希表的系统及方法
JP2020144534A (ja) メモリ装置およびキャッシュ制御方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant