CN112306565A - 一种fpga产品的加密启动装置、方法及相关组件 - Google Patents

一种fpga产品的加密启动装置、方法及相关组件 Download PDF

Info

Publication number
CN112306565A
CN112306565A CN202011225876.8A CN202011225876A CN112306565A CN 112306565 A CN112306565 A CN 112306565A CN 202011225876 A CN202011225876 A CN 202011225876A CN 112306565 A CN112306565 A CN 112306565A
Authority
CN
China
Prior art keywords
module
otp
data bit
bit stream
abstract value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011225876.8A
Other languages
English (en)
Other versions
CN112306565B (zh
Inventor
熊子涵
丁微微
贾学强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Original Assignee
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd filed Critical Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority to CN202011225876.8A priority Critical patent/CN112306565B/zh
Publication of CN112306565A publication Critical patent/CN112306565A/zh
Application granted granted Critical
Publication of CN112306565B publication Critical patent/CN112306565B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Storage Device Security (AREA)

Abstract

本申请公开了一种FPGA产品的加密启动装置、方法、设备及可读存储介质,该加密启动装置包括计算模块、OTP编程模块、OTP、校验模块、启动模块,在FPGA产品生产时,计算模块获取目标版本的逻辑数据位流并进行加密计算得到第一摘要值,OTP编程模块将第一摘要值写入OTP;在FPGA产品应用时,计算模块对FLASH中当前逻辑数据位流进行加密计算得到第二摘要值,校验模块判断OTP中是否存在与第二摘要值相同的第一摘要值,若是,则触发启动模块启动FPGA产品。本申请确保了FLASH内部的逻辑数据位流的版本正确和安全完整,能够有效规避非正式版本的逻辑数据位流以及操作失误或安全漏洞导致的逻辑数据位流错误。

Description

一种FPGA产品的加密启动装置、方法及相关组件
技术领域
本发明涉及硬件安全领域,特别涉及一种FPGA产品的加密启动装置、方法及相关组件。
背景技术
当前,FPGA(Field Programmable Gate Array,现场可编程逻辑门阵列)产品开发过程中,需要多次重复对FPGA器件进行逻辑数据位流的烧写,在项目研究实验测试阶段,逻辑数据位流的版本多样,没有必要进行控制,但在项目完成后,提供给客户的逻辑数据位流需要进行良好的版本管理和安全性管理。
现有技术方案,能够通过加解密算法对逻辑数据位流进行软件加密后,再传输进FPGA器件,在FPGA内部调用解密模块进行逻辑数据位流的解密,解密成功后通过该逻辑数据位流进行启动。这种方法无法管理逻辑数据位流版本,同时安全性较差,容易被破解篡改。
因此,如何提供一种解决上述技术问题的方案是目前本领域技术人员需要解决的问题。
发明内容
有鉴于此,本发明的目的在于提供一种FPGA产品的加密启动装置、方法及相关组件,以实现对FPGA产品的版本管理并保证其安全性。其具体方案如下:
一种FPGA产品的加密启动装置,包括计算模块、OTP编程模块、OTP、校验模块、启动模块,其中:
在FPGA产品生产时,所述计算模块获取目标版本的逻辑数据位流并进行加密计算,得到对应该逻辑数据位流的第一摘要值并发送给所述OTP编程模块,所述OTP编程模块将所述第一摘要值写入所述OTP;
在所述FPGA产品应用时,所述计算模块对所述FPGA产品的FLASH中当前逻辑数据位流进行加密计算,得到对应该逻辑数据位流的第二摘要值并发送给所述校验模块,所述校验模块判断所述OTP中是否存在与所述第二摘要值相同的所述第一摘要值,若是,则触发所述启动模块,以启动所述FPGA产品。
优选的,所述计算模块进行加密计算的过程包括:
通过MD5摘要运算或安全哈希算法进行加密计算。
优选的,所述OTP编程模块具体用于:
在收到启动密钥后执行将所述第一摘要值写入所述OTP的动作。
优选的,所述OTP编程模块还用于:
在收到备注追加指令后,根据所述备注追加指令,对写入所述OTP的所述第一摘要值追加相应的备注标识。
优选的,所述备注追加指令包括:
对应一个或多个所述第一摘要值的版本作废标识的作废指令;
和/或,对应一个或多个所述第一摘要值的版本待定标识的待定指令;
和/或,对应一个或多个所述第一摘要值的版本优先级标识的优先指令。
优选的,所述校验模块还用于:
当所述第二摘要值与所述OTP中具有作废标识或待定标识的所述第一摘要值相同,发出标识提示。
优选的,所述目标版本具体为正式版本。
相应的,本申请公开了一种FPGA产品的加密启动方法,应用于如上文任一项所述加密启动装置,所述加密启动方法包括:
在FPGA产品生产时,通过计算模块获取目标版本的逻辑数据位流并进行加密计算,得到对应该逻辑数据位流的第一摘要值并发送给OTP编程模块,以使所述OTP编程模块将所述第一摘要值写入OTP;
在所述FPGA产品应用时,通过所述计算模块对所述FPGA产品的FLASH中当前逻辑数据位流进行加密计算,得到对应该逻辑数据位流的第二摘要值并发送给校验模块,通过所述校验模块判断所述OTP中是否存在与所述第二摘要值相同的所述第一摘要值,若是,则通过启动模块启动所述FPGA产品。
相应的,本申请公开了一种FPGA产品的加密启动设备,包括:
如上文任一项所述FPGA产品的加密启动装置;
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上文所述FPGA产品的加密启动方法的步骤。
相应的,本申请公开了一种可读存储介质,所述可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上文所述FPGA产品的加密启动方法的步骤。
本申请通过OTP记录对应目标版本的逻辑数据位流的第一摘要值,应用时只有当前逻辑数据位流的第二摘要值与OTP中某一第一摘要值相同才能启动FPGA产品,确保了FLASH内部的逻辑数据位流的版本正确和安全完整,能够有效规避非正式版本的逻辑数据位流以及操作失误或安全漏洞导致的逻辑数据位流错误。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例中一种FPGA产品的加密启动装置的结构分布图;
图2为本发明实施例中一种FPGA产品的加密启动设备的结构分布图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
现有技术方案,能够通过加解密算法对逻辑数据位流进行软件加密后,再传输进FPGA器件,在FPGA内部调用解密模块进行逻辑数据位流的解密,解密成功后通过该逻辑数据位流进行启动。这种方法无法管理逻辑数据位流版本,同时安全性较差,容易被破解篡改。
本申请通过OTP记录对应目标版本的逻辑数据位流的第一摘要值,应用时只有当前逻辑数据位流的第二摘要值与OTP中某一第一摘要值相同才能启动FPGA产品,确保了FLASH内部的逻辑数据位流的版本正确和安全完整,能够有效规避非正式版本的逻辑数据位流以及操作失误或安全漏洞导致的逻辑数据位流错误。
本发明实施例公开了一种FPGA产品的加密启动装置,参见图1所示,包括计算模块01、OTP编程模块02、OTP 03、校验模块04、启动模块05,其中:
在FPGA产品生产时,计算模块01获取目标版本的逻辑数据位流并进行加密计算,得到对应该逻辑数据位流的第一摘要值并发送给OTP编程模块02,OTP编程模块02将第一摘要值写入OTP 03;
在FPGA产品应用时,计算模块01对FPGA产品的FLASH中当前逻辑数据位流进行加密计算,得到对应该逻辑数据位流的第二摘要值并发送给校验模块04,校验模块04判断OTP03中是否存在与第二摘要值相同的第一摘要值,若是,则触发启动模块05,以启动FPGA产品。
当然,如果校验模块04判断OTP 03中没有与第二摘要值相同的第一摘要值,则不会触发启动模块05。
通常情况下,目标版本具体为正式版本。
可以理解的是,OTP 03(One Time Programable,一次性可编程存储器)具有只可烧写一次无法更改的特点,因此在将第一摘要值写入OTP 03后,第一摘要值无法被修改,即使后续FLASH中的逻辑数据位流出现安全性和完整性的问题发生了变动,例如逻辑数据位流烧写失误或被修改,导致第二摘要值与第一摘要值不同,由于OTP 03内部的第一摘要值无法变动为第二摘要值,从而保证了FPGA产品中目标版本的逻辑数据位流的安全性。
其中,计算模块01对进行加密计算的过程包括:通过MD5摘要运算或安全哈希算法进行加密计算。
可以理解的是,MD5摘要运算以及安全哈希算法均可校核逻辑数据位流的完整性,一旦逻辑数据位流中某一位发生变动,加密计算的结果就会发生变化。除了这两种算法外,加密计算还可使用其他的算法,此处不作限制。
进一步的,OTP编程模块02具体用于:
在收到启动密钥后执行将第一摘要值写入OTP 03的动作。
可以理解的是,OTP编程模块02用于将第一摘要值写入OTP 03,考虑到第一摘要值对应了目标版本的安全数据位流的完整性,因此OTP 03不能被随便写入,因此本实施例设置OTP编程模块02的启动密钥,只有收到正确的启动密钥的情况下,OTP编程模块02才能够执行向OTP 03写入第一摘要值的操作,进一步提高了FPGA产品的安全。该启动密钥通常为预先设好的若干组数码,后续不可更改,从而避免OTP编程模块02被随意使用、在原本只有第一摘要值的OTP 03中恶意写入其他值。
进一步的,OTP编程模块02还用于:在收到备注追加指令后,根据备注追加指令,对写入OTP 03的第一摘要值追加相应的备注标识。
可以理解的是,OTP 03内每个目标版本的第一摘要值不可修改,但能够在摘要值后追加标识,OTP编程模块02将备注标识追加到相应的第一摘要值后,从而实现了更为灵活的版本管理。可以理解的是,为了确保追加备注标识的动作是可靠的,OTP编程模块02还可以再次确认是否收到启动密钥,如果是,则执行追加备注标识的动作。
具体的,备注追加指令可包括:
对应一个或多个第一摘要值的版本作废标识的作废指令;
和/或,对应一个或多个第一摘要值的版本待定标识的待定指令;
和/或,对应一个或多个第一摘要值的版本优先级标识的优先指令。
可以理解的是,在FPGA产品生产时,FLASH中可能存储了一个或多个版本的逻辑数据位流,每个版本的逻辑数据位流都会作为目标版本,通过计算模块01得到相应的第一摘要值并通过OTP编程模块02写入OTP 03,但这些版本的逻辑数据位流,可能存在各种需要备注的管理信息需要告知FPGA产品应用时的工作人员,诸如多个版本中是否存在作废版本、待定版本、不同优先级的版本等,因此在生产测试时可将这些管理信息追加到对应版本的第一摘要值之后。
进一步的,校验模块04还用于:
当第二摘要值与OTP 03中具有作废标识或待定标识的第一摘要值相同,发出标识提示。
可以理解的是,版本管理包括不同版本的记录以及查阅,当FPGA产品应用时,如果FLASH中当前逻辑数据位流对应的第二摘要值,与OTP 03中某一具有备注标识的第一摘要值相同,则意味着FLASH中当前版本的逻辑数据位流具有该备注标识,可以发出标识提示以提醒工作人员。其中,备注标识为作废标识或待定标识,意味着直接启动当前逻辑数据位流具有一定风险,需要提醒工作人员,是否向校验模块04发出确认指令来触发启动模块05;若FLASH中存在多个版本的逻辑数据位流,且具有备注标识为版本优先级标识,则可发出标识提示,告知工作人员默认选择为版本优先级更高的逻辑数据位流,或告知工作人员可选的逻辑数据位流的版本优先级,由工作人员根据标识提示,向校验模块04发出版本确认指令来触发启动模块05,使启动模块05按照对应版本确认指令的逻辑数据位流,启动FPGA产品。
本申请通过OTP记录对应目标版本的逻辑数据位流的第一摘要值,应用时只有当前逻辑数据位流的第二摘要值与OTP中某一第一摘要值相同才能启动FPGA产品,确保了FLASH内部的逻辑数据位流的版本正确和安全完整,能够有效规避非正式版本的逻辑数据位流以及操作失误或安全漏洞导致的逻辑数据位流错误。
相应的,本申请实施例公开了一种FPGA产品的加密启动方法,应用于如上文任一项加密启动装置,该加密启动方法包括:
在FPGA产品生产时,通过计算模块获取目标版本的逻辑数据位流并进行加密计算,得到对应该逻辑数据位流的第一摘要值并发送给OTP编程模块,以使OTP编程模块将第一摘要值写入OTP;
在FPGA产品应用时,通过计算模块对FPGA产品的FLASH中当前逻辑数据位流进行加密计算,得到对应该逻辑数据位流的第二摘要值并发送给校验模块,通过校验模块判断OTP中是否存在与第二摘要值相同的第一摘要值,若是,则通过启动模块启动FPGA产品。
本申请通过OTP记录对应目标版本的逻辑数据位流的第一摘要值,应用时只有当前逻辑数据位流的第二摘要值与OTP中某一第一摘要值相同才能启动FPGA产品,确保了FLASH内部的逻辑数据位流的版本正确和安全完整,能够有效规避非正式版本的逻辑数据位流以及操作失误或安全漏洞导致的逻辑数据位流错误。
相应的,本申请实施例公开了一种FPGA产品的加密启动设备,参见图2所示,包括:
如上文任一实施例所述FPGA产品的加密启动装置1;
存储器2,用于存储计算机程序;
处理器3,用于执行所述计算机程序时实现如上文所述FPGA产品的加密启动方法的步骤。
相应的,本申请公开了一种可读存储介质,所述可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上文所述FPGA产品的加密启动方法的步骤。
其中,具体有关FPGA产品的加密启动装置及方法的内容可参照上文实施例中的相关描述,此处不再赘述。
其中,本实施例中FPGA产品的加密启动设备与可读存储介质,均具有与上文中FPGA产品的加密启动方法相同的有益效果,此处不再赘述。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种FPGA产品的加密启动装置、方法及相关组件进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种FPGA产品的加密启动装置,其特征在于,包括计算模块、OTP编程模块、OTP、校验模块、启动模块,其中:
在FPGA产品生产时,所述计算模块获取目标版本的逻辑数据位流并进行加密计算,得到对应该逻辑数据位流的第一摘要值并发送给所述OTP编程模块,所述OTP编程模块将所述第一摘要值写入所述OTP;
在所述FPGA产品应用时,所述计算模块对所述FPGA产品的FLASH中当前逻辑数据位流进行加密计算,得到对应该逻辑数据位流的第二摘要值并发送给所述校验模块,所述校验模块判断所述OTP中是否存在与所述第二摘要值相同的所述第一摘要值,若是,则触发所述启动模块,以启动所述FPGA产品。
2.根据权利要求1所述加密启动装置,其特征在于,所述计算模块进行加密计算的过程包括:
通过MD5摘要运算或安全哈希算法进行加密计算。
3.根据权利要求1所述加密启动装置,其特征在于,所述OTP编程模块具体用于:
在收到启动密钥后执行将所述第一摘要值写入所述OTP的动作。
4.根据权利要求3所述加密启动装置,其特征在于,所述OTP编程模块还用于:
在收到备注追加指令后,根据所述备注追加指令,对写入所述OTP的所述第一摘要值追加相应的备注标识。
5.根据权利要求4所述加密启动装置,其特征在于,所述备注追加指令包括:
对应一个或多个所述第一摘要值的版本作废标识的作废指令;
和/或,对应一个或多个所述第一摘要值的版本待定标识的待定指令;
和/或,对应一个或多个所述第一摘要值的版本优先级标识的优先指令。
6.根据权利要求5所述加密启动装置,其特征在于,所述校验模块还用于:
当所述第二摘要值与所述OTP中具有作废标识或待定标识的所述第一摘要值相同,发出标识提示。
7.根据权利要求1至6任一项所述加密启动装置,其特征在于,所述目标版本具体为正式版本。
8.一种FPGA产品的加密启动方法,其特征在于,应用于权利要求1至7任一项所述加密启动装置,所述加密启动方法包括:
在FPGA产品生产时,通过计算模块获取目标版本的逻辑数据位流并进行加密计算,得到对应该逻辑数据位流的第一摘要值并发送给OTP编程模块,以使所述OTP编程模块将所述第一摘要值写入OTP;
在所述FPGA产品应用时,通过所述计算模块对所述FPGA产品的FLASH中当前逻辑数据位流进行加密计算,得到对应该逻辑数据位流的第二摘要值并发送给校验模块,通过所述校验模块判断所述OTP中是否存在与所述第二摘要值相同的所述第一摘要值,若是,则通过启动模块启动所述FPGA产品。
9.一种FPGA产品的加密启动设备,其特征在于,包括:
如权利要求1至7任一项所述FPGA产品的加密启动装置;
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求8所述FPGA产品的加密启动方法的步骤。
10.一种可读存储介质,其特征在于,所述可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求8所述FPGA产品的加密启动方法的步骤。
CN202011225876.8A 2020-11-05 2020-11-05 一种fpga产品的加密启动装置、方法及相关组件 Active CN112306565B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011225876.8A CN112306565B (zh) 2020-11-05 2020-11-05 一种fpga产品的加密启动装置、方法及相关组件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011225876.8A CN112306565B (zh) 2020-11-05 2020-11-05 一种fpga产品的加密启动装置、方法及相关组件

Publications (2)

Publication Number Publication Date
CN112306565A true CN112306565A (zh) 2021-02-02
CN112306565B CN112306565B (zh) 2023-05-23

Family

ID=74325113

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011225876.8A Active CN112306565B (zh) 2020-11-05 2020-11-05 一种fpga产品的加密启动装置、方法及相关组件

Country Status (1)

Country Link
CN (1) CN112306565B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7606362B1 (en) * 2005-01-25 2009-10-20 Altera Corporation FPGA configuration bitstream encryption using modified key
CN103914658A (zh) * 2013-01-05 2014-07-09 展讯通信(上海)有限公司 终端设备的安全启动方法及终端设备
CN109144584A (zh) * 2018-07-27 2019-01-04 浪潮(北京)电子信息产业有限公司 一种可编程逻辑器件及其启动方法、系统和存储介质
CN110784323A (zh) * 2019-10-08 2020-02-11 西安极光航空航天科技有限公司 一种基于md5算法的fpga加密方法及装置
CN111857756A (zh) * 2020-07-23 2020-10-30 上海世麦智能科技有限公司 一种基于硬件加密的安全刷机方法及系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7606362B1 (en) * 2005-01-25 2009-10-20 Altera Corporation FPGA configuration bitstream encryption using modified key
CN103914658A (zh) * 2013-01-05 2014-07-09 展讯通信(上海)有限公司 终端设备的安全启动方法及终端设备
CN109144584A (zh) * 2018-07-27 2019-01-04 浪潮(北京)电子信息产业有限公司 一种可编程逻辑器件及其启动方法、系统和存储介质
CN110784323A (zh) * 2019-10-08 2020-02-11 西安极光航空航天科技有限公司 一种基于md5算法的fpga加密方法及装置
CN111857756A (zh) * 2020-07-23 2020-10-30 上海世麦智能科技有限公司 一种基于硬件加密的安全刷机方法及系统

Also Published As

Publication number Publication date
CN112306565B (zh) 2023-05-23

Similar Documents

Publication Publication Date Title
TWI598814B (zh) 用於管理及診斷配備有統一可延伸韌體介面(uefi)相容韌體的計算裝置之系統與方法
CN103577221B (zh) 安全元件的操作系统的更新
CN107430658B (zh) 安全软件认证及验证
US11803366B2 (en) Firmware updating system and method
US20220075873A1 (en) Firmware security verification method and device
EP2434683A1 (en) Electronic device, key generation program, recording medium, and key generation method
US20210149681A1 (en) Secure Firmware Management with Hierarchical Boot Sequence using Last Known Good Firmware
JPWO2002057904A1 (ja) ダウンロード機能を有する制御装置
CN109445705B (zh) 固件认证方法及固态硬盘
CN112148314B (zh) 一种嵌入式系统的镜像验证方法、装置、设备及存储介质
CN111147259B (zh) 鉴权方法和设备
US11366911B2 (en) Cryptography module and method for operating same
CN114676419A (zh) 实时预警应用程序文件被篡改的方法、系统、设备及介质
CN113505363B (zh) 通过软件方式实现存储空间防重放的方法和系统
CN110781478A (zh) 临时授权Root实现调试的方法和装置
CN112231649A (zh) 一种固件加密处理方法、装置、设备及介质
CN112306565A (zh) 一种fpga产品的加密启动装置、方法及相关组件
CN108270767B (zh) 数据验证方法
JP2021508892A (ja) 電子デバイスの無欠性検査
CN112966276B (zh) 一种计算机的安全启动方法、装置及介质
CN110781527B (zh) 一种控制寄存器保护方法与装置
KR20230082388A (ko) 차량 제어기의 부트로더 검증 장치 및 그 방법
CN108228219B (zh) 一种带外刷新bios时验证bios合法性的方法及装置
US11836255B1 (en) Microcontroller unit (MCU) secure boot
CN116431189B (zh) 基于pcie链路的板卡升级方法、装置、设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant