CN112291175B - 一种基于定时控制的基带上行发送装置 - Google Patents
一种基于定时控制的基带上行发送装置 Download PDFInfo
- Publication number
- CN112291175B CN112291175B CN202011180417.2A CN202011180417A CN112291175B CN 112291175 B CN112291175 B CN 112291175B CN 202011180417 A CN202011180417 A CN 202011180417A CN 112291175 B CN112291175 B CN 112291175B
- Authority
- CN
- China
- Prior art keywords
- counting
- value
- waveform
- counter
- subframe
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2626—Arrangements specific to the transmitter only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2626—Arrangements specific to the transmitter only
- H04L27/2627—Modulators
- H04L27/2628—Inverse Fourier transform modulators, e.g. inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0078—Timing of allocation
- H04L5/0087—Timing of allocation when data requirements change
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- Discrete Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
本发明提供了一种基于定时控制的基带上行发送装置,当所述控制器得知在T1时刻要按照设定OFDM调制波形、设定工作模式下发送数据码块后,控制器根据设定工作模式从存储器调取对应的延时参数,并根据公式T2=T1‑设定工作模式对应的延时参数确定设定OFDM调制波形对应的所述波形产生器的开启时间T2,并将T2通过软件配置接口写入设定OFDM调制波形对应的所述第一定时器,将T1通过软件配置接口写入所述第二定时器,以使所述第一定时器在T2时刻开启设定OFDM调制波形对应的所述波形产生器工作,所述第二定时器在T1时刻开启所述波形发送器工作。本发明能够精确控制上行发送数据码块的时间,适用于对发射时刻有精确要求的OFDM宽带通信系统,特别是4G、5G及之后的演进系统。
Description
技术领域
本发明涉及上行传输技术领域,特别是涉及一种基于定时控制的基带上行发送装置。
背景技术
4G/5G通信协议采用OFDM多载波传输方案技术,为了保证上行传输的正交性,避免小区内干扰,基站要求来自同一子帧,但不同频域资源(不同的RB)的不同用户设备(UE)的信号到达时间基本上是对齐的。对于用户设备,上行信号发射时间需要精准控制。
4G数据的调度以子帧(1ms)为基础。5G有更灵活的发送帧结构设计,以匹配更多不同业务类型。在灵活的帧结构框架下,进一步支持更低时延的发送,还需要考虑采用更短传输时延的数据发送。在4G中,数据的调度及发送以1ms为基础,这显然不能满足5G在毫秒量级的数据传输时延要求。因此,5G设计需要支持更短的数据发送长度,对应的设计就是要支持基于超短帧或者迷你时隙(Mini-slot)的调度与反馈。
以上要求用户设备(UE)的上行发射时间能被精确控制并且可以调整。并且在4G、5G不同场景时,有不同的调度策略。
现有硬件设计方案中,用户设备根据系统要求知道上行信号发射时刻T1,然后根据系统的调度时间余量来设计上行电路,整个调度控制都融合在上行模块硬件中。例如4G中,系统如果在第n个子帧接收到数据,要求在第n+4个子帧发送数据,期间有4ms的处理时间,留给上行发射电路的处理时间比较长,硬件可以用更简洁的逻辑来设计电路,例如,上行发射电路处理时延0.5ms时间,可以满足4G调度要求,上行硬件设计成在发射定时提前0.5ms时间启动处理。但5G调度有低时延要求,0.5ms时间的硬件处理时延对于5G是不能接受的,按照上面的设计思路需要重新设计硬件,工作量比较大。
发明内容
基于此,本发明的目的是提供一种基于定时控制的基带上行发送装置,以实现精确控制上行发送数据码块的时间。
为实现上述目的,本发明提供了一种基于定时控制的基带上行发送装置,所述装置包括:
存储器,用于存储n种工作模式和各工作模式对应的延时参数,其中n为大于或等于1的正整数;
m个波形产生器,分别与所述控制器连接,用于产生不同的OFDM调制波形,其中m为大于或等于1的正整数;
波形发送器,分别与m个所述波形产生器连接,用于从多种OFDM调制波形中选择设定OFDM调制波形,并按样点速率发送设定OFDM调制波形的CP和数据;
m个第一定时器,分别与m个波形产生器连接,用于定时控制各所述波形产生器工作;
第二定时器,与所述波形发送器连接,用于定时控制所述波形发送器工作;
控制器,分别与m个所述第一定时器、所述第二定时器、m个波形产生器和所述存储器连接;当所述控制器得知在T1时刻要按照设定OFDM调制波形、设定工作模式下发送数据码块后,所述控制器根据设定工作模式从存储器调取对应的延时参数,并根据公式T2=T1-设定工作模式对应的延时参数确定设定OFDM调制波形对应的所述波形产生器的开启时间T2,并将T2通过软件配置接口写入设定OFDM调制波形对应的所述第一定时器,将T1通过软件配置接口写入所述第二定时器,以使所述第一定时器在T2时刻开启设定OFDM调制波形对应的所述波形产生器工作,所述第二定时器在T1时刻开启所述波形发送器工作。
可选地,各所述第一定时器包括:
第一配置寄存器组,通过软件配置接口与所述控制器连接,用于存储第一计数器开关信号、第一计数初值、第一计数周期、计数器第一比较值和计数器第二比较值;
第一计数寄存器组,与所述第一配置寄存器组连接,用于根据所述第一计数器开关信号、所述第一计数初值和所述第一计数周期开始计数,获得第一计数器值;
第一比较器,分别与所述第一配置寄存器组和所述第一计数寄存器组连接,用于比较所述计数器第一比较值和所述第一计数器值,生成下一级的硬开启脉冲;
第二比较器,分别与所述第一配置寄存器组和所述第一计数寄存器组连接,用于比较所述计数器第二比较值和所述第一计数器值,生成波形产生器开启信号,以使在T2时刻开启所述波形产生器。
可选地,所述第二定时器包括:
第二配置寄存器组,通过软件配置接口与所述控制器连接,用于存储第二计数器开关信号、第二计数初值、第二计数周期和计数器第三比较值;
计数开关信号选择器,分别与m个所述第一定时器中的第一比较器连接,用于根据所述下一级的硬开启脉冲和所述第二计数器开关信号生成第三计数器开关信号;
第二计数寄存器组,分别与所述第二配置寄存器组和所述计数开关信号选择器连接,用于根据所述第三计数器开关信号、所述第二计数初值和所述第二计数周期开始计数,获得第二计数器值;
第三比较器,分别与所述第二配置寄存器组和所述第二计数寄存器组连接,用于比较所述计数器第三比较值和所述第二计数器值,生成波形发送器开启信号,以使在T1时刻开启所述波形发送器。
可选地,所述第一配置寄存器组包括:
第一寄存器组,用于存储第一计数初值;所述第一计数初值包括:第一子帧内计数初值、第一子帧号计数初值和第一系统帧号计数初值;
第二寄存器组,用于存储第一计数周期;所述第一计数周期包括:第一子帧内计数周期、第一子帧号计数周期和第一系统帧号计数周期;
第三寄存器组,用于存储计数器第一比较值;所述计数器第一比较值包括:子帧内计数第一比较值、子帧号计数第一比较值和系统帧号计数第一比较值;
第四寄存器组,与所述控制器连接,用于存储所述控制器通过软件配置接口写入计数器第二比较值;所述计数器第二比较值根据T2确定的;所述第二比较值包括:子帧内计数第二比较值、子帧号计数第二比较值和系统帧号计数第二比较值;
第五寄存器组,用于存储第一计数器开关信号。
可选地,所述第一计数寄存器组包括:
第一子帧内计数寄存器,用于根据所述第一计数器开关信号、第一子帧内计数初值和第一子帧内计数周期开始计数并存储第一子帧内计数的数值;
第一子帧号计数寄存器,用于根据所述第一计数器开关信号、第一子帧号计数初值和第一子帧号计数周期开始计数并存储第一子帧号计数的数值;
第一系统帧号计数寄存器,用于根据所述第一计数器开关信号、第一系统帧号计数初值和第一系统帧号计数周期开始计数并存储第一系统帧号计数的数值;
当第一子帧内计数的数值达到第一子帧内计数周期时,第一子帧内计数的数值从0开始计数,此时第一子帧号计数的数值加1;当第一子帧号计数的数值达到第一子帧号计数周期时,第一子帧号计数的数值从0开始计数,此时第一系统帧号计数的数值加1;当第一系统帧号计数的数值达到第一系统帧号计数周期时,第一系统帧号计数的数值从0开始计数;
所述第一计数器值包括第一子帧内计数的数值、第一子帧号计数的数值和第一系统帧号计数的数值。
可选地,各所述波形产生器包括:
第一数据存储器,与所述控制器连接,用于存储所述控制器发送的数据码块;
编码调制器,分别与所述第一数据存储器和所述第一定时器连接,用于根据所述波形产生器开启信号将所述数据码块进行编码、调制以及资源映射,获得频域信号;
IFFT模块,分别与所述编码调制器和所述波形发送器连接,用于将所述频域信号转换成时域信号,获得OFDM调制波形,并发送至所述波形发送器。
可选地,所述波形发送器包括:
波形选择器,与m个IFFT模块连接,用于选择设定OFDM调制波形;
第二数据存储器,与所述波形选择器连接,用于存储设定OFDM调制波形;
加CP模块,分别与所述第二数据存储器和第二定时器连接,用于根据所述波形发送器开启信号按样点速率发送设定OFDM调制波形的CP和数据。
可选地,所述波形发送器还包括:
参数寄存器,用于存储CP地址、CP长度、数据地址、数据长度和发送数据符号数量。
根据本发明提供的具体实施例,本发明公开了以下技术效果:
本发明提供了一种基于定时控制的基带上行发送装置,当所述控制器得知在T1时刻要按照设定OFDM调制波形、设定工作模式下发送数据码块后,控制器根据设定工作模式从存储器调取对应的延时参数,并根据公式T2=T1-设定工作模式对应的延时参数确定设定OFDM调制波形对应的所述波形产生器的开启时间T2,并将T2通过软件配置接口写入设定OFDM调制波形对应的所述第一定时器,将T1通过软件配置接口写入所述第二定时器,以使所述第一定时器在T2时刻开启设定OFDM调制波形对应的所述波形产生器工作,所述第二定时器在T1时刻开启所述波形发送器工作。本发明能够精确控制上行发送数据码块的时间,适用于对发射时刻有精确要求的OFDM宽带通信系统,特别是4G、5G及之后的演进系统。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例基于定时控制的基带上行发送装置结构图;
图2为本发明实施例第一定时器结构图;
图3为本发明实施例第二定时器结构图;
其中,1、波形产生器,2、波形发送器,3、第一定时器,4、第二定时器。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的目的是提供一种基于定时控制的基带上行发送装置,以实现精确控制上行发送数据码块的时间。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
本发明中OFDM:Orthogonal Frequency Division Multiplexing,正交频分复用技术;CP:Cyclic Prefix,循环前缀。
如图1所示,本发明公开一种基于定时控制的基带上行发送装置,所述装置包括:控制器、存储器、m个波形产生器1、波形发送器2、m个第一定时器3和第二定时器4;m个所述波形产生器1分别与所述控制器连接,所述波形发送器2分别与m个所述波形产生器1连接,m个所述第一定时器3分别与m个所述波形产生器1连接,所述第二定时器4与所述波形发送器2连接,控制器,分别与m个所述第一定时器3、所述第二定时器4、m个波形产生器1和存储器连接。
所述存储器用于存储n种工作模式和各工作模式对应的延时参数,其中n为大于或等于1的正整数;m个所述波形产生器1用于产生不同的OFDM调制波形,其中m为大于或等于1的正整数;所述波形发送器2用于从多种OFDM调制波形中选择设定OFDM调制波形,并按样点速率发送设定OFDM调制波形的CP和数据;m个所述第一定时器3用于定时控制各所述波形产生器1工作;所述第二定时器4用于定时控制所述波形发送器2工作。
当所述控制器得知在T1时刻要按照设定OFDM调制波形、设定工作模式下发送数据码块后,所述控制器根据设定工作模式从存储器调取对应的延时参数,并根据公式T2=T1-设定工作模式对应的延时参数确定设定OFDM调制波形对应的所述波形产生器1的开启时间T2,并将T2通过软件配置接口写入设定OFDM调制波形对应的所述第一定时器3,将T1通过软件配置接口写入所述第二定时器4,以使所述第一定时器3在T2时刻开启设定OFDM调制波形对应的所述波形产生器1工作,所述第二定时器4在T1时刻开启所述波形发送器2工作。
当m为2时,本装置可以实现4G、5G双模为例,设计2个波形产生器1,分别用于4G波形产生和5G波形产生。
如图2所示,本发明各所述第一定时器3包括:第一配置寄存器组、第一计数寄存器组、第一比较器和第二比较器;所述第一配置寄存器组通过软件配置接口与所述控制器连接,所述第一计数寄存器组与所述第一配置寄存器组连接,所述第一比较器分别与所述第一配置寄存器组和所述第一计数寄存器组连接,所述第二比较器分别与所述第一配置寄存器组和所述第一计数寄存器组连接;所述第一配置寄存器组用于存储第一计数器开关信号、第一计数初值、第一计数周期、计数器第一比较值和计数器第二比较值;所述第一计数寄存器组用于根据所述第一计数器开关信号、所述第一计数初值和所述第一计数周期开始计数,获得第一计数器值;所述第一比较器用于比较所述计数器第一比较值和所述第一计数器值,生成下一级的硬开启脉冲;所述第二比较器用于比较所述计数器第二比较值和所述第一计数器值,生成波形产生器1开启信号,以使在T2时刻开启所述波形产生器1。具体的,当所述计数器第一比较值和所述第一计数器值相等时,产生一拍高电平脉冲信号,进而生成下一级的硬开启脉冲。当所述计数器第二比较值和所述第一计数器值前值相等时,产生一拍高电平脉冲信号,进而生成波形产生器1开启信号。
本实施例中所述第一配置寄存器组包括:第一寄存器组、第二寄存器组、第三寄存器组、第四寄存器组和第五寄存器组;所述第四寄存器组通过软件配置接口与所述控制器连接。
所述第一寄存器组用于存储第一计数初值;所述第一计数初值包括:第一子帧内计数初值、第一子帧号计数初值和第一系统帧号计数初值。
所述第二寄存器组用于存储第一计数周期;所述第一计数周期包括:第一子帧内计数周期、第一子帧号计数周期和第一系统帧号计数周期。
所述第三寄存器组用于存储计数器第一比较值;所述计数器第一比较值包括:子帧内计数第一比较值、子帧号计数第一比较值和系统帧号计数第一比较值。
所述第四寄存器组用于存储所述控制器通过软件配置接口写入计数器第二比较值;所述计数器第二比较值根据T2确定的;所述第二比较值包括:子帧内计数第二比较值、子帧号计数第二比较值和系统帧号计数第二比较值。
所述第五寄存器组用于存储第一计数器开关信号。
所述第一寄存器组包括:第一子帧内计数初值寄存器,用于存储第一子帧内计数初值;第一子帧号计数初值寄存器,用于存储第一子帧号计数初值;第一系统帧号计数初值寄存器,用于存储第一系统帧号计数初值。
所述第二寄存器组包括:第一子帧内计数周期寄存器,用于存储第一子帧内计数周期;第一子帧号计数周期寄存器,用于存储第一子帧号计数周期;第一系统帧号计数周期寄存器,用于存储第一系统帧号计数周期。
所述第三寄存器组包括:第一子帧内计数比较寄存器,用于存储子帧内计数第一比较值;第一子帧号计数比较寄存器,用于存储子帧号计数第一比较值;第一系统帧号计数比较寄存器,用于存储系统帧号计数第一比较值。
所述第四寄存器组包括:第二子帧内计数比较寄存器,用于存储子帧内计数第二比较值;第二子帧号计数比较寄存器,用于存储子帧号计数第二比较值;第二系统帧号计数比较寄存器,用于存储系统帧号计数第二比较值。
本实施例中所述第一计数寄存器组包括:第一子帧内计数寄存器、第一子帧号计数寄存器和第一系统帧号计数寄存器;所述第一子帧内计数寄存器用于根据所述第一计数器开关信号、第一子帧内计数初值和第一子帧内计数周期开始计数并存储第一子帧内计数的数值;所述第一子帧号计数寄存器用于根据所述第一计数器开关信号、第一子帧号计数初值和第一子帧号计数周期开始计数并存储第一子帧号计数的数值;所述第一系统帧号计数寄存器用于根据所述第一计数器开关信号、第一系统帧号计数初值和第一系统帧号计数周期开始计数并存储第一系统帧号计数的数值。
当第一子帧内计数的数值达到第一子帧内计数周期时,第一子帧内计数的数值从0开始计数,此时第一子帧号计数的数值加1;当第一子帧号计数的数值达到第一子帧号计数周期时,第一子帧号计数的数值从0开始计数,此时第一系统帧号计数的数值加1;当第一系统帧号计数的数值达到第一系统帧号计数周期时,第一系统帧号计数的数值从0开始计数。
本实施例中所述第一计数器值包括第一子帧内计数的数值、第一子帧号计数的数值和第一系统帧号计数的数值。
在本装置使用时,第一定时器3开启后保持长期打开,不间断计时。第一定时器3要和第二定时器4要保持一致。波形发送器2的第二定时器4由波形产生器1的第一定时器3通过下一级的硬开启脉冲驱动产生,具体过程是,控制器给第二定时器4设置一个第一计数初值,然后配置第三比较值为波形发送器2启动初值的前一拍,控制器配置第一定时器3的第一比较值为(第一计数初值-1),第一定时器3在第一计数初值的上一拍产生第二定时器4的硬件开启脉冲,第二定时器4接收到该硬件开启脉冲后,在下一拍以第一计数初值为初值开始计时,从而达到与第一定时器3保持一致。
如图3所示,本发明第二定时器4包括:第二配置寄存器组、计数开关信号选择器、第二计数寄存器组和第三比较器;所述第二配置寄存器组通过软件配置接口与所述控制器连接,所述计数开关信号选择器分别与m个所述第一定时器3中的第一比较器连接,所述第二计数寄存器组分别与所述第二配置寄存器组和所述计数开关信号选择器连接,所述第三比较器分别与所述第二配置寄存器组和所述第二计数寄存器组连接;所述第二配置寄存器组用于存储第二计数器开关信号、第二计数初值、第二计数周期和计数器第三比较值;所述计数开关信号选择器用于根据所述下一级的硬开启脉冲和所述第二计数器开关信号生成第三计数器开关信号;所述第二计数寄存器组用于根据所述第三计数器开关信号、所述第二计数初值和所述第二计数周期开始计数,获得第二计数器值;所述第三比较器用于比较所述计数器第三比较值和所述第二计数器值,生成波形发送器2开启信号,以使在T1时刻开启所述波形发送器2。
本实施例中所述第二配置寄存器组包括:第六寄存器组、第七寄存器组、第八寄存器组和第九寄存器组;所述第八寄存器组通过软件配置接口与所述控制器连接。
所述第六寄存器组用于存储第二计数初值;所述第二计数初值包括:第二子帧内计数初值、第二子帧号计数初值和第二系统帧号计数初值。
所述第七寄存器组用于存储第二计数周期;所述第二计数周期包括:第二子帧内计数周期、第二子帧号计数周期和第二系统帧号计数周期。
所述第八寄存器组用于存储所述控制器通过软件配置接口写入计数器第三比较值;所述计数器第三比较值根据T1确定的;所述第三比较值包括:子帧内计数第三比较值、子帧号计数第三比较值和系统帧号计数第三比较值。
所述第九寄存器组用于存储第一计数器开关信号。
所述第六寄存器组包括:第二子帧内计数初值寄存器,用于存储第二子帧内计数初值;第二子帧号计数初值寄存器,用于存储第二子帧号计数初值;第二系统帧号计数初值寄存器,用于存储第二系统帧号计数初值。
所述第七寄存器组包括:第二子帧内计数周期寄存器,用于存储第二子帧内计数周期;第二子帧号计数周期寄存器,用于存储第二子帧号计数周期;第二系统帧号计数周期寄存器,用于存储第二系统帧号计数周期。
所述第八寄存器组包括:第三子帧内计数比较寄存器,用于存储子帧内计数第三比较值;第三子帧号计数比较寄存器,用于存储子帧号计数第三比较值;第三系统帧号计数比较寄存器,用于存储系统帧号计数第三比较值。
本实施例中所述第二计数寄存器组包括:第二子帧内计数寄存器、第二子帧号计数寄存器和第二系统帧号计数寄存器;所述第二子帧内计数寄存器用于根据所述第三计数器开关信号、第二子帧内计数初值和第二子帧内计数周期开始计数并存储第二子帧内计数的数值;所述第二子帧号计数寄存器用于根据所述第三计数器开关信号、第二子帧号计数初值和第二子帧号计数周期开始计数并存储第二子帧号计数的数值;所述第二系统帧号计数寄存器用于根据所述第三计数器开关信号、第二系统帧号计数初值和第二系统帧号计数周期开始计数并存储第二系统帧号计数的数值。
当第二子帧内计数的数值达到第二子帧内计数周期时,第二子帧内计数的数值从0开始计数,此时第二子帧号计数的数值加1;当第二子帧号计数的数值达到第二子帧号计数周期时,第二子帧号计数的数值从0开始计数,此时第二系统帧号计数的数值加1;当第二系统帧号计数的数值达到第二系统帧号计数周期时,第二系统帧号计数的数值从0开始计数。
本实施例中所述第二计数器值包括第二子帧内计数的数值、第二子帧号计数的数值和第二系统帧号计数的数值。
本实施例中各所述波形产生器1包括:第一数据存储器、编码调制器和IFFT模块,所述第一数据存储器与所述控制器连接,所述编码调制器分别与所述第一数据存储器和所述第一定时器3连接,所述IFFT模块分别与所述编码调制器和所述波形发送器2连接;所述第一数据存储器用于存储所述控制器发送的数据码块;所述编码调制器用于根据所述波形产生器1开启信号将所述数据码块进行编码、调制以及资源映射,获得频域信号;所述IFFT模块用于将所述频域信号转换成时域信号,获得OFDM调制波形,并发送至所述波形发送器2。本发明针对不同的通信协议构建不同的编码调制器,实现对数据码块进行不同编码调制处理。
本实施例中所述波形发送器2包括:波形选择器、第二数据存储器、加CP模块和参数寄存器;所述波形选择器与m个IFFT模块连接,所述第二数据存储器与所述波形选择器连接,所述加CP模块分别与所述第二数据存储器和第二定时器4连接;所述波形选择器用于选择设定OFDM调制波形;所述第二数据存储器用于存储设定OFDM调制波形;所述加CP模块用于根据所述波形发送器2开启信号按样点速率发送设定OFDM调制波形的CP和数据通至DAC进行数字模拟转换,最后利用RF射频芯片发射到空口,具体的,先从第二数据存储器中取出第一个符号的n1点CP数据,然后再取第一个符号的m1点正式数据的顺序,每一个数据作为样点按照样点速率发送,然后再取第二个符号的n2点CP数据,第二个符号的m2点正式数据,直到所有数据发送完成。
所述参数寄存器用于存储CP地址、CP长度、数据地址、数据长度和发送数据符号数量。
本发明公开的方案具有以下优点:
1、本发明能够精确控制上行发送数据码块的时间,适用于对发射时刻有精确要求的OFDM宽带通信系统,特别是4G、5G及之后的演进系统。
2、本发明对于不同调度要求的通信系统,只需要修改波形产生器1,不需要修改定时器和波形发送器2,设计简单。
3、本发明针对不同OFDM调制波形,不同的定时调度需求,设计出不同硬件时延的波形产生器1。例如,可以在时延大的通信系统中,省资源,时延长的硬件波形产生器1比较适合;在时延小的通信系统中,用硬件资源换取时延,设计时延短的硬件波形产生器1,设计方式灵活。
4、本发明多种波形的宽带通信场景时,不同的波形产生器1共用一套波形发送器2,节省了硬件资源。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处。综上所述,本说明书内容不应理解为对本发明的限制。
Claims (6)
1.一种基于定时控制的基带上行发送装置,其特征在于,所述装置包括:
存储器,用于存储n种工作模式和各工作模式对应的延时参数,其中n为大于或等于1的正整数;
m个波形产生器,用于产生不同的OFDM调制波形,其中m为大于或等于1的正整数;
波形发送器,分别与m个所述波形产生器连接,用于从多种OFDM调制波形中选择设定OFDM调制波形,并按样点速率发送设定OFDM调制波形的CP和数据;
m个第一定时器,分别与m个波形产生器连接,用于定时控制各所述波形产生器工作;
第二定时器,与所述波形发送器连接,用于定时控制所述波形发送器工作;
控制器,分别与m个所述第一定时器、所述第二定时器、m个波形产生器和所述存储器连接;当所述控制器得知在T1时刻要按照设定OFDM调制波形、设定工作模式下发送数据码块后,所述控制器根据设定工作模式从存储器调取对应的延时参数,并根据公式T2=T1-设定工作模式对应的延时参数确定设定OFDM调制波形对应的所述波形产生器的开启时间T2,并将T2通过软件配置接口写入设定OFDM调制波形对应的所述第一定时器,将T1通过软件配置接口写入所述第二定时器,以使所述第一定时器在T2时刻开启设定OFDM调制波形对应的所述波形产生器工作,所述第二定时器在T1时刻开启所述波形发送器工作;
各所述第一定时器包括:
第一配置寄存器组,通过软件配置接口与所述控制器连接,用于存储第一计数器开关信号、第一计数初值、第一计数周期、计数器第一比较值和计数器第二比较值;
第一计数寄存器组,与所述第一配置寄存器组连接,用于根据所述第一计数器开关信号、所述第一计数初值和所述第一计数周期开始计数,获得第一计数器值;
第一比较器,分别与所述第一配置寄存器组和所述第一计数寄存器组连接,用于比较所述计数器第一比较值和所述第一计数器值,生成下一级的硬开启脉冲;
第二比较器,分别与所述第一配置寄存器组和所述第一计数寄存器组连接,用于比较所述计数器第二比较值和所述第一计数器值,生成波形产生器开启信号,以使在T2时刻开启所述波形产生器;
所述第二定时器包括:
第二配置寄存器组,通过软件配置接口与所述控制器连接,用于存储第二计数器开关信号、第二计数初值、第二计数周期和计数器第三比较值;
计数开关信号选择器,分别与m个所述第一定时器中的第一比较器连接,用于根据所述下一级的硬开启脉冲和所述第二计数器开关信号生成第三计数器开关信号;
第二计数寄存器组,分别与所述第二配置寄存器组和所述计数开关信号选择器连接,用于根据所述第三计数器开关信号、所述第二计数初值和所述第二计数周期开始计数,获得第二计数器值;
第三比较器,分别与所述第二配置寄存器组和所述第二计数寄存器组连接,用于比较所述计数器第三比较值和所述第二计数器值,生成波形发送器开启信号,以使在T1时刻开启所述波形发送器。
2.根据权利要求1所述的基于定时控制的基带上行发送装置,其特征在于,所述第一配置寄存器组包括:
第一寄存器组,用于存储第一计数初值;所述第一计数初值包括:第一子帧内计数初值、第一子帧号计数初值和第一系统帧号计数初值;
第二寄存器组,用于存储第一计数周期;所述第一计数周期包括:第一子帧内计数周期、第一子帧号计数周期和第一系统帧号计数周期;
第三寄存器组,用于存储计数器第一比较值;所述计数器第一比较值包括:子帧内计数第一比较值、子帧号计数第一比较值和系统帧号计数第一比较值;
第四寄存器组,与所述控制器连接,用于存储所述控制器通过软件配置接口写入计数器第二比较值;所述计数器第二比较值是根据T2确定的;所述第二比较值包括:子帧内计数第二比较值、子帧号计数第二比较值和系统帧号计数第二比较值;
第五寄存器组,用于存储第一计数器开关信号。
3.根据权利要求2所述的基于定时控制的基带上行发送装置,其特征在于,所述第一计数寄存器组包括:
第一子帧内计数寄存器,用于根据所述第一计数器开关信号、第一子帧内计数初值和第一子帧内计数周期开始计数并存储第一子帧内计数的数值;
第一子帧号计数寄存器,用于根据所述第一计数器开关信号、第一子帧号计数初值和第一子帧号计数周期开始计数并存储第一子帧号计数的数值;
第一系统帧号计数寄存器,用于根据所述第一计数器开关信号、第一系统帧号计数初值和第一系统帧号计数周期开始计数并存储第一系统帧号计数的数值;
当第一子帧内计数的数值达到第一子帧内计数周期时,第一子帧内计数的数值从0开始计数,此时第一子帧号计数的数值加1;当第一子帧号计数的数值达到第一子帧号计数周期时,第一子帧号计数的数值从0开始计数,此时第一系统帧号计数的数值加1;当第一系统帧号计数的数值达到第一系统帧号计数周期时,第一系统帧号计数的数值从0开始计数;
所述第一计数器值包括第一子帧内计数的数值、第一子帧号计数的数值和第一系统帧号计数的数值。
4.根据权利要求1所述的基于定时控制的基带上行发送装置,其特征在于,各所述波形产生器包括:
第一数据存储器,与所述控制器连接,用于存储所述控制器发送的数据码块;
编码调制器,分别与所述第一数据存储器和所述第一定时器连接,用于根据所述波形产生器开启信号将所述数据码块进行编码、调制以及资源映射,获得频域信号;
IFFT模块,分别与所述编码调制器和所述波形发送器连接,用于将所述频域信号转换成时域信号,获得OFDM调制波形,并发送至所述波形发送器。
5.根据权利要求4所述的基于定时控制的基带上行发送装置,其特征在于,所述波形发送器包括:
波形选择器,与m个IFFT模块连接,用于选择设定OFDM调制波形;
第二数据存储器,与所述波形选择器连接,用于存储设定OFDM调制波形;
加CP模块,分别与所述第二数据存储器和所述第二定时器连接,用于根据所述波形发送器开启信号按样点速率发送设定OFDM调制波形的CP和数据。
6.根据权利要求5所述的基于定时控制的基带上行发送装置,其特征在于,所述波形发送器还包括:
参数寄存器,用于存储CP地址、CP长度、数据地址、数据长度和发送数据符号数量。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011180417.2A CN112291175B (zh) | 2020-10-29 | 2020-10-29 | 一种基于定时控制的基带上行发送装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011180417.2A CN112291175B (zh) | 2020-10-29 | 2020-10-29 | 一种基于定时控制的基带上行发送装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112291175A CN112291175A (zh) | 2021-01-29 |
CN112291175B true CN112291175B (zh) | 2021-05-18 |
Family
ID=74372809
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011180417.2A Active CN112291175B (zh) | 2020-10-29 | 2020-10-29 | 一种基于定时控制的基带上行发送装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112291175B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN118679718A (zh) * | 2022-04-18 | 2024-09-20 | 联发科技股份有限公司 | 用于6g的统一且可配置的波形框架 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2800891B2 (ja) * | 1996-12-17 | 1998-09-21 | 日本電気株式会社 | Cdma方式のマルチコード送信装置 |
CN101184066B (zh) * | 2006-11-13 | 2011-06-29 | 浙江华立通信集团有限公司 | Td-scdma及3g终端数字基带调制器 |
CN101227222B (zh) * | 2007-01-16 | 2012-08-22 | 上海瑞高信息技术有限公司 | 移动多媒体广播卫星分发系统的地面转发同步系统及方法 |
WO2014136437A1 (ja) * | 2013-03-07 | 2014-09-12 | 日本電気株式会社 | 無線送信装置および無線送信方法 |
CN103630894B (zh) * | 2013-06-04 | 2016-08-24 | 中国科学院电子学研究所 | 宽频多通道相参雷达成像系统的控制方法 |
CN110708045B (zh) * | 2019-08-01 | 2021-04-20 | 珠海格力电器股份有限公司 | 一种波形移相的控制电路、方法和定时器 |
-
2020
- 2020-10-29 CN CN202011180417.2A patent/CN112291175B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN112291175A (zh) | 2021-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021129060A1 (zh) | 定位参考信号的传输资源的配置、接收方法及终端 | |
US11324053B2 (en) | Co-existence of different random access resources and associations | |
US20220039128A1 (en) | Method and apparatus for receiving a transport block in a transmission occasion | |
US10708098B2 (en) | Data transmission method and user equipment | |
WO2019062779A1 (zh) | 一种寻呼的方法、通信定时的方法和装置 | |
KR101971814B1 (ko) | 자체 완비형 시간 분할 듀플렉스 (tdd) 서브프레임 구조에서의 미션 크리티컬 데이터 지원 | |
CN101911629B (zh) | 用于调整发送定时和发送连续分组的方法及其移动台 | |
KR20180126547A (ko) | 피드백 정보의 전송 방법 및 장치 | |
JP6356819B2 (ja) | アップリンクアクセス方法、装置、およびシステム | |
CN103416016A (zh) | 在采用不同技术实现的无线网络中确定反馈信息的定时 | |
CN109587771B (zh) | 非连续接收下的时频跟踪方法、装置及用户设备 | |
US12095692B2 (en) | Reference signal sequences in time domain data | |
CN112291175B (zh) | 一种基于定时控制的基带上行发送装置 | |
AU2016415599A1 (en) | Method for signal transmission, terminal device and network device | |
JP2023088971A (ja) | データシンボルの送信および受信 | |
WO2020011365A1 (en) | Multiplexing of wake-up signals | |
JP2019522918A (ja) | 可変サブフレーム長をサポートするためのofdmシンボルのプリフィックス処理 | |
CN108282893B (zh) | 公共控制消息的传输方法、接收方法、基站及用户设备 | |
CN110149700B (zh) | 一种数据传输方法和设备 | |
EP4385148A1 (en) | Bandwidth part switching in repeaters | |
CN111148152B (zh) | 一种通信方法及设备 | |
JP2005237163A (ja) | モータ駆動装置 | |
WO2024217089A1 (en) | Methods and apparatuses for sensing in a guard period | |
WO2023201516A1 (en) | Configuration of asymmetric carrier aggregation | |
EP4084386A1 (en) | Apparatuses and methods involving communications utilizing different protocols in a common channel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |