CN112162858A - Fpga参数载入内存中的方法、装置 - Google Patents

Fpga参数载入内存中的方法、装置 Download PDF

Info

Publication number
CN112162858A
CN112162858A CN202011019882.8A CN202011019882A CN112162858A CN 112162858 A CN112162858 A CN 112162858A CN 202011019882 A CN202011019882 A CN 202011019882A CN 112162858 A CN112162858 A CN 112162858A
Authority
CN
China
Prior art keywords
fpga
parameter
memory
parameters
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011019882.8A
Other languages
English (en)
Inventor
陈海波
王朋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
DeepBlue AI Chips Research Institute Jiangsu Co Ltd
Original Assignee
DeepBlue AI Chips Research Institute Jiangsu Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by DeepBlue AI Chips Research Institute Jiangsu Co Ltd filed Critical DeepBlue AI Chips Research Institute Jiangsu Co Ltd
Priority to CN202011019882.8A priority Critical patent/CN112162858A/zh
Publication of CN112162858A publication Critical patent/CN112162858A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5011Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
    • G06F9/5016Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals the resource being the memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
    • G06F15/7871Reconfiguration support, e.g. configuration loading, configuration switching, or hardware OS
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/40Transformation of program code
    • G06F8/41Compilation
    • G06F8/42Syntactic analysis
    • G06F8/427Parsing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)

Abstract

本发明提供一种FPGA参数载入内存中的方法、装置,其中,所述方法包括以下步骤:根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中FPGA参数包括关键字和值;将FPGA参数保存至内存中。由此,可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。

Description

FPGA参数载入内存中的方法、装置
技术领域
本发明涉及数据处理技术领域,具体涉及一种FPGA(Field Programmable GateArray,现场可编程逻辑门阵列)参数载入内存中的方法、一种FPGA参数载入内存中的装置、一种计算机设备和一种非临时性计算机可读存储介质。
背景技术
FPGA在做深度学习的加速计算时,将每一层的可配置的参数提取出来,通过修改配置文件,来修改FPGA的加速问题,以此达到通用架构的目的。
相关技术中,一般是通过把每一层的可配置的参数填写到Excel(电子表格)中,然后通过java(计算机编程语言)程序将Excel里的参数转化为bin(二进制文件)文件,最后通过编写程序将bin文件烧写到内存里。
然而,在实际的运行中,发现上述技术存在如下缺点:
缺点1:填写Excel数据耗时、费力,当可配置的参数非常多,且深度学习的层数非常多时,填写Excel数据时非常麻烦的,稍不注意,就会将数据填写错误,而且耗费非常多的时间,得不偿失。比如:对于FPGA每一层有61个参数,共152层的数据,填写到Excel里可能需要半个多月的时间,而且容易出错。
缺点2:若在调试过程中,发现一些参数需要修正,这个时候需逐个修改参数,耗时耗力、效率低下。
发明内容
本发明为解决上述技术问题,提供了一种FPGA参数载入内存中的方法,可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
本发明还提出一种FPGA参数载入内存中的装置。
本发明还提出一种计算机设备。
本发明还提出一种非临时性计算机可读存储介质。
本发明采用的技术方案如下:
本发明第一方面实施例提出了一种FPGA参数载入内存中的方法,包括以下步骤:根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中所述FPGA参数包括关键字和值;将所述FPGA参数保存至内存中。
根据本发明的一个实施例,采用C语言嵌入式程序逐行读取每一层参数代码并进行解析。
根据本发明的一个实施例,采用C语言嵌入式程序逐行读取每一层参数代码并进行解析,包括:去除当前行的所有空格;识别所述当前行的参数代码中的“=”字符,并解析出等式的关键字和值;将所述关键字与预存参数数组对比,以获取所述关键字对应的参数值的存放位置;根据所述值的字符解析当前参数值,并存储至所述存放位置。
根据本发明的一个实施例,若未解析出所述当前行的关键字和值,则所述当前行的参数默认为0。
本发明第二方面实施例提出了一种FPGA参数载入内存中的装置,包括:第一获取模块,所述第一获取模块用于根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;解析模块,所述解析模块用于逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中所述FPGA参数包括关键字和值;存储模块,所述存储模块用于将所述FPGA参数保存至内存中。
根据本发明的一个实施例,所述解析模块采用C语言嵌入式程序逐行读取每一层参数代码并进行解析。
根据本发明的一个实施例,所述解析模块具体用于:去除当前行的所有空格;识别所述当前行的参数代码中的“=”字符,并解析出等式的关键字和值;将所述关键字与预存参数数组对比,以获取所述关键字对应的参数值的存放位置;根据所述值的字符解析当前参数值,并存储至所述存放位置。
根据本发明的一个实施例,若所述解析模块未解析出所述当前行的关键字和值,则所述当前行的参数默认为0。
本发明的第三方面实施例提出了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时,实现本发明第一方面实施例所述的FPGA参数载入内存中的方法。
本发明的第四方面实施例提出了一种非临时性计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现本发明第一方面实施例所述的FPGA参数载入内存中的方法。
本发明的有益效果:
本发明可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
附图说明
图1是根据本发明一个实施例的FPGA参数载入内存中的方法的流程图;
图2是根据本发明一个具体示例的FPGA参数代码示意图;
图3是根据本发明一个实施例的FPGA参数载入内存中的装置的方框示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1是根据本发明一个实施例的FPGA参数载入内存中的方法的流程图。如图1所示,该方法包括以下步骤:
S1,根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码。
S2,逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中FPGA参数包括关键字和值。
S3,将FPGA参数保存至内存中。
具体的,如图2所示,FPGA参数代码包括至少一层,每一层的参数代码是以LAYERn开始(n=0,1,2,...)、end结束,因此根据关键字“LAYERn”和“end”定位FPGA的每一层参数代码范围,然后获取定位范围内的参数代码,由此即可获取FPGA的每一层参数代码。然后,将每层参数代码(比如LAYER0)每一行读取出来,并进行解析,以获取FPGA参数,其中,FPGA参数包括关键字和值,即FPGA参数由不同的键值对构成。最后,将FPGA参数保存至内存中。由此,无需进行手动填表,可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
下面结合具体的实施例描述如何进行参数代码的解析。
根据本发明的一个实施例,采用C语言嵌入式程序逐行读取每一层参数代码并进行解析。
具体的,采用C语言编写相应的解析代码,C语言可以以简易的方式编译、处理低级存储器,且C语言是仅产生少量的机器语言以及不需要任何运行环境支持便能运行的高效率程序设计语言。且C语言保持着跨平台的特性,以一个标准规格写出的C语言程序可在包括类似嵌入式处理器以及超级计算机等作业平台的许多计算机平台上进行编译。在需要FPGA参数载入内存中时,直接运行编写好的C语言嵌入式程序即可自动解析出FPGA参数,无需进行手动填表,可以将FPGA参数瞬间自动保存至内存中,对于后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
更近一步地,根据本发明的一个实施例,采用C语言嵌入式程序逐行读取每一层参数代码并进行解析,可以包括:去除当前行的所有空格;识别当前行的参数代码中的“=”字符,并解析出等式左右两边的字符串,以分别作为关键字和值;将关键字与预存参数数组对比,以获取关键字对应的参数值的存放位置;根据值的字符解析当前参数值,并存储至存放位置。
具体的,参数数组可以包括相对应的关键字和值(键值对),如图2所示,例如解析“IMG_H='d550;”,先去除这一行的所有空格,得到“IMG_H='d550;”然后,识别“=”字符,根据“=”解析出等式左右两边的字符串,左边作为关键字,右边作为值,将左边字符串IMG_H与预设的参数数组对比,得到该关键字对应的参数值的存放位置;然后根据值中前两个字符“'d”和最后一个字符“;”,解析出真正的参数值,即550,并将其存储至上述的存放位置。
在本发明中,若未解析出当前行的关键字和值,则当前行的参数默认为0。,即对于未设置的参数,默认结果为0。
综上所述,根据本发明实施例的FPGA参数载入内存中的方法,根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中FPGA参数包括关键字和值,将FPGA参数保存至内存中。由此,可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
与上述的FPGA参数载入内存中的方法相对应,本发明还提出一种FPGA参数载入内存中的装置。由于本发明的装置实施例与上述的方法实施例相对应,对于装置实施例中未披露的细节,可参照上述的方法实施例,本发明中不再进行赘述。
图3是根据本发明一个实施例的FPGA参数载入内存中的装置的方框示意图。如图3所示,该装置包括:第一获取模块1、解析模块2、存储模块3。其中,第一获取模块1用于根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;解析模块2用于逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中FPGA参数包括关键字和值;存储模块3用于将FPGA参数保存至内存中。
具体的,如图2所示,FPGA参数代码包括至少一层,每一层的参数代码是以LAYERn开始(n=0,1,2,...)、end结束,因此第一获取模块1根据关键字“LAYERn”和“end”定位FPGA的每一层参数代码范围,然后获取定位范围内的参数代码,由此即可获取FPGA的每一层参数代码。然后,解析模块2将每层参数代码(比如LAYER0)每一行读取出来,并进行解析,以获取FPGA参数,其中,FPGA参数包括关键字和值,即FPGA参数由不同的键值对构成。最后,存储模块3将FPGA参数保存至内存中。由此,无需进行手动填表,可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
根据本发明的一个实施例,解析模块2采用C语言嵌入式程序逐行读取每一层参数代码并进行解析。
具体的,解析模块2采用C语言编写相应的解析代码,C语言可以以简易的方式编译、处理低级存储器,且C语言是仅产生少量的机器语言以及不需要任何运行环境支持便能运行的高效率程序设计语言。且C语言保持着跨平台的特性,以一个标准规格写出的C语言程序可在包括类似嵌入式处理器以及超级计算机等作业平台的许多计算机平台上进行编译。在需要FPGA参数载入内存中时,直接运行编写好的C语言嵌入式程序即可自动解析出FPGA参数,无需进行手动填表,可以将FPGA参数瞬间自动保存至内存中,对于后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
根据本发明的一个实施例,解析模块2具体用于:去除当前行的所有空格;识别当前行的参数代码中的“=”字符,并解析出等式的关键字和值;将关键字与预存参数数组对比,以获取关键字对应的参数值的存放位置;根据值的字符解析当前参数值,并存储至存放位置。
若解析模块2未解析出当前行的关键字和值,则当前行的参数默认为0。
根据本发明实施例的FPGA参数载入内存中的装置,通过第一获取模块用于根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码,解析模块逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中FPGA参数包括关键字和值,存储模块将FPGA参数保存至内存中。由此,可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
本发明还提出一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时,实现上述的FPGA参数载入内存中的方法。
根据本发明实施例的计算机设备,处理器运行存储在存储器上的计算机程序时,根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中FPGA参数包括关键字和值,将FPGA参数保存至内存中,可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
本发明的实施例还提出一种非临时性计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现上述的FPGA参数载入内存中的方法。
根据本发明实施例的非临时性计算机可读存储介质,存储在其上的计算机程序被处理器运行时,根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中FPGA参数包括关键字和值,将FPGA参数保存至内存中,可以将FPGA参数瞬间自动保存至内存中,高效且准确,且在后期的调试过程中,FPGA工程师修改FPGA里的某个参数的值后,可以瞬间将修改后的值导入内存,非常简单高效,大大提升了工作效率及参数修改的准确性。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现定制逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本发明的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本发明的实施例所属技术领域的技术人员所理解。
在流程图中表示或在此以其他方式描述的逻辑和/或步骤,例如,可以被认为是用于实现逻辑功能的可执行指令的定序列表,可以具体实现在任何计算机可读介质中,以供指令执行系统、装置或设备(如基于计算机的系统、包括处理器的系统或其他可以从指令执行系统、装置或设备取指令并执行指令的系统)使用,或结合这些指令执行系统、装置或设备而使用。就本说明书而言,"计算机可读介质"可以是任何可以包含、存储、通信、传播或传输程序以供指令执行系统、装置或设备或结合这些指令执行系统、装置或设备而使用的装置。计算机可读介质的更具体的示例(非穷尽性列表)包括以下:具有一个或多个布线的电连接部(电子装置),便携式计算机盘盒(磁装置),随机存取存储器(RAM),只读存储器(ROM),可擦除可编辑只读存储器(EPROM或闪速存储器),光纤装置,以及便携式光盘只读存储器(CDROM)。另外,计算机可读介质甚至可以是可在其上打印所述程序的纸或其他合适的介质,因为可以例如通过对纸或其他介质进行光学扫描,接着进行编辑、解译或必要时以其他合适方式进行处理来以电子方式获得所述程序,然后将其存储在计算机存储器中。
应当理解,本发明的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。
本技术领域的普通技术人员可以理解实现上述实施例方法携带的全部或部分步骤是可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,该程序在执行时,包括方法实施例的步骤之一或其组合。
此外,在本发明各个实施例中的各功能单元可以集成在一个处理模块中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。
上述提到的存储介质可以是只读存储器,磁盘或光盘等。尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (10)

1.一种FPGA参数载入内存中的方法,其特征在于,包括以下步骤:
根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;
逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中所述FPGA参数包括关键字和值;
将所述FPGA参数保存至内存中。
2.根据权利要求1所述的FPGA参数载入内存中的方法,其特征在于,
采用C语言嵌入式程序逐行读取每一层参数代码并进行解析。
3.根据权利要求2所述的FPGA参数载入内存中的方法,其特征在于,采用C语言嵌入式程序逐行读取每一层参数代码并进行解析,包括:
去除当前行的所有空格;
识别所述当前行的参数代码中的“=”字符,并解析出等式左右两边的字符串,以分别作为关键字和值;
将所述关键字与预存参数数组对比,以获取所述关键字对应的参数值的存放位置;
根据所述值的字符解析当前参数值,并存储至所述存放位置。
4.根据权利要求3所述的FPGA参数载入内存中的方法,其特征在于,若未解析出所述当前行的关键字和值,则所述当前行的参数默认为0。
5.一种FPGA参数载入内存中的装置,其特征在于,包括:
第一获取模块,所述第一获取模块用于根据关键字定位FPGA的每一层参数代码范围,并获取FPGA的每一层参数代码;
解析模块,所述解析模块用于逐行读取每一层参数代码并进行解析,以获取FPGA参数,其中所述FPGA参数包括关键字和值;
存储模块,所述存储模块用于将所述FPGA参数保存至内存中。
6.根据权利要求5所述的FPGA参数载入内存中的装置,其特征在于,所述解析模块采用C语言嵌入式程序逐行读取每一层参数代码并进行解析。
7.根据权利要求6所述的FPGA参数载入内存中的装置,其特征在于,所述解析模块具体用于:
去除当前行的所有空格;
识别所述当前行的参数代码中的“=”字符,并解析出等式的关键字和值;
将所述关键字与预存参数数组对比,以获取所述关键字对应的参数值的存放位置;
根据所述值的字符解析当前参数值,并存储至所述存放位置。
8.根据权利要求7所述的FPGA参数载入内存中的装置,其特征在于,若所述解析模块未解析出所述当前行的关键字和值,则所述当前行的参数默认为0。
9.一种计算机设备,其特征在于,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时,实现根据权利要求1-4中任一项所述的FPGA参数载入内存中的方法。
10.一种非临时性计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现根据权利要求1-4中任一项所述的FPGA参数载入内存中的方法。
CN202011019882.8A 2020-09-24 2020-09-24 Fpga参数载入内存中的方法、装置 Pending CN112162858A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011019882.8A CN112162858A (zh) 2020-09-24 2020-09-24 Fpga参数载入内存中的方法、装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011019882.8A CN112162858A (zh) 2020-09-24 2020-09-24 Fpga参数载入内存中的方法、装置

Publications (1)

Publication Number Publication Date
CN112162858A true CN112162858A (zh) 2021-01-01

Family

ID=73862860

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011019882.8A Pending CN112162858A (zh) 2020-09-24 2020-09-24 Fpga参数载入内存中的方法、装置

Country Status (1)

Country Link
CN (1) CN112162858A (zh)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
皓月如我: "c语言实现ini文件读取", 《HTTPS://BLOG.CSDN.NET/FM0517/ARTICLE/DETAILS/88884771》 *

Similar Documents

Publication Publication Date Title
CN106919434B (zh) 一种代码生成方法及装置
US20150128114A1 (en) Parser
US7231633B2 (en) Debugging with set verbosity level during read and analysis of executable code and associated comments while logging according to set verbosity level
US10437574B2 (en) System and method for providing code completion features for code modules
US9274930B2 (en) Debugging system using static analysis
US5832273A (en) System for deleting redundant instructions from high level language source code containing in-line assembly instructions
US10303467B2 (en) Target typing-dependent combinatorial code analysis
EP3623948A1 (en) Method and system for code analysis to identify causes of code smells
CN115617353B (zh) 基于ksp生成描述文件的方法及快速插桩的gradle编译系统
EP3239843A2 (en) Method for automatically validating data against a predefined data specification
CN110837429A (zh) 一种web端线上代码智能修复方法及装置
Uhl et al. An attribute grammar for the semantic analysis of Ada
CN108694049B (zh) 一种更新软件的方法和设备
JP2021111389A (ja) コードスニペットのパース可能性の向上
CN112631944A (zh) 基于抽象语法树的源码检测方法及装置、计算机存储介质
CN112162858A (zh) Fpga参数载入内存中的方法、装置
CN115599388B (zh) 一种api接口文档生成方法、存储介质及电子设备
EP2535813A1 (en) Method and device for generating an alert during an analysis of performance of a computer application
CN110781078B (zh) 一种代码漏洞处理方法与装置
CN114647439A (zh) 一种代码扫描的方法、代码迁移的方法及相关装置
CN111159162A (zh) 数据库配置方法及设备
CN111381814A (zh) 生成代码文件的语法树的方法、装置及电子设备
CN110543456A (zh) 一种oasis文件快速读取方法、装置及计算机可读存储介质
CN111670091B (zh) 机器人程序指令编译方法、机器人控制系统及存储装置
CN113721916B (zh) 一种操作系统的编译方法、装置、设备及可读存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20210101