CN112118016B - 译码控制方法及装置、终端、存储介质 - Google Patents

译码控制方法及装置、终端、存储介质 Download PDF

Info

Publication number
CN112118016B
CN112118016B CN202011003870.6A CN202011003870A CN112118016B CN 112118016 B CN112118016 B CN 112118016B CN 202011003870 A CN202011003870 A CN 202011003870A CN 112118016 B CN112118016 B CN 112118016B
Authority
CN
China
Prior art keywords
information
llr
decoded
llr information
retransmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011003870.6A
Other languages
English (en)
Other versions
CN112118016A (zh
Inventor
蔡晓
仲崇祥
郭序峰
曾建富
苑红梨
曾锦
李俊强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Spreadtrum Communications Shanghai Co Ltd
Original Assignee
Spreadtrum Communications Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Spreadtrum Communications Shanghai Co Ltd filed Critical Spreadtrum Communications Shanghai Co Ltd
Priority to CN202011003870.6A priority Critical patent/CN112118016B/zh
Publication of CN112118016A publication Critical patent/CN112118016A/zh
Application granted granted Critical
Publication of CN112118016B publication Critical patent/CN112118016B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1111Soft-decision decoding, e.g. by means of message passing or belief propagation algorithms
    • H03M13/1125Soft-decision decoding, e.g. by means of message passing or belief propagation algorithms using different domains for check node and bit node processing, wherein the different domains include probabilities, likelihood ratios, likelihood differences, log-likelihood ratios or log-likelihood difference pairs

Abstract

一种译码控制方法及装置、终端、存储介质,所述译码控制方法,包括:获取待译码LLR信息,所述待译码LLR信息包括系统信息和校验信息;计算所述待译码LLR信息中实际接收有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值;当所述比值小于设定阈值时,控制译码器处于不启动状态。上述方案,能够降低译码时系统功耗。

Description

译码控制方法及装置、终端、存储介质
技术领域
本发明实施例涉及通信领域,尤其涉及一种译码控制方法及装置、终端、存储介质。
背景技术
低密度奇偶校验码(Low Density Parity Check Code,LDPC)是一类具有稀疏校验矩阵的线性分组编码,具有结构灵活,译码复杂度低的特点。在新空口(New Radio,NR)系统中,通常采用LDPC译码器对输入的对数似然比(Log-Likelihood Ratio,LLR)信息进行译码。
然而,在一些场景中,尤其是译码结果错误时,存在系统功耗较大的问题。
发明内容
本发明实施例解决的技术问题是在一些场景中,系统功耗较大。
为解决上述技术问题,本发明实施例提供一种译码控制方法,包括:获取待译码LLR信息,所述待译码LLR信息包括系统信息和校验信息;计算所述待译码LLR信息中实际接收的有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值;当所述比值小于设定阈值时,控制译码器处于不启动状态。
可选的,所述译码控制方法还包括:当所述比值不小于所述设定阈值时,启动所述译码器,采用所述译码器对所述待译码LLR信息进行译码。
可选的,所述译码控制方法还包括:当检测到译码结果错误时,发起HARQ重传请求,并将所述待译码LLR信息作为历史LLR信息存储。
可选的,所述待译码LLR信息包括新传LLR信息或者重传LLR信息。
可选的,当所述待译码LLR信息包括重传LLR信息时,所述获取待译码LLR信息,包括:将所述重传LLR信息与存储的历史LLR信息进行HARQ合并,并将合并后的信息作为所述待译码LLR信息,其中,所述历史LLR信息为译码结果错误时对应的待译码LLR信息。
可选的,所述将所述重传LLR信息与历史LLR信息进行HARQ合并,包括:若所述重传LLR信息的位置与所述历史LLR信息的位置相同,则将位置相同的所述重传LLR信息与所述历史LLR信息相加。
可选的,当所述待译码LLR信息包括重传LLR信息时,还包括:当接收到的DCI信息中的码块组重传信息指示设定值时,清除存储的历史LLR信息,将所述重传LLR信息作为所述待译码LLR信息。
可选的,计算所述待译码LLR信息中实际接收的有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值,包括:从所接收的控制信息中获取所述待译码LLR信息的基础图表类型、导频序列信息及填充比特位置;根据所述待译码LLR信息的LLR信息的基础图表类型、导频序列信息及填充比特位置,计算所述待译码LLR信息中实际接收到的有效系统信息长度与所述LLR信息的预设系统信息长度的比值。
本发明实施例还提供一种译码控制装置,包括:获取单元,用于获取待译码LLR信息,所述待译码LLR信息包括系统信息和校验信息;计算单元,用于计算所述待译码LLR信息中实际接收的有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值;控制单元,用于当所述比值小于设定阈值时,控制译码器处于不启动状态。
本发明实施例还提供一种存储介质,其上存储有计算机程序,所述计算机程序被处理器运行时执行上述任一种译码控制方法的步骤。
本发明实施例还提供种终端,包括存储器和处理器,所述存储器上存储有能够在所述处理器上运行的计算机程序,所述处理器运行所述计算机程序时执行上述任一种译码控制方法的步骤。
与现有技术相比,本发明实施例的技术方案具有以下有益效果:
根据待译码LLR信息中实际接收的有效系统信息长度与预设系统信息长度的比值,当比值小于设定阈值时,不启动译码器,停止译码。当比值小于设定阈值时,此时待译码LLR信息中的实际接收的有效系统信息长度较短,也即实际接收有效系统信息较少,在校验信息一定的情况下,即使启动译码器进行译码,译码成功的概率也极低,从而在本发明实施例中,当比值小于设定阈值时,控制译码器处于不启动状态,不对比值小于设定阈值的LLR信息进行译码,从而可以降低系统功耗。
附图说明
图1是本发明实施例中的一种译码控制方法的流程图;
图2是本发明实施例中的一种LLR信息的结构示意图;
图3是本发明实施例中的一种LLR信息中重传原理及重传起始地址示意图;
图4是本发明实施例中的一种译码控制装置的结构示意图。
具体实施方式
如上所述,在新空口(New Radio,NR)系统中,通常采用LDPC译码器对输入的对数似然比(Log-Likelihood Ratio,LLR)信息进行译码。经研究发现,校验信息长度不变,当系统信息占比越少时,系统译码性能越差,当系统信息长度低于一定门限时,系统译码始终失败。当LLR信息中实际接收的有效信息长度较短时,即使为LDPC译码器配置较大的迭代次数,依然无法译码得到正确的信息,出现译码结果错误,系统功耗较大。
为了解决上述问题,在本发明实施例中,根据待译码LLR信息中实际接收的有效系统信息长度与预设系统信息长度的比值,当比值小于设定阈值时,不启动译码器,停止译码。当比值小于设定阈值时,此时待译码LLR信息中的实际接收的有效系统信息长度较短,也即实际接收有效系统信息较少,在校验信息一定的情况下,即使启动译码器进行译码,译码成功的概率也极低,从而在本发明实施例中,当比值小于设定阈值时,控制译码器处于不启动状态,不对比值小于设定阈值的LLR信息进行译码,从而可以降低系统功耗。
为使本发明实施例的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
在NR系统中,信息数据在通信设备(基站和用户设备)之间传输,由于无线传播环境较为复杂,信息数据在传输过程中易受到干扰,从而出现差错。为了可靠地进行信息数据的发送,在发送端(基站和用户设备中的一个),需要对信息数据进行CRC校验、信道编码、交织、加扰等处理,并将交织或加扰之后的编码比特映射至调制符号发送给接收端(基站和用户设备中的另一个)。接收端接收到调制符号之后,通过解扰、解交织、译码及CRC校验后恢复成信息数据。
基站与用户设备之间可以进行控制信息以及信息数据的发送和接收。例如,基站可以按照传输块(Transmission Block,TB)发送信息数据,并对每个传输块增加CRC校验。如果添加CRC校验之后的传输块大小超过最大码块长,则需要将传输块划分成若干个码块(Code Block,CB),每个码块中也可以相应地增加码块CRC校验,码块中的CRC校验用于该码块的校验,与传输块中的CRC校验不同。还可以对每个码块中添加填充比特(Filler),填充比特位通常表示为空(null)。基站还可以采用LDCP编码等编码方式对码块进行信道编码。
本发明实施例中提供一种译码控制方法,译码控制方法可以用于基站,当基站对收到的用户设备(UE)发送的LLR信息译码时,进行译码控制;译码控制方法也可以用于UE,当UE对所收到的LLR信息译码时,进行译码控制。
参照图1,给出了本发明实施例中的一种译码控制方法的流程图,具体可以包括如下步骤:
步骤S11,获取待译码LLR信息。
在具体实施中,获取到的待译码LLR信息可以包括新传LLR信息(也可以称为首传LLR信息),也可以包括重传LLR信息。
在具体实施中,可以通过如下方式判断收到的LLR信息是首传LLR信息还是重传LLR信息。
在本发明实施例中,通过控制信息中的新数据指示域(New Data Indicator,NDI)指示来确定收到的LLR信息是新传LLR信息还是重传LLR信息。
例如,当译码方法用于用户设备时,基站通过物理下行链路控制信道(PhysicalDownlink Control Channel,PDCCH)向用户设备发送下行控制信息(Downlink ControlInformation,DCI),用户设备可以从DCI中获取新数据指示域。
又如,当译码方法用于基站时,用户设备通过物理上行链路控制信道(PhysicalUplink Control Channel,PUCCH)向基站发送上行控制信息,基站可以从上行控制信息中获取新数据指示域。
在具体实施中,当LLR信息包括重传信息时,可以通过控制信息中的冗余版本(RV)指示来确定重传LLR信息的起始地址,根据重传LLR信息的起始地址来确定重传LLR信息的有效系统信息。例如,RV=0,则为第一次重传;若RV=2,则为第二次重传;RV=3,为第三次重传;RV=1,为第四次重传。在不同起始地址处,实际传输的LLR信息所包含的系统信息或者校验信息不同。当接收端无法成功的接收到发射端发送的LLR信息时,则会向发射端发起HARQ重传,从而发射端重新向接收端重传没有成功接收的LLR信息。
在具体实施中,每个码块(Code Block,CB)输入的LLR信息总长度与基础码表(Base Graph,BG)的类型有关。当BG类型为BG1时,LLR信息的总长度为66*Zc,当BG类型为BG2时,LLR信息的总长度为50*Zc,其中,有效的LLR信息总长度最大为Ncb,在长度Ncb以外的位置上有效的LLR信息为0。长度为Ncb的LLR信息由两部分组成,第一部分为系统信息,第二部分为校验信息。当BG类型为BG1时,设定的系统信息的长度为20*Zc;当BG类型为BG2时,设定的系统信息的长度为8*Zc,其中,Zc为导频序列。
参照图2,给出了本发明实施例中的一种LLR信息的结构示意图。通常,当RV=0时,也即第一次传输LLR信息时,接收端可以获取到部分或者全部的系统信息。但是首传的DCI漏检时,接收端没有接收到信息,第二次传输的RV不为0,如RV=2,且k0+E<Ncb时,此时实际接收到的系统信息为0比特,其中E为发送数据的长度,k0为每次传输时所对应的起始地址,k0 for RV0为第一次传输时的起始地址,k0 for RV2为第二次传输时的起始地址,k0forRV3为第三次传输时的起始地址。
在具体实施中,当接收到重传LLR信息或者新传LLR信息之后,还可以对重传LLR信息或新传LLR信息进行解交织,若接收到的重传LLR信息或新传LLR信息加扰时,还可以进行解扰处理。
步骤S12,计算所述待译码LLR信息中实际接收有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值。
在具体实施中,当待译码LLR信息为新传LLR信息时,将新传LLR信息中实际接收的有效系统信息长度作为待译码LLR信息实际接收的有效系统信息长度。
在具体实施中,当待译码LLR信息包括重传LLR信息时,可以根据控制信息中指示的码块组重传信息(CBGFI)情况,来确定待译码LLR信息实际接收的有效系统信息长度。
在本发明一实施例中,当接收到的DCI信息中的码块组重传信息(CBGFI)指示设定值时,清除存储的历史LLR信息,如当CBGFI=0时,则表示需要清除可能被污染的历史LLR信息,此时将新接收到的重传LLR信息中实际接收的有效系统信息长度作为待译码LLR信息实际接收的有效系统信息长度。
例如,UE正常接收首传RV=0时的LLR信息,但是译码错误,保存首次接收到的LLR信息作为历史LLR信息,第二次传输RV=2,且k0+E<Ncb,但是此时DCI中的CBGFI信息指示CBGFI=0,清除历史LLR信息之后,待译码LLR信息为第二次重传收到的LLR信息。其中,历史LLR信息为译码错误时保存的待译码LLR信息。
在本发明另一实施例中,当CBGFI不为0时,则将接收到的重传LLR信息与历史LLR信息进行HARQ合并,将合并后的LLR信息作为待译码LLR信息。具体而言,若所述重传LLR信息的位置与所述历史LLR信息的位置相同,则将位置相同的所述重传LLR信息与所述历史LLR信息相加。
在具体实施中,可以从接收到的控制信息中获取LLR信息的基础图表类型、导频序列信息(Zc)以及填充比特位置等信息。其中,可以根据基础图表的类型,获取LLR信息的设定系统信息长度,可以根据导频序列信息获取导频序列的取值。
在具体实施中,参照图3,给出了本发明实施例中的一种LLR信息中重传原理及重传起始地址示意图,下面结合图3对待译码LLR信息中实际接收的有效系统信息长度的计算方式进行说明:
第一次传输时,RV=0,传输的LLR信息总长度为E0=A0+A1,其中A0为实际传输的系统信息长度,A1为校验信息的长度,本实施例中系统信息还包含填充比特的LLR信息,故实际接收的有效系统信息长度K=A0+F,其中,F为填充比特的长度。
第二次传输时,RV=2,传输的LLR信息总长度为E1=B0+B1,其中B0=Ncb-k0,k0为不同RV对应的起始地址,B0为校验信息的长度。NR中k0与RV的对应以及计算方式可以参考表1,本次实际接收的有效信息长度为K=B1+F,其中B1为实际传输的系统信息长度,B1=E1-B0。若第二次传输与第一次传输进行HARQ合并,则实际接收的有效系统信息长度仍然为K=A0+F;若CBGFI=0,第二次传输不能与第一次传输进行HARQ合并,则实际接收的有效系统信息长度K=B1+F。
表1
Figure BDA0002695240510000071
在具体实施中,当计算得到待译码LLR信息中实际接收的有效信息长度时,则可以获取待译码LLR信息对应的预设系统信息长度,计算待译码LLR信息中实际接收的有效信息长度与预设系统功能信息长度的比值。
步骤S13,当所述比值小于设定阈值时,控制译码器处于不启动状态。
在具体实施中,当比值小于设定阈值时,则表征此时待译码LLR信息中实际接收的有效系统信息长度较短,控制译码器处于不启动状态,此时,不对待译码LLR信息进行译码。
具体而言,可以采用如下公式(1)判断比值是否小于设定阈值:
Figure BDA0002695240510000081
其中,K为待译码LLR信息中实际接收的有效系统信息长度;N0为待译码LLR信息中的预设系统信息长度;Thr为设定阈值。
当BG类型不同时,N0的取值不同。BG类型为BG1时,N0=20*Zc;BG类型为BG2时,N0=8*Zc
在具体实施中,根据BG类型不同,Thr的取值可以不同。Thr的取值还可以与码率正相关,也即码率越低,Thr的取值越小,码率越高,Thr的取值越大。
在本发明一实施例中,设定阈值小于0.5。
在本发明另一实施例中,设定阈值小于0.4。
可以理解的是,设定阈值可以取0.25或者其他值,具体根据对系统的功耗要求进行设定即可,此处不再一一举例说明。
在具体实施中,译码器的类型与采用的编码方式相关,可以为LDCP译码器,也可以为其他类型的译码器。
由上可知,根据待译码LLR信息中实际接收的有效系统信息长度与预设系统信息长度的比值,当比值小于设定阈值时,不启动译码器。当比值小于设定阈值时,此时待译码LLR信息中实际接收的有效系统信息长度较短,也即实际接收有效系统信息较少,在校验信息一定的情况下,即使启动译码器进行译码,译码成功的概率也极低,从而本发明实施例中,当比值小于设定阈值时,控制译码器处于不启动状态,不对比值小于设定阈值的LLR信息进行译码,从而可以降低系统功耗。
在本发明一些实施例中,控制译码器处于不启动状态后,还可以输出全0bit。
在本发明一些实施例中,控制译码器处于不启动状态,还可以触发HARQ重传,并将本次的待译码LLR信息保存作为历史LLR信息。
在具体实施中,当所述比值不小于所述设定阈值时,启动所述译码器,采用所述译码器对所述待译码LLR信息进行译码。
在具体实施中,对译码结果进行校验,当校验结果表征译码结果错误时,发起HARQ重传请求,并将所述待译码LLR信息作为历史LLR信息存储。
本发明实施例还提供一种译码控制装置,参照图4,给出了本发明实施例中的一种译码控制装置的结构示意图,译码控制装置40可以包括:
获取单元41,用于获取待译码LLR信息,所述待译码LLR信息包括系统信息和校验信息;
计算单元42,用于计算所述待译码LLR信息中实际接收有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值;
控制单元43,用于当所述比值小于设定阈值时,控制译码器处于不启动状态。
在具体实施中,译码控制装置40的具体工作原理及工作流程可以参考本发明上述实施例中提供的译码控制方法中的描述,此处不再赘述。
本发明实施例还提供一种存储介质,其上存储有计算机程序,所述计算机程序被处理器运行时执行本发明上述任一所述提供的译码控制方法的步骤。
本发明实施例还提供一种终端,包括存储器和处理器,所述存储器上存储有能够在所述处理器上运行的计算机程序,所述处理器运行所述计算机程序时执行本发明上述任一所述提供的译码控制方法的步骤。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于任一计算机可读存储介质中,存储介质可以包括:ROM、RAM、磁盘或光盘等。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (11)

1.一种译码控制方法,其特征在于,包括:
获取待译码LLR信息,所述待译码LLR信息包括系统信息和校验信息;
计算所述待译码LLR信息中实际接收的有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值;
当所述比值小于设定阈值时,控制译码器处于不启动状态。
2.如权利要求1所述的译码控制方法,其特征在于,还包括:
当所述比值不小于所述设定阈值时,启动所述译码器,采用所述译码器对所述待译码LLR信息进行译码。
3.如权利要求2所述的译码控制方法,其特征在于,还包括:
当检测到译码结果错误时,发起HARQ重传请求,并将所述待译码LLR信息作为历史LLR信息存储。
4.如权利要求1所述的译码控制方法,其特征在于,所述待译码LLR信息包括新传LLR信息或者重传LLR信息。
5.如权利要求4所述的译码控制方法,其特征在于,当所述待译码LLR信息包括重传LLR信息时,所述获取待译码LLR信息,包括:
将所述重传LLR信息与存储的历史LLR信息进行HARQ合并,并将合并后的信息作为所述待译码LLR信息,其中,所述历史LLR信息为译码结果错误时对应的待译码LLR信息。
6.如权利要求5所述的译码控制方法,其特征在于,所述将所述重传LLR信息与历史LLR信息进行HARQ合并,包括:
若所述重传LLR信息的位置与所述历史LLR信息的位置相同,则将位置相同的所述重传LLR信息与所述历史LLR信息相加。
7.如权利要求4所述的译码控制方法,其特征在于,当所述待译码LLR信息包括重传LLR信息时,还包括:
当接收到的DCI信息中的码块组重传信息指示设定值时,清除存储的历史LLR信息,将所述重传LLR信息作为所述待译码LLR信息。
8.如权利要求1所述的译码控制方法,其特征在于,所述计算所述待译码LLR信息中实际接收的有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值,包括:
从所接收的控制信息中获取所述待译码LLR信息的基础图表类型、导频序列信息及填充比特位置;
根据所述待译码LLR信息的LLR信息的基础图表类型、导频序列信息及填充比特位置,计算所述待译码LLR信息中实际接收到的有效系统信息长度与所述LLR信息的预设系统信息长度的比值。
9.一种译码控制装置,其特征在于,包括:
获取单元,用于获取待译码LLR信息,所述待译码LLR信息包括系统信息和校验信息;
计算单元,用于计算所述待译码LLR信息中实际接收的有效系统信息长度与所述待译码LLR信息的预设系统信息长度的比值;
控制单元,用于当所述比值小于设定阈值时,控制译码器处于不启动状态。
10.一种存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器运行时执行权利要求1至8任一项所述的译码控制方法的步骤。
11.一种终端,包括存储器和处理器,所述存储器上存储有能够在所述处理器上运行的计算机程序,其特征在于,所述处理器运行所述计算机程序时执行权利要求1至8中任一项所述的译码控制方法的步骤。
CN202011003870.6A 2020-09-22 2020-09-22 译码控制方法及装置、终端、存储介质 Active CN112118016B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011003870.6A CN112118016B (zh) 2020-09-22 2020-09-22 译码控制方法及装置、终端、存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011003870.6A CN112118016B (zh) 2020-09-22 2020-09-22 译码控制方法及装置、终端、存储介质

Publications (2)

Publication Number Publication Date
CN112118016A CN112118016A (zh) 2020-12-22
CN112118016B true CN112118016B (zh) 2022-07-19

Family

ID=73800368

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011003870.6A Active CN112118016B (zh) 2020-09-22 2020-09-22 译码控制方法及装置、终端、存储介质

Country Status (1)

Country Link
CN (1) CN112118016B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103684655A (zh) * 2012-08-31 2014-03-26 展讯通信(天津)有限公司 译码校验装置和方法、译码装置和方法以及接收端
CN108736900A (zh) * 2017-04-21 2018-11-02 展讯通信(上海)有限公司 Turbo码译码的控制方法及装置、计算机可读介质、终端
CN109861693A (zh) * 2017-11-30 2019-06-07 华为技术有限公司 一种译码处理的方法及译码处理装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007075098A1 (en) * 2005-12-26 2007-07-05 Intel Corporation Generalized multi-threshold decoder for low-density parity check codes

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103684655A (zh) * 2012-08-31 2014-03-26 展讯通信(天津)有限公司 译码校验装置和方法、译码装置和方法以及接收端
CN108736900A (zh) * 2017-04-21 2018-11-02 展讯通信(上海)有限公司 Turbo码译码的控制方法及装置、计算机可读介质、终端
CN109861693A (zh) * 2017-11-30 2019-06-07 华为技术有限公司 一种译码处理的方法及译码处理装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
R1-1611257 "Performance evaluation of channel codes for control channel";Huawei等;《3GPP tsg_ran\WG1_RL1》;20161105;全文 *
R1-1612585 "Discussion on EMBB data channel coding for block lengths less than X";Intel Corporation;《3GPP tsg_ran\WG1_RL1》;20161106;全文 *

Also Published As

Publication number Publication date
CN112118016A (zh) 2020-12-22

Similar Documents

Publication Publication Date Title
US11277231B2 (en) Redundancy version design solution in communication systems
JP4143603B2 (ja) ターボ復号のための停止規則を用いた高速のh−arq応答の生成方法
US10425191B2 (en) Information processing method, apparatus, communications device, and communications system
US11128401B2 (en) Method and apparatus for processing information, communications device, and communications system
KR100842583B1 (ko) 통신 시스템에서 데이터 수신 방법 및 장치
WO2017156773A1 (en) Hybrid automatic repeat request (harq) with polar coded transmissions
CN111030785B (zh) 在无线网络中进行数据重传的方法、系统以及无线接收器
US10338996B2 (en) Pipelined decoder and method for conditional storage
CN112640335B (zh) 极化编码系统的增量冗余混合自动重传请求传输
US11695435B2 (en) Data transmission method, apparatus, and system
EP2210360B1 (en) Apparatus and method for decoding in mobile communication system
CA2694933C (en) Code block reordering prior to forward error correction decoding based on predicted code block reliability
JP3388035B2 (ja) ハイブリッド自動再送要求方式によるデータ通信システム、送信装置及び送信方法
CN112118016B (zh) 译码控制方法及装置、终端、存储介质
EP3667970B1 (en) Harq re-transmission method and apparatus, and transmission device
US20100166103A1 (en) Method and apparatus of transmiting encoded message
CN112073153B (zh) 虚检判断方法及装置、存储介质、终端
CN113949491B (zh) 一种harq-ack信息的传输方法和装置
CN112770355B (zh) 信息接收方法及装置、计算机可读存储介质
JP2012028875A (ja) 通信装置及び通信方法
WO2018126458A1 (en) Retransmission of polar code with reordered information bits
JP2006060304A (ja) データ通信システム
CN117692103A (zh) 一种基于比特的数据重传方法及相关装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant