CN111966537A - 由usb载入bios的除错方法、装置、设备、产品 - Google Patents

由usb载入bios的除错方法、装置、设备、产品 Download PDF

Info

Publication number
CN111966537A
CN111966537A CN202010954418.1A CN202010954418A CN111966537A CN 111966537 A CN111966537 A CN 111966537A CN 202010954418 A CN202010954418 A CN 202010954418A CN 111966537 A CN111966537 A CN 111966537A
Authority
CN
China
Prior art keywords
memory
usb
pcie
logic block
initialization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN202010954418.1A
Other languages
English (en)
Inventor
張育瑞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202010954418.1A priority Critical patent/CN111966537A/zh
Publication of CN111966537A publication Critical patent/CN111966537A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1417Boot up procedures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2284Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by power-on test, e.g. power-on self test [POST]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)

Abstract

本发明提供一种由USB载入BIOS的除错方法、装置、设备、产品,所述方法包括如下步骤:初始化记忆体;记忆体初始化完成后,初始化USB设备;将主逻辑区块从USB存储设备载入记忆体;执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。将开机逻辑区块以外的图像存储于通用串行存储器中,开机自我检测过程中,开机逻辑区块初始化完成后,系统从通用串行存储器中将指定的档案加载记忆体,执行该记忆体,可以让基本输入输出系统研究人员在开发过程中,大量减少烧录的等待时间,并节省许多烧录所需的硬体资源,降低基本输入输出系统开发所需的成本。

Description

由USB载入BIOS的除错方法、装置、设备、产品
技术领域
本发明涉及开机设置技术领域,具体涉及一种由USB载入BIOS的除错方法、装置、设备、产品。
背景技术
在目前统一基本输入输出系统架构下,基本输入输出系统相关功能会被整合进逻辑区块,逻辑区块依功能性及执行时间大致可区分为开机逻辑区块/还原逻辑区块/主逻辑区块/非挥发随机存取逻辑区块…等,再经过合并,压缩,加密…等过程,最后产生一颗完整的基本输入输出系统烧录像档。透过烧录技术,将此烧录像档烧写进串行接口存储设备,完成基本输入输出系统更新。基本输入输出系统是一组计算机指令,在通电启动阶段执行硬体初始化,以及为作业系统提供运行时服务的韧体。当计算机启动时,它执行自我测试,以测试计算机所有基本的设备,如记忆体,键盘,其他装置设备等等,调整芯片组的稳定性等,无论计算机是否为单一的处理器或双处理器,都会按照这些顺序执行。
计算机技术日新月异,目前的电脑处理器不只单一的核心,目前已出现双核心、四核心和六核心。在没有任何改变所使用的技术之下初始和执行该系统的启动程序是越来越多,也越来越庞大。当前的引导系统使用更多的可调参数来检查系统芯片也更复杂,拖慢系统启动的过程。
现今企业面临的网络威胁的数量与种类都越来越多,这是由于先前复杂的网络攻击方法,现在已可以资源有限,经验较浅的攻击者进行,这让基本输入输出系统必须引入更多的安全技术,以预防各式各样的攻击,包含对硬件,对固件,甚至是对操作系統的攻击。这让原本单纯的程式码变得越来越庞大,也越来越复杂。而开发的过程中,因为不断的测试需要重新烧写代码,每一次烧录所花费的时间与硬体成本都比较高。
发明内容
随着网络的发展原本单纯的程式码变得越来越庞大,也越来越复杂。而开发的过程中,因为不断的测试需要重新烧写代码,每一次烧录所花费的时间与硬体成本都比较高的问题,本发明提供一种由USB载入BIOS的除错方法、装置、设备、产品。
第一方面,本发明技术方案提供一种由USB载入BIOS的除错方法,包括如下步骤:
初始化记忆体;
记忆体初始化完成后,初始化USB设备;
将主逻辑区块从USB存储设备载入记忆体;
执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。
进一步的,记忆体初始化完成后,初始化USB存储设备的步骤包括:
在开机逻辑区块初始化完成后,查找USB PCIe设备,并对其进行初始设定;其中,进行初始设定具体包括安装驱动,建立档案系统;
通过外部的IO或暂存器,识别PCIe的IP核在PCIe的系统中扮演的角色,通过介面配置PCIe的设备类型,确保IP核的内部时钟已经启动,复位已经成功;
通过链接训练和状态机对PCIe链路进行链路训练。
进一步的,通过链接训练和状态机对PCIe链路进行链路训练的步骤包括:
等待所有通道均退出电气闲置时,转换进入侦测、激活状态,检测发送端和接收端是否存在且可以正常工作;
确认正常工作后,在发送端和接收端之间通过发送PCIe链路配置信息序列进行位元锁的确定;
通过发送PCIe链路配置信息进行链接和通道编号的确认;
确认进入到正常运作状态时,将指定的档案加载记忆体的高位址区,中央处理器跳至指定的位址执行更新后的基本输入输出系统代码。
进一步的,执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统的步骤包括:
从USB存储设备读取主逻辑区块;
在中央处理器中执行主逻辑区块代码,进行基本输入输出的初始化;
开机进操作系统。
第二方面,本发明技术方案提供一种由USB载入BIOS的除错装置,包括记忆体初始化模块、设备初始化模块、载入模块、执行模块;
记忆体初始化模块,用于初始化记忆体;
设备初始化模块,用于记忆体初始化完成后,初始化USB设备;
载入模块,用于将主逻辑区块从USB存储设备载入记忆体;
执行模块,用于执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。
进一步的,记忆体初始化模块包括读取单元和执行初始化单元;
读取单元,用于从串行外设接口储存设备读取开机逻辑区块;
执行初始化单元,用于在中央处理器中执行开机逻辑区块代码,进行记忆体的初始化。
进一步的,设备初始化模块包括查找单元、识别单元和链路训练单元;
查找单元,用于在开机逻辑区块初始化完成后,查找USB PCIe设备,并对其进行初始设定;其中,进行初始设定具体包括安装驱动,建立档案系统;
识别单元,用于通过外部的IO或暂存器,识别PCIe的IP核在PCIe的系统中扮演的角色,通过介面配置PCIe的设备类型,确保IP核的内部时钟已经启动,复位已经成功;
链路训练单元,用于通过链接训练和状态机对PCIe链路进行链路训练。
进一步的,链路训练单元包括侦测子模块、轮询子模块、设定子模块和处理子模块;
侦测子模块,用于等待所有通道均退出电气闲置时,转换进入侦测、激活状态,检测发送端和接收端是否存在且可以正常工作;
轮询子模块,用于确认正常工作后,在发送端和接收端之间通过发送PCIe链路配置信息序列进行位元锁的确定;
设定子模块,用于通过发送PCIe链路配置信息进行链接和通道编号的确认;
处理子模块,用于确认进入到正常运作状态时,将指定的档案加载记忆体的高位址区,中央处理器跳至指定的位址执行更新后的基本输入输出系统代码。
第三方面,本发明技术方案提供一种电子设备,包括存储器和处理器,存储器和处理器通过总线完成相互间的通信;所述存储器存储有可被所述处理器执行的程序指令,所述处理器调用所述程序指令能够执行如第一方面所述的由USB载入BIOS的除错方法。
第四方面,本发明技术方案还提供一种计算机程序产品,所述计算机程序产品包括存储在非暂态计算机可读存储介质上的计算机程序,所述计算机程序包括程序指令,当所述程序指令被计算机执行时,使所述计算机执行如第一方面所述的由USB载入BIOS的除错方法。
从以上技术方案可以看出,本发明具有以下优点:将开机逻辑区块以外的图像存储于通用串行存储器中,开机自我检测过程中,开机逻辑区块初始化完成后,系统从通用串行存储器中将指定的档案加载记忆体,执行该记忆体,可以让基本输入输出系统研究人员在开发过程中,大量减少烧录的等待时间,并节省许多烧录所需的硬体资源,降低基本输入输出系统开发所需的成本。
此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
由此可见,本发明与现有技术相比,具有突出的实质性特点和显著地进步,其实施的有益效果也是显而易见的。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例的方法的示意性流程图。
图2是本发明一个实施例的装置的示意性框图。
图3为本发明实施例提供的一种电子设备的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
如图1所示,本发明实施例提供一种由USB载入BIOS的除错方法,包括如下步骤:
S1:初始化记忆体;
S2:记忆体初始化完成后,初始化USB设备;
S3:将主逻辑区块从USB存储设备载入记忆体;
S4:执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。
在有些实施例中,初始化记忆体的步骤包括:
从串行外设接口储存设备读取开机逻辑区块;
在中央处理器中执行开机逻辑区块代码,进行记忆体的初始化。
在有些实施例中,记忆体初始化完成后,初始化USB存储设备的步骤包括:
本领域技术人员知道,USB本身就是PCIE设备的一种。若要初始化USB,必须先建立PCIE;所以,在开机逻辑区块初始化完成后,查找USB PCIe设备,并对其进行初始设定;其中,进行初始设定具体包括安装驱动,建立档案系统;
通过外部的IO或暂存器,识别PCIe的IP核在PCIe的系统中扮演的角色,通过介面配置PCIe的设备类型,确保IP核的内部时钟已经启动,复位已经成功;
通过链接训练和状态机对PCIe链路进行链路训练。
在有些实施例中,通过链接训练和状态机对PCIe链路进行链路训练的步骤包括:
等待所有通道均退出电气闲置时,转换进入侦测、激活状态,检测发送端和接收端是否存在且可以正常工作;
确认正常工作后,在发送端和接收端之间通过发送PCIe链路配置信息序列进行位元锁的确定;
通过发送PCIe链路配置信息进行链接和通道编号的确认;
确认进入到正常运作状态时,将指定的档案加载记忆体的高位址区,中央处理器跳至指定的位址执行更新后的基本输入输出系统代码。
如图2所示,本发明实施例提供一种由USB载入BIOS的除错装置,包括记忆体初始化模块、设备初始化模块、载入模块、执行模块;
记忆体初始化模块,用于初始化记忆体;
设备初始化模块,用于记忆体初始化完成后,初始化USB设备;
载入模块,用于将主逻辑区块从USB存储设备载入记忆体;
执行模块,用于执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。
在有些实施例中,记忆体初始化模块包括读取单元和执行初始化单元;
读取单元,用于从串行外设接口储存设备读取开机逻辑区块;
执行初始化单元,用于在中央处理器中执行开机逻辑区块代码,进行记忆体的初始化。
在有些实施例中,设备初始化模块包括查找单元、识别单元和链路训练单元;
查找单元,用于在开机逻辑区块初始化完成后,查找USB PCIe设备,并对其进行初始设定;其中,进行初始设定具体包括安装驱动,建立档案系统;
识别单元,用于通过外部的IO或暂存器,识别PCIe的IP核在PCIe的系统中扮演的角色,通过介面配置PCIe的设备类型,确保IP核的内部时钟已经启动,复位已经成功;
链路训练单元,用于通过链接训练和状态机对PCIe链路进行链路训练。
在有些实施例中,链路训练单元包括侦测子模块、轮询子模块、设定子模块和处理子模块;
侦测子模块,用于等待所有通道均退出电气闲置时,转换进入侦测、激活状态,检测发送端和接收端是否存在且可以正常工作;
轮询子模块,用于确认正常工作后,在发送端和接收端之间通过发送PCIe链路配置信息序列进行位元锁的确定;
设定子模块,用于通过发送PCIe链路配置信息进行链接和通道编号的确认;
处理子模块,用于确认进入到正常运作状态时,将指定的档案加载记忆体的高位址区,中央处理器跳至指定的位址执行更新后的基本输入输出系统代码。
如图3所示,本发明实施例提供一种电子设备,该电子设备可以包括:处理器(processor)、通信接口(Communications Interface)、存储器(memory)和总线,其中,处理器,通信接口,存储器通过总线完成相互间的通信。总线可以用于电子设备与传感器之间的信息传输。处理器可以调用存储器中的逻辑指令,以执行如下方法:S1:初始化记忆体;S2:记忆体初始化完成后,初始化USB设备;S3:将主逻辑区块从USB存储设备载入记忆体;S4:执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。
此外,上述的存储器中的逻辑指令可以通过软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
本发明实施例还提供一种计算机程序产品,所述计算机程序产品包括存储在非暂态计算机可读存储介质上的计算机程序,所述计算机程序包括程序指令,当所述程序指令被计算机执行时,使所述计算机执行上述方法实施例所述的方法,例如包括:S1:初始化记忆体;S2:记忆体初始化完成后,初始化USB设备;S3:将主逻辑区块从USB存储设备载入记忆体;S4:执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种由USB载入BIOS的除错方法,其特征在于,包括如下步骤:
初始化记忆体;
记忆体初始化完成后,初始化USB设备;
将主逻辑区块从USB存储设备载入记忆体;
执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。
2.根据权利要求1所述的由USB载入BIOS的除错方法,其特征在于,记忆体初始化完成后,初始化USB存储设备的步骤包括:
在开机逻辑区块初始化完成后,查找USB PCIe设备,并对其进行初始设定;其中,进行初始设定具体包括安装驱动,建立档案系统;
通过外部的IO或暂存器,识别PCIe的IP核在PCIe的系统中扮演的角色,通过介面配置PCIe的设备类型,确保IP核的内部时钟已经启动,复位已经成功;
通过链接训练和状态机对PCIe链路进行链路训练。
3.根据权利要求2所述的由USB载入BIOS的除错方法,其特征在于,通过链接训练和状态机对PCIe链路进行链路训练的步骤包括:
等待所有通道均退出电气闲置时,转换进入侦测、激活状态,检测发送端和接收端是否存在且可以正常工作;
确认正常工作后,在发送端和接收端之间通过发送PCIe链路配置信息序列进行位元锁的确定;
通过发送PCIe链路配置信息进行链接和通道编号的确认;
确认进入到正常运作状态时,将指定的档案加载记忆体的高位址区,中央处理器跳至指定的位址执行更新后的基本输入输出系统代码。
4.根据权利要求1所述的由USB载入BIOS的除错方法,其特征在于,执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统的步骤包括:
从USB存储设备读取主逻辑区块;
在中央处理器中执行主逻辑区块代码,进行基本输入输出的初始化;
开机进操作系统。
5.一种由USB载入BIOS的除错装置,其特征在于,包括记忆体初始化模块、设备初始化模块、载入模块、执行模块;
记忆体初始化模块,用于初始化记忆体;
设备初始化模块,用于记忆体初始化完成后,初始化USB设备;
载入模块,用于将主逻辑区块从USB存储设备载入记忆体;
执行模块,用于执行在记忆体中的基本输入输出的主逻辑区块的代码,开机进操作系统。
6.根据权利要求5所述的由USB载入BIOS的除错装置,其特征在于,设备初始化模块包括查找单元、识别单元和链路训练单元;
查找单元,用于在开机逻辑区块初始化完成后,查找USB PCIe设备,并对其进行初始设定;其中,进行初始设定具体包括安装驱动,建立档案系统;
识别单元,用于通过外部的IO或暂存器,识别PCIe的IP核在PCIe的系统中扮演的角色,通过介面配置PCIe的设备类型,确保IP核的内部时钟已经启动,复位已经成功;
链路训练单元,用于通过链接训练和状态机对PCIe链路进行链路训练。
7.根据权利要求6所述的由USB载入BIOS的除错装置,其特征在于,链路训练单元包括侦测子模块、轮询子模块、设定子模块和处理子模块;
侦测子模块,用于等待所有通道均退出电气闲置时,转换进入侦测、激活状态,检测发送端和接收端是否存在且可以正常工作;
轮询子模块,用于确认正常工作后,在发送端和接收端之间通过发送PCIe链路配置信息序列进行位元锁的确定;
设定子模块,用于通过发送PCIe链路配置信息进行链接和通道编号的确认;
处理子模块,用于确认进入到正常运作状态时,将指定的档案加载记忆体的高位址区,中央处理器跳至指定的位址执行更新后的基本输入输出系统代码。
8.根据权利要求5所述的由USB载入BIOS的除错装置,其特征在于,执行模块包括读取单元和执行初始化单元;
读取单元,从USB存储设备读取主逻辑区块;
执行初始化单元,用于在中央处理器中执行主逻辑区块代码,进行基本输入输出的初始化。
9.一种电子设备,其特征在于,包括存储器和处理器,存储器和处理器通过总线完成相互间的通信;所述存储器存储有可被所述处理器执行的程序指令,所述处理器调用所述程序指令能够执行如权利要求1至4任一所述的由USB载入BIOS的除错方法。
10.一种计算机程序产品,其特征在于,所述计算机程序产品包括存储在非暂态计算机可读存储介质上的计算机程序,所述计算机程序包括程序指令,当所述程序指令被计算机执行时,使所述计算机执行如权利要求1至4任一项所述的由USB载入BIOS的除错方法。
CN202010954418.1A 2020-09-11 2020-09-11 由usb载入bios的除错方法、装置、设备、产品 Withdrawn CN111966537A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010954418.1A CN111966537A (zh) 2020-09-11 2020-09-11 由usb载入bios的除错方法、装置、设备、产品

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010954418.1A CN111966537A (zh) 2020-09-11 2020-09-11 由usb载入bios的除错方法、装置、设备、产品

Publications (1)

Publication Number Publication Date
CN111966537A true CN111966537A (zh) 2020-11-20

Family

ID=73393056

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010954418.1A Withdrawn CN111966537A (zh) 2020-09-11 2020-09-11 由usb载入bios的除错方法、装置、设备、产品

Country Status (1)

Country Link
CN (1) CN111966537A (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104951701A (zh) * 2015-06-10 2015-09-30 北京工业大学 一种基于usb控制器的终端设备操作系统引导的方法
CN105446903A (zh) * 2015-11-11 2016-03-30 联想(北京)有限公司 一种信息处理方法及电子设备

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104951701A (zh) * 2015-06-10 2015-09-30 北京工业大学 一种基于usb控制器的终端设备操作系统引导的方法
CN105446903A (zh) * 2015-11-11 2016-03-30 联想(北京)有限公司 一种信息处理方法及电子设备

Similar Documents

Publication Publication Date Title
US11687645B2 (en) Security control method and computer system
JP5270377B2 (ja) ブリッジサポートを有するプラットフォーム起動
US10599419B2 (en) Secure firmware updates using virtual machines to validate firmware packages
CN110162435B (zh) 一种服务器pxe启动测试方法、系统、终端及存储介质
US11281768B1 (en) Firmware security vulnerability verification service
CN111159691B (zh) 一种应用程序动态可信验证方法及系统
CN110096314B (zh) 一种接口初始化方法、装置、设备及计算机可读存储介质
US11422827B2 (en) Method, device, apparatus for identifying graphics card of GPU server and medium
CN111709032A (zh) 一种在多种分区上实现pfr功能的方法、系统、设备及介质
CN103257922B (zh) 一种快速测试bios与os接口代码可靠性的方法
US11361081B2 (en) Secure boot method for terminal device, terminal device and medium
CN114817105B (zh) 设备枚举的方法、装置、计算机设备以及存储介质
CN112996020B (zh) 一种基于蓝牙的自动化测试方法、装置及蓝牙测试终端
CN108920934B (zh) Mac系统中大容量存储设备的驱动方法、装置及设备
CN106997313B (zh) 一种应用程序的信号处理方法、系统及终端设备
CN116662050A (zh) 一种错误注入支持功能验证方法、装置、终端及介质
CN111966537A (zh) 由usb载入bios的除错方法、装置、设备、产品
CN112231704B (zh) 可信网络环境保护方法、装置和计算机可读存储介质
CN116775202A (zh) 模糊测试方法、装置、介质、电子设备及计算机程序产品
CN110781517B (zh) 一种bios与bmc沟通实现数据交互的方法
CN112199672A (zh) 账号权限提升行为的检测方法、装置及可读存储介质
CN111709030A (zh) 一种可信平台模块板卡
CN117667465B (zh) 代码共享方法、装置、交换机、多主机系统、设备和介质
CN111476663B (zh) 一种数据处理方法、装置、节点设备及存储介质
CN110555090B (zh) 一种自动获取CPU BUS Number的方法、系统、终端及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20201120