CN111897488A - 管理数据的方法、装置、电子设备及介质 - Google Patents
管理数据的方法、装置、电子设备及介质 Download PDFInfo
- Publication number
- CN111897488A CN111897488A CN202010546449.3A CN202010546449A CN111897488A CN 111897488 A CN111897488 A CN 111897488A CN 202010546449 A CN202010546449 A CN 202010546449A CN 111897488 A CN111897488 A CN 111897488A
- Authority
- CN
- China
- Prior art keywords
- data
- storage
- stored
- queue
- group
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 50
- 238000013500 data storage Methods 0.000 claims abstract description 51
- 238000013507 mapping Methods 0.000 claims description 22
- 239000000872 buffer Substances 0.000 description 25
- 238000012545 processing Methods 0.000 description 11
- 230000002093 peripheral effect Effects 0.000 description 10
- 230000001133 acceleration Effects 0.000 description 9
- 238000004891 communication Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 9
- 238000007726 management method Methods 0.000 description 9
- 230000006870 function Effects 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 3
- 238000013473 artificial intelligence Methods 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 230000008094 contradictory effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000004927 fusion Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000010801 machine learning Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0656—Data buffering arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/067—Distributed or networked storage systems, e.g. storage area networks [SAN], network attached storage [NAS]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
本申请公开了一种管理数据的方法、装置、电子设备及介质。其中,本申请中,在获取待存储数据的包括数据大小参数以及存储队列标识的存储参数之后,可以基于待存储数据的存储参数,确定待存储数据对应的第一数据存储队列所在的第一存储组,并当检测到待存储数据的数据大小低于预设容量时,将待存储数据存储在第一存储组的第一存储子区域。通过应用本申请的技术方案,可以在获取到待存储数据之后,根据其对应的队列标识,针对性的将其存储到对应的存储组中的存储子区域中。进而避免相关技术中存在的将数据无序存储在任一缓存区域的问题。
Description
技术领域
本申请中涉及数据存储技术,尤其是一种管理数据的方法、装置、电子设备及介质。
背景技术
由于通信时代和社会的兴起,智能设备已经随着越来越多用户的使用而不断发展。
其中,随着通信时代的飞速发展,大量的数据生成已经成为了一种常态。而在数据应用的过程中,常常也需要将数据进行对应的存储。例如对于网络技术的发展,网络数据的不断增多以及网络速率的不断提高,网络缓存的规模也越来越大。进一步的,对于缓存领域来说,共享缓存是通信领域中常见的资源配置策略。其具备多个队列共享存储空间,能够较大的提高缓存利用率,合理利用缓存资源。
然而,相关技术中存在的共享缓存结构会占用较多的管理资源。因此如何实现一种可以合理将数据进行存储的方案,成为了本领域技术人员需要解决的问题。
发明内容
本申请实施例提供一种管理数据的方法、装置、电子设备及介质,本申请实施例用于解决相关技术中存在的共享缓存结构会占用较多的管理资源的问题。
其中,根据本申请实施例的一个方面,提供的一种管理数据的方法,其特征在于,包括:
获取待存储数据的存储参数,所述存储参数包括数据大小参数以及存储队列标识;
基于所述待存储数据的存储参数,确定所述所述待存储数据对应的第一数据存储队列所在的第一存储组;
当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。
可选地,在基于本申请上述方法的另一个实施例中,在所述获取待存储数据的存储参数之前,还包括:
获取目标存储区域;
基于第一预设规则,将所述目标存储区域划分为第一数量的存储组,所述每个存储组至少具备可以存储一个待存储数据的存储容量,以及每个所述存储组的存储容量相同;
基于第二预设规则,将每个所述存储组划分为第二数量的存储子区域,其中在同一存储组中每个所述存储子区域的存储容量相同。
可选地,在基于本申请上述方法的另一个实施例中,在所述基于第二预设规则,将每个所述存储组划分为第二数量的存储子区域之后,还包括:
获取第三数量的数据存储队列;
为每个所述数据存储队列分配对应的至少一个存储组,并分别为每个所述数据存储队列与对应的存储组建立映射关系;
将各个映射关系记录到映射数据库中。
可选地,在基于本申请上述方法的另一个实施例中,在所述基于第二预设规则,将每个所述存储组划分为第二数量的存储子区域之后,还包括:
获取所述待存储数据的存储参数;
基于所述待存储数据中的存储队列标识,确定所述待存储数据对应的存储队列;
基于所述映射数据库,确定与所述待存储数据对应的存储队列相映射的所述第一存储组;
当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。
可选地,在基于本申请上述方法的另一个实施例中,在所述确定与所述待存储数据对应的存储队列相映射的所述第一存储组之后,包括:
当检测到所述待存储数据的数据大小不低于所述预设容量时,获取所述待存储数据对应的优先级标签;
当确定所述待存储数据对应的优先级标签满足预设的优先条件时,清除所述第一存储组中存储的预设优先级数据,并将所述待存储数据存储在所述第一存储组中;
当确定所述待存储数据对应的优先级标签不满足所述预设的优先条件时,清除所述待存储数据。
可选地,在基于本申请上述方法的另一个实施例中,在所述将所述待存储数据存储在所述第一存储组的第一存储子区域之后,包括:
更新所述第一数据存储队列的地址偏移信息以及队长信息,所述地址偏移信息包括队首信息以及队尾信息,所述地址偏移信息用于表征所述第一存储队列中当前已存储数据的位置,所述队长信息用于表征所述第一数据存储队列的存储容量。
可选地,在基于本申请上述方法的另一个实施例中,在所述将所述待存储数据存储在所述第一存储组的第一存储子区域之后,包括:
检测所述第一存储组的剩余存储空间;
当检测到所述第一存储组的剩余存储空间小于目标容量时,获取处于空闲状态的第二存储组;
将所述第二存储组与所述第一数据存储队列建立映射关系。
根据本申请实施例的另一个方面,提供的一种管理数据的装置,包括:
获取模块,被设置为获取待存储数据的存储参数,所述存储参数包括数据大小参数以及存储队列标识;
确定模块,被设置为基于所述待存储数据的入队参数,确定所述所述待存储数据对应的第一数据存储队列所在的第一存储组;
存储模块,被设置为当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。
根据本申请实施例的又一个方面,提供的一种电子设备,包括:
存储器,用于存储可执行指令;以及
显示器,用于与所述存储器显示以执行所述可执行指令从而完成上述任一所述管理数据的方法的操作。
根据本申请实施例的还一个方面,提供的一种计算机可读存储介质,用于存储计算机可读取的指令,所述指令被执行时执行上述任一所述管理数据的方法的操作。
本申请中,在获取待存储数据的包括数据大小参数以及存储队列标识的存储参数之后,可以基于待存储数据的存储参数,确定待存储数据对应的第一数据存储队列所在的第一存储组,并当检测到待存储数据的数据大小低于预设容量时,将待存储数据存储在第一存储组的第一存储子区域。通过应用本申请的技术方案,可以在获取到待存储数据之后,根据其对应的队列标识,针对性的将其存储到对应的存储组中的存储子区域中。进而避免相关技术中存在的将数据无序存储在任一缓存区域的问题。
下面通过附图和实施例,对本申请的技术方案做进一步的详细描述。
附图说明
构成说明书的一部分的附图描述了本申请的实施例,并且连同描述一起用于解释本申请的原理。
参照附图,根据下面的详细描述,可以更加清楚地理解本申请,其中:
图1为本申请提出的存储数据的系统架构示意图;
图2为本申请提出的一种管理数据的方法的示意图;
图3为本申请提出的一种管理数据的方法的示意图;
图4为本申请提出的第二已连接设备的界面显示图;
图5为本申请提出的一种管理数据的方法流程示意图;
图6为本申请管理数据的装置的结构示意图;
图7为本申请显示电子设备结构示意图。
具体实施方式
现在将参照附图来详细描述本申请的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本申请的范围。
同时,应当明白,为了便于描述,附图中所示出的各个部分的尺寸并不是按照实际的比例关系绘制的。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,不作为对本申请及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
另外,本申请各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
需要说明的是,本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
下面结合图1-图5来描述根据本申请示例性实施方式的用于进行管理数据的方法。需要注意的是,下述应用场景仅是为了便于理解本申请的精神和原理而示出,本申请的实施方式在此方面不受任何限制。相反,本申请的实施方式可以应用于适用的任何场景。
本申请还提出一种管理数据的方法、装置、目标终端及介质。
图1示意性地示出了根据本申请实施方式的一种管理数据的方法的流程示意图。如图1所示,该方法包括:
S101,获取待存储数据的存储参数,存储参数包括数据大小参数以及存储队列标识。
首先需要说明的是,本申请中不对获取存储参数的设备做具体限定,例如可以为智能设备,也可以为服务器。其中,智能设备可以是PC(Personal Computer,个人电脑),也可以是智能手机、平板电脑、电子书阅读器、MP3(Moving Picture Experts GroupAudioLayer III,动态影像专家压缩标准音频层面3)播放器、MP4(Moving PictureExpertsGroup Audio Layer IV,动态影像专家压缩标准音频层面4)播放器、便携计算机等具有显示功能的可移动式终端设备等等。
同样的,本申请中存储数据的方案可以应用到缓存领域中。其中,缓存是指可以进行高速数据交换的存储器,它先于内存与CPU交换数据,因此速率很快。L1Cache(一级缓存)是CPU第一层高速缓存。内置的L1高速缓存的容量和结构对CPU的性能影响较大,不过高速缓冲存储器均由静态RAM组成,结构较复杂,在CPU管芯面积不能太大的情况下,L1级高速缓存的容量不可能做得太大。一般L1缓存的容量通常在32—256KB。L2Cache(二级缓存)是CPU的第二层高速缓存,分内部和外部两种芯片。内部的芯片二级缓存运行速率与主频相同,而外部的二级缓存则只有主频的一半。
进一步的,缓存的工作原理是当CPU要读取一个数据时,首先从CPU缓存中查找,找到就立即读取并送给CPU处理;没有找到,就从速率相对较慢的内存中读取并送给CPU处理,同时把这个数据所在的数据块调入缓存中,可以使得以后对整块数据的读取都从缓存中进行,不必再调用内存。正是这样的读取机制使CPU读取缓存的命中率非常高,也就是说CPU下一次要读取的数据大部分都在CPU缓存中。这也极大节省了CPU直接读取内存的时间,也使CPU读取数据时基本无需等待。
本申请中,在获取到待存储在缓存区域的数据时,可以获取其对应的存储参数,其中存储参数包括数据大小参数以及存储队列标识。可以理解的,本申请可以根据该待存储数据的存储队列标识,将其存放在对应的数据队列中。
S102,基于待存储数据的存储参数,确定待存储数据对应的第一数据存储队列所在的第一存储组。
进一步的,本申请中可以根据待存储数据的存储参数,确定该待存储数据对应的第一数据存储队列所在的第一存储组,并将待存储数据存储在第一存储组的第一存储子区域中。
S103,当检测到待存储数据的数据大小低于预设容量时,将待存储数据存储在第一存储组的第一存储子区域。
如图2所示,为本申请提出的一种数据存储的流程示意图,由图2可以看出,可以首先获取对应的待存储数据,并利用该待存储数据对应的队列标识,确定其要发送的数据队列。并在确定该数据队列剩余的存储容量大于待存储数据的数据大小时,即可将待存储数据存储在第一存储组的第一存储子区域。需要说明的是,本申请中的第一存储子区可以为第一存储组中的任意一块存储子区域。
本申请中,在获取待存储数据的包括数据大小参数以及存储队列标识的存储参数之后,可以基于待存储数据的存储参数,确定待存储数据对应的第一数据存储队列所在的第一存储组,并当检测到待存储数据的数据大小低于预设容量时,将待存储数据存储在第一存储组的第一存储子区域。通过应用本申请的技术方案,可以在获取到待存储数据之后,根据其对应的队列标识,针对性的将其存储到对应的存储组中的存储子区域中。进而避免相关技术中存在的将数据无序存储在任一缓存区域的问题。
可选的,在本申请一种可能的实施方式中,在S101(获取待存储数据的存储参数)之前,还可以实施下述步骤:
获取目标存储区域;
基于第一预设规则,将目标存储区域划分为第一数量的存储组,每个存储组至少具备可以存储一个待存储数据的存储容量,以及每个存储组的存储容量相同;
基于第二预设规则,将每个存储组划分为第二数量的存储子区域,其中在同一存储组中每个存储子区域的存储容量相同。
进一步的,为了避免相关技术中存在的对缓存区域无序管理的问题,本申请可以首先将目标存储区域基于第一预设规则划分为第一数量的存储组。其中需要说明的是,每个存储组至少具备可以存储一个待存储数据的存储容量,以及每个存储组的存储容量相同。
同样的,为了避免相关技术中存在的对缓存区域无序管理的问题,本申请还可以进一步将每个存储组基于第二预设规则划分为第二数量的存储子区域。其中需要说明的是,同一存储组中每个存储子区域的存储容量相同。
另外,本申请不对第一数量以及第二数量做具体限定,例如可以为3,也可以为5。再者,第一数量与第二数量可以相同,第一数量与第二数量也可以不相同。
可选的,本申请在基于第二预设规则,将每个存储组划分为第二数量的存储子区域之后,还可以实施下述步骤:
获取第三数量的数据存储队列;
为每个数据存储队列分配对应的至少一个存储组,并分别为每个数据存储队列与对应的存储组建立映射关系;
将各个映射关系记录到映射数据库中。
进一步的,本申请在得到多个存储组以及多个存储子区域之后,还可以为每个数据存储队列分配一个或多个的存储组并分别为每个数据存储队列与对应的存储组建立映射关系。可以理解的,该数据存储队列对应的存储组即为用于存储该存储队列的存储数据。
需要说明的是,本申请的第三数量应该小于等于第一数量。例如当数据存储队列的数量为3个时,目标存储区域包含的存储组应该为3个及3个以上。以保证每个数据存储队列均会分配有不同的存储组。
例如以缓存领域而言,以如下步骤解释为每个所述数据存储队列分配对应的至少一个存储组:
步骤1:把整个缓存均分成N组,其中每组缓存大小相等,每组缓存大小应大于至少一个待缓存数据。
步骤2:所述步骤1中每组缓存继续分割,分成大小相等的G个存储子区域,即所述步骤1中的一组缓存为G个存储子区域组成的一个存储组。
步骤3:在所述步骤1中存储组个数N的大小关系到缓存管理资源的大小。
步骤4:为每个入队数据报文分配缓存组。为便于管理,一个存储组中的缓存连续分配;分配到一组中的最后一个缓存子区域时,申请下一组缓存子区域,再分配给对应的数据列队。
步骤5:同一组缓存子区域的缓存只会分配给一个数据队列。
可选的,本申请在基于第二预设规则,将每个存储组划分为第二数量的存储子区域之后,还可以实施下述步骤:
获取待存储数据的存储参数;
基于待存储数据中的存储队列标识,确定待存储数据对应的存储队列;
基于映射数据库,确定与待存储数据对应的存储队列相映射的第一存储组;
当检测到待存储数据的数据大小低于预设容量时,将待存储数据存储在第一存储组的第一存储子区域。
进一步的,本申请中在获取到待存储数据之后,可以根据其携带的存储队列标识,确定待存储数据对应的存储队列。并根据映射数据库存储的每个存储队列相映射的存储组,确定该待存储数据存放的第一存储组。并将待存储数据存储在第一存储组的第一存储子区域。
进一步可选的,本申请在确定与待存储数据对应的存储队列相映射的第一存储组之后,还可以实施下述步骤:
当检测到待存储数据的数据大小不低于预设容量时,获取待存储数据对应的优先级标签;
当确定待存储数据对应的优先级标签满足预设的优先条件时,清除第一存储组的预设优先级的数据,并将待存储数据存储在第一存储组中;
当确定待存储数据对应的优先级标签不满足预设的优先条件时,清除待存储数据。
如图3所示,为本申请提出的一种数据存储的流程示意图,由图3可以看出,可以首先获取对应的待存储数据,并利用该待存储数据对应的队列标识,确定其要发送的数据队列。并在确定该数据队列剩余的存储容量大于待存储数据的数据大小时,即可将待存储数据存储在第一存储组的第一存储子区域。需要说明的是,当检测到待存储数据的数据大小不低于预设容量时,则代表当前数据队列的剩余存储空间已不具备存储待存储数据的空间。其中,本申请需要检测待存储数据对应的优先级标签,当其满足预设的优先条件时,则优先将该待存储数据进行存储。例如可以包括清除第一存储组的较低优先级已存储数据之后,再将待存储数据存储在第一存储组中。进一步的,当检测待存储数据对应的优先级标签不满足预设的优先条件时,则判断该数据重要性不高,即可以将其直接进行清除。
进一步可选的,本申请在S103(将待存储数据存储在第一存储组的第一存储子区域)之后,还可以包含一种具体的实施方式,如图4所示,包括:
S201,获取待存储数据的存储参数,存储参数包括数据大小参数以及存储队列标识。
S202,基于待存储数据的存储参数,确定待存储数据对应的第一数据存储队列所在的第一存储组。
S203,当检测到待存储数据的数据大小低于预设容量时,将待存储数据存储在第一存储组的第一存储子区域。
可选的,在将待存储数据存储在第一存储组的第一存储子区域之后,还可以实施下述步骤:
更新第一数据存储队列的地址偏移信息以及队长信息,地址偏移信息包括队首信息以及队尾信息,地址偏移信息用于表征第一存储队列中当前已存储数据的位置,队长信息用于表征第一数据存储队列的存储容量。
进一步的,为了合理利用缓存,防止某个队列数据突发严重影响其他队列的情况,应为每个队列可以分配的存储组设置阈值,限制每个队列的缓存长度。例如可以记录每个队列中包括存储组地址和存储子区域偏移地址的队首地址,以及包括存储组地址和存储子区域偏移地址的队尾地址。并记录每个队列的占用存储子区域的队长信息,即每个队列的存储容量。
一种可能的实施方式中,本申请可以将每个数据队里的队首信息、队尾信息以及队长信息分别存放在三个RAM中,RAM地址为队列编号,RAM数据为队首、队尾、队长信息。
由图5可以看出,为根据更新第一数据存储队列的地址偏移信息以及队长信息来进行缓存分配的流程图,其中一个存储组中的存储子区域为两个,地址分别为G1、G2,并在分配过程中每个存储组的地址连续分配,则需记录正在用的存储组的偏移地址0~G-1;G1(0)、G2(0)代表存储组没有被分配过,下次从G1(0)开始分配;G1(i)、G2(0),i∈[1:G-1]代表从G1(i)开始分配;G1(0)、G2(j),j∈[1:G-1]代表从G2(j)开始分配;G1(G)或G2(G)代表该缓存组已经分配完,从另一个缓存组开始分配,且等待新的缓存组被二级缓存模块分配进来;S323.所说步骤S31中,剩余缓存子区域个数可由,i、j计算出来,公式为2G-i-j。当缓存分配完毕时需要修改G1、G2、i、j等。
进一步的,数据入队后,可以由缓存控制模块将数据帧按照分配的缓存子区域地址,按缓存子区域顺序依次写入相应缓存中并实施下述步骤:
其中,更新第一数据存储队列的地址偏移信息以及队长信息,详细可包括:
获取队长信息,此时获取到的队长信息为入队前帧长;如果数据入队前队长为零,则将数据首地址Ph写入缓存队列管理模块的队头信息中,包括缓存子区域组地址及缓存子区域偏移地址;更新队尾信息,将所述步骤S32中数据帧的尾地址Pt写入缓存队列管理模块的队尾信息中,包括缓存子区域地址及缓存子区域偏移地址;更新队长信息,将队长加上新入队帧长得到入队后的队长重新写入队长信息中。
S204,检测第一存储组的剩余存储空间。
S205,当检测到第一存储组的剩余存储空间小于目标容量时,获取处于空闲状态的第二存储组。
S206,将第二存储组与第一数据存储队列建立映射关系。
进一步的,本申请还包括将已存储在数据队列中的存储数据进行调出的情况:
接收数据出队申请,由出队调度发起出队申请,包括出队队列,出队缓存子区域个数N’等信息;
出队队列查询,包括:查询所在队列队长信息,如果队列缓存子区域长度L为零,则不出队;如果L>=N’,则出N’个缓存子区域;如果L<N’,则出L个数据;
查询所在队列队首信息,得到出队队列队首缓存子区域组地址Sh及缓存子区域偏移地址i;
出队指令产生时,按照需要出队个数,产生出队指令,每个出队指令对应一个需要出队的缓存子区域,包含缓存子区域组地址,缓存子区域所在组偏移地址;从队首缓存子区域所在组偏移地址由队首的地址开始,依次产生出队指令,给出出队地址Sh(i)、Sh(i+1)直到出队个数完成或Sh(G-1)地址为止,G为缓存子区域组中包含的缓存子区域个数;如果队首缓存子区域组出队个数不足,则需要从下一个缓存子区域组出队,从缓存链表信息中获取到下一个缓存子区域组地址,继续按顺序产生出队指令。
在进一步的,出队指令产生完毕后,记录最后一个出队的下一跳缓存子区域地址St(j);并按照产生的出队指令中的缓存子区域组地址及缓存子区域偏移地址依次从缓存中读出数据帧;其中,当队列信息更新时,可以更新队首信息,将中缓存子区域地址St(j)写入队尾信息RAM中;更新队长信息,将队长L减去出队缓存子区域个数,重新写入队长信息RAM中;如果出队时一个缓存子区域组最后一个缓存子区域Sh(G-1)出队成功,则需将缓存子区域组Sh释放,更新二级缓存管理中的链表信息及空闲缓存信息;更新缓存链表信息,将缓存链表中Sh地址对应的下一跳地址清空,设为无效;更新空闲缓存FIFO,将地址Sh重新写入空闲缓存FIFO中。
本申请中,在获取待存储数据的包括数据大小参数以及存储队列标识的存储参数之后,可以基于待存储数据的存储参数,确定待存储数据对应的第一数据存储队列所在的第一存储组,并当检测到待存储数据的数据大小低于预设容量时,将待存储数据存储在第一存储组的第一存储子区域。通过应用本申请的技术方案,可以在获取到待存储数据之后,根据其对应的队列标识,针对性的将其存储到对应的存储组中的存储子区域中。进而避免相关技术中存在的将数据无序存储在任一缓存区域的问题。
在本申请的另外一种实施方式中,如图6所示,本申请还提供一种管理数据的装置。其中,该装置包括获取模块301,确定模块301,存储模块303,其中,
获取模块301,被设置为获取待存储数据的存储参数,所述存储参数包括数据大小参数以及存储队列标识;
确定模块302,被设置为基于所述待存储数据的入队参数,确定所述所述待存储数据对应的第一数据存储队列所在的第一存储组;
存储模块303,被设置为当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。
本申请中,在获取待存储数据的包括数据大小参数以及存储队列标识的存储参数之后,可以基于待存储数据的存储参数,确定待存储数据对应的第一数据存储队列所在的第一存储组,并当检测到待存储数据的数据大小低于预设容量时,将待存储数据存储在第一存储组的第一存储子区域。通过应用本申请的技术方案,可以在获取到待存储数据之后,根据其对应的队列标识,针对性的将其存储到对应的存储组中的存储子区域中。进而避免相关技术中存在的将数据无序存储在任一缓存区域的问题。
在本申请的另一种实施方式中,获取模块301,还包括:
获取模块301,被配置为获取目标存储区域;
获取模块301,被配置为基于第一预设规则,将所述目标存储区域划分为第一数量的存储组,所述每个存储组至少具备可以存储一个待存储数据的存储容量,以及每个所述存储组的存储容量相同;
获取模块301,被配置为基于第二预设规则,将每个所述存储组划分为第二数量的存储子区域,其中在同一存储组中每个所述存储子区域的存储容量相同。
在本申请的另一种实施方式中,获取模块301,还包括:
获取模块301,被配置为获取第三数量的数据存储队列,所述第三数量小于等于所述第一数量;
获取模块301,被配置为为每个所述数据存储队列分配对应的至少一个存储组,并分别为每个所述数据存储队列与对应的存储组建立映射关系;
获取模块301,被配置为将各个映射关系记录到映射数据库中。
在本申请的另一种实施方式中,获取模块301,还包括:
获取模块301,被配置为获取所述待存储数据的存储参数;
获取模块301,被配置为基于所述待存储数据中的存储队列标识,确定所述待存储数据对应的存储队列;
获取模块301,被配置为基于所述映射数据库,确定与所述待存储数据对应的存储队列相映射的所述第一存储组;
获取模块301,被配置为当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。
在本申请的另一种实施方式中,获取模块301,还包括:
获取模块301,被配置为当检测到所述待存储数据的数据大小不低于所述预设容量时,获取所述待存储数据对应的优先级标签;
获取模块301,被配置为当确定所述待存储数据对应的优先级标签满足预设的优先条件时,清除所述第一存储组中存储的较低优先级数据,并将所述待存储数据存储在所述第一存储组中;
获取模块301,被配置为当确定所述待存储数据对应的优先级标签不满足所述预设的优先条件时,清除所述待存储数据。
在本申请的另一种实施方式中,还包括,更新模块304,其中:
更新模块304,被配置为更新所述第一数据存储队列的地址偏移信息以及队长信息,所述地址偏移信息包括队首信息以及队尾信息,所述地址偏移信息用于表征所述第一存储队列中当前已存储数据的位置,所述队长信息用于表征所述第一数据存储队列的存储容量。
在本申请的另一种实施方式中,更新模块304,还包括:
更新模块304,被配置为检测所述第一存储组的剩余存储空间;
更新模块304,被配置为当检测到所述第一存储组的剩余存储空间小于目标容量时,获取处于空闲状态的第二存储组;
更新模块304,被配置为将所述第二存储组与所述第一数据存储队列建立映射关系。
图7是根据一示例性实施例示出的一种电子设备的逻辑结构框图。例如,电子设备400可以是移动电话,计算机,数字广播终端,消息收发设备,游戏控制台,平板设备,医疗设备,健身设备,个人数字助理等。
参照图7,电子设备400可以包括以下一个或多个组件:处理器401和存储器402。
处理器401可以包括一个或多个处理核心,比如4核心处理器、8核心处理器等。处理器401可以采用DSP(Digital Signal Processing,数字信号处理)、FPGA(Field-Programmable Gate Array,现场可编程门阵列)、PLA(Programmable Logic Array,可编程逻辑阵列)中的至少一种硬件形式来实现。处理器401也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称CPU(Central ProcessingUnit,中央处理器);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器401可以在集成有GPU(Graphics Processing Unit,图像处理器),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器401还可以包括AI(Artificial Intelligence,人工智能)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器402可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器402还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。在一些实施例中,存储器402中的非暂态的计算机可读存储介质用于存储至少一个指令,该至少一个指令用于被处理器401所执行以实现本申请中方法实施例提供的互动特效标定方法。
在一些实施例中,电子设备400还可选包括有:外围设备接口403和至少一个外围设备。处理器401、存储器402和外围设备接口403之间可以通过总线或信号线相连。各个外围设备可以通过总线、信号线或电路板与外围设备接口403相连。具体地,外围设备包括:射频电路404、触摸显示屏405、摄像头406、音频电路407、定位组件408和电源409中的至少一种。
外围设备接口403可被用于将I/O(Input/Output,输入/输出)相关的至少一个外围设备连接到处理器401和存储器402。在一些实施例中,处理器401、存储器402和外围设备接口403被集成在同一芯片或电路板上;在一些其他实施例中,处理器401、存储器402和外围设备接口403中的任意一个或两个可以在单独的芯片或电路板上实现,本实施例对此不加以限定。
射频电路404用于接收和发射RF(Radio Frequency,射频)信号,也称电磁信号。射频电路404通过电磁信号与通信网络以及其他通信设备进行通信。射频电路404将电信号转换为电磁信号进行发送,或者,将接收到的电磁信号转换为电信号。可选地,射频电路404包括:天线系统、RF收发器、一个或多个放大器、调谐器、振荡器、数字信号处理器、编解码芯片组、用户身份模块卡等等。射频电路404可以通过至少一种无线通信协议来与其它终端进行通信。该无线通信协议包括但不限于:城域网、各代移动通信网络(2G、3G、4G及5G)、无线局域网和/或WiFi(Wireless Fidelity,无线保真)网络。在一些实施例中,射频电路404还可以包括NFC(Near Field Communication,近距离无线通信)有关的电路,本申请对此不加以限定。
显示屏405用于显示UI(User Interface,用户界面)。该UI可以包括图形、文本、图标、视频及其它们的任意组合。当显示屏405是触摸显示屏时,显示屏405还具有采集在显示屏405的表面或表面上方的触摸信号的能力。该触摸信号可以作为控制信号输入至处理器401进行处理。此时,显示屏405还可以用于提供虚拟按钮和/或虚拟键盘,也称软按钮和/或软键盘。在一些实施例中,显示屏405可以为一个,设置电子设备400的前面板;在另一些实施例中,显示屏405可以为至少两个,分别设置在电子设备400的不同表面或呈折叠设计;在再一些实施例中,显示屏405可以是柔性显示屏,设置在电子设备400的弯曲表面上或折叠面上。甚至,显示屏405还可以设置成非矩形的不规则图形,也即异形屏。显示屏405可以采用LCD(Liquid Crystal Display,液晶显示屏)、OLED(Organic Light-Emitting Diode,有机发光二极管)等材质制备。
摄像头组件406用于采集图像或视频。可选地,摄像头组件406包括前置摄像头和后置摄像头。通常,前置摄像头设置在终端的前面板,后置摄像头设置在终端的背面。在一些实施例中,后置摄像头为至少两个,分别为主摄像头、景深摄像头、广角摄像头、长焦摄像头中的任意一种,以实现主摄像头和景深摄像头融合实现背景虚化功能、主摄像头和广角摄像头融合实现全景拍摄以及VR(Virtual Reality,虚拟现实)拍摄功能或者其它融合拍摄功能。在一些实施例中,摄像头组件406还可以包括闪光灯。闪光灯可以是单色温闪光灯,也可以是双色温闪光灯。双色温闪光灯是指暖光闪光灯和冷光闪光灯的组合,可以用于不同色温下的光线补偿。
音频电路407可以包括麦克风和扬声器。麦克风用于采集用户及环境的声波,并将声波转换为电信号输入至处理器401进行处理,或者输入至射频电路404以实现语音通信。出于立体声采集或降噪的目的,麦克风可以为多个,分别设置在电子设备400的不同部位。麦克风还可以是阵列麦克风或全向采集型麦克风。扬声器则用于将来自处理器401或射频电路404的电信号转换为声波。扬声器可以是传统的薄膜扬声器,也可以是压电陶瓷扬声器。当扬声器是压电陶瓷扬声器时,不仅可以将电信号转换为人类可听见的声波,也可以将电信号转换为人类听不见的声波以进行测距等用途。在一些实施例中,音频电路407还可以包括耳机插孔。
定位组件408用于定位电子设备400的当前地理位置,以实现导航或LBS(LocationBased Service,基于位置的服务)。定位组件408可以是基于美国的GPS(GlobalPositioning System,全球定位系统)、中国的北斗系统、俄罗斯的格雷纳斯系统或欧盟的伽利略系统的定位组件。
电源409用于为电子设备400中的各个组件进行供电。电源409可以是交流电、直流电、一次性电池或可充电电池。当电源409包括可充电电池时,该可充电电池可以支持有线充电或无线充电。该可充电电池还可以用于支持快充技术。
在一些实施例中,电子设备400还包括有一个或多个传感器410。该一个或多个传感器410包括但不限于:加速度传感器411、陀螺仪传感器412、压力传感器413、指纹传感器414、光学传感器415以及接近传感器416。
加速度传感器411可以检测以电子设备400建立的坐标系的三个坐标轴上的加速度大小。比如,加速度传感器411可以用于检测重力加速度在三个坐标轴上的分量。处理器401可以根据加速度传感器411采集的重力加速度信号,控制触摸显示屏405以横向视图或纵向视图进行用户界面的显示。加速度传感器411还可以用于游戏或者用户的运动数据的采集。
陀螺仪传感器412可以检测电子设备400的机体方向及转动角度,陀螺仪传感器412可以与加速度传感器411协同采集用户对电子设备400的3D动作。处理器401根据陀螺仪传感器412采集的数据,可以实现如下功能:动作感应(比如根据用户的倾斜操作来改变UI)、拍摄时的图像稳定、游戏控制以及惯性导航。
压力传感器413可以设置在电子设备400的侧边框和/或触摸显示屏405的下层。当压力传感器413设置在电子设备400的侧边框时,可以检测用户对电子设备400的握持信号,由处理器401根据压力传感器413采集的握持信号进行左右手识别或快捷操作。当压力传感器413设置在触摸显示屏405的下层时,由处理器401根据用户对触摸显示屏405的压力操作,实现对UI界面上的可操作性控件进行控制。可操作性控件包括按钮控件、滚动条控件、图标控件、菜单控件中的至少一种。
指纹传感器414用于采集用户的指纹,由处理器401根据指纹传感器414采集到的指纹识别用户的身份,或者,由指纹传感器414根据采集到的指纹识别用户的身份。在识别出用户的身份为可信身份时,由处理器401授权该用户执行相关的敏感操作,该敏感操作包括解锁屏幕、查看加密信息、下载软件、支付及更改设置等。指纹传感器414可以被设置电子设备400的正面、背面或侧面。当电子设备400上设置有物理按键或厂商Logo时,指纹传感器414可以与物理按键或厂商Logo集成在一起。
光学传感器415用于采集环境光强度。在一个实施例中,处理器401可以根据光学传感器415采集的环境光强度,控制触摸显示屏405的显示亮度。具体地,当环境光强度较高时,调高触摸显示屏405的显示亮度;当环境光强度较低时,调低触摸显示屏405的显示亮度。在另一个实施例中,处理器401还可以根据光学传感器415采集的环境光强度,动态调整摄像头组件406的拍摄参数。
接近传感器416,也称距离传感器,通常设置在电子设备400的前面板。接近传感器416用于采集用户与电子设备400的正面之间的距离。在一个实施例中,当接近传感器416检测到用户与电子设备400的正面之间的距离逐渐变小时,由处理器401控制触摸显示屏405从亮屏状态切换为息屏状态;当接近传感器416检测到用户与电子设备400的正面之间的距离逐渐变大时,由处理器401控制触摸显示屏405从息屏状态切换为亮屏状态。
本领域技术人员可以理解,图7中示出的结构并不构成对电子设备400的限定,可以包括比图示更多或更少的组件,或者组合某些组件,或者采用不同的组件布置。
在示例性实施例中,还提供了一种包括指令的非临时性计算机可读存储介质,例如包括指令的存储器404,上述指令可由电子设备400的处理器420执行以完成上述管理数据的方法,该方法包括:获取待存储数据的存储参数,所述存储参数包括数据大小参数以及存储队列标识;基于所述待存储数据的存储参数,确定所述所述待存储数据对应的第一数据存储队列所在的第一存储组;当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。可选地,上述指令还可以由电子设备400的处理器420执行以完成上述示例性实施例中所涉及的其他步骤。例如,所述非临时性计算机可读存储介质可以是ROM、随机存取存储器(RAM)、CD-ROM、磁带、软盘和光数据存储设备等。
在示例性实施例中,还提供了一种应用程序/计算机程序产品,包括一条或多条指令,该一条或多条指令可以由电子设备400的处理器420执行,以完成上述管理数据的方法,该方法包括:获取待存储数据的存储参数,所述存储参数包括数据大小参数以及存储队列标识;基于所述待存储数据的存储参数,确定所述所述待存储数据对应的第一数据存储队列所在的第一存储组;当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。可选地,上述指令还可以由电子设备400的处理器420执行以完成上述示例性实施例中所涉及的其他步骤。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由下面的权利要求指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制。
Claims (10)
1.一种管理数据的方法,其特征在于,包括:
获取待存储数据的存储参数,所述存储参数包括数据大小参数以及存储队列标识;
基于所述待存储数据的存储参数,确定所述待存储数据对应的第一数据存储队列所在的第一存储组;
当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。
2.如权利要求1所述的方法,其特征在于,在所述获取待存储数据的存储参数之前,还包括:
获取目标存储区域;
基于第一预设规则,将所述目标存储区域划分为第一数量的存储组,所述每个存储组至少具备可以存储一个待存储数据的存储容量,以及每个所述存储组的存储容量相同;
基于第二预设规则,将每个所述存储组划分为第二数量的存储子区域,其中在同一存储组中每个所述存储子区域的存储容量相同。
3.如权利要求2所述的方法,其特征在于,在所述基于第二预设规则,将每个所述存储组划分为第二数量的存储子区域之后,还包括:
获取第三数量的数据存储队列,所述第三数量小于等于所述第一数量;
为每个所述数据存储队列分配对应的至少一个存储组,并分别为每个所述数据存储队列与对应的存储组建立映射关系;
将各个映射关系记录到映射数据库中。
4.如权利要求3所述的方法,其特征在于,在所述基于第二预设规则,将每个所述存储组划分为第二数量的存储子区域之后,还包括:
获取所述待存储数据的存储参数;
基于所述待存储数据中的存储队列标识,确定所述待存储数据对应的存储队列;
基于所述映射数据库,确定与所述待存储数据对应的存储队列相映射的所述第一存储组;
当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。
5.如权利要求4所述的方法,其特征在于,在所述确定与所述待存储数据对应的存储队列相映射的所述第一存储组之后,包括:
当检测到所述待存储数据的数据大小不低于所述预设容量时,获取所述待存储数据对应的优先级标签;
当确定所述待存储数据对应的优先级标签满足预设的优先条件时,清除所述第一存储组中存储的预设优先级数据,并将所述待存储数据存储在所述第一存储组中;
当确定所述待存储数据对应的优先级标签不满足所述预设的优先条件时,清除所述待存储数据。
6.如权利要求1所述的方法,其特征在于,在所述将所述待存储数据存储在所述第一存储组的第一存储子区域之后,包括:
更新所述第一数据存储队列的地址偏移信息以及队长信息,所述地址偏移信息包括队首信息以及队尾信息,所述地址偏移信息用于表征所述第一存储队列中当前已存储数据的位置,所述队长信息用于表征所述第一数据存储队列的存储容量。
7.如权利要求1或6所述的方法,其特征在于,在所述将所述待存储数据存储在所述第一存储组的第一存储子区域之后,包括:
检测所述第一存储组的剩余存储空间;
当检测到所述第一存储组的剩余存储空间小于目标容量时,获取处于空闲状态的第二存储组;
将所述第二存储组与所述第一数据存储队列建立映射关系。
8.一种管理数据的装置,其特征在于,包括:
获取模块,被设置为获取待存储数据的存储参数,所述存储参数包括数据大小参数以及存储队列标识;
确定模块,被设置为基于所述待存储数据的入队参数,确定所述所述待存储数据对应的第一数据存储队列所在的第一存储组;
存储模块,被设置为当检测到所述待存储数据的数据大小低于预设容量时,将所述待存储数据存储在所述第一存储组的第一存储子区域。
9.一种电子设备,其特征在于,包括:
存储器,用于存储可执行指令;以及,
处理器,用于与所述存储器显示以执行所述可执行指令从而完成权利要求1-7中任一所述管理数据的方法的操作。
10.一种计算机可读存储介质,用于存储计算机可读取的指令,其特征在于,所述指令被执行时执行权利要求1-7中任一所述管理数据的方法的操作。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010546449.3A CN111897488B (zh) | 2020-06-15 | 2020-06-15 | 管理数据的方法、装置、电子设备及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010546449.3A CN111897488B (zh) | 2020-06-15 | 2020-06-15 | 管理数据的方法、装置、电子设备及介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111897488A true CN111897488A (zh) | 2020-11-06 |
CN111897488B CN111897488B (zh) | 2023-08-18 |
Family
ID=73206695
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010546449.3A Active CN111897488B (zh) | 2020-06-15 | 2020-06-15 | 管理数据的方法、装置、电子设备及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111897488B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050216693A1 (en) * | 2004-03-23 | 2005-09-29 | International Business Machines Corporation | System for balancing multiple memory buffer sizes and method therefor |
US20130347079A1 (en) * | 2012-06-25 | 2013-12-26 | Cleversafe, Inc. | Accessing storage nodes in an on-line media storage system |
US20140089569A1 (en) * | 2012-09-21 | 2014-03-27 | Violin Memory Inc. | Write cache sorting |
US20160124873A1 (en) * | 2013-05-16 | 2016-05-05 | Advanced Micro Devices, Inc. | Memory system with region-specific memory access scheduling |
US20180188997A1 (en) * | 2016-12-30 | 2018-07-05 | Intel Corporation | Memory ordering in acceleration hardware |
CN110119396A (zh) * | 2019-04-15 | 2019-08-13 | 平安普惠企业管理有限公司 | 数据管理方法及相关产品 |
-
2020
- 2020-06-15 CN CN202010546449.3A patent/CN111897488B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050216693A1 (en) * | 2004-03-23 | 2005-09-29 | International Business Machines Corporation | System for balancing multiple memory buffer sizes and method therefor |
US20130347079A1 (en) * | 2012-06-25 | 2013-12-26 | Cleversafe, Inc. | Accessing storage nodes in an on-line media storage system |
US20140089569A1 (en) * | 2012-09-21 | 2014-03-27 | Violin Memory Inc. | Write cache sorting |
US20160124873A1 (en) * | 2013-05-16 | 2016-05-05 | Advanced Micro Devices, Inc. | Memory system with region-specific memory access scheduling |
US20180188997A1 (en) * | 2016-12-30 | 2018-07-05 | Intel Corporation | Memory ordering in acceleration hardware |
CN110119396A (zh) * | 2019-04-15 | 2019-08-13 | 平安普惠企业管理有限公司 | 数据管理方法及相关产品 |
Also Published As
Publication number | Publication date |
---|---|
CN111897488B (zh) | 2023-08-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111897487B (zh) | 管理数据的方法、装置、电子设备及介质 | |
CN110134521B (zh) | 资源分配的方法、装置、资源管理器及存储介质 | |
CN110944374B (zh) | 通信模式的选择方法、装置、电子设备及介质 | |
CN108762881B (zh) | 界面绘制方法、装置、终端及存储介质 | |
CN110659127A (zh) | 一种处理任务的方法、装置及系统 | |
CN110288689B (zh) | 对电子地图进行渲染的方法和装置 | |
CN111031170A (zh) | 选择通信模式的方法、装置、电子设备及介质 | |
CN113127181A (zh) | 内存管理方法、装置及存储介质 | |
CN108848492B (zh) | 用户身份识别卡的启用方法、装置、终端及存储介质 | |
CN115766490A (zh) | 校准数据的获取方法、校准数据的存储方法、装置及设备 | |
CN110673944B (zh) | 执行任务的方法和装置 | |
CN110032421B (zh) | 内存中图集的管理方法、装置、终端及存储介质 | |
CN110086814B (zh) | 一种数据获取的方法、装置及存储介质 | |
CN111324293B (zh) | 一种存储系统、存储数据的方法、读取数据的方法及装置 | |
CN111275607A (zh) | 界面显示方法、装置、计算机设备及存储介质 | |
CN110908802A (zh) | 调用服务的方法、装置、设备及存储介质 | |
CN111008083A (zh) | 页面通信方法、装置、电子设备及存储介质 | |
CN111914985A (zh) | 深度学习网络模型的配置方法、装置及存储介质 | |
CN111897488B (zh) | 管理数据的方法、装置、电子设备及介质 | |
CN115344537A (zh) | 存储空间分配的方法、装置、文件系统和存储介质 | |
CN111694521B (zh) | 存储文件的方法、装置及系统 | |
CN114785766A (zh) | 智能设备的控制方法、终端及服务器 | |
CN116842047A (zh) | 缓存更新方法、装置、设备及计算机可读存储介质 | |
CN110851435B (zh) | 一种存储数据的方法及装置 | |
CN111191254B (zh) | 访问校验方法、装置、计算机设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |