CN111818690A - 一种应用于显示驱动的高精度电流缩放电路及缩放方法 - Google Patents
一种应用于显示驱动的高精度电流缩放电路及缩放方法 Download PDFInfo
- Publication number
- CN111818690A CN111818690A CN202010643676.8A CN202010643676A CN111818690A CN 111818690 A CN111818690 A CN 111818690A CN 202010643676 A CN202010643676 A CN 202010643676A CN 111818690 A CN111818690 A CN 111818690A
- Authority
- CN
- China
- Prior art keywords
- circuit
- transistor
- current
- scaling
- scaling circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/60—Circuit arrangements for operating LEDs comprising organic material, e.g. for operating organic light-emitting diodes [OLED] or polymer light-emitting diodes [PLED]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Amplifiers (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明提供一种应用于显示驱动的高精度电流缩放电路及缩放方法,应用于显示驱动的高精度电流缩放电路包括一电流镜缩放电路,以及连接于该电流镜缩放电路的输出端的补偿电路,用于对电流镜缩放电路输出端的电压进行补偿。在本发明中,电流镜缩放电路与像素单元电路之间连接有一补偿电路,通过该补偿电路对电流镜缩放电路的输出端的电压进行补偿;使得电流镜缩放电路中两个晶体管的漏源电压基本一致,从而保证了电流缩放电路具有较精确的电流缩放比。
Description
技术领域
本发明涉及电流缩放技术领域,具体涉及一种应用于显示驱动的高精度电流缩放电路及缩放方法。
背景技术
近些年随着显示技术的发展,OLED(Organic Light-Emitting Diode onSilicon,有机发光二极管)面板由于具有超高对比度、更快的响应速度、更宽的可视角、更广的色域以及更轻薄等众多优点,受到了各大显示厂商的青睐,并推出了许多相关的产品。虽然目前的平板显示市场依旧是LCD(Liquid Crystal Display,液晶显示)显示占据,但是OLED显示面板的占比在逐年提高,并有不断挤压液晶显示市场的态势。
OLED与LCD的最大区别在于,OLED属于主动发光,并且其发光亮度是根据电流的大小来控制。因此,目前OLED像素电路的驱动方式主要有电压型驱动和电流型驱动。其中电压型驱动是通过在像素电路驱动管上施加不同的电压来实现电流大小的控制,然而由于显示阵列中不同驱动管性能参数存在差异,为了保证显示的一致性往往需要通过电路额外进行补偿。电流型驱动则是直接将电流输入到像素电路,其本身能对驱动管的差异进行补偿,因此它也是OLED或者LED显示驱动电路中常用的像素驱动方法。
目前显示系统中视频接口的输入信号基本都是数字信号,但显示面板的不同亮度往往都是用不同的模拟信号来控制,也即输入的信号需要进行数模转换(DAC,Digital-to-Analog Converter数字模拟转换器)。然而目前的电流型驱动中,DAC的输出电流与像素单元实际工作电流存在较大的差异,因此往往需要进行电流的缩放。与常规的模拟电路中电流镜电路功能不同的是,显示驱动的电流缩放比例往往较大(一般几十甚至上百),并且输入的电流是随着输入数据变化而变化(从几微安变化到几十毫安)。如果采用常见的电流镜电流缩放电路其在不同的输入电流情况下存在不同的电流缩放比,从而对最终显示的一致性造成较大的影响。因此,如何实现精确的电流缩放是电流型像素驱动电路的关键问题。
发明内容
有鉴于此,本发明提供一种应用于显示驱动的高精度电流缩放电路及缩放方法,通过设置一补偿电路对电流镜缩放电路输出端的电压进行补偿,从而提高缩放的精度。
本发明提供一种应用于显示驱动的高精度电流缩放电路,包括一电流镜缩放电路,以及连接于该电流镜缩放电路的输出端的补偿电路,用于对电流镜缩放电路输出端的电压进行补偿。
优选地,电流镜缩放电路包括第一晶体管以及第二晶体管,第一晶体管与第二晶体管栅极的宽长比为N。
优选地,补偿电路连接于第二晶体管的漏极,用于对其漏端的电压进行补偿,使得第一晶体管和第二晶体管的漏源电压相等。
优选地,补偿电路为一补偿晶体管,其栅极连接一偏置电路,用于为补偿电路的栅极产生一偏置电压。
优选地,偏置电路包括第二电流镜缩放电路、与第二镜像缩放电路连接的第二补偿电路、与第二补偿电路连接的第三电流镜缩放电路以及与第三电流镜缩放电路连接的偏置电压输出电路,偏置电压输出电路与补偿电路连接。
优选地,第二电流镜缩放电路包括第四晶体管,第四晶体管与第一晶体管组成电流镜;第一晶体管与第四晶体管栅极的宽长比为N:X。
优选地,第二补偿电路为第五晶体管。
优选地,第三电流镜缩放电路包括第六晶体管以及第七晶体管,第六晶体管与第七晶体管栅极的宽长比为X:1。
优选地,偏置电压输出电路包括均为二极管连接的第八晶体管以及第九晶体管。
本发明的第二方面提供一种应用于显示驱动的高精度电流缩放电路的缩放方法,通过设置一补偿电路对电流镜缩放电路输出端的电压进行补偿。
本发明具有的优点和积极效果是:在本发明中,电流镜缩放电路与像素单元电路之间连接有一补偿电路,通过该补偿电路对电流镜缩放电路的输出端的电压进行补偿;使得电流镜缩放电路中两个晶体管的漏源电压基本一致,从而保证了电流缩放电路具有较精确的电流缩放比。
附图说明
图1是现有技术的电流缩放电路的电路结构示意图;
图2是本发明的应用于显示驱动的高精度电流缩放电路的电路结构示意图;
图3是本发明的应用于显示驱动的高精度电流缩放电路与现有技术中的电流缩放电路的缩放一致性的对比示意图。
具体实施方式
为了更好的理解本发明,下面结合具体实施例和附图对本发明进行进一步的描述。
如图2所示,本发明提供一种应用于显示驱动的高精度电流缩放电路,包括一电流镜缩放电路10,以及连接于该电流镜缩放电路10的输出端的补偿电路30,用于对电流镜缩放电路10输出端的电压进行补偿。
现有的电流缩放电路如图1所示,包括一电流镜缩放电路10a以及一与所述电流镜缩放电路10a连接的像素单元电路20a,电流镜缩放电路10a采用基本电流镜结构,包括第一晶体管M1a以及第二晶体管M2a,第一晶体管M1a采用二极管连接,输入的电流Iin流过二极管连接的第一晶体管M1a,并在其栅极建立对应的电压;此栅极电压驱动第二晶体管M2a产生对应的输出电流Iout。电流缩放比由第一晶体管M1a和第二晶体管M2a的栅极宽长比(W/L)之比确定,第一晶体管M1a和第二晶体管M2a的栅极宽长比(W/L)之比设置为N,也即输入电流Iin与输出电流Iout之比为Iin/Iout=N(N为电流缩放比,其值往往大于100)。
DAC通过电流镜缩放电路10a连接像素单元电路20a,由于DAC输出电流一般远远大于像素单元电路20a的实际工作电流,因此电流缩放比需要较大的值;同时,由于DAC的输出电流范围一般都是从几微安到几十毫安,那么电流镜缩放电路10a需要在较大的电流范围内都实现较精确的电流缩放。然而,电流镜缩放电路10a的电流缩放比会受到晶体管漏源电压差异的影响,并且在不同的输入电流情况下漏源电压的差异也不相同,这导致传统的电流镜缩放电路的缩放比一致性较差。
本发明的电流镜缩放电路10与像素单元电路20与现有技术中的电流镜缩放电路10a与像素单元电路20a结构相同,为了区分本发明与现有技术,采用不同的附图标记。在本发明中,电流镜缩放电路10与像素单元电路20之间连接有一补偿电路30,通过该补偿电路30对电流镜缩放电路10的输出端的电压进行补偿。
进一步地,电流镜缩放电路10包括第一晶体管M1以及第二晶体管M2,第一晶体管M1采用二极管接法,第一晶体管M1与第二晶体管M2栅极的宽长比为N,导致第一晶体管M1和第二晶体管M2漏源电压存在差异,会导致电流镜缩放电路10的缩放比一致性较差。
本发明在第二晶体管M2的漏极连接一补偿电路30,对第二晶体管M2的漏端电压进行补偿,使得第一晶体管M1和第二晶体管M2漏源电压一致。
进一步地,补偿电路30为一补偿晶体管M3,其栅极连接一偏置电路50,用于为补偿电路30的栅极产生一偏置电压。
进一步地,偏置电路50包括第二电流镜缩放电路、与第二镜像缩放电路连接的第二补偿电路、与第二补偿电路连接的第三电流镜缩放电路以及与第三电流镜缩放电路连接的偏置电压输出电路,偏置电压输出电路与补偿电路30连接。
进一步地,第二电流镜缩放电路包括第四晶体管M4,第四晶体管M4与第一晶体管M1组成电流镜;第一晶体管M1与第四晶体管M4栅极的宽长比为N:X;第二补偿电路为第五晶体管M5,第五晶体管M5连接于第四晶体管M4的漏极,用于减小第一晶体管M1和第四晶体管M4管漏源电压差异带来的电流缩放差异;第五晶体管采用二极管接法;第三电流镜缩放电路包括第六晶体管M6以及第七晶体管M7,第六晶体管M6与第七晶体管M7栅极的宽长比为X:1;偏置电压输出电路包括均为二极管连接的第八晶体管M8以及第九晶体管M9,第八晶体管M8的栅极连接补偿晶体管M3的栅极,为补偿晶体管M3提供偏执电压VBIAS。
该偏置电路50通过第二电流镜缩放电路以及第三电流镜缩放电路两级缩放,使得缩放后的电流Icopy2与电流镜缩放电路10缩放后的电路Iout相等,即:
INM3=Iout≈Icopy2(1)
从而保证补偿晶体管M3的栅源电压VGS3与第八晶体管M8的栅源电压VGS5相等;又因为第一晶体管M1、第九晶体管M9、第八晶体管M8均为二极管连接,第一晶体管M1的漏源电压VDS1、第一晶体管M1的栅源电压VGS1,2、第九晶体管M9的栅源电压VGS6以及第八晶体管M8的栅源电压VGS5相同,且第二晶体管M2的漏源电压VDS2与第九晶体管M9的栅源电压VGS6相等,即:
vDS1=vGS1,2≈vGS6≈vGS5≈VGS3(2);
vDS2≈vGS6(3)
从而得到第二晶体管M2的漏源电压VDS2与第一晶体管M1的漏源电压VDS1基本一致,从而保证了电流缩放电路具有较精确的电流缩放比。
以电流输入范围为10uA-2.55mA,进行100倍电流的缩放为例,本发明的电流镜缩放电路10与传统电流镜缩放电路10a的仿真对比如图3所示,传统电流缩放比的波动范围为90.9-98.9,而新型电流缩放电路10的缩放比为99.9-100.01,也即新型电流缩放电路10的缩放比一致性远远好于传统电流缩放电路。
另一方面提供上述应用于显示驱动的高精度电流缩放电路的缩放方法,通过设置一补偿电路30对电流镜缩放电路10输出端的电压进行补偿,使得第二晶体管M2的漏源电压VDS2与第一晶体管M1的漏源电压VDS1基本一致,从而保证了电流缩放电路具有较精确的电流缩放比。
另外需要说明的是,该电路结构即方法除了能应用于显示驱动电路之外,也适用于任何电流缩放电路。
以上对本发明的实施例进行了详细说明,但所述内容仅为本发明的较佳实施例,不能被认为用于限定本发明的实施范围。凡依本发明范围所作的均等变化与改进等,均应仍归属于本专利涵盖范围之内。
Claims (10)
1.一种应用于显示驱动的高精度电流缩放电路,其特征在于:包括一电流镜缩放电路,以及连接于该电流镜缩放电路的输出端的补偿电路,用于对电流镜缩放电路输出端的电压进行补偿。
2.根据权利要求1所述的应用于显示驱动的高精度电流缩放电路,其特征在于:电流镜缩放电路包括第一晶体管以及第二晶体管,第一晶体管与第二晶体管栅极的宽长比为N。
3.根据权利要求2所述的应用于显示驱动的高精度电流缩放电路,其特征在于:补偿电路连接于第二晶体管的漏极,用于对其漏端的电压进行补偿,使得第一晶体管和第二晶体管的漏源电压相等。
4.根据权利要求2或3所述的应用于显示驱动的高精度电流缩放电路,其特征在于:补偿电路为一补偿晶体管,其栅极连接一偏置电路,用于为补偿电路的栅极产生一偏置电压。
5.根据权利要求4所述的应用于显示驱动的高精度电流缩放电路,其特征在于:偏置电路包括第二电流镜缩放电路、与第二镜像缩放电路连接的第二补偿电路、与第二补偿电路连接的第三电流镜缩放电路以及与第三电流镜缩放电路连接的偏置电压输出电路,偏置电压输出电路与补偿电路连接。
6.根据权利要求5所述的应用于显示驱动的高精度电流缩放电路,其特征在于:第二电流镜缩放电路包括第四晶体管,第四晶体管与第一晶体管组成电流镜;第一晶体管与第四晶体管栅极的宽长比为N:X。
7.根据权利要求5或6所述的应用于显示驱动的高精度电流缩放电路,其特征在于:第二补偿电路为第五晶体管。
8.根据权利要求1所述的应用于显示驱动的高精度电流缩放电路,其特征在于:第三电流镜缩放电路包括第六晶体管以及第七晶体管,第六晶体管与第七晶体管栅极的宽长比为X:1。
9.根据权利要求1所述的应用于显示驱动的高精度电流缩放电路,其特征在于:偏置电压输出电路包括均为二极管连接的第八晶体管以及第九晶体管。
10.一种应用于显示驱动的高精度电流缩放电路的缩放方法,其特征在于:通过设置一补偿电路对电流镜缩放电路输出端的电压进行补偿。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010643676.8A CN111818690B (zh) | 2020-07-06 | 2020-07-06 | 一种应用于显示驱动的高精度电流缩放电路及缩放方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010643676.8A CN111818690B (zh) | 2020-07-06 | 2020-07-06 | 一种应用于显示驱动的高精度电流缩放电路及缩放方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111818690A true CN111818690A (zh) | 2020-10-23 |
CN111818690B CN111818690B (zh) | 2023-06-06 |
Family
ID=72841788
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010643676.8A Active CN111818690B (zh) | 2020-07-06 | 2020-07-06 | 一种应用于显示驱动的高精度电流缩放电路及缩放方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111818690B (zh) |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4032839A (en) * | 1975-08-26 | 1977-06-28 | Rca Corporation | Current scaling circuits |
US5825236A (en) * | 1996-05-22 | 1998-10-20 | U.S. Philips Corporation | Low voltage bias circuit for generating supply-independent bias voltages currents |
CN1551075A (zh) * | 2003-02-06 | 2004-12-01 | �����ɷ� | 显示板的电流驱动电路和设备 |
US20050280617A1 (en) * | 2004-06-17 | 2005-12-22 | Wein-Town Sun | Organic light emitting diode display and luminance compensating method thereof |
CN202067514U (zh) * | 2011-06-02 | 2011-12-07 | 京东方科技集团股份有限公司 | 电压电流转换电路、数据驱动电路和电流驱动型像素电路及平板显示器 |
US8169203B1 (en) * | 2010-11-19 | 2012-05-01 | Nxp B.V. | Low dropout regulator |
WO2012114060A1 (en) * | 2011-02-21 | 2012-08-30 | Cambridge Display Technology Limited | Drive circuits and techniques |
US20140159817A1 (en) * | 2012-05-17 | 2014-06-12 | Microsemi Corporation | Integrated start-up bias boost for dynamic error vector magnitude enhancement |
US20160026196A1 (en) * | 2014-07-25 | 2016-01-28 | Aeroflex Colorado Springs Inc. | Voltage regulator for systems with a high dynamic current range |
CN212344100U (zh) * | 2020-07-06 | 2021-01-12 | 天津中科新显科技有限公司 | 一种应用于显示驱动的高精度电流缩放电路 |
-
2020
- 2020-07-06 CN CN202010643676.8A patent/CN111818690B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4032839A (en) * | 1975-08-26 | 1977-06-28 | Rca Corporation | Current scaling circuits |
US5825236A (en) * | 1996-05-22 | 1998-10-20 | U.S. Philips Corporation | Low voltage bias circuit for generating supply-independent bias voltages currents |
CN1551075A (zh) * | 2003-02-06 | 2004-12-01 | �����ɷ� | 显示板的电流驱动电路和设备 |
US20050280617A1 (en) * | 2004-06-17 | 2005-12-22 | Wein-Town Sun | Organic light emitting diode display and luminance compensating method thereof |
US8169203B1 (en) * | 2010-11-19 | 2012-05-01 | Nxp B.V. | Low dropout regulator |
WO2012114060A1 (en) * | 2011-02-21 | 2012-08-30 | Cambridge Display Technology Limited | Drive circuits and techniques |
CN202067514U (zh) * | 2011-06-02 | 2011-12-07 | 京东方科技集团股份有限公司 | 电压电流转换电路、数据驱动电路和电流驱动型像素电路及平板显示器 |
US20140159817A1 (en) * | 2012-05-17 | 2014-06-12 | Microsemi Corporation | Integrated start-up bias boost for dynamic error vector magnitude enhancement |
US20160026196A1 (en) * | 2014-07-25 | 2016-01-28 | Aeroflex Colorado Springs Inc. | Voltage regulator for systems with a high dynamic current range |
CN212344100U (zh) * | 2020-07-06 | 2021-01-12 | 天津中科新显科技有限公司 | 一种应用于显示驱动的高精度电流缩放电路 |
Non-Patent Citations (2)
Title |
---|
JUN-SUK BANG等: "A Hybrid AMOLED Driver IC for Real-Time TFT Nonuniformity Compensation", 《IEEE JOURNAL OF SOLID-STATE CIRCUITS》 * |
王龙彦等: "几种电流型AM OLED像素电路及其电流缩放比的分析", 《液晶与显示》 * |
Also Published As
Publication number | Publication date |
---|---|
CN111818690B (zh) | 2023-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5014338B2 (ja) | 電流駆動型表示装置 | |
US7570244B2 (en) | Display device | |
US7542031B2 (en) | Current supply circuit, current supply device, voltage supply circuit, voltage supply device, electro-optical device, and electronic apparatus | |
US9640113B2 (en) | Compensation circuit design of active organic light emitting diode display system | |
CN109559681B (zh) | 有机发光显示器设备 | |
US9293080B2 (en) | Data line driving circuit, display device including same, and data line driving method | |
CN212344100U (zh) | 一种应用于显示驱动的高精度电流缩放电路 | |
KR20150035130A (ko) | 비선형 감마 보상 전류 모드 디지털-아날로그 컨버터 및 이를 포함하는 표시 장치 | |
KR102648976B1 (ko) | 전계발광표시장치 및 이의 구동방법 | |
WO2007144976A1 (ja) | 電流駆動型の表示装置および画素回路 | |
WO2007018006A1 (ja) | 表示装置 | |
WO2019095637A1 (zh) | Amoled显示面板和图像显示装置 | |
CN111048044A (zh) | 电压编程型amoled像素驱动电路及其驱动方法 | |
JP2012252337A (ja) | 駆動装置、oledパネル及びoledパネルの駆動方法 | |
US20240169915A1 (en) | Pixel driving circuit, driving method thereof and display panel | |
US7495480B2 (en) | Reference voltage driving circuit with a compensating circuit | |
KR102415732B1 (ko) | 서브 픽셀 회로, 유기전계발광표시장치 및 이의 구동방법 | |
KR20220059776A (ko) | 표시장치 및 이의 구동방법 | |
JP2005164634A (ja) | 表示駆動装置及び表示装置並びにその駆動制御方法 | |
US11799431B2 (en) | Output buffer and data driver circuit including the same | |
US8363037B2 (en) | Reset circuit for power-on and power-off | |
CN111818690B (zh) | 一种应用于显示驱动的高精度电流缩放电路及缩放方法 | |
CN112530365A (zh) | 供电电路、芯片和显示屏 | |
US20180308423A1 (en) | Conversion Circuit and Operation Method Thereof, Compensation Device, and Display Apparatus | |
JP3969422B2 (ja) | 基準電圧発生回路、表示駆動回路及び表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |