CN111782288A - 电子设备及其控制方法 - Google Patents

电子设备及其控制方法 Download PDF

Info

Publication number
CN111782288A
CN111782288A CN202010624163.2A CN202010624163A CN111782288A CN 111782288 A CN111782288 A CN 111782288A CN 202010624163 A CN202010624163 A CN 202010624163A CN 111782288 A CN111782288 A CN 111782288A
Authority
CN
China
Prior art keywords
chip
main system
subsystem
basic input
storage space
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010624163.2A
Other languages
English (en)
Other versions
CN111782288B (zh
Inventor
何士贵
董彦生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN202010624163.2A priority Critical patent/CN111782288B/zh
Publication of CN111782288A publication Critical patent/CN111782288A/zh
Application granted granted Critical
Publication of CN111782288B publication Critical patent/CN111782288B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver

Abstract

本申请公开了一种电子设备及其控制方法,设置所述电子设备具有基本输入输出芯片、主系统芯片以及子系统芯片,所述基本输入输出芯片具有固件存储空间。在所述电子设备开机检测过程中,所述子系统芯片用于确定所述固件存储空间是否完成一次性编程,如果否,执行一次性写入指令,对所述固件存储空间进行数据写入,使得所述固件存储空间完成一次性编程;所述主系统芯片用于在所述固件存储空间完成一次性编程的情况下,基于所述固件存储空间中写入的数据执行指定功能。所述电子设备可以通过子系统芯片完成对基本输入输出芯片的一次性编程,无需为主系统芯片进行一次性编程配置,不仅可以实现对所述基本输入输出芯片的一次性编程,且具有较高的安全性。

Description

电子设备及其控制方法
技术领域
本申请涉及电子装置技术领域,更具体的说,涉及一种电子设备及其控制方法。
背景技术
随着科学技术的不断发展,越来越多的电子设备被广泛的应用与人们的日常生活、学习以及工作当中,为人们的日常生活、学习以及工作带来了巨大的便利,成为当今人们不可或缺的重要工具。
电子设备的控制系统所使用的大多数串行外围接口存储设备(SerialPeripheral Interface Flash,简称SPI Flash)均支持一次性编程(One Time Program,简称OTP)功能。基于安全性因素,一些主流操作系统的控制芯片禁用了一次性编程功能,实现对电子设备中基本输入输出芯片(Basic Input Output System,简称BIOS)进行一次性编程。
发明内容
有鉴于此,本申请提供了一种电子设备及其控制方法,方案如下:
一种电子设备,所述电子设备包括:
基本输入输出芯片、主系统芯片以及子系统芯片;所述基本输入输出芯片具有固件存储空间;
其中,在所述电子设备开机检测过程中,所述子系统芯片用于确定所述固件存储空间是否完成一次性编程,如果否,执行一次性写入指令,对所述固件存储空间进行数据写入,使得所述固件存储空间完成一次性编程;
所述主系统芯片用于在所述固件存储空间完成一次性编程的情况下,基于所述固件存储空间中写入的数据执行指定功能。
优选的,在上述电子设备中,所述电子设备具有总线切换电路,分别与所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片连接;
在所述固件存储空间未完成一次性编程的情况下,所述总线切换电路处于第一开关状态,使得所述基本输入输出芯片与所述子系统芯片导通,且与所述主系统芯片断路;
在所述固件存储空间完成一次性编程的情况下,所述总线切换电路处于第二开关状态,使得所述基本输入输出芯片与所述子系统芯片断路,且与所述主系统芯片导通。
优选的,在上述电子设备中,所述总线切换电路根据所述子系统芯片的控制,选择处于第一开关状态或者第二开关状态。
优选的,在上述电子设备中,所述子系统芯片与所述主系统芯片均具有串行外围接口;
所述总线切换电路包括选通电路,所述选通电路分别通过适配串行外围接口的总线与所述子系统芯片的串行外围接口以及所述主系统芯片的串行外围接口连接。
优选的,在上述电子设备中,所述子系统芯片配置有用于进行一次性编程功能的数据,所述子系统芯片为内嵌式超级输入输出芯片、嵌入式控制器以及微型控制器中的任一种。
优选的,在上述电子设备中,还包括:存储器,所述存储器分别与所述主系统芯片以及所述子系统芯片连接;所述电子设备开机后,所述主系统芯片用于执行预设指令,以驱动所述存储器从所述子系统芯片中读取标准数据,所述基本输入输出芯片还用于基于所述标准数据以及所述电子设备中电子元件的当前测试数据,检测所述电子元件的工作状态;
或,所述主系统芯片还用于基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否连接有所述数据禁用的硬件,如果是,禁止该硬件启动;
或,所述主系统芯片还用于基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否存储有所述数据禁用的应用程序,如果是,禁止该应用程序的启动。
优选的,在上述电子设备中,所述电子设备具有主板,所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片均设置在所述主板上;
其中,所述主板上还具有电源控制电路,用于为所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片提供工作电压。
本申请还提供了一种电子设备的控制方法,所述电子设备包括基本输入输出芯片、主系统芯片以及子系统芯片;所述基本输入输出芯片具有固件存储空间;
所述控制方法包括:
在所述电子设备开机检测过程中,通过所述子系统芯片确认所述固件存储空间是否完成一次性编程;
如果所述固件存储空间未完成一次性编程,通过所述子系统芯片对所述固件存储空间进行数据写入,使得所述固件存储空间完成一次性编程;
在所述固件存储空间完成一次性编程的情况下,所述主系统芯片基于所述固件存储空间中写入的数据执行指定功能。
优选的,在上述控制方法中,所述电子设备具有总线切换电路,分别与所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片连接;
所述控制方法包括:
在所述固件存储空间未完成一次性编程的情况下,控制所述总线切换电路处于第一开关状态,使得所述基本输入输出芯片与所述子系统芯片导通,且与所述主系统芯片断路;
在所述固件存储空间完成一次性编程的情况下,控制所述总线切换电路处于第二开关状态,使得所述基本输入输出芯片与所述子系统芯片断路,且与所述主系统芯片导通。
优选的,在上述控制方法中,所述电子设备还包括存储器,所述存储器分别与所述主系统芯片以及所述子系统芯片连接;
所述控制方法还包括:
所述电子设备开机后,通过所述主系统芯片执行预设指令,以驱动所述存储器从所述子系统芯片中读取标准数据,控制所述基本输入输出芯片基于所述标准数据以及所述电子设备中电子元件的当前测试数据,检测所述电子元件的工作状态;
或,通过所述主系统芯片基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否连接有所述数据禁用的硬件,如果是,禁止该硬件启动;
或,通过所述主系统芯片基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否存储有所述数据禁用的应用程序,如果是,禁止该应用程序的启动。
通过上述描述可知,本申请技术方案提供电子设备及其控制方法中,设置所述电子设备具有基本输入输出芯片、主系统芯片以及子系统芯片,所述基本输入输出芯片具有固件存储空间。其中,在所述电子设备开机检测过程中,所述子系统芯片用于确定所述固件存储空间是否完成一次性编程,如果否,执行一次性写入指令,对所述固件存储空间进行数据写入,使得所述固件存储空间完成一次性编程;所述主系统芯片用于在所述固件存储空间完成一次性编程的情况下,基于所述固件存储空间中写入的数据执行指定功能。所述电子设备可以通过所述子系统芯片执行一次性编程操作,实现对所述基本输入输出芯片的固定存储空间进行数据写入,完成对所述基本输入输出芯片的一次性编程,无需所述主系统芯片执行一次性编程,在保证安全行的同时,实现了对所述基本输入输出芯片的一次性编程。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
本说明书附图所绘示的结构、比例、大小等,均仅用以配合说明书所揭示的内容,以供熟悉此技术的人士了解与阅读,并非用以限定本申请可实施的限定条件,故不具技术上的实质意义,任何结构的修饰、比例关系的改变或大小的调整,在不影响本申请所能产生的功效及所能达成的目的下,均应仍落在本申请所揭示的技术内容得能涵盖的范围内。
图1为本本申请实施例提供的一种电子设备的结构示意图;
图2为本申请实施例提供的另一种电子设备的结构示意图;
图3为本申请实施例提供的又一种电子设备的结构示意图;
图4为本申请实施例提供的又一种电子设备的结构示意图;
图5为本申请实施例提供的一种控制方法的流程示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
一次性编程可以实现永久性不可变更的一次性数据写入。如背景技术所述,电子设备的控制系统所使用的大多数串行外围接口存储设备均支持一次性编程功能。基于安全性因素,一些主流操作系统的控制芯片禁用了一次性编程功能,实现对电子设备中基本输入输出芯片进行一次性编程。
以个人计算机(Personal Computer,简称PC)系统为例,所使用的大多数串行外围接口存储设备均能够支持一次性编程功能。由于X86系统的安全性挑战,目前Intel与AMD等系统平台中的串行外围接口主机的控制端已经逐步禁用了一次性编程功能。
为例解决该问题,本申请实施例提供了一种能够执行一次性编程的电子设备,所述电子设备通过子系统芯片对基本输入输出芯片进行一次性编程,无需主系统芯片执行一次性编程,不仅可以实现对所述基本输入输出芯片的一次性编程,而且具有较高的安全性。
为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本申请作进一步详细的说明。
如图1所示,图1为本本申请实施例提供的一种电子设备的结构示意图,所述电子设备包括:基本输入输出芯片11、主系统芯片12以及子系统芯片13;所述基本输入输出芯片11具有固件存储空间。
其中,在所述电子设备开机检测过程中,所述子系统芯片13用于确定所述基本输入输出芯片11的固件存储空间是否完成一次性编程,如果否,执行一次性写入指令,对所述基本输入输出芯片11的固件存储空间进行数据写入,使得所述基本输入输出芯片11的固件存储空间完成一次性编程。所述主系统芯片12用于在所述基本输入输出芯片11的固件存储空间完成一次性编程的情况下,基于所述基本输入输出芯片11的固件存储空间中写入的数据执行指定功能。
所述子系统芯片13能够检测所述基本输入输出芯片11的固件存储空间是否完成一次性编程,基于检测结果获取预先存储的所述一次性写入指令,或基于检测结果,生成所述一次性写入指令。
可见,本申请实施例所述电子设备中,通过所述子系统芯片13对所述基本输入输出芯片11进行一次性编程,在所述基本输入输出芯片11的固件存储空间中进行数据写入,无需所述主系统芯片12执行一次性编程,不仅可以实现对所述基本输入输出芯片11的一次性编程,而且具有较高的安全性。
如图2所示,图2为本申请实施例提供的另一种电子设备的结构示意图,基于图1所示方式,图2所示电子设备中,所述电子设备具有总线切换电路21,所述总线切换电路21分别与所述基本输入输出芯片11、所述主系统芯片12以及所述子系统芯片13连接。
其中,在所述基本输入输出芯片11的固件存储空间未完成一次性编程的情况下,所述总线切换电路21处于第一开关状态,使得所述基本输入输出芯片11与所述子系统芯片13导通,且与所述主系统芯片12断路。在所述基本输入输出芯片11的固件存储空间完成一次性编程的情况下,所述总线切换电路21处于第二开关状态,使得所述基本输入输出芯片11与所述子系统芯片13断路,且与所述主系统芯片11导通。
在所述电子设备开机检测过程中,基于所述基本输入输出芯片11的固件存储空间是否完成一次性编程,通过所述总线切换电路21选择所述基本输入输出芯片11与所述子系统芯片13导通,或是选择与所述主系统芯片12导通,开关切换方式简单快捷。
可选的,在所述电子设备开机检测过程中,所述总线切换电路21根据所述子系统芯片13的控制,选择处于第一开关状态或者第二开关状态。如是,可以通过所述子系统芯片13在所述电子设备开机检测过程中确定所述基本输入输出芯片11的固件存储空间是否完成一次性编程,无需占用所述主系统芯片12。
本申请实施例所述电子设备中,所述子系统芯片13与所述主系统芯片12均具有串行外围接口;所述总线切换电路21包括选通电路,所述选通电路分别通过适配串行外围接口的总线(即SPI总线)与所述子系统芯片13的串行外围接口以及所述主系统芯片12的串行外围接口连接。所述总线切换电路21可以基于设备固有的串行外围接口存储设备的接口标准以及总线标准实现所述基本输入输出芯片11、所述主系统芯片12以及所述子系统芯片13的开关状态切换,实现方式简单,制作成本低。
本申请实施例所述电子设备中,所述子系统芯片13配置有用于进行一次性编程功能的数据,所述子系统芯片13为内嵌式超级输入输出芯片(Embedded Super InputOutput,简称eSIO)、嵌入式控制器(Embedded Controller,简称EC)以及微型控制器中(Microcontroller Unit,简称MCU)的任一种。相对于所述主系统芯片12,虽然所述子系统芯片13的数据处理性能较低,但是可以执行一次性编程配置,成本低,而且能够辅助电子设备执行一些数据处理功能,在电子设备开机检测和电子设备开机后的工作过程中,能够减少对主系统芯片12占用,提升电子设备的数据处理性能。
本申请实施例所述电子设备中,所述主系统芯片12未配置用于进行一次性编程功能的数据,从而可以避免主系统芯片21执行一次性编程功能配置导致的安全性问题,所述主系统芯片12包括集成南桥芯片。
如图3所示,图3为本申请实施例提供的又一种电子设备的结构示意图,基于图2所示方式,图3所示电子设备中,还包括电源控制电路22,所述电源控制电路22与所述主系统芯片12以及所述子系统芯片13分别连接。该方式采用同一所述电源控制电路22对所述主系统芯片12以及所述子系统芯片13进行电源管理,可以复用所述主系统芯片12的电源控制电路,无需单独为所述子系统芯片13配置额外电源控制电路。
如图4所示,图4为本申请实施例提供的又一种电子设备的结构示意图,基于上述各个实施方式,图4所示电子设备中,还包括:存储器23,所述存储器23分别与所述主系统芯片12以及所述子系统芯片13连接。
所述存储器23可以为指访问速度比一般随机存取存储器(RandomAccess Memory,简称RAM)快的一种高速存储器,即所述存储器23为缓存设备。所述连接在所述主系统芯片12和所述子系统芯片13之间的所述存储器23,可以用于实现下述方案中的至少一种:
方案一,所述电子设备开机后,所述主系统芯片12用于执行预设指令,以驱动所述存储器23从所述子系统芯片11中读取标准数据,所述基本输入输出芯片11还用于基于所述标准数据以及所述电子设备中电子元件的当前测试数据,检测所述电子元件的工作状态。所述主系统芯片12从所述存储器23中获取所述标准数据,所述基本输入输出芯片11可以通过所述总线切换电路21从所述主系统芯片12中获取所述标准数据。该方案可以用于检测所述电子设备中预设电子元件的工作温度是否正常,或是风扇的转速是否正常等。
对于常规电子设备需要在主系统芯片12中设置所述标准数据,以便于所述基本输入输出芯片11检测所述电子元件的工作状态,本申请实施例所述方案中,可以将所述标准数据存储在所述子系统芯片13中,降低对主系统芯片12的占用,提高电子设备的性能。
方案二,所述主系统芯片还用于基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否连接有所述数据禁用的硬件,如果是,禁止该硬件启动。该方案可以使得电子设备禁用一些存在安全隐患的外接硬件设备。
方案三,所述主系统芯片还用于基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否存储有所述数据禁用的应用程序,如果是,禁止该应用程序的启动。该方案可以使得电子设备禁用一些存在安全隐患的应用程序。
本申请实施例所述电子设备包括但不局限于为PC设备。所述电子设备具有主板,所述基本输入输出芯片11、所述主系统芯片12以及所述子系统芯片均13设置在所述电路板上;其中,所述主板上还具有电源控制电路22,用于为所述基本输入输出芯片11、所述主系统芯片12以及所述子系统芯片13提供工作电压。
通过上述描述可知,本申请实施例所述电子设备中,通过所述子系统芯片13对所述基本输入输出芯片11进行一次性编程,实现一次性编程的相关应用,如硬件一次性永久配置,无需所述主系统芯片12执行一次性编程,不仅可以实现对所述基本输入输出芯片11的一次性编程,而且具有较高的安全性。
基于上述实施例,本申请另一实施例还提供了一种电子设备的控制方法,所述电子设备为上述实施例所述的电子设备,包括基本输入输出芯片、主系统芯片以及子系统芯片;所述基本输入输出芯片具有固件存储空间。
所述控制方法如图5所示,图5为本申请实施例提供的一种控制方法的流程示意图,该方法包括:
步骤S11:在所述电子设备开机检测过程中,通过所述子系统芯片确认所述基本输入输出芯片的固件存储空间是否完成一次性编程。
电子设备在开机检测过程中,所述子系统芯片首先上电,完成自检和校验,然后,所述子系统再与所述基本输入输出芯片导通,获得所述基本输入输出芯片的接口控制权,读取所述基本输入输出芯片的配置内容,以确定所述基本输入输出芯片的固件存储空间是否完成一次性编程。确定所述基本输入输出芯片的固件存储空间是否完成一次性编程方法包括:所述子系统芯片验证所述第二固件存储空间的数据保护状态是否处于只读状态,如果是,则表征所述基本输入输出芯片的固件存储空间已经完成一次性编程,反之,则表征所述基本输入输出芯片的固件存储空间未完成一次性编程。
步骤S12:如果所述基本输入输出芯片的固件存储空间未完成一次性编程,通过所述子系统芯片对所述基本输入输出芯片的固件存储空间进行数据写入,使得所述基本输入输出芯片的固件存储空间完成一次性编程。
所述子系统芯片根据配置需求对所述基本输入输出芯片的固件存储空间进行一次性编程。通过所述子系统芯片对所述基本输入输出芯片的固件存储空间进行一次性编程的过程与常规一次性编程操作相同,在此不再赘述。
步骤S13:在所述固件存储空间完成一次性编程的情况下,所述主系统芯片基于所述固件存储空间中写入的数据执行指定功能。
所述子系统芯片完成一次性编程配置后,释放所述基本输入输出芯片的接口控制权,所述主系统芯片上电开机,与所述基本输入输出芯片导通。所述基本输入输出芯片可以使用一次性编程配置的数据,并启动所述主系统芯片,所述主系统芯片完成设备初始化并根据一次性编程完成相应功能的初始化和检测,完成所述电子设备的开机检测。最终系统正常开机后,主系统芯片还可以基于所述固件存储空间中写入的数据执行指定功能。
本申请实施例中,所述电子设备具有总线切换电路,分别与所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片连接。此时,所述控制方法包括:在所述固件存储空间未完成一次性编程的情况下,控制所述总线切换电路处于第一开关状态,使得所述基本输入输出芯片与所述子系统芯片导通,且与所述主系统芯片断路;在所述固件存储空间完成一次性编程的情况下,控制所述总线切换电路处于第二开关状态,使得所述基本输入输出芯片与所述子系统芯片断路,且与所述主系统芯片导通。
本申请实施例中,所述子系统芯片配置有用于进行一次性编程功能的数据,所述子系统芯片为内嵌式超级输入输出芯片、嵌入式控制以及微型控制器中的任一种;所述主系统芯片未配置用于进行一次性编程功能的数据,所述主系统芯片包括集成南桥芯片。
本申请实施例中,所述电子设备还包括存储器,所述存储器分别与所述主系统芯片以及所述子系统芯片连接。
所述控制方法还包括如下方案中的至少一种:
所述电子设备开机后,通过所述主系统芯片执行预设指令,以驱动所述存储器从所述子系统芯片中读取标准数据,控制所述基本输入输出芯片基于所述标准数据以及所述电子设备中电子元件的当前测试数据,检测所述电子元件的工作状态;
通过所述主系统芯片基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否连接有所述数据禁用的硬件,如果是,禁止该硬件启动;
通过所述主系统芯片基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否存储有所述数据禁用的应用程序,如果是,禁止该应用程序的启动。
本申请实施例所述控制方法,可以通过子系统芯片完成对基本输入输出芯片的一次性编程,无需为主系统芯片进行一次性编程配置,不仅可以实现对所述基本输入输出芯片11的一次性编程,而且具有较高的安全性。
本说明书中各个实施例采用递进、或并列、或递进和并列结合的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
需要说明的是,在本申请的描述中,需要理解的是,术语“上”、“下”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。当一个组件被认为是“连接”另一个组件,它可以是直接连接到另一个组件或者可能同时存在居中设置的组件。
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括上述要素的物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种电子设备,所述电子设备包括:
基本输入输出芯片、主系统芯片以及子系统芯片;所述基本输入输出芯片具有固件存储空间;
其中,在所述电子设备开机检测过程中,所述子系统芯片用于确定所述固件存储空间是否完成一次性编程,如果否,执行一次性写入指令,对所述固件存储空间进行数据写入,使得所述固件存储空间完成一次性编程;
所述主系统芯片用于在所述固件存储空间完成一次性编程的情况下,基于所述固件存储空间中写入的数据执行指定功能。
2.根据权利要求1所述的电子设备,所述电子设备具有总线切换电路,分别与所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片连接;
在所述固件存储空间未完成一次性编程的情况下,所述总线切换电路处于第一开关状态,使得所述基本输入输出芯片与所述子系统芯片导通,且与所述主系统芯片断路;
在所述固件存储空间完成一次性编程的情况下,所述总线切换电路处于第二开关状态,使得所述基本输入输出芯片与所述子系统芯片断路,且与所述主系统芯片导通。
3.根据权利要求2所述的电子设备,所述总线切换电路根据所述子系统芯片的控制,选择处于第一开关状态或者第二开关状态。
4.根据权利要求2或3所述的电子设备,所述子系统芯片与所述主系统芯片均具有串行外围接口;
所述总线切换电路包括选通电路,所述选通电路分别通过适配串行外围接口的总线与所述子系统芯片的串行外围接口以及所述主系统芯片的串行外围接口连接。
5.根据权利要求1所述的电子设备,所述子系统芯片配置有用于进行一次性编程功能的数据,所述子系统芯片为内嵌式超级输入输出芯片、嵌入式控制器以及微型控制器中的任一种。
6.根据权利要求1所述的电子设备,还包括:存储器,所述存储器分别与所述主系统芯片以及所述子系统芯片连接;所述电子设备开机后,所述主系统芯片用于执行预设指令,以驱动所述存储器从所述子系统芯片中读取标准数据,所述基本输入输出芯片还用于基于所述标准数据以及所述电子设备中电子元件的当前测试数据,检测所述电子元件的工作状态;
或,所述主系统芯片还用于基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否连接有所述数据禁用的硬件,如果是,禁止该硬件启动;
或,所述主系统芯片还用于基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否存储有所述数据禁用的应用程序,如果是,禁止该应用程序的启动。
7.根据权利要求1-6任一项所述的电子设备,所述电子设备具有主板,所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片均设置在所述主板上;
其中,所述主板上还具有电源控制电路,用于为所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片提供工作电压。
8.一种电子设备的控制方法,所述电子设备包括基本输入输出芯片、主系统芯片以及子系统芯片;所述基本输入输出芯片具有固件存储空间;
所述控制方法包括:
在所述电子设备开机检测过程中,通过所述子系统芯片确认所述固件存储空间是否完成一次性编程;
如果所述固件存储空间未完成一次性编程,通过所述子系统芯片对所述固件存储空间进行数据写入,使得所述固件存储空间完成一次性编程;
在所述固件存储空间完成一次性编程的情况下,所述主系统芯片基于所述固件存储空间中写入的数据执行指定功能。
9.根据权利要求8所述的控制方法,所述电子设备具有总线切换电路,分别与所述基本输入输出芯片、所述主系统芯片以及所述子系统芯片连接;
所述控制方法包括:
在所述固件存储空间未完成一次性编程的情况下,控制所述总线切换电路处于第一开关状态,使得所述基本输入输出芯片与所述子系统芯片导通,且与所述主系统芯片断路;
在所述固件存储空间完成一次性编程的情况下,控制所述总线切换电路处于第二开关状态,使得所述基本输入输出芯片与所述子系统芯片断路,且与所述主系统芯片导通。
10.根据权利要求8所述的控制方法,所述电子设备还包括存储器,所述存储器分别与所述主系统芯片以及所述子系统芯片连接;
所述控制方法还包括:
所述电子设备开机后,通过所述主系统芯片执行预设指令,以驱动所述存储器从所述子系统芯片中读取标准数据,控制所述基本输入输出芯片基于所述标准数据以及所述电子设备中电子元件的当前测试数据,检测所述电子元件的工作状态;
或,通过所述主系统芯片基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否连接有所述数据禁用的硬件,如果是,禁止该硬件启动;
或,通过所述主系统芯片基于所述基本输入输出芯片在一次性编程中写入的数据,判断所述电子设备是否存储有所述数据禁用的应用程序,如果是,禁止该应用程序的启动。
CN202010624163.2A 2020-06-30 2020-06-30 电子设备及其控制方法 Active CN111782288B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010624163.2A CN111782288B (zh) 2020-06-30 2020-06-30 电子设备及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010624163.2A CN111782288B (zh) 2020-06-30 2020-06-30 电子设备及其控制方法

Publications (2)

Publication Number Publication Date
CN111782288A true CN111782288A (zh) 2020-10-16
CN111782288B CN111782288B (zh) 2021-11-16

Family

ID=72760187

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010624163.2A Active CN111782288B (zh) 2020-06-30 2020-06-30 电子设备及其控制方法

Country Status (1)

Country Link
CN (1) CN111782288B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117149292A (zh) * 2023-10-30 2023-12-01 苏州元脑智能科技有限公司 电子设备的启动方法、装置、服务器、计算机设备及介质

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7613913B2 (en) * 2006-03-21 2009-11-03 Silicon Laboratories Inc. Digital architecture using one-time programmable (OTP) memory
CN102364430A (zh) * 2010-09-17 2012-02-29 杭州士兰微电子股份有限公司 支持一次性可编程存储器多次编程的微控制器和编程方法
CN102385671A (zh) * 2010-09-02 2012-03-21 研祥智能科技股份有限公司 软件加密方法及系统
CN103034588A (zh) * 2013-01-15 2013-04-10 信利光电(汕尾)有限公司 一种手机摄像头otp内存分配、信息写入及读取方法
CN103064654A (zh) * 2011-10-19 2013-04-24 庄建祥 集成电路、电子系统及提供otp内存配置可更新的方法
CN103412781A (zh) * 2013-08-27 2013-11-27 信利光电股份有限公司 一次性可编程芯片的烧录方法
CN104200843A (zh) * 2014-09-13 2014-12-10 无锡中星微电子有限公司 闪存烧入器、烧入系统及烧入方法
CN104598408A (zh) * 2015-02-05 2015-05-06 深圳芯邦科技股份有限公司 一种一次性可编程只读存储器数据烧录方法
CN105426198A (zh) * 2014-09-09 2016-03-23 联创汽车电子有限公司 车载双控制芯片系统及其辅助控制芯片程序更新方法
CN105653332A (zh) * 2015-12-30 2016-06-08 深圳市芯海科技有限公司 一种可修正otp烧录问题的mcu系统及烧录方法
CN108563590A (zh) * 2018-06-28 2018-09-21 北京智芯微电子科技有限公司 基于片上flash存储器的otp控制器和控制方法
CN109284114A (zh) * 2017-07-20 2019-01-29 深圳市中兴微电子技术有限公司 嵌入式系统中可编程芯片的自动烧录方法
CN110119286A (zh) * 2019-04-11 2019-08-13 厦门亿联网络技术股份有限公司 一种基于模拟Flash芯片的固件引导实现方法

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7613913B2 (en) * 2006-03-21 2009-11-03 Silicon Laboratories Inc. Digital architecture using one-time programmable (OTP) memory
CN102385671A (zh) * 2010-09-02 2012-03-21 研祥智能科技股份有限公司 软件加密方法及系统
CN102364430A (zh) * 2010-09-17 2012-02-29 杭州士兰微电子股份有限公司 支持一次性可编程存储器多次编程的微控制器和编程方法
CN103064654A (zh) * 2011-10-19 2013-04-24 庄建祥 集成电路、电子系统及提供otp内存配置可更新的方法
CN103034588A (zh) * 2013-01-15 2013-04-10 信利光电(汕尾)有限公司 一种手机摄像头otp内存分配、信息写入及读取方法
CN103412781A (zh) * 2013-08-27 2013-11-27 信利光电股份有限公司 一次性可编程芯片的烧录方法
CN105426198A (zh) * 2014-09-09 2016-03-23 联创汽车电子有限公司 车载双控制芯片系统及其辅助控制芯片程序更新方法
CN104200843A (zh) * 2014-09-13 2014-12-10 无锡中星微电子有限公司 闪存烧入器、烧入系统及烧入方法
CN104598408A (zh) * 2015-02-05 2015-05-06 深圳芯邦科技股份有限公司 一种一次性可编程只读存储器数据烧录方法
CN105653332A (zh) * 2015-12-30 2016-06-08 深圳市芯海科技有限公司 一种可修正otp烧录问题的mcu系统及烧录方法
CN109284114A (zh) * 2017-07-20 2019-01-29 深圳市中兴微电子技术有限公司 嵌入式系统中可编程芯片的自动烧录方法
CN108563590A (zh) * 2018-06-28 2018-09-21 北京智芯微电子科技有限公司 基于片上flash存储器的otp控制器和控制方法
CN110119286A (zh) * 2019-04-11 2019-08-13 厦门亿联网络技术股份有限公司 一种基于模拟Flash芯片的固件引导实现方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117149292A (zh) * 2023-10-30 2023-12-01 苏州元脑智能科技有限公司 电子设备的启动方法、装置、服务器、计算机设备及介质
CN117149292B (zh) * 2023-10-30 2024-02-09 苏州元脑智能科技有限公司 电子设备的启动方法、装置、服务器、计算机设备及介质

Also Published As

Publication number Publication date
CN111782288B (zh) 2021-11-16

Similar Documents

Publication Publication Date Title
AU635690B2 (en) An apparatus and method for loading a system reference diskette image from a system partition in a personal computer system
US9430250B2 (en) Bootability with multiple logical unit numbers
KR101602360B1 (ko) 시스템 고속 부팅 장치 및 방법
US8082439B2 (en) Firmware modification in a computer system environment supporting operational state changes
US7900091B2 (en) Method for recovering basic input output system and computer device thereof
CA2629425A1 (en) Method and apparatus for fast boot of an operating system
JP2008287505A (ja) 情報処理装置およびレガシーエミュレーション処理停止制御方法
EP1920377A2 (en) Embedded memory protection
US20060069904A1 (en) Information processing apparatus and startup control method
CN111782288B (zh) 电子设备及其控制方法
TWI534707B (zh) 電腦系統及其開關機方法
EP1712993A2 (en) Information processing apparatus
US9348603B2 (en) Electronic apparatus and booting method
CN101299189A (zh) 自启动多操作系统之一的dos的方法
CN106020895B (zh) 一种应用程序启动方法及用户终端
JP4409681B2 (ja) 情報処理装置及び情報処理装置のメモリ制御方法
JP3943764B2 (ja) コンピュータシステムおよびそのcpu性能制御方法
JP2000010666A (ja) コンピュータシステムおよびフラッシュrom書き換え方法
US10198270B2 (en) Dynamic hardware configuration via firmware interface at computing device boot
JP2007328534A (ja) 情報処理装置および情報処理装置の制御方法
JP2003085041A (ja) ディスクキャッシュシステム
CN104615387B (zh) 基于xpe系统的车载设备及其设计方法
KR20050070635A (ko) 비정상 종료된 시스템의 재부팅 시간을 단축할 수 있는임베디드 컴퓨터 시스템
KR100631966B1 (ko) 멀티 부팅 전원 버튼을 구비한 컴퓨터, 주변 장치 및 그운영 방법
CN116719680A (zh) 开机自检方法、装置、存储介质及磁盘

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant