CN111538641B - 一种磁盘阵列的硬盘状态检测电路 - Google Patents

一种磁盘阵列的硬盘状态检测电路 Download PDF

Info

Publication number
CN111538641B
CN111538641B CN202010577633.4A CN202010577633A CN111538641B CN 111538641 B CN111538641 B CN 111538641B CN 202010577633 A CN202010577633 A CN 202010577633A CN 111538641 B CN111538641 B CN 111538641B
Authority
CN
China
Prior art keywords
control chip
circuit
power supply
voltage
preset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010577633.4A
Other languages
English (en)
Other versions
CN111538641A (zh
Inventor
李旭勇
张德明
陈丹
李军
陈军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hunan Xingtian Electronic Technology Co.,Ltd.
Original Assignee
Hunan Xing Tian Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hunan Xing Tian Electronic Technology Co ltd filed Critical Hunan Xing Tian Electronic Technology Co ltd
Priority to CN202010577633.4A priority Critical patent/CN111538641B/zh
Publication of CN111538641A publication Critical patent/CN111538641A/zh
Application granted granted Critical
Publication of CN111538641B publication Critical patent/CN111538641B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3034Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a storage system, e.g. DASD based or network based
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3058Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Power Sources (AREA)

Abstract

本申请提供一种磁盘阵列的硬盘状态检测电路,涉及硬盘技术领域。预设接地引脚连接第一控制芯片的正输入端和第二控制芯片的负输入端,并且,该第一控制芯片的正输入端还连接第一分压电路的第一分压节点,该第一控制芯片的负输入端还连接预设参考电源;该第二控制芯片的正输入端连接该电源引脚中的磁盘状态指示引脚,该第二控制芯片的正输入端还连接第一预设电源;最后该第一控制芯片和该第二控制芯片的输出端分别连接该第一逻辑门电路的两个输入端,该第一逻辑门电路的输出端连接第一指示电路。应用本发明实施例,可以使用户及时发现该磁盘阵列中各个硬盘的状态,可以避免该磁盘阵列发生一些潜在的风险。

Description

一种磁盘阵列的硬盘状态检测电路
技术领域
本申请涉及硬盘技术领域,具体而言,涉及一种磁盘阵列的硬盘状态检测电路。
背景技术
独立磁盘冗余阵列(Redundant Arrays of Independent Disks,RAID)也称为磁盘阵列,是由多个独立的磁盘组成在一起形成一个大的磁盘系统,从而实现比单块磁盘更好的存储性能和更高的可靠性。其中,磁盘阵列中的磁盘主要为硬磁盘,通常简称为硬盘。
目前,硬盘在磁盘阵列中的状态通常需要用户打开该磁盘阵列管理界面,在相应的菜单栏下查看硬盘的状态。一般情况下,硬盘包括两种状态,分别为有硬盘状态和无硬盘状态。
然而,通过打开磁盘阵列管理界面查看硬盘状态的这种方式使用户不能很直观的对硬盘状态进行判断,进而不能使用户及时发现该磁盘阵列中各个硬盘的状态,可能会导致该磁盘阵列发生一些潜在的风险。
发明内容
本申请的目的在于,针对上述现有技术中的不足,提供一种磁盘阵列的硬盘状态检测电路,可以使用户及时发现该磁盘阵列中各个硬盘的状态,可以避免该磁盘阵列发生一些潜在的风险。
为实现上述目的,本申请实施例采用的技术方案如下:
本申请实施例提供了一种磁盘阵列的硬盘状态检测电路,所述硬盘状态检测电路包括:接口连接器、第一控制芯片、第二控制芯片、第一逻辑门电路及第一指示电路,其中:
所述接口连接器包括:数据引脚和电源引脚,其中,所述电源引脚用于连接硬盘的电源线,所述数据引脚用于连接所述硬盘的数据线;
所述电源引脚中预设接地引脚之外的至少一个接地引脚接地,所述预设接地引脚连接所述第一控制芯片的正输入端和所述第二控制芯片的负输入端;所述第一控制芯片的正输入端还连接第一分压电路的第一分压节点,所述第一控制芯片的负输入端还连接预设参考电源,所述第一分压节点的电压大于所述预设参考电源的电压;所述第二控制芯片的正输入端连接所述电源引脚中的磁盘状态指示引脚,所述第二控制芯片的正输入端还连接第一预设电源;
所述第一控制芯片和所述第二控制芯片的输出端分别连接所述第一逻辑门电路的两个输入端,所述第一逻辑门电路的输出端连接所述第一指示电路;
其中,所述第一控制芯片和所述第二控制芯片分别用于在正输入端和负输入端的电压发生的作用下,通过输出端向所述第一逻辑门电路的两个输入端输入对应的控制电平,使得所述第一逻辑门电路控制所述第一指示电路指示所述接口连接器是否连接硬盘。
可选地,所述硬盘状态检测电路还包括:开关电路、第二逻辑门电路以及第二指示电路;
所述开关电路的控制端连接所述第二控制芯片的输出端,所述开关电路的电源端连接所述第一预设电源,所述开关电路的接地端接地;所述开关电路的电源端还连接所述第二逻辑门电路的一个输入端,所述第二逻辑门电路的另一个输入端连接所述第一控制芯片的输出端;
所述第二逻辑门电路的输出端连接所述第二指示电路;其中,所述第二控制芯片的输出端输出的控制电平用于控制所述开关电路的通断,实现对所述第二逻辑门电路的另一个输入端的输入电平的控制,使得所述第二逻辑门电路控制所述第二指示电路指示所述接口连接器是否连接硬盘,若连接硬盘时是否具有数据读写操作。
可选地,所述开关电路包括:晶体管和第一预设电阻,所述晶体管的控制端为所述开关电路的控制端,所述晶体管的接地端为所述开关电路的接地端,所述晶体管的电源端为所述开关电路的电源端;所述晶体管的电源端通过所述第一预设电阻连接所述第一预设电源。
可选地,所述晶体管为NPN三极管,所述晶体管的控制端为:所述NPN三极管的基极,所述晶体管的接地端为:所述NPN三极管的发射极,所述晶体管的电源端为:所述NPN三极管的集电极。
可选地,所述第一逻辑门电路为与非门电路,所述第二逻辑门电路为或门电路。
可选地,所述第一指示电路包括:第一发光二极管、第二预设电阻;
所述第一发光二极管的正极通过所述第二预设电阻连接所述第一预设电源;所述第一发光二极管的负极连接所述第一逻辑门电路的输出端。
可选地,所述第二指示电路包括:第二发光二极管、第三预设电阻;
所述第二发光二极管的正极通过所述第三预设电阻连接所述第二预设电源;所述第二发光二极管的负极连接所述第二逻辑门电路的输出端。
可选地,所述接口连接器中,所述电源引脚中除所述预设接地引脚之外的接地引脚,以及所述数据引脚中的接地引脚均接地。
可选地,所述第一控制芯片的负输入端还连接第二分压电路的第二分压节点,所述第一分压电路和所述第二分压电路分别为第二预设电源的分压电路。
可选地,所述第二预设电源连接所述电源引脚中一个所述第二预设电源的引脚;
所述电源引脚中多个所述第二预设电源的引脚还通过滤波电容接地。
本申请的有益效果是:
本申请实施例提供的一种磁盘阵列的硬盘状态检测电路,该接口连接器上的电源引脚中的预设接地引脚之外的至少一个接地引脚接地,该预设接地引脚连接该第一控制芯片的正输入端和该第二控制芯片的负输入端,并且,该第一控制芯片的正输入端还连接第一分压电路的第一分压节点,该第一控制芯片的负输入端还连接预设参考电源,该第一分压节点的电压大于预设参考电源的电压;该第二控制芯片的正输入端连接该电源引脚中的磁盘状态指示引脚,该第二控制芯片的正输入端还连接第一预设电源;最后该第一控制芯片和该第二控制芯片的输出端分别连接该第一逻辑门电路的两个输入端,该第一逻辑门电路的输出端连接第一指示电路。采用本申请实施例提供的磁盘阵列的硬盘状态检测电路,通过将该第一控制芯片的正输入端连接该接口连接器上的预设接地引脚,并且除在该接口连接器上的预设接地引脚之外的至少一个接地引脚接地,以及将该第二控制芯片的正输入端连接该电源引脚中的磁盘状态指示引脚,且,该第二控制芯片的正输入端还连接第一预设电源。这样当有硬盘的情况下,该预设接地引脚使该第一控制芯片的正输入端接地;当无硬盘的情况下,该预设接地引脚无任何作用,并且,不管磁盘状态指示引脚输出什么样的信号,都不会对该第一逻辑门电路的一个输入端的输入电平有任何改变。所以,该第一逻辑门电路的一个输入端的输入电平在上述两种情况下会有变化,另一个输入端的输入电平在上述两种情况下没有任何变化,即该第一逻辑门电路就会根据输入端接收到的控制电平,控制该第一指示电路指示该接口连接器是否连接硬盘。这样就会使用户及时发现该磁盘阵列中各个硬盘的状态,可以避免该磁盘阵列发生一些潜在的风险。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本申请实施例提供的一种磁盘阵列的硬盘状态检测电路结构示意图;
图2为本申请实施例提供的另一种磁盘阵列的硬盘状态检测电路结构示意图;
图3(a)为一种接口连接器的结构示意图;
图3(b)为一种控制芯片的结构示意图;
图3(c)为一种包括开关电路、逻辑门电路及指示电路的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本申请的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
图1为本申请实施例提供的一种磁盘阵列的硬盘状态检测电路结构示意图,如图1所示,该硬盘状态检测电路可以包括:接口连接器101、第一控制芯片102、第二控制芯片103、第一逻辑门电路104及第一指示电路105,其中:
接口连接器101包括:数据引脚01和电源引脚02,其中,电源引脚02用于连接硬盘的电源线,数据引脚01用于连接硬盘的数据线;
电源引脚02中预设接地引脚之外的至少一个接地引脚接地,预设接地引脚连接第一控制芯片102的正输入端和第二控制芯片103的负输入端;第一控制芯片102的正输入端还连接第一分压电路106的第一分压节点A,第一控制芯片102的负输入端还连接预设参考电源107,第一分压节点A的电压大于预设参考电源107的电压;第二控制芯片103的正输入端连接电源引脚02中的磁盘状态指示引脚,第二控制芯片103的正输入端还连接第一预设电源VCC1;
第一控制芯片102和第二控制芯片103的输出端分别连接第一逻辑门电路104的两个输入端,第一逻辑门电路104的输出端连接第一指示电路105;
其中,第一控制芯片102和第二控制芯片103分别用于在正输入端和负输入端的电压发生的作用下,通过输出端向第一逻辑门电路104的两个输入端输入对应的控制电平,使得第一逻辑门电路104控制第一指示电路105指示接口连接器101是否连接硬盘。
具体的,磁盘阵列中的接口连接器主要分为两种,分别为SATA(SerialAdvancedTechnologyAttachment,串行ATA)接口连接器和SAS(SerialAttachedSCSI,串行SCSI)接口连接器。这两种接口连接器的主要作用都是采用串行的方式将存储设备(如硬盘)中的数据读到主机中,或者将主机中的数据写到存储设备中(如硬盘)。需要说明的是,本申请对接口连接器的类型不做限定,可以采用上述两种接口连接器类型中的任何一种。
接口连接器101上的引脚可以分为两部分,分别为数据引脚01和电源引脚02。由于不管采用上述哪种接口连接器,本申请中的硬盘检测电路的其他部分(第一控制芯片102、第二控制芯片103、第一逻辑门电路104及第一指示电路105)的连接方式都是一样的,所以本申请实施例以SATA接口连接器为例,对磁盘阵列的硬盘状态检测电路做示例性说明,接口连接器101为SAS接口连接器的磁盘阵列的硬盘状态检测电路和上述类似,所以本申请不再进行示例性说明。其中,SATA接口连接器上的数据引脚01中的引脚个数为7个,主要有接地引脚(3个)、数据发送引脚(2个)、数据接收引脚(2个),电源引脚02中的引脚个数为15个,主要有3.3V电源引脚(3个)、接地引脚(5个)、5V电源引脚(3个)、12V电源引脚(3个)以及磁盘状态指示引脚(1个)。在实际应用中,SATA接口连接器一般会焊接在PCB(Printedcircuit boards,印刷电路板)上,硬盘上的SATA接口可以通过连接线与SATA接口连接器连接,或者直接与SATA接口连接器连接。其中,SATA接口连接器上的电源引脚02与硬盘上的SATA接口中的电源引脚通过电源线连接,SATA接口连接器上的数据引脚01与硬盘上的SATA接口中的数据引脚通过数据线连接。
从上述记载的内容可知,接口连接器101上的电源引脚02中有5个接地引脚,可以将这5个接地引脚之外的至少一个接地引脚接地,将其他剩下的接地引脚(预设接地引脚)与第一控制芯片102的正输入端以及第二控制芯片103的负输入端连接,其中,该预设接地引脚的个数至少为1就行,本申请不对该预设接地引脚的具体个数做限定。第一控制芯片102的正输入端还可与第一分压电路106的第一分压节点A连接,其中,第一分压电路106中可包括电阻及电源,该电源可与给接口连接器101中的电源引脚02提供电源的供电电源为同一个,该电源一般可提供5V的电压,也可以通过单独设置一个电源模块给该电源供电。与第一控制芯片102的负输入端连接的预设参考电源107提供的电压一般要小于第一分压节点A的电压,比如假设第一分压节点A的电压为3V,则预设参考电源107所提供的电压一般小于3V,通常设置为2.5V。接口连接器101中的电源引脚02上的磁盘状态指示引脚与第二控制芯片103的正输入端连接,并且,第二控制芯片103的正输入端还连接第一预设电源VCC1,第一预设电源VCC1可与给接口连接器101中的电源引脚02提供电源的供电电源为同一个,一般情况下,第一预设电源VCC1可为3.3V,也可以通过单独设置一个电源模块给第一预设电源VCC1供电,第一预设电源VCC1提供的电压可大于上述提到的第一分压电路106中的电源提供的电压。
可知,由于第一控制芯片102的正输入端与接口连接器101相连接,进而会与硬盘相关联。第一控制芯片102和第二控制芯片103的输出端分别连接第一逻辑门电路104的两个输入端,第一逻辑门电路104的输出端连接第一指示电路105。当有硬盘时,第一控制芯片102的正输入端的电压就会发生变化,这种变化可通过第一逻辑门电路104的两个输入端的控制电平表示,第一逻辑门电路104可将这种变化输出,并可通过第一指示电路105中的第一指示灯指示出来。
举例来说,第一控制芯片102和第二控制芯片103可为比较器,当接口连接器101上没有连接硬盘时,第一控制芯片102的正输入端处的电压以及第二控制芯片103的负输入端处的电压分别为第一分压电路106的第一分压节点A处的电压(如3V),第一控制芯片102的负输入端处的电压为预设参考电源107提供的电压(如2.5V),第二控制芯片103的正输入端处的电压为第一预设电源VCC1提供的电压(3.3V),所以第一控制芯片102的输出端以及第二控制芯片103输出端分别输出高电平,当第一逻辑门电路104为与非门时,第一逻辑门电路104可输出低电平。
当接口连接器101上有连接硬盘时,预设引脚也相当于接地,进而第一控制芯片102的正输入端处的电压以及第二控制芯片103的负输入端处的电压分别为0V,第一控制芯片102的负输入端处的电压为预设参考电源107提供的电压(如2.5V),第二控制芯片103的正输入端处的电压为第一预设电源VCC1提供的电压(3.3V),所以第一控制芯片102的输出端输出低电平,第二控制芯片103输出端分别输出高电平,当第一逻辑门电路104为与非门时,第一逻辑门电路104可输出高电平。
可以看出,当接口连接器101连接硬盘时,第一逻辑门电路104输出一种电平信号,当接口连接器101没有连接硬盘时,第一逻辑门电路104会输出另一种电平信号,所以可以通过控制第一指示电路105里面的第一指示灯的亮与灭来指示接口连接器101是否连接硬盘。这样就会使用户及时发现该磁盘阵列中各个硬盘卡槽中是否存在硬盘,避免该磁盘阵列发生一些潜在风险。
采用上述图1所示的一种磁盘阵列的硬盘状态检测电路,本申请实施例提供的一种磁盘阵列的硬盘状态检测电路,接口连接器上的电源引脚中的预设接地引脚之外的至少一个接地引脚接地,该预设接地引脚连接该第一控制芯片的正输入端和该第二控制芯片的负输入端,并且,该第一控制芯片的正输入端还连接第一分压电路的第一分压节点,该第一控制芯片的负输入端还连接预设参考电源,该第一分压节点的电压大于预设参考电源的电压;该第二控制芯片的正输入端连接该电源引脚中的磁盘状态指示引脚,该第二控制芯片的正输入端还连接第一预设电源;最后该第一控制芯片和该第二控制芯片的输出端分别连接该第一逻辑门电路的两个输入端,该第一逻辑门电路的输出端连接第一指示电路。采用本申请实施例提供的磁盘阵列的硬盘状态检测电路,通过将该第一控制芯片的正输入端连接该接口连接器上的预设接地引脚,并且除在该接口连接器上的预设接地引脚之外的至少一个接地引脚接地,以及将该第二控制芯片的正输入端连接该电源引脚中的磁盘状态指示引脚,且,该第二控制芯片的正输入端还连接第一预设电源。这样当有硬盘的情况下,该预设接地引脚使该第一控制芯片的正输入端接地;当无硬盘的情况下,该预设接地引脚无任何作用,并且,不管磁盘状态指示引脚输出什么样的信号,都不会对该第一逻辑门电路的一个输入端的输入电平有任何改变。所以,该第一逻辑门电路的一个输入端的输入电平在上述两种情况下会有变化,另一个输入端的输入电平在上述两种情况下没有任何变化,即该第一逻辑门电路就会根据输入端接收到的控制电平,控制该第一指示电路指示该接口连接器是否连接硬盘。这样就会使用户及时发现该磁盘阵列中各个硬盘的状态,可以避免该磁盘阵列发生一些潜在的风险。
图2为本申请实施例提供的另一种磁盘阵列的硬盘状态检测电路的结构示意图,从图2中可以看出,该硬盘状态检测电路还包括:开关电路201、第二逻辑门电路202以及第二指示电路203;
开关电路201的控制端连接第二控制芯片103的输出端,开关电路201的电源端连接第一预设电源VCC1,开关电路201的接地端接地;开关电路201的电源端还连接第二逻辑门电路202的一个输入端,第二逻辑门电路202的另一个输入端连接第一控制芯片102的输出端;
第二逻辑门电路202的输出端连接第二指示电路203;其中,第二控制芯片103的输出端输出的控制电平用于控制开关电路201的通断,实现对第二逻辑门电路202的另一个输入端的输入电平的控制,使得第二逻辑门电路202控制第二指示电路203指示接口连接器101是否连接硬盘,若连接硬盘时是否具有数据读写操作。
具体的,第二控制芯片103输出端连接开关电路201的控制端,第二控制芯片103通过输出端输出的控制电平控制开关电路201的开或断。开关电路201的电源端可与第一预设电源VCC1连接,接地端接地。通常,该开关电路中可包括晶体管和第一预设电阻R(在图中未标出),该晶体管具体可以为三极管,如NPN型三极管或者PNP型三极管,本申请不对此进行限定。当晶体管为NPN型三极管时,第二控制芯片103的输出端输出的控制电平为高电平时,该NPN型三极管导通,该NPN型三极管导的集电极输出低电平,反之亦然,即开关电路201处于开状态;当晶体管为PNP型三极管时,第二控制芯片103的输出端输出的控制电平为高电平时,该NPN型三极管不导通,该NPN型三极管导的集电极输出低电平,反之亦然,即开关电路201处于断状态。该三极管的集电极可通过第一预设电阻R与第一预设电源VCC1连接,并且该三极管的集电极还连接第二逻辑门电路202的一个输入端,第二逻辑门电路202的另一个输入端可连接第一控制芯片102的输出端。
接着上述的例子来说,当接口连接器101没有连接硬盘时,通过上述分析可知,第一控制芯片102的输出端以及第二控制芯片103输出端分别输出高电平,当开关电路201中的晶体管具体为NPN型三极管时,该NPN型三极管处于导通状态,其集电极输出低电平。也就是说,第二逻辑门电路202的一个输入端输入高电平,一个输入端输入低电平,当第二逻辑门电路202为或门电路时,第二逻辑门电路202输出高电平,进而与第二逻辑门电路202连接的第二指示电路203里面的指示灯处于灭的状态;当接口连接器101上有连接硬盘时,预设引脚相当于接地,进而第一控制芯片102的正输入端处的电压以及第二控制芯片103的负输入端处的电压分别为0V,第一控制芯片102输出端输出低电平,当连接的硬盘不具有数据读写操作时,接口连接器101上的磁盘状态指示引脚不输出信号,进而第二控制芯片103输出端输出高电平,开关电路201中的NPN型三极管处于导通状态,其集电极输出低电平。也就是说,第二逻辑门电路202的两个输入端均输入低电平,第二逻辑门电路202输出低电平,进而与第二逻辑门电路202连接的第二指示电路203里面的指示灯处于亮的状态;
当连接的硬盘具有数据读写操作时,接口连接器101上的磁盘状态指示引脚输出方波信号,进而第二控制芯片103输出端高低电平转换,输出方波信号,开关电路201中的NPN型三极管一会处于导通状态,一会不处于导通状态,其集电极一会输出低电平一会输出高电平。也就是说,第二逻辑门电路202的两个输入端其中一个输入低电平,另一个输入高低电平,第二逻辑门电路202输出端对应的一会输出低电平,一会输出高电平,进而与第二逻辑门电路202连接的第二指示电路203里面的指示灯处于闪烁的状态。
可以看出,通过开关电路201、第二逻辑门电路202以及第二指示电路203不仅可以使用户知道接口连接器是否连接硬盘,如当第二指示电路中的第二指示灯处于灭的状态时,可以认为该接口连接器没有连接硬盘,反之亦然;而且还可以使用户知道接口连接器在连接硬盘时,该硬盘是否具有数据读写操作,如当第二指示电路中的第二指示灯处于亮的状态时,可以认为该接口连接器连接的硬盘不具有数据读写操作,当第二指示电路中的第二指示灯处于闪烁的状态时,可以认为该接口连接器连接的硬盘具有数据读写操作。
下面可以通过本申请实施例提供的一种磁盘阵列的硬盘状态检测电路具体结构示意图对磁盘阵列的硬盘检测电路进行说明。图3(a)为一种接口连接器的结构示意图,在图3(a)中的接口连接器101具体类型为SATA接口连接器,该SATA接口连接器上的电源引脚中除预设接地引脚之外的接地引脚,以及数据引脚中的接地引脚均接地。其中,该预设接地引脚具体可以为接口连接器101上的P5引脚,也可以为其他接地引脚(P6、P7),本申请不对该预设接地引脚具体引脚位置进行限定。将除预设接地引脚之外的接地引脚,以及数据引脚中的接地引脚均接地,这样可以使硬盘状态检测电路更精确的检测出硬盘的状态。
当然,也可以将一部分接地引脚接地,将剩下的接地引脚,即预设接地引脚(多个)不接地,可将不接地的预设接地引脚P5与图3(b)中的第一控制芯片102的正输入端连接,该SATA接口连接器还有一个磁盘状态指示引脚P11,该磁盘状态指示引脚P11可与图3(b)中的第二控制芯片103的正输入端连接。该SATA接口连接器中的电源引脚预先可以与三种不同的预设电源相连(图中只连接了一种电源引脚,其他未标出),其中,与3.3V电源引脚相连接的预设电源可以称为第一预设电源VCC1,与5V电源引脚相连接的预设电源可以称为第二预设电源VCC2。当然,第一预设电源VCC1也可以与接口连接器上的5V电源引脚或者12V电源引脚相连接,那么可以相应改变检测电路中电阻的值来对磁盘阵列的硬盘状态进行检测。第一预设电源VCC1或者第二预设电源VCC2也可以与接口连接器101上的12V电源引脚相连,12V电源引脚可以通过电压转换模块转换成符合第一预设电源VCC1所需的电压或者第二预设电源VCC2所需的电压。
图3(a)中显示出的是第二预设电源VCC2与3个分别为5V的第二预设电源VCC2的引脚连接,多个第二预设电源VCC2的引脚还通过滤波电容接地。其中,滤波电容可以包括两种,第一滤波电容C1以及第二滤波电容C2,通常情况下,第一滤波电容C1可为0.1μF,第二滤波电容C2可为10μF。其中,第一滤波电容C1和第二滤波电容C2的一端分别与第二预设电源VCC2连接,第一滤波电容C1和第二滤波电容C2的另一端共同接地,这样可以对第二预设电源VCC2进行滤波,可以使第二预设电源VCC2输出的电压更稳定。
图3(b)为一种控制芯片的结构示意图,在图3(b)中的控制芯片可包括第一控制芯片102以及第二控制芯片103,第一控制芯片102以及第二控制芯片103具体可以为图中的比较器,第一控制芯片102的正输入端除了与图3(a)中的预设接地引脚P5连接外,还可与第一分压电路106的第一分压节点A连接,图1中的第一分压电路106可包括第一电阻R1、第二电阻R2及第二预设电源VCC2,该第二预设电源VCC2可由独立于接口连接器101上的供电电源提供,也可以和接口连接器101上的电源引脚共用一个供电电源,本申请对此不进行限定。
第一控制芯片102的负输入端连接的图1中预设参考电源107可包括第三电阻R3、第四电阻R4以及第二预设电源VCC2,第一控制芯片102的正输入端还于第二控制芯片103的负输入端连接,第二控制芯片103的正输入端与图3(a)中的接口连接器101的磁盘状态指示引脚P11连接,并且,第二控制芯片103的正输入端还通过第五电阻R5与第一预设电源VCC1连接,第一预设电源VCC1可由独立于接口连接器101上的供电电源提供,也可以和接口连接器101上的电源引脚共用一个供电电源,本申请对此不进行限定。第一控制芯片102的输出端通过第六电阻R6与图3(c)中的第一逻辑门电路104的一个输入端连接,第一控制芯片102的输出端还通过第七电阻R7与第一预设电源VCC1连接,第二控制芯片103的输出端通过第八电阻R8与图3(c)中的开关电路201的控制端连接,并且,第二控制芯片103的输出端通过第八电阻R8还于图3(c)中的第一逻辑门电路104的另一个输入端连接,同时,第二控制芯片103的输出端通过第九电阻R9与第一预设电源VCC1连接。
从图3(b)中可以看出,控制芯片的B端、C端和E端上的第五电阻R5、第七电阻R7和第九电阻R9可以使第一控制芯片102以及第二控制芯片103输出端的电压稳定,也就是说上述电阻还具有稳压的作用,这样就可以更精确的对硬盘的状态进行检测。
上述各种电阻的大小可以根据经验进行选择,一般情况下,第一电阻R1、第三电阻R3、第四电阻R4、第五电阻R5、第七电阻R7以及第九电阻R9大小一样,可以为10KΩ,第一预设电源VCC1可提供的电压为3.3V,第二预设电源VCC2可提供的电压为5V。
图3(c)为一种包括开关电路、逻辑门电路及指示电路的结构示意图,在图1中的开关电路201中具体可包括NPN型三极管401,逻辑门电路可包括第一逻辑门电路104、第二逻辑门电路202,指示电路可包括第一指示电路105、第二指示电路203。其中,NPN型三极管401的基极与图3(b)中的第二控制芯片103的输出端连接,NPN型三极管401的集电极通过第一预设电阻R与第一预设电源VCC1连接,NPN型三极管401的集电极还与第二逻辑门电路202的一个输入端连接,NPN型三极管401的发射集接地。第二逻辑门电路202的另一个输入端与图3(b)中的第一控制芯片102的输出端连接,第一控制芯片102的输出端还与第一逻辑门电路104的一个输入端连接,第一逻辑门电路104的另一个输入端与第二控制芯片103的输出端连接。图3(c)上的第一逻辑门电路104为与非门电路,第二逻辑门电路202为或门电路。
从图3(c)中可以看出,第一逻辑门电路104、第二逻辑门电路202的输出端还分别连接一个电阻和第一预设电源VCC1,该电阻可以使第一逻辑门电路104以及第二逻辑门电路202输出端的电压稳定,也就是说,上述电阻还具有稳压的作用,这样就可以更精确的对硬盘的状态进行检测。
图1中的第一指示电路105可包括第一发光二极管LED1、第二预设电阻R',第一逻辑门电路104的输出端与第一发光二极管LED1的负极连接,第一发光二极管LED1的正极通过第二预设电阻R'与第一预设电源VCC1连接;第二指示电路203可包括第二发光二极管LED2、第三预设电阻R",第二逻辑门电路202的输出端与第二发光二极管LED2的负极连接,第二发光二极管LED2的正极通过第三预设电阻R"与第一预设电源VCC1连接。
结合第一发光二极管LED1以及第二发光二极管LED2的状态一起分析接口连接器101是否连接硬盘,若连接硬盘时是否具有数据读写操作。
具体的,当接口连接器101上没有连接硬盘时,相当于第一控制芯片102的正输入端不与接口连接器101上的预设接地引脚P5连接,第一控制芯片102的正输入端上的电压大于第一控制芯片102的负输入端上的电压,即第一控制芯片102的输出端输出高电平;此时,第二控制芯片103的正输入端上的电压大于第二控制芯片103的负输入端上的电压,即第二控制芯片103的输出端输出高电平。第一逻辑门电路104的两个输入端分别输入高电平,即第一逻辑门电路104的输出端输出低电平,由于第一指示电路105中的第一发光二极管LED1正极处的电平高于负极处的电平,所以第一发光二极管LED1处于亮的状态。
由于第二控制芯片103的输出端输出高电平时,开关电路201中的NPN型三极管处于导通状态,所以该NPN型三极管的集电极输出低电平。第二逻辑门电路202的两个输入端分别输入高电平和低电平,即第一逻辑门电路104的输出端输出高电平,由于第二指示电路203中的第二发光二极管LED2正极处的电平低于负极处的电平,所以第二发光二极管LED2处于灭的状态。也就是说,当第一发光二极管LED1处于亮的状态和/或第二发光二极管LED2处于灭的状态时,代表着没有连接硬盘。
当接口连接器101上有连接硬盘时,相当于第一控制芯片102的正输入端与接口连接器101上的预设接地引脚P5连接,第一控制芯片102的正输入端上的电压小于第一控制芯片102的负输入端上的电压,即第一控制芯片102的输出端输出低电平。然而,当连接的硬盘处于不同状态时(不具有数据读写操作或具有数据读写操作),与第二控制芯片103的正输入端连接的接口连接器101的磁盘状态指示引脚P11会输出不同的信号。
当连接的硬盘不具有读写操作时,接口连接器101上的磁盘状态指示引脚P11不输出信号,进而第二控制芯片103正输入端上的电压大于第二控制芯片103的负输入端上的电压,即第二控制芯片103的输出端输出高电平,第一逻辑门电路104的两个输入端分别输入高电平和低电平,即第一逻辑门电路104的输出端输出高电平,由于第一指示电路105中的第一发光二极管LED1正极处的电平低于负极处的电平,所以第一发光二极管LED1处于灭的状态。由于第二控制芯片103的输出端输出高电平时,开关电路201中的NPN型三极管处于导通状态,所以该NPN型三极管的集电极输出低电平。第二逻辑门电路202的两个输入端分别输入低电平,即第一逻辑门电路104的输出端输出低电平,由于第二指示电路203中的第二发光二极管LED2正极处的电平高于负极处的电平,所以第二发光二极管LED2处于亮的状态。也就是说,当第一发光二极管LED1处于灭的状态和/或第二发光二极管LED2处于亮的状态时,代表着连接的硬盘不具有读写操作。
当连接的硬盘具有读写操作时,接口连接器101上的磁盘状态指示引脚P11输出方波信号,进而第二控制芯片103正输入端上的电压一会大于第二控制芯片103的负输入端上的电压,一会小于第二控制芯片103的负输入端上的电压,即第二控制芯片103的输出端高低电平转换,输出方波信号。由于第九电阻R9以及第一预设电源VCC1的存在,第一逻辑门电路104的两个输入端分别输入高电平和低电平,即第一逻辑门电路104的输出端输出高电平,由于第一指示电路105中的第一发光二极管LED1正极处的电平低于负极处的电平,所以第一发光二极管LED1处于灭的状态。由于当第二控制芯片103的输出端输出高电平时,开关电路201中的NPN型三极管处于导通状态,当第二控制芯片103的输出端输出低电平时,开关电路201中的NPN型三极管处于不导通状态,所以该NPN型三极管的集电极一会输出低电平,一会输出高电平。第二逻辑门电路202的两个输入端一个输入低电平,另一个输入高低电平,即第二逻辑门电路202的输出端一会输出低电平,一会输出高电平,所以第二发光二极管LED2处于闪烁的状态。也就是说,当第一发光二极管LED1处于灭的状态和/或第二发光二极管LED2处于闪烁的状态时,代表着连接的硬盘具有读写操作。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种磁盘阵列的硬盘状态检测电路,其特征在于,所述硬盘状态检测电路包括:接口连接器、第一控制芯片、第二控制芯片、第一逻辑门电路及第一指示电路,其中:
所述接口连接器包括:数据引脚和电源引脚,其中,所述电源引脚用于连接硬盘的电源线,所述数据引脚用于连接所述硬盘的数据线;
所述电源引脚中预设接地引脚之外的至少一个接地引脚接地,所述预设接地引脚连接所述第一控制芯片的正输入端和所述第二控制芯片的负输入端;所述第一控制芯片的正输入端还连接第一分压电路的第一分压节点,所述第一控制芯片的负输入端还连接预设参考电源,所述第一分压节点的电压大于所述预设参考电源的电压;所述第二控制芯片的正输入端连接所述电源引脚中的磁盘状态指示引脚,所述第二控制芯片的正输入端还连接第一预设电源;
所述第一控制芯片和所述第二控制芯片的输出端分别连接所述第一逻辑门电路的两个输入端,所述第一逻辑门电路的输出端连接所述第一指示电路;
其中,所述第一控制芯片和所述第二控制芯片为比较器,所述第一逻辑门电路为与非门;
当所述接口连接器上没有连接所述硬盘时,所述第一控制芯片的正输入端的电压、负输入端的电压分别对应为所述第一分压电路的第一分压节点的电压以及所述预设参考电源的电压,使得所述第一控制芯片的输出端输出高电平;所述第二控制芯片的正输入端的电压、负输入端的电压分别对应为所述第一预设电源的电压以及所述第一分压节点的电压,所述第一分压节点的电压小于所述第一预设电源的电压,使得所述第二控制芯片的输出端输出高电平,相应地,所述第一逻辑门电路输出低电平;
当所述接口连接器上连接所述硬盘时,所述第一控制芯片的正输入端的电压、负输入端的电压分别对应为所述预设接地引脚上的电压以及所述预设参考电源的电压,使得所述第一控制芯片的输出端输出低电平;所述第二控制芯片的正输入端的电压、负输入端的电压分别对应为所述第一预设电源的电压以及所述预设接地引脚上的电压,使得所述第二控制芯片的输出端输出高电平,相应地,所述第一逻辑门电路输出高电平。
2.根据权利要求1所述的硬盘状态检测电路,其特征在于,所述硬盘状态检测电路还包括:开关电路、第二逻辑门电路以及第二指示电路;
所述开关电路的控制端连接所述第二控制芯片的输出端,所述开关电路的电源端连接所述第一预设电源,所述开关电路的接地端接地;所述开关电路的电源端还连接所述第二逻辑门电路的一个输入端,所述第二逻辑门电路的另一个输入端连接所述第一控制芯片的输出端;
所述第二逻辑门电路的输出端连接所述第二指示电路;其中,所述第二控制芯片的输出端输出的控制电平用于控制所述开关电路的通断,实现对所述第二逻辑门电路的另一个输入端的输入电平的控制,使得所述第二逻辑门电路控制所述第二指示电路指示所述接口连接器是否连接硬盘,若连接硬盘时是否具有数据读写操作。
3.根据权利要求2所述的硬盘状态检测电路,其特征在于,所述开关电路包括:晶体管和第一预设电阻,所述晶体管的控制端为所述开关电路的控制端,所述晶体管的接地端为所述开关电路的接地端,所述晶体管的电源端为所述开关电路的电源端;所述晶体管的电源端通过所述第一预设电阻连接所述第一预设电源。
4.根据权利要求3所述的硬盘状态检测电路,其特征在于,所述晶体管为NPN三极管,所述晶体管的控制端为:所述NPN三极管的基极,所述晶体管的接地端为:所述NPN三极管的发射极,所述晶体管的电源端为:所述NPN三极管的集电极。
5.根据权利要求2所述的硬盘状态检测电路,其特征在于,所述第一逻辑门电路为与非门电路,所述第二逻辑门电路为或门电路。
6.根据权利要求1所述的硬盘状态检测电路,其特征在于,所述第一指示电路包括:第一发光二极管、第二预设电阻;
所述第一发光二极管的正极通过所述第二预设电阻连接所述第一预设电源;所述第一发光二极管的负极连接所述第一逻辑门电路的输出端。
7.根据权利要求2所述的硬盘状态检测电路,其特征在于,所述第二指示电路包括:第二发光二极管、第三预设电阻;
所述第二发光二极管的正极通过所述第三预设电阻连接所述第一预设电源;所述第二发光二极管的负极连接所述第二逻辑门电路的输出端。
8.根据权利要求1所述的硬盘状态检测电路,其特征在于,所述接口连接器中,所述电源引脚中除所述预设接地引脚之外的接地引脚,以及所述数据引脚中的接地引脚均接地。
9.根据权利要求1所述的硬盘状态检测电路,其特征在于,所述第一控制芯片的负输入端还连接第二分压电路的第二分压节点,所述第一分压电路和所述第二分压电路分别为第二预设电源的分压电路。
10.根据权利要求9所述的硬盘状态检测电路,其特征在于,所述第二预设电源连接所述电源引脚中一个所述第二预设电源的引脚;
所述电源引脚中多个所述第二预设电源的引脚还通过滤波电容接地。
CN202010577633.4A 2020-06-23 2020-06-23 一种磁盘阵列的硬盘状态检测电路 Active CN111538641B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010577633.4A CN111538641B (zh) 2020-06-23 2020-06-23 一种磁盘阵列的硬盘状态检测电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010577633.4A CN111538641B (zh) 2020-06-23 2020-06-23 一种磁盘阵列的硬盘状态检测电路

Publications (2)

Publication Number Publication Date
CN111538641A CN111538641A (zh) 2020-08-14
CN111538641B true CN111538641B (zh) 2020-10-09

Family

ID=71979674

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010577633.4A Active CN111538641B (zh) 2020-06-23 2020-06-23 一种磁盘阵列的硬盘状态检测电路

Country Status (1)

Country Link
CN (1) CN111538641B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113329612A (zh) * 2021-04-16 2021-08-31 山东英信计算机技术有限公司 一种印刷线路母板和印刷线路板装配总成

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108563549A (zh) * 2018-04-09 2018-09-21 郑州云海信息技术有限公司 一种基于cpld-fpga的接口硬盘状态指示控制系统及方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103473186A (zh) * 2012-06-07 2013-12-25 鸿富锦精密工业(深圳)有限公司 固态硬盘数据保护电路
CN103778046A (zh) * 2012-10-25 2014-05-07 英业达科技有限公司 系统电路板及使用此系统电路板的电脑
CN103902431A (zh) * 2012-12-29 2014-07-02 鸿富锦精密工业(深圳)有限公司 具有固态硬盘容量指示功能的电脑系统
CN104166612A (zh) * 2013-05-17 2014-11-26 鸿富锦精密电子(天津)有限公司 硬盘指示系统
CN203658994U (zh) * 2014-01-09 2014-06-18 杭州在信科技有限公司 一种一体化存储管理设备
CN103984620B (zh) * 2014-05-30 2017-07-14 浪潮电子信息产业股份有限公司 一种背板硬盘上电指示灯亮灯的电路动态实现方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108563549A (zh) * 2018-04-09 2018-09-21 郑州云海信息技术有限公司 一种基于cpld-fpga的接口硬盘状态指示控制系统及方法

Also Published As

Publication number Publication date
CN111538641A (zh) 2020-08-14

Similar Documents

Publication Publication Date Title
US7539784B2 (en) Hard disk type detecting circuit and hard disk connecting port having the hard disk type detecting circuit
US10198385B2 (en) System and method for detecting types of storage drives connected to backplane controller or enclosure management controller
US8443130B2 (en) USB port detecting circuit
CN103092737A (zh) 具有固态硬盘速率指示功能的电脑系统
CN201302715Y (zh) 电脑装置
US10332600B2 (en) Chip programming device and protecting method thereof
CN111538641B (zh) 一种磁盘阵列的硬盘状态检测电路
US7439868B2 (en) Drive circuit for driving indicator in computer system
US8405513B2 (en) Connection confirmation system and main body device
CN108196721B (zh) 触控显示装置及其固件设定方法
US7839090B2 (en) Drive circuit for driving indicators in computer system
US9087548B2 (en) Control circuit for hard disk drive
US7327165B2 (en) Drive circuit of computer system for driving a mode indicator
US20230043550A1 (en) Server node id address recognition device
CN109933498A (zh) 一种硬盘的混合点灯系统、控制装置及服务器
US9195620B2 (en) Computer system having capacity indication function of serial advanced technology attachment dual in-line memory module device
US9189931B2 (en) Circuitry with warning function
US20140344481A1 (en) Detecting system for hard disk drive
CN210328065U (zh) 一种硬盘信号灯的驱动系统
CN213960369U (zh) 供电电路和灯具
CN116819272A (zh) 板卡检测控制电路、方法、服务器系统
CN108572891A (zh) 显卡连接提示电路
US8713392B2 (en) Circuitry testing module and circuitry testing device
TWI830608B (zh) 通用介面系統及其控制方法
CN219122667U (zh) 一种存储器工程接口终端设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: 410000 room 801, accelerator production workshop, building B1, Haichuang science and Technology Industrial Park, No. 627 Lugu Avenue, Changsha high tech Development Zone, Changsha City, Hunan Province

Patentee after: Hunan Xingtian Electronic Technology Co.,Ltd.

Address before: 8a01, building B1, Lugu new Changhai center, Yuelu District, Changsha, Hunan 410000

Patentee before: HUNAN XING TIAN ELECTRONIC TECHNOLOGY Co.,Ltd.

CP03 Change of name, title or address
CB03 Change of inventor or designer information

Inventor after: Li Xuyong

Inventor after: Zhang Deming

Inventor after: Chen Dan

Inventor after: Chen Jun

Inventor before: Li Xuyong

Inventor before: Zhang Deming

Inventor before: Chen Dan

Inventor before: Li Jun

Inventor before: Chen Jun

CB03 Change of inventor or designer information