CN111506284A - 拼接显示装置、拼接显示控制方法、计算机可读存储介质 - Google Patents
拼接显示装置、拼接显示控制方法、计算机可读存储介质 Download PDFInfo
- Publication number
- CN111506284A CN111506284A CN202010415373.0A CN202010415373A CN111506284A CN 111506284 A CN111506284 A CN 111506284A CN 202010415373 A CN202010415373 A CN 202010415373A CN 111506284 A CN111506284 A CN 111506284A
- Authority
- CN
- China
- Prior art keywords
- display
- tiled
- board
- signal
- splicing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 33
- 239000000284 extract Substances 0.000 claims abstract description 9
- 238000004590 computer program Methods 0.000 claims description 10
- 230000000694 effects Effects 0.000 description 12
- 239000004973 liquid crystal related substance Substances 0.000 description 8
- 238000010586 diagram Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 6
- 230000000007 visual effect Effects 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 5
- 238000010168 coupling process Methods 0.000 description 5
- 238000005859 coupling reaction Methods 0.000 description 5
- 230000009286 beneficial effect Effects 0.000 description 4
- 230000000712 assembly Effects 0.000 description 2
- 238000000429 assembly Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 230000011664 signaling Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1423—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
- G06F3/1438—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using more than one graphics controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1423—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
- G06F3/1446—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1423—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
- G06F3/1431—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/02—Composition of display devices
- G09G2300/026—Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0232—Special driving of display border areas
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/04—Display device controller operating with a plurality of display units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/08—Power processing, i.e. workload management for processors involved in display operations, such as CPUs or GPUs
Abstract
本公开提供一种拼接显示装置、拼接显示控制方法和计算机可读存储介质,应用于显示技术领域,为解决现有拼接显示装置所配置显示驱动板的数量较多,成本较高的问题。拼接显示装置包括:主显示驱动板和拼接组装的多个显示模组。每个显示模组包括系统板,各显示模组的系统板依次级联。主显示驱动板与第一级系统板耦接。主显示驱动板被配置为,接收显示信号,根据显示信号获取主屏区显示信号,并将主屏区显示信号传输给其所耦接的系统板。系统板被配置为,接收主屏区显示信号,并提取主屏区显示信号中该系统板对应的主屏区显示数据,控制显示模组显示画面;除最后一级系统板外,其余系统板还被配置为,将所接收的主屏区显示信号传输给下一级系统板。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种拼接显示装置、拼接显示控制方法、计算机可读存储介质。
背景技术
目前,拼接显示装置在各行业得到广泛应用,现有的拼接显示装置包括拼接组装的多个显示模组,每个显示模组需要单独配备一个显示驱动板,在拼接显示装置工作时,由信号源同时给各显示模组对应的显示驱动板发送显示信号,各显示驱动板根据所接收的显示信号控制其所对应的显示模组进行显示,从而使得整个拼接显示装置显示完整的画面。
上述拼接显示装置所配置的显示驱动板的数量较多,造成成本较高,并且,多个显示驱动板需要分别设置数据线以连接信号源,这样也会造成线路较杂乱,且不易安装。
发明内容
本公开提供一种拼接显示装置、拼接显示控制方法、计算机可读存储介质,以解决现有拼接显示装置所配置的显示驱动板的数量较多,造成成本较高的问题。
为了实现上述目的,本公开的实施例采用如下技术方案:
一方面,提供一种拼接显示装置,包括:主显示驱动板和拼接组装的多个显示模组。每个显示模组包括系统板,各所述显示模组的系统板依次级联。所述主显示驱动板与依次级联的多个系统板中的第一级系统板耦接。
所述主显示驱动板被配置为,接收显示信号,根据所述显示信号获取主屏区显示信号,并将所述主屏区显示信号传输给其所耦接的系统板;其中,所述主屏区显示信号包括多组主屏区显示数据,一组主屏区显示数据为一个显示模组显示画面所需要的显示数据。所述系统板被配置为,接收所述主屏区显示信号,并提取所述主屏区显示信号中该系统板对应的主屏区显示数据,根据所提取的主屏区显示数据控制该系统板所属的显示模组显示画面;除最后一级系统板外,其余系统板还被配置为,将所接收的主屏区显示信号传输给下一级系统板。
本公开所提供的拼接显示装置具有如下有益效果:
本公开的一些实施例所提供的拼接显示装置中,通过将各显示模组所包括的系统板级联设置,且将主显示驱动板与第一级系统板耦接,实现了将主屏区显示信号依次传输给多个显示模组。并且,主显示驱动板具有分割显示信号的功能,系统板具有提取相应的主屏区显示数据的功能,各系统板根据所提取的主屏区显示数据控制其所属的显示模组进行显示,从而能够实现完整画面的显示。从而,本公开的拼接显示装置中,多个拼接组装的显示模组仅需配置一个主显示驱动板,在该主显示驱动板的控制下,通过各系统板对主屏区显示信号的逐级传输以及对相应主屏区显示数据的提取,各显示模组在系统板的控制下进行显示,从而实现了拼接显示装置的整个拼接屏的画面显示,减少了主显示驱动板的数量,从而降低了拼接显示装置的成本。
在一些实施例中,所述主显示驱动板被配置为,根据所述多个系统板的数量,将所述显示信号进行分割处理,得到包括多组主屏区显示数据的主屏区显示信号。
在一些实施例中,拼接显示装置还包括:多个拼缝显示单元,每个拼缝显示单元设置于相邻两个所述显示模组之间;所述多个拼缝显示单元包括至少一个第一拼缝显示单元。所述主显示驱动板与所述至少一个第一拼缝显示单元耦接。所述主显示驱动板还被配置为,根据所述显示信号,获取至少一个第一拼缝区少一个第一拼缝显示单元;其中,每个所述第一拼缝区显示信号包括一组第一拼缝区显示数据,一组第一拼缝区显示数据为一个第一拼缝显示单元显示画面所需要的显示数据。所述第一拼缝显示单元被配置为,接收所述第一拼缝区显示信号,并根据所述第一拼缝区显示信号中所包括的第一拼缝区显示数据显示画面。
在一些实施例中,所述多个拼缝显示单元还包括至少一个第二拼缝显示单元。所述拼接显示装置还包括:至少一个副显示驱动板;所述至少一个副显示驱动板与所述主显示驱动板耦接,且每个所述副显示驱动板与至少一个第二拼缝显示单元耦接。
所述主显示驱动板还被配置为,根据所述显示信号,获取至少一个第二拼缝区显示信号,并将所述至少一个第二拼缝区显示信号分别传输给所述至少一个副显示驱动板;其中,每个所述第二拼缝区显示信号包括至少一组第二拼缝区显示数据,一组第二拼缝区显示数据为一个第二拼缝显示单元显示画面所需要的显示数据。所述副显示驱动板被配置为,接收所述第二拼缝区显示信号,并将所述第二拼缝区显示信号所包括的至少一组第二拼缝区显示数据分别传输给其所耦接的至少一个第二拼缝显示单元。所述第二拼缝显示单元被配置为,接收所述第二拼缝区显示数据,并根据所述第二拼缝区显示数据显示画面。
在一些实施例中,所述第一拼缝显示单元相对于所述第二拼缝显示单元靠近所述主显示驱动板。
在一些实施例中,所述第一拼缝显示单元的数量小于或等于七个;一个所述副显示驱动板所耦接的第二拼缝显示单元的数量小于或等于七个。
在一些实施例中,所述拼缝显示单元为迷你发光二极管显示单元。
在一些实施例中,所述主显示驱动板设置于其所耦接的第一级系统板所属的显示模组上。
在一些实施例中,在所述拼接显示装置还包括至少一个副显示驱动板的情况下,每个副显示驱动板设置于其所耦接的至少一个第二拼缝显示单元所邻近的各显示模组中的任一个显示模组上。
在一些实施例中,所述主显示驱动板包括:显示信号输入接口和与所述第一级系统板耦接的第一输出接口。所述显示信号输入接口被配置为接收所述显示信号。所述第一输出接口被配置为将根据所述显示信号获取的所述主屏区显示信号传输至所述第一级系统板。
在一些实施例中,在所述拼接显示装置还包括至少一个第一拼缝显示单元、至少一个第二拼缝显示单元和至少一个副显示驱动板的情况下,所述主显示驱动板还包括:至少一个第二输出接口和至少一个第三输出接口。所述至少一个第二输出接口分别与所述至少一个第一拼缝显示单元耦接;所述第二输出接口被配置为,将根据所述显示信号获取的所述第一拼缝区显示信号传输至其所耦接的第一拼缝显示单元。所述至少一个第三输出接口分别与所述至少一个副显示驱动板耦接;所述第三输出接口被配置为,将根据所述显示信号获取的所述第二拼缝区显示信号传输至其所耦接的副显示驱动板。
在一些实施例中,每个所述显示模组还包括时序控制器;所述时序控制器与所述系统板耦接。所述系统板被配置为,根据所提取的主屏区显示数据,输出时序控制信号和RGB数据信号。所述时序控制器被配置为,接收所述时序控制信号和RGB数据信号,并根据所述时序控制信号和RGB数据信号控制所述显示模组显示画面。
在一些实施例中,拼接显示装置还包括:第一电源电路,所述第一电源电路与所述主显示驱动板耦接;所述第一电源电路被配置为,向所述主显示驱动板提供电能。
在一些实施例中,每个所述显示模组还包括第二电源电路,所述第二电源电路与所述系统板耦接;所述第二电源电路被配置为,向其所耦接的系统板提供电能。
在一些实施例中,在所述拼接显示装置还包括至少一个副显示驱动板的情况下,所述拼接显示装置还包括:至少一个第三电源电路,所述至少一个第三电源电路分别与所述至少一个副显示驱动板耦接;所述第三电源电路被配置为,向其所耦接的副显示驱动板提供电能。
另一方面,提供一种拼接显示控制方法,应用于如上所述的拼接显示装置,所述拼接显示控制方法包括:所述拼接显示装置的主显示驱动板接收显示信号,根据所述显示信号获取主屏区显示信号,并将所述主屏区显示信号传输给所述拼接显示装置的各显示模组的系统板中的第一级系统板;其中,所述主屏区显示信号包括多组主屏区显示数据,一组主屏区显示数据为一个显示模组显示画面所需要的显示数据。第一级系统板接收所述主显示驱动板所传输的主屏区显示信号;除最后一级系统板外,其余系统板将所接收的主屏区显示信号传输给下一级系统板。除第一级系统板外,其余系统板接收上一级系统板所传输的主屏区显示信号。各级系统板分别提取所接收的主屏区显示信号中对应的主屏区显示数据,根据所提取的主屏区显示数据控制对应的显示模组显示画面。
本公开实施例所提供的拼接显示控制方法所能实现的有益效果,与第一方面所提供的拼接显示装置所能达到的有益效果相同,在此不做赘述。
在一些实施例中,所述拼接显示装置还包括多个拼缝显示单元,所述多个拼缝显示单元包括至少一个第一拼缝显示单元。所述拼接显示控制方法还包括:所述主显示驱动板根据所述显示信号,获取至少一个第一拼缝区显示信号,并将所述至少一个第一拼缝区显示信号分别传输至其所耦接的至少一个第一拼缝显示单元;其中,每个所述第一拼缝区显示信号包括一组第一拼缝区显示数据,一组第一拼缝区显示数据为一个第一拼缝显示单元显示画面所需要的显示数据。各所述第一拼缝显示单元接收所述第一拼缝区显示信号,并根据所述第一拼缝区显示信号中所包括的第一拼缝区显示数据显示画面。
在一些实施例中,所述多个拼缝显示单元还包括至少一个第二拼缝显示单元,所述拼接显示装置还包括至少一个副显示驱动板。所述拼接显示控制方法还包括:所述主显示驱动板根据所述显示信号,获取至少一个第二拼缝区显示信号,并将所述至少一个第二拼缝区显示信号分别传输给所述至少一个副显示驱动板;其中,每个所述第二拼缝区显示信号包括至少一组第二拼缝区显示数据,一组第二拼缝区显示数据为一个第二拼缝显示单元显示画面所需要的显示数据。各所述副显示驱动板接收所述第二拼缝区显示信号,并将所述第二拼缝区显示信号所包括的至少一组第二拼缝区显示数据分别传输给其所耦接的至少一个第二拼缝显示单元。各所述第二拼缝显示单元接收所述第二拼缝区显示数据,并根据所述第二拼缝区显示数据显示画面。
再一方面,提供一种计算机可读存储介质。所述计算机可读存储介质存储有计算机程序指令,所述计算机程序指令在处理器上运行时,使得所述处理器执行如上述任一实施例所述的拼接显示控制方法中的一个或多个步骤。
本公开实施例所提供的计算机可读存储介质所能实现的有益效果,与上一方面所提供的拼接显示控制方法所能达到的有益效果相同,在此不做赘述。
附图说明
为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
图1为根据一些实施例的拼接显示装置的一种结构图;
图2为根据一些实施例的拼接显示装置的另一种结构图;
图3为根据一些实施例的拼接显示装置的又一种结构图;
图4为根据一些实施例的拼接显示装置中主显示驱动板的结构图;
图5为图1中的区域Q的放大图;
图6为根据图5中的截面线KK’得到的剖面图;
图7为根据一些实施例的拼接显示装置的显示效果对比图;
图8为根据一些实施例的拼接显示控制方法的一种步骤图;
图9为根据一些实施例的拼接显示控制方法的另一种步骤图。
具体实施方式
下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
相关技术中,拼接显示装置包括多个显示驱动板和多个显示模组,多个显示模组拼接组装,每个显示模组需要单独配备一个显示驱动板,在拼接显示装置工作时,由信号源同时给各显示模组对应的显示驱动板发送显示信号,各显示驱动板根据所接收的显示信号,提取相应的显示数据,控制其所对应的显示模组进行显示,从而使得整个拼接显示装置显示完整的画面。
上述拼接显示装置中,每个显示模组对应一个显示驱动板,在拼接显示装置所包括的显示模组较多的情况下,例如多个显示模组为3*3或4*4的显示模组阵列,拼接显示装置所需要的显示驱动板的数量较多,造成成本较高,并且,各显示驱动板需要分别通过数据线与信号源耦接,这样也会造成线路较杂乱,且不易安装。
在拼接显示装置所包括拼接组装的多个显示模组中,由于边框的存在,相邻两个显示模组会存在拼缝,这样在拼接显示装置进行显示时,整个显示画面会存在缝隙,造成画面不连续,例如,所显示的画面为图7中的图(a),可见整个显示画面黑色缝隙较明显。
相关技术中,采用LED(Light-Emitting Diode,发光二极管)显示单元将拼缝覆盖,各显示驱动板同时驱动其所耦接的LED显示单元进行显示,从而达到遮盖拼缝的目的。然而,由于显示模组中的像素间距与LED显示单元的像素间距不匹配,例如,在显示模组为液晶显示模组的情况下,LED显示单元的像素间距相较于液晶显示模组的像素间距较大,且不同类型的显示单元所显示的画面的亮度、色彩等视觉效果不一致,造成显示模组与LED显示单元在显示画面时存在对位不准确、视觉效果不一致的问题,导致整个显示画面在拼缝处有明显视觉差异,影响显示效果。
如图1~图3所示,本公开的一些实施例提供了一种拼接显示装置,包括:主显示驱动板2和拼接组装的多个显示模组1。
每个显示模组1包括系统板11,各显示模组1的系统板11依次级联。
如图1所示,拼接显示装置包括拼接组装的4个显示模组1,编号依次为A、B、C、D,按照A~D的顺序,各显示模组1的系统板11依次级联。
示例性地,上述显示模组1为液晶显示模组,液晶显示模组包括系统板11、驱动电路、背光模组及显示屏。其中,系统板11相当于显示模组1整机的主板,被配置为输出显示屏显示画面所需要的信号至驱动电路,以使驱动电路根据所接收的信号,控制显示屏进行显示。
主显示驱动板2与依次级联的多个系统板11中的第一级系统板11耦接。如图1所示,主显示驱动板2与编号为A的显示模组1所包括的系统板11耦接。
主显示驱动板2被配置为,接收显示信号,根据显示信号获取主屏区显示信号,并将主屏区显示信号传输给其所耦接的系统板11。其中,所述主屏区显示信号包括多组主屏区显示数据,一组主屏区显示数据为一个显示模组1显示画面所需要的显示数据。
在拼接显示装置中,主显示驱动板2具有信号接收以及信号分配的功能。主显示驱动板2接收来自信号源的显示信号,并根据显示信号获取主屏区显示信号,并将主屏区显示信号传输给其所耦接的系统板11。在一些实施例中,主显示驱动板2被配置为,根据所述多个系统板11的数量,将显示信号进行分割处理,得到包括多组主屏区显示数据的主屏区显示信号。
示例性地,主显示驱动板2为FPGA(Field-Programmable Gate Array,现场可编程门阵列)驱动板,在FPGA驱动板上集成有拼接处理单元,从而拼接处理单元能够将一路显示信号按照多个显示模组1分割出主屏区显示信号,且该主屏区显示信号包括多组主屏区显示数据,一组显示数据对应控制一个显示模组1进行显示。
示例性地,信号源为4K播放器或者电脑,根据所需要显示的视频或者图像输出对应的显示信号,例如,显示信号为HDMI-4K视频信号。
系统板11被配置为,接收主屏区显示信号,并提取主屏区显示信号中该系统板11对应的主屏区显示数据,根据所提取的主屏区显示数据控制该系统板11所属的显示模组1显示画面。除最后一级系统板11外,其余系统板11还被配置为,将所接收的主屏区显示信号传输给下一级系统板11。
示例性地,系统板11为SOC(System on Chip,系统级芯片)开发板,也成为片上系统开发板,系统板11包括ASIC(Application Specific Integrated Circuit,专用目标的集成电路),ASIC包含完整系统并有嵌入软件的全部内容,能够提取主屏区显示信号中该系统板11对应的主屏区显示数据,并根据所提取的主屏区显示数据控制该系统板11所属的显示模组1显示画面。
系统板11具备提取对应的主屏区显示数据,以及传输主屏区显示信号的功能,每一级系统板11在接收主屏区显示信号后,根据所提取的主屏区显示数据,控制其所属的显示模组1进行显示。需要说明的是,主屏区显示信号通过多级系统板11依次传输的速率足够高,信号延时可忽略不计,也就是说,多个显示模组1同时显示画面。
本公开的一些实施例所提供的拼接显示装置中,通过将各显示模组1所包括的系统板11级联设置,且将主显示驱动板2与第一级系统板11耦接,实现了将主屏区显示信号依次传输给多个显示模组1。并且,主显示驱动板2具有分割显示信号的功能,系统板11具有提取相应的主屏区显示数据的功能,各系统板11根据所提取的主屏区显示数据控制其所属的显示模组1进行显示,从而能够实现完整画面的显示。从而,本公开的拼接显示装置中,多个拼接组装的显示模组1仅需配置一个主显示驱动板2,在该主显示驱动板2的控制下,通过各系统板11对主屏区显示信号的逐级传输以及对相应主屏区显示数据的提取,各显示模组1在系统板11的控制下进行显示,从而实现了拼接显示装置的整个拼接屏的画面显示,减少了主显示驱动板2的数量,从而降低了拼接显示装置的成本。
在一些实施例中,如图4所示,主显示驱动板2包括:显示信号输入接口21和第一输出接口22。
其中,显示信号输入接口21与信号源耦接,被配置为接收显示信号。示例性地,显示信号输入接口21为HDMI接口(High Definition Multimedia Interface,高清晰度多媒体接口)。
第一输出接口22与第一级系统板11耦接,第一输出接口22被配置为将根据显示信号获取的所述主屏区显示信号传输至所述第一级系统板11。示例性地,第一输出接口为HDMI接口。
在一些实施例中,系统板11包括主屏区显示信号输入接口,除最后一级系统板11之外,其余系统板11还包括主屏区显示信号输出接口。其中,第一级系统板11的主屏区显示信号输入接口与主显示驱动板2的第一输出接口耦接,其余系统板11的主屏区显示信号输入接口与上一级系统板11的主屏区显示信号输出接口耦接,除最后一级系统板11之外,其余系统板11的主屏区显示信号输出接口与下一级系统板11的主屏区显示信号输入接口耦接。示例性地,主屏区显示信号输入接口和主屏区显示信号输出接口均为HDMI接口。
在一些实施例中,如图1~图3所示,拼接显示装置还包括:多个拼缝显示单元3,每个拼缝显示单元3设置于相邻两个显示模组1之间。
为了遮挡相邻两个显示模组1之间的拼缝,在拼缝处设置拼缝显示单元3,从而达到改善显示效果的目的。示例性地,在显示模组1为液晶显示模组的情况下,显示模组1具有较窄的边框,边框与显示屏之间具有高度差,拼缝显示单元设置于相邻两个显示模组1的边框处,这样,显示模组1的显示屏与拼缝显示单元的显示屏的表面高度一致,从而视觉效果较好。
所述多个拼缝显示单元3包括至少一个第一拼缝显示单元3a。主显示驱动板2与所述一个第一拼缝显示单元3a耦接。
如图1所示,所述多个拼缝显示单元3均为第一拼缝显示单元3a,拼接显示装置包括4个第一拼缝显示单元3a。
所述主显示驱动板2还被配置为,根据显示信号,获取至少一个第一拼缝区显示信号,并将所述至少一个第一拼缝区显示信号分别传输至其所耦接的至少一个第一拼缝显示单元3a。其中,每个第一拼缝区显示信号包括一组第一拼缝区显示数据,一组第一拼缝区显示数据为一个第一拼缝显示单元3a显示画面所需要的显示数据。
示例性地,主显示驱动板2被配置为,根据所述多个第一拼缝显示单元3a的数量,将显示信号进行分割处理,得到至少一个第一拼缝区显示信号。
第一拼缝显示单元3a被配置为,接收第一拼缝区显示信号,并根据第一拼缝区显示信号中所包括的第一拼缝区显示数据显示画面。
本公开所提供的拼接显示装置还包括多个拼缝显示单元,主显示驱动板2根据显示信号同时获取主屏区显示信号和至少一个第一拼缝区显示信号,并将主屏区显示信号传输给第一级系统板11的同时,将至少一个第一拼缝区显示信号分别传输给其所耦接的至少一个第一拼缝显示单元3a,这样,多个显示模组1与多个拼缝显示单元同时进行显示,从而实现整个拼接屏的完整画面的显示,对相邻两个显示模组1的拼缝处的显示画面进行了补偿,优化了显示效果。
在一些实施例中,所述多个拼缝显示单元还包括至少一个第二拼缝显示单元3b。
示例性地,如图2所示,拼接显示装置所包括的显示模组1的数量为九个,从而多个拼缝显示单元3的数量为十二个,其中,该十二个拼缝显示单元3包括六个第一拼缝显示单元3a和六个第二拼缝显示单元3b。
在这种情况下,拼接显示装置还包括:至少一个副显示驱动板4。所述至少一个副显示驱动板4与主显示驱动板2耦接,且每个所述副显示驱动板4与至少一个第二拼缝显示单元3b耦接。
在上述实施例中,在拼接显示装置所包括的显示模组1和拼缝显示单元3较多的情况下,例如拼接显示装置所包括显示模组1的数量大于六个,以及拼缝显示单元的数量大于七个的情况下,可增加至少一个副显示驱动板4,并且将多个拼缝显示单元划分为多组,每组拼缝显示单元分别耦接不同的显示驱动板(包括主显示驱动板2和副显示驱动板4)。
在一些示例中,如图2和图3所示,在拼接显示装置所包括的多个拼缝显示单元3中,将主显示驱动板2所耦接的多个拼缝显示单元3划分为一组,均作为第一拼缝显示单元31,将剩余拼缝显示单元均作为第二拼缝显示单元32,并将多个第二拼缝显示单元32划分为至少一组,每组第二拼缝显示单元32耦接一个副显示驱动板4,这样设置能够合理分配每个显示驱动板所需要配置的传输接口的数量,且能够合理分配每个显示驱动板的信号处理及信号传输负担,从而保证拼接显示装置的正常工作。
示例性地,如图2所示,在拼接显示装置所包括的显示模组1的数量为九个的情况下,多个拼缝显示单元的数量为十二个,拼接显示装置还包括一个副显示驱动板4,该副显示驱动板4与主显示驱动板2耦接。其中,该十二个拼缝显示单元包括六个第一拼缝显示单元3a和六个第二拼缝显示单元3b,六个第一拼缝显示单元3a划分为一组,分别与主显示驱动板2耦接,其余六个第二拼缝显示单元3b划分为一组,分别与副显示驱动板4耦接。
示例性地,如图3所示,在拼接显示装置所包括的显示模组1的数量为十二个的情况下,多个拼缝显示单元的数量为十七个,拼接显示装置还包括两个副显示驱动板4,这两个副显示驱动板4分别与主显示驱动板2耦接。其中,该十七个拼缝显示单元包括六个第一拼缝显示单元3a和十一个第二拼缝显示单元3b,六个第一拼缝显示单元3a划分为一组,分别与主显示驱动板2耦接,其余十一个第二拼缝显示单元3b中有六个第二拼缝显示单元3b划分为一组,分别与一个副显示驱动板4(位于编号为C的显示模组1处)耦接,另外五个第二拼缝显示单元3b划分为一组,分别与另一个副显示驱动板4(位于编号为I的显示模组1处)耦接。
以上仅是拼接显示装置中多个第一拼缝显示单元3a和多个第二拼缝显示单元3b的划分模式,以及拼缝显示单元与主显示驱动板2或者副显示驱动板4的耦接关系的两种示例,在实际应用中,可以根据具体需求做相应设置,并不局限于于上述两种方式,本公开对此并不设限。
主显示驱动板2还被配置为,根据显示信号,获取至少一个第二拼缝区显示信号,并将所述至少一个第二拼缝区显示信号分别传输给所述至少一个副显示驱动板4。其中,每个第二拼缝区显示信号包括至少一组第二拼缝区显示数据,一组第二拼缝区显示数据为一个第二拼缝显示单元3b显示画面所需要的显示数据。
副显示驱动板4被配置为,接收第二拼缝区显示信号,并将第二拼缝区显示信号所包括的至少一组第二拼缝区显示数据分别传输给其所耦接的至少一个第二拼缝显示单元3b。
示例性地,副显示驱动板4为FPGA(Field-Programmable Gate Array,现场可编程门阵列)驱动板,在FPGA驱动板上集成有数据分配单元,从而数据分配单元能够将所接收的第二拼缝区显示信号所包括的至少一组第二拼缝区显示数据,分别传输给其所耦接的至少一个第二拼缝显示单元3b。
第二拼缝显示单元3b被配置为,接收第二拼缝区显示数据,并根据第二拼缝区显示数据显示画面。
在一些示例中,如图2所示,在拼接显示装置所包括的显示模组1的数量为九个的情况下,拼接显示装置包括一个主显示驱动板2和一个副显示驱动板4,该副显示驱动板4与主显示驱动板2耦接,还与六个第二拼缝显示单元3b耦接。
在该拼接显示装置中,主显示驱动板2根据显示信号,获取一个第二拼缝区显示信号,并将该第二拼缝区显示信号传输给副显示驱动板4。该第二拼缝区显示信号包括六组第二拼缝区显示数据,一组第二拼缝区显示数据为一个第二拼缝显示单元3b显示画面所需要的显示数据。副显示驱动板4接收第二拼缝区显示信号,并将第二拼缝区显示信号所包括的六组第二拼缝区显示数据分别传输给其所耦接的六个第二拼缝显示单元3b。第二拼缝显示单元3b接收第二拼缝区显示数据,并根据第二拼缝区显示数据显示画面。
在另一些示例中,如图3所示,在拼接显示装置所包括的显示模组1的数量为十二个的情况下,拼接显示装置包括一个主显示驱动板2和两个副显示驱动板4,这两个副显示驱动板4与主显示驱动板2耦接,其中一个副显示驱动板4(位于编号为C的显示模组1处)还与六个第二拼缝显示单元3b耦接,另一个副显示驱动板4(位于编号为I的显示模组1处)还与其余五个第二拼缝显示单元3b耦接。
在该拼接显示装置中,主显示驱动板2根据显示信号,获取两个第二拼缝区显示信号,并将这两个第二拼缝区显示信号分别传输给两个副显示驱动板4。其中,一个第二拼缝区显示信号包括六组第二拼缝区显示数据,另一个第二拼缝区显示信号包括五组第二拼缝区显示数据,一组第二拼缝区显示数据为一个第二拼缝显示单元3b显示画面所需要的显示数据。一个副显示驱动板4(位于编号为C的显示模组1处)接收包括六组第二拼缝区显示数据的第二拼缝区显示信号,并将该第二拼缝区显示信号所包括的六组第二拼缝区显示数据分别传输给其所耦接的六个第二拼缝显示单元3b。另一个副显示驱动板4(位于编号为I的显示模组1处)接收包括五组第二拼缝区显示数据的第二拼缝区显示信号,并将该第二拼缝区显示信号所包括的五组第二拼缝区显示数据分别传输给其所耦接的五个第二拼缝显示单元3b。第二拼缝显示单元3b接收第二拼缝区显示数据,并根据第二拼缝区显示数据显示画面。
本公开所提供的拼接显示装置包括多个显示模组1和多个拼缝显示单元3,这样,主显示驱动板2根据显示信号同时获取主屏区显示信号、至少一个第一拼缝区显示信号和至少一个第二拼缝区显示信号,并将主屏区显示信号传输给第一级系统板11的同时,将至少一个第一拼缝区显示信号分别传输给其所耦接的至少一个第一拼缝显示单元3a,将至少一个第二拼缝区显示信号分别传输给其所耦接的至少一个副显示驱动板4,接着由副显示驱动板4将各第二拼缝区显示数据分别传输给其所耦接的第二拼缝显示单元3b,这样,多个显示模组1与多个拼缝显示单元(第一拼缝显示单元3a和第二拼缝显示单元3b)同时进行显示,从而实现整个拼接屏的完整画面的显示,对相邻两个显示模组1的拼缝处的显示画面进行了补偿,优化了显示效果。
在拼接显示装置所包括的显示模组1的数量较多的情况下,例如在显示模组1的数量大于六个的情况下,所包括的多个拼缝显示单元的数量也较多,由于主显示驱动板2需要将拼缝区显示信号分别传输给对应的拼缝显示单元,这样就需要主显示驱动板2具有较多的传输接口,并且具有较高的信号处理能力,造成对主显示驱动板2的性能要求较高,从而造成其成本较高。在上述实施例中,通过设置至少一个副显示驱动板4,通过将第二拼缝区显示信号传输给副显示驱动板4,再通过副显示驱动板4将各组拼缝区显示数据分别传输给其所耦接的第二拼缝显示单元3b,这样能够降低主显示驱动板2的信号处理及信号传输负担,降低了对主显示驱动板2的传输接口数量的要求,降低因处理负担过大而造成出现故障的可能性,保证了拼接显示装置的正常显示,且能够降低成本。
在一些实施例中,需要对主显示驱动板2、以及每个副显示驱动板4所控制的拼缝显示单元的数量进行设置,以合理分配各显示驱动板的信号处理负担以及接口数量要求。示例性地,第一拼缝显示单元3a的数量小于或等于七个。一个副显示驱动板4所耦接的第二拼缝显示单元3b的数量小于或等于七个。通过这样设置,可以合理地分配主显示驱动板2和每个副显示驱动板4所控制的拼缝显示单元的数量,从而使得主显示驱动板2和每个副显示驱动板4的信号处理负担均处在合适的范围内,且对于主显示驱动板2和副显示驱动板4的接口数量要求较为合理,保证了主显示驱动板2和副显示驱动板4的正常运行,且节约成本。
在一些实施例中,第一拼缝显示单元3a相对于第二拼缝显示单元3b靠近主显示驱动板2。
也就是说,主显示驱动板2与多个拼缝显示单元中较邻近主显示驱动板2的至少一个第一拼缝显示单元3a耦接,这样可以减小耦接线的长度,提高多条耦接线的规整度,使主显示驱动板2更方便地与多个第一拼缝显示单元3a耦接,降低拼接显示装置的组装难度。
在一些示例中,每个副显示驱动板4与多个第二拼缝显示单元3b中的更靠近该副显示驱动板4的至少一个第二拼缝显示单元3b耦接,这样可以减小耦接线的长度,避免多条耦接线过长过杂乱,且降低组装难度。
在一些实施例中,主显示驱动板2设置于其所耦接的第一级系统板11所属的显示模组1上。每个副显示驱动板4设置于其所耦接的至少一个第二拼缝显示单元3b所邻近的各显示模组1中的任一个显示模组1上。
示例性地,如图1~图3所示,主显示驱动板2设置于第一级系统板11所属的编号为A的显示模组1上。如图2所示,副显示驱动板4设置于编号为C的显示模组1上,该显示模组1为与副显示驱动板4所耦接的六个第二拼缝显示单元3b所邻近的一个显示模组1。
通过对主显示驱动板2和副显示驱动板4的位置做如上设置,可以使主显示驱动板2更方便地与第一级系统板11耦接,使副显示驱动板4更方便地与其所控制的多个第二拼缝显示单元3b耦接,减小耦接线长度,降低组装难度。
在一些实施例中,拼缝显示单元3为迷你发光二极管(mini LED)显示单元。
在一些示例中,如图5和图6所示,拼缝显示单元3包括灯板31,例如,灯板31的宽度d1为3.9mm,厚度d4为0.8mm。灯板31包括多个像素311,多个像素311呈阵列式排布,例如,在图1中,横向设置的拼缝显示单元3的灯板31包括三行像素311,所包括的像素311的数量为960*3=2880,纵向设置的拼缝显示单元3的灯板31包括三列像素311,所包括的像素311的数量为543*3=1629。
如图5所示,每个像素311包括三个mini LED芯片3111,该三个mini LED芯片3111分别被配置为发出红光、绿光和蓝光(即RGB)。其中,示例性地,如图5和图6所示,单个像素311的尺寸为:1mm*1mm*0.65mm,即像素311的长度d5和宽度d5均为1mm,高度d6为0.65mm,相邻两个像素311在其同一个位置的间距为1.26mm,最外侧的像素311与灯板31的边缘之间的距离d3为0.2mm。
迷你发光二极管显示单元的像素间距较小,且像素尺寸较小,在显示模组1为液晶显示模组的情况下,迷你发光二极管显示单元的像素间距与液晶显示模组的像素间距差别较小(可参见图6中显示模组1包括多个像素14,每个像素14包括三个子像素141),从而迷你发光二极管显示单元和液晶显示模组的交界处的像素对位精度较高,不易出现对位不准确的问题,从而所显示的画面较完整。并且,多个拼缝显示单元3与显示模组1均由主显示驱动板2实现对应信号的切割及控制,这样主显示驱动板2能够对显示模组1与拼缝显示单元的交界处的显示效果进行调整,例如进行图像边缘模糊化处理,从而弱化显示模组1与拼缝显示单元的交界,这样,人眼所观看得到的整个拼接屏所显示的画面中的拼缝不明显,从而提高显示效果,示例性地,本公开所提供的拼接显示装置的显示效果可参见图7中的图(b),可见,整个显示画面中拼缝不明显,显示画面较完整,视觉效果较好。
在一些示例中,主显示驱动板2还被配置为根据显示模组1的分辨率,及拼缝显示单元的分辨率,根据显示信号获取主屏区显示信号和拼缝区显示信号,使主屏区显示信号所包括的主屏区显示数据表征的图像的分辨率与显示模组1的分辨率相匹配,使拼缝区显示信号所包括的拼缝区显示数据表征的图像的分辨率与拼缝显示单元的分辨率相匹配,从而优化显示效果。
在本公开的一些实施例所提供的拼接显示单元中,多个显示模组1、多个第一拼缝显示单元3a和多个第二拼缝显示单元3b的显示均受控于主显示驱动板2(通过直接或间接的方式),在一些实施例中,主显示驱动板2还被配置为对显示模组1、多个第一拼缝显示单元3a和多个第二拼缝显示单元3b的显示参数进行设置,使得显示模组1与多个拼缝显示单元具有较为接近或者相同的视觉效果,例如,显示参数包括亮度、色度、对比度等,使得整个拼接屏所显示的画面在各个区域均具有亮度均匀,色度一致的显示效果。
在一些实施例中,拼缝显示单元还包括驱动板,驱动板被配置为驱动灯板进行显示,示例性地,驱动板与灯板通过柔性线路板(FPC,Flexible Printed Circuit)相连接。其中,对于第一拼缝显示单元3a来说,其驱动板与主显示驱动板2耦接,被配置为接收主显示驱动板2所传输的第一拼缝区显示信号,并根据第一拼缝区显示信号控制灯板进行显示;或者,对于第二拼缝显示单元3b来说,其驱动板与副显示驱动板4耦接,被配置为接收副显示驱动板4所传输的第一拼缝区显示信号,并根据第二拼缝区显示信号控制灯板进行显示。
在一些实施例中,对于如图2和图3所示的拼接显示装置,即在拼接显示装置还包括至少一个第一拼缝显示单元3a、至少一个第二拼缝显示单元3b和至少一个副显示驱动板4的情况下,如图4所示,主显示驱动板2还包括:至少一个第二输出接口23和至少一个第三输出接口24。
所述至少一个第二输出接口23分别与所述至少一个第一拼缝显示单元3a耦接。第二输出接口23被配置为,将根据显示信号获取的第一拼缝区显示信号传输至其所耦接的第一拼缝显示单元3a。示例性地,第二输出接口23为SPI接口(Serial PeripheralInterface,串行外设接口)。
所述至少一个第三输出接口24分别与所述至少一个副显示驱动板4耦接。第三输出接口24被配置为,将根据显示信号获取的第二拼缝区显示信号传输至其所耦接的副显示驱动板4。第三输出接口24为HDMI接口。
在一些实施例中,副显示驱动板4包括一个拼缝显示信号输入接口和至少一个拼缝显示数据输出接口。
其中,副显示驱动板4的拼缝显示信号输入接口与主显示驱动板2的第三输出接口24耦接,拼缝显示信号输入接口被配置为接收主显示驱动板2传输的第二拼缝区显示信号。示例性地,拼缝显示信号输入接口为HDMI接口。
所述至少一个拼缝显示数据输出接口分别与至少一个第二拼缝显示单元3b耦接,所述拼缝显示数据输出接口被配置为,将第二拼缝区显示信号所包括的至少一组第二拼缝区显示数据分别传输给其所耦接第二拼缝显示单元3b。示例性地,第二输出接口为SPI接口。
在一些实施例中,如图1~图3所示,每个显示模组1还包括时序控制器12,时序控制器12与系统板11耦接。
系统板11被配置为,根据所提取的主屏区显示数据,输出时序控制信号和RGB数据信号。在一些示例中,系统板11包括数据输出接口,该数据输出接口被配置为将时序控制信号和RGB数据信号传输至时序控制器12,示例性地,数据输出接口为LVDS(Low-VoltageDifferential Signaling,低电压差分信号)接口。
时序控制器12被配置为,接收时序控制信号和RGB数据信号,并根据时序控制信号和RGB数据信号控制显示模组1显示画面。
示例性地,显示模组1还包括栅极驱动电路和数据驱动电路,栅极驱动电路与时序控制器12耦接,还与显示屏中的栅线耦接,数据驱动电路与时序控制器12耦接,还与显示屏中的数据线耦接,时序控制器12被配置为接收时序控制信号和RGB数据信号,并根据时序控制信号和RGB数据信号输出信号,控制栅极驱动电路和数据驱动电路以一定的时间,向显示屏输入一定的电压,从而控制显示屏显示画面。
在一些实施例中,如图1~图3所示,拼接显示装置还包括:第一电源电路5。第一电源电路5与主显示驱动板2耦接;第一电源电路5被配置为,向主显示驱动板2提供电能。
在一些实施例中,如图1~图3所示,每个所述显示模组1还包括第二电源电路13,第二电源电路13与系统板11耦接。第二电源电路13被配置为,向其所耦接的系统板11提供电能。
系统板11根据所接收的电能,实现主屏区显示数据的提取以及主屏区显示信号的传输,并且,将所接收的电能传输给显示模组1中的其他电子元件,例如时序控制器12,从而为其他电子元件提供电能,使其能够正常工作。
在一些实施例中,如图1~图3所示,在拼接显示装置还包括至少一个副显示驱动板4的情况下,拼接显示装置还包括:至少一个第三电源电路6,至少一个第三电源电路6分别与所述至少一个副显示驱动板4耦接;第三电源电路6被配置为,向其所耦接的副显示驱动板4提供电能。
在一些示例中,第一电源电路5还与所述至少一个第一拼缝显示单元3a耦接,从而第一电源电路5为该至少一个第一拼缝显示单元3a提供电能。每个第三电源电路6还与其所耦接的副显示驱动板4所控制的至少一个第二拼缝显示单元3b所耦接,从而第三电源电路6为该至少一个第二拼缝显示单元3b提供电能。
本公开的一些实施例还提供了一种拼接显示控制方法,应用于如本公开所提供的拼接显示装置,如图8和图9所示,拼接显示控制方法包括:
S1、拼接显示装置的主显示驱动板2接收显示信号。
S2、主显示驱动板2根据显示信号获取主屏区显示信号,并将主屏区显示信号传输给拼接显示装置的各显示模组1的系统板11中的第一级系统板11。其中,主屏区显示信号包括多组主屏区显示数据,一组主屏区显示数据为一个显示模组1显示画面所需要的显示数据。
在一些实施例中,主显示驱动板2根据显示信号获取主屏区显示信号,包括:主显示驱动板2根据所述多个系统板11的数量,将显示信号进行分割处理,得到包括多组主屏区显示数据的主屏区显示信号。
S3、第一级系统板11接收所述主显示驱动板2所传输的主屏区显示信号;除最后一级系统板11外,其余系统板11将所接收的主屏区显示信号传输给下一级系统板11。
除第一级系统板11外,其余系统板11接收上一级系统板11所传输的主屏区显示信号。
S4、各级系统板11分别提取所接收的主屏区显示信号中对应的主屏区显示数据,根据所提取的主屏区显示数据控制对应的显示模组1显示画面。
S5、各显示模组根据主屏区显示数据显示画面。
通过如上所述的拼接显示控制方法,主显示驱动板2根据显示信号获取主屏区显示信号,并将主屏区显示信号传输给第一级系统板11,通过第一级至第倒数第二级系统板11对主屏区显示信号的传输,实现了主屏区显示信号在各级系统板11的依次传输,并且各级系统板11分别提取所接收的主屏区显示信号中对应的主屏区显示数据,根据所提取的主屏区显示数据控制对应的显示模组1显示画面,从而拼接显示装置所包括的各显示模组1显示对应的子画面,从而整个拼接屏形成完整的画面。
在一些实施例中,如图2和图3所示,在拼接显示装置还包括多个拼缝显示单元3,所述多个拼缝显示单元3包括至少一个第一拼缝显示单元3a的情况下,如图8和图9所示,拼接显示控制方法还包括:
S2’、主显示驱动板2根据显示信号,获取至少一个第一拼缝区显示信号,并将所述至少一个第一拼缝区显示信号分别传输至其所耦接的至少一个第一拼缝显示单元3a。其中,每个第一拼缝区显示信号包括一组第一拼缝区显示数据,一组第一拼缝区显示数据为一个第一拼缝显示单元3a显示画面所需要的显示数据。
S3’、各第一拼缝显示单元3a接收所述第一拼缝区显示信号,并根据第一拼缝区显示信号中所包括的第一拼缝区显示数据显示画面。
在本公开所提供的拼接显示装置还包括多个第一拼缝显示单元3a的情况下,主显示驱动板2根据显示信号同时获取主屏区显示信号和至少一个第一拼缝区显示信号,并将主屏区显示信号传输给第一级系统板11的同时,将至少一个第一拼缝区显示信号分别传输给其所耦接的至少一个第一拼缝显示单元3a,这样,多个显示模组1与多个拼缝显示单元同时进行显示,从而实现整个拼接屏的完整画面的显示,对相邻两个显示模组1的拼缝处的显示画面进行了补偿,优化了显示效果。
在一些实施例中,如图3所示,所述多个拼缝显示单元还包括至少一个第二拼缝显示单元3b,拼接显示装置还包括至少一个副显示驱动板4。如图9所示,所述拼接显示控制方法还包括:
S2”、主显示驱动板2根据显示信号,获取至少一个第二拼缝区显示信号,并将所述至少一个第二拼缝区显示信号分别传输给所述至少一个副显示驱动板4。其中,每个第二拼缝区显示信号包括至少一组第二拼缝区显示数据,一组第二拼缝区显示数据为一个第二拼缝显示单元3b显示画面所需要的显示数据。
S3”、各副显示驱动板4接收所述第二拼缝区显示信号,并将第二拼缝区显示信号所包括的至少一组第二拼缝区显示数据分别传输给其所耦接的至少一个第二拼缝显示单元3b。
S4”、各第二拼缝显示单元3b接收所述第二拼缝区显示数据,并根据所述第二拼缝区显示数据显示画面。
在本公开所提供的拼接显示装置还包括多个拼缝显示单元,且多个拼缝显示单元包括第一拼缝显示单元3a和第二拼缝显示单元3b的情况下,主显示驱动板2根据显示信号同时获取主屏区显示信号、至少一个第一拼缝区显示信号和至少一个第二拼缝区显示信号,并将主屏区显示信号传输给第一级系统板11的同时,将至少一个第一拼缝区显示信号分别传输给其所耦接的至少一个第一拼缝显示单元3a,将至少一个第二拼缝区显示信号分别传输给其所耦接的至少一个副显示驱动板4,接着由副显示驱动板4将各第二拼缝区显示数据分别传输给其所耦接的第二拼缝显示单元3b,这样,多个显示模组1与多个拼缝显示单元(第一拼缝显示单元3a和第二拼缝显示单元3b)同时进行显示,从而实现整个拼接屏的完整画面的显示,对相邻两个显示模组1的拼缝处的显示画面进行了补偿,优化了显示效果。
在一些实施例中,拼接显示控制方法还包括:主显示驱动板2对显示模组1、多个第一拼缝显示单元3a和多个第二拼缝显示单元3b的显示参数进行设置,使得显示模组1与多个拼缝显示单元具有较为接近或者相同的视觉效果,例如,显示参数包括亮度、色度、对比度等,使得整个拼接屏所显示的画面在各个区域均具有亮度均匀,色度一致的显示效果。
本公开的一些实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序指令,计算机程序指令在处理器运行时,使得处理器执行如本公开实施例所提供的拼接显示控制方法中的一个或多个步骤。
示例性的,上述计算机可读存储介质可以包括,但不限于:磁存储器件(例如,硬盘、软盘或磁带等),光盘(例如,CD(Compact Disk,压缩盘)、DVD(Digital VersatileDisk,数字通用盘)等),智能卡和闪存器件(例如,EPROM(Erasable Programmable Read-Only Memory,可擦写可编程只读存储器)、卡、棒或钥匙驱动器等)。本公开描述的各种计算机可读存储介质可代表用于存储信息的一个或多个设备和/或其它机器可读存储介质。术语“机器可读存储介质”可包括但不限于,无线信道和能够存储、包含和/或承载指令和/或数据的各种其它介质。
本公开的一些实施例还提供了一种计算机程序产品。该计算机程序产品包括计算机程序指令,在计算机上执行该计算机程序指令时,该计算机程序指令使计算机执行本公开实施例所提供的拼接显示控制方法中的一个或多个步骤。
本公开的一些实施例还提供了一种计算机程序。当该计算机程序在计算机上执行时,该计算机程序使计算机执行如本公开实施例所提供的拼接显示控制方法中的一个或多个步骤。
上述计算机可读存储介质、计算机程序产品及计算机程序的有益效果和上述一些实施例所述的拼接显示控制方法的有益效果相同,此处不再赘述。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。
Claims (19)
1.一种拼接显示装置,其特征在于,所述拼接显示装置包括:
拼接组装的多个显示模组,每个显示模组包括系统板,各所述显示模组的系统板依次级联;
主显示驱动板,所述主显示驱动板与依次级联的多个系统板中的第一级系统板耦接;
所述主显示驱动板被配置为,接收显示信号,根据所述显示信号获取主屏区显示信号,并将所述主屏区显示信号传输给其所耦接的系统板;其中,所述主屏区显示信号包括多组主屏区显示数据,一组主屏区显示数据为一个显示模组显示画面所需要的显示数据;
所述系统板被配置为,接收所述主屏区显示信号,并提取所述主屏区显示信号中该系统板对应的主屏区显示数据,根据所提取的主屏区显示数据控制该系统板所属的显示模组显示画面;除最后一级系统板外,其余系统板还被配置为,将所接收的主屏区显示信号传输给下一级系统板。
2.根据权利要求1所述的拼接显示装置,其特征在于,所述主显示驱动板被配置为,根据所述多个系统板的数量,将所述显示信号进行分割处理,得到包括多组主屏区显示数据的主屏区显示信号。
3.根据权利要求1所述的拼接显示装置,其特征在于,所述拼接显示装置还包括:
多个拼缝显示单元,每个拼缝显示单元设置于相邻两个所述显示模组之间;所述多个拼缝显示单元包括至少一个第一拼缝显示单元;
所述主显示驱动板与所述至少一个第一拼缝显示单元耦接;
所述主显示驱动板还被配置为,根据所述显示信号,获取至少一个第一拼缝区显示信号,并将所述至少一个第一拼缝区显示信号分别传输至其所耦接的至少一个第一拼缝显示单元;其中,每个所述第一拼缝区显示信号包括一组第一拼缝区显示数据,一组第一拼缝区显示数据为一个第一拼缝显示单元显示画面所需要的显示数据;
所述第一拼缝显示单元被配置为,接收所述第一拼缝区显示信号,并根据所述第一拼缝区显示信号中所包括的第一拼缝区显示数据显示画面。
4.根据权利要求3所述的拼接显示装置,其特征在于,所述多个拼缝显示单元还包括至少一个第二拼缝显示单元;
所述拼接显示装置还包括:至少一个副显示驱动板;所述至少一个副显示驱动板与所述主显示驱动板耦接,且每个所述副显示驱动板与至少一个第二拼缝显示单元耦接;
所述主显示驱动板还被配置为,根据所述显示信号,获取至少一个第二拼缝区显示信号,并将所述至少一个第二拼缝区显示信号分别传输给所述至少一个副显示驱动板;其中,每个所述第二拼缝区显示信号包括至少一组第二拼缝区显示数据,一组第二拼缝区显示数据为一个第二拼缝显示单元显示画面所需要的显示数据;
所述副显示驱动板被配置为,接收所述第二拼缝区显示信号,并将所述第二拼缝区显示信号所包括的至少一组第二拼缝区显示数据分别传输给其所耦接的至少一个第二拼缝显示单元;
所述第二拼缝显示单元被配置为,接收所述第二拼缝区显示数据,并根据所述第二拼缝区显示数据显示画面。
5.根据权利要求4所述的拼接显示装置,其特征在于,所述第一拼缝显示单元相对于所述第二拼缝显示单元靠近所述主显示驱动板。
6.根据权利要求4或5所述的拼接显示装置,其特征在于,所述第一拼缝显示单元的数量小于或等于七个;
一个所述副显示驱动板所耦接的第二拼缝显示单元的数量小于或等于七个。
7.根据权利要求3~5中任一项所述的拼接显示装置,其特征在于,所述拼缝显示单元为迷你发光二极管显示单元。
8.根据权利要求1~5中任一项所述的拼接显示装置,其特征在于,所述主显示驱动板设置于其所耦接的第一级系统板所属的显示模组上。
9.根据权利要求8所述的拼接显示装置,其中,在所述拼接显示装置还包括至少一个副显示驱动板的情况下,每个副显示驱动板设置于其所耦接的至少一个第二拼缝显示单元所邻近的各显示模组中的任一个显示模组上。
10.根据权利要求1~5中任一项所述的拼接显示装置,其特征在于,所述主显示驱动板包括:
显示信号输入接口,所述显示信号输入接口被配置为接收所述显示信号;
与所述第一级系统板耦接的第一输出接口,所述第一输出接口被配置为将根据所述显示信号获取的所述主屏区显示信号传输至所述第一级系统板。
11.根据权利要求10所述的拼接显示装置,其特征在于,在所述拼接显示装置还包括至少一个第一拼缝显示单元、至少一个第二拼缝显示单元和至少一个副显示驱动板的情况下,所述主显示驱动板还包括:
至少一个第二输出接口,所述至少一个第二输出接口分别与所述至少一个第一拼缝显示单元耦接;所述第二输出接口被配置为,将根据所述显示信号获取的所述第一拼缝区显示信号传输至其所耦接的第一拼缝显示单元;
至少一个第三输出接口,所述至少一个第三输出接口分别与所述至少一个副显示驱动板耦接;所述第三输出接口被配置为,将根据所述显示信号获取的所述第二拼缝区显示信号传输至其所耦接的副显示驱动板。
12.根据权利要求1~5中任一项所述的拼接显示装置,其特征在于,每个所述显示模组还包括时序控制器;所述时序控制器与所述系统板耦接;
所述系统板被配置为,根据所提取的主屏区显示数据,输出时序控制信号和RGB数据信号;
所述时序控制器被配置为,接收所述时序控制信号和RGB数据信号,并根据所述时序控制信号和RGB数据信号控制所述显示模组显示画面。
13.根据权利要求1~5中任一项所述的拼接显示装置,其特征在于,所述拼接显示装置还包括:第一电源电路,所述第一电源电路与所述主显示驱动板耦接;所述第一电源电路被配置为,向所述主显示驱动板提供电能。
14.根据权利要求13所述的拼接显示装置,其特征在于,每个所述显示模组还包括第二电源电路,所述第二电源电路与所述系统板耦接;所述第二电源电路被配置为,向其所耦接的系统板提供电能。
15.根据权利要求13所述的拼接显示装置,其特征在于,在所述拼接显示装置还包括至少一个副显示驱动板的情况下,所述拼接显示装置还包括:至少一个第三电源电路,所述至少一个第三电源电路分别与所述至少一个副显示驱动板耦接;所述第三电源电路被配置为,向其所耦接的副显示驱动板提供电能。
16.一种拼接显示控制方法,其特征在于,所述拼接显示控制方法应用于如权利要求1~15中任一项所述的拼接显示装置,所述拼接显示控制方法包括:
所述拼接显示装置的主显示驱动板接收显示信号,根据所述显示信号获取主屏区显示信号,并将所述主屏区显示信号传输给所述拼接显示装置的各显示模组的系统板中的第一级系统板;其中,所述主屏区显示信号包括多组主屏区显示数据,一组主屏区显示数据为一个显示模组显示画面所需要的显示数据;
第一级系统板接收所述主显示驱动板所传输的主屏区显示信号;除最后一级系统板外,其余系统板将所接收的主屏区显示信号传输给下一级系统板;
除第一级系统板外,其余系统板接收上一级系统板所传输的主屏区显示信号;
各级系统板分别提取所接收的主屏区显示信号中对应的主屏区显示数据,根据所提取的主屏区显示数据控制对应的显示模组显示画面。
17.根据权利要求16所述的拼接显示控制方法,其特征在于,所述拼接显示装置还包括多个拼缝显示单元,所述多个拼缝显示单元包括至少一个第一拼缝显示单元;
所述拼接显示控制方法还包括:
所述主显示驱动板根据所述显示信号,获取至少一个第一拼缝区显示信号,并将所述至少一个第一拼缝区显示信号分别传输至其所耦接的至少一个第一拼缝显示单元;其中,每个所述第一拼缝区显示信号包括一组第一拼缝区显示数据,一组第一拼缝区显示数据为一个第一拼缝显示单元显示画面所需要的显示数据;
各所述第一拼缝显示单元接收所述第一拼缝区显示信号,并根据所述第一拼缝区显示信号中所包括的第一拼缝区显示数据显示画面。
18.根据权利要求17所述的拼接显示控制方法,其特征在于,所述多个拼缝显示单元还包括至少一个第二拼缝显示单元,所述拼接显示装置还包括至少一个副显示驱动板;
所述拼接显示控制方法还包括:
所述主显示驱动板根据所述显示信号,获取至少一个第二拼缝区显示信号,并将所述至少一个第二拼缝区显示信号分别传输给所述至少一个副显示驱动板;其中,每个所述第二拼缝区显示信号包括至少一组第二拼缝区显示数据,一组第二拼缝区显示数据为一个第二拼缝显示单元显示画面所需要的显示数据;
各所述副显示驱动板接收所述第二拼缝区显示信号,并将所述第二拼缝区显示信号所包括的至少一组第二拼缝区显示数据分别传输给其所耦接的至少一个第二拼缝显示单元;
各所述第二拼缝显示单元接收所述第二拼缝区显示数据,并根据所述第二拼缝区显示数据显示画面。
19.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序指令,所述计算机程序指令在处理器运行时,使得所述处理器执行如权利要求16~18中任一项所述的拼接显示控制方法中的一个或多个步骤。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010415373.0A CN111506284B (zh) | 2020-05-15 | 2020-05-15 | 拼接显示装置、拼接显示控制方法、计算机可读存储介质 |
PCT/CN2021/086022 WO2021227720A1 (zh) | 2020-05-15 | 2021-04-08 | 拼接显示装置、拼接显示控制方法、计算机可读存储介质 |
US17/770,036 US11914917B2 (en) | 2020-05-15 | 2021-04-08 | Tiled display apparatus, tiled display control method, and non-transitory computer-readable storage medium |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010415373.0A CN111506284B (zh) | 2020-05-15 | 2020-05-15 | 拼接显示装置、拼接显示控制方法、计算机可读存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111506284A true CN111506284A (zh) | 2020-08-07 |
CN111506284B CN111506284B (zh) | 2024-01-30 |
Family
ID=71873402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010415373.0A Active CN111506284B (zh) | 2020-05-15 | 2020-05-15 | 拼接显示装置、拼接显示控制方法、计算机可读存储介质 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11914917B2 (zh) |
CN (1) | CN111506284B (zh) |
WO (1) | WO2021227720A1 (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112097297A (zh) * | 2020-09-21 | 2020-12-18 | 珠海格力电器股份有限公司 | 吸油烟机的控制方法、装置、吸油烟机和存储介质 |
CN112634824A (zh) * | 2020-12-31 | 2021-04-09 | 深圳市思坦科技有限公司 | 一种Mini-LED显示屏拼接显示驱动系统及驱动显示方法 |
CN113190201A (zh) * | 2021-05-17 | 2021-07-30 | 业成科技(成都)有限公司 | 拼接电子装置及驱动方法 |
WO2021227720A1 (zh) * | 2020-05-15 | 2021-11-18 | 京东方科技集团股份有限公司 | 拼接显示装置、拼接显示控制方法、计算机可读存储介质 |
CN113793555A (zh) * | 2021-11-10 | 2021-12-14 | Tcl华星光电技术有限公司 | 拼接屏显示装置 |
CN114005374A (zh) * | 2021-11-10 | 2022-02-01 | Tcl华星光电技术有限公司 | 拼接屏显示装置 |
CN114035762A (zh) * | 2021-11-10 | 2022-02-11 | Tcl华星光电技术有限公司 | 拼接屏图像显示方法、相关装置及存储介质 |
WO2022151954A1 (zh) * | 2021-01-18 | 2022-07-21 | 深圳市洲明科技股份有限公司 | 显示系统及其数据传输方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020140629A1 (en) * | 2001-03-28 | 2002-10-03 | Sundahl Robert C. | Method and apparatus for tiling multiple display elements to form a single display |
CN103226918A (zh) * | 2013-03-29 | 2013-07-31 | 江苏清投视讯科技有限公司 | 一种基于无缝显示的多屏幕拼接系统及其拼接方法 |
CN104092969A (zh) * | 2014-07-25 | 2014-10-08 | 福建捷联电子有限公司 | 基于DisplayPort的电视墙拼接系统及方法 |
CN108279857A (zh) * | 2017-12-29 | 2018-07-13 | 广东创捷智能科技有限公司 | 基于HDbaseT信号传输的一体化像素填充的零拼缝液晶拼接屏 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6243858B1 (en) * | 1997-07-24 | 2001-06-05 | Casio Computer Co., Ltd. | Program construction assisting system |
US20060044215A1 (en) * | 2004-08-24 | 2006-03-02 | Brody Thomas P | Scalable tiled display assembly for forming a large-area flat-panel display by using modular display tiles |
CN105739934B (zh) * | 2014-12-11 | 2018-09-21 | 华为终端(东莞)有限公司 | 多屏拼接显示处理方法和设备 |
US10412438B2 (en) * | 2016-03-14 | 2019-09-10 | The Directv Group, Inc. | Method and system for viewing sports content within a virtual reality environment |
CN106783920B (zh) * | 2016-12-21 | 2019-10-25 | 深圳市华星光电技术有限公司 | 基于柔性oled的显示面板、无缝拼接显示装置及其制作方法 |
CN110716661B (zh) * | 2019-09-04 | 2023-07-18 | 广州创知科技有限公司 | 拼接式智能交互平板 |
CN111506284B (zh) * | 2020-05-15 | 2024-01-30 | 京东方科技集团股份有限公司 | 拼接显示装置、拼接显示控制方法、计算机可读存储介质 |
-
2020
- 2020-05-15 CN CN202010415373.0A patent/CN111506284B/zh active Active
-
2021
- 2021-04-08 US US17/770,036 patent/US11914917B2/en active Active
- 2021-04-08 WO PCT/CN2021/086022 patent/WO2021227720A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020140629A1 (en) * | 2001-03-28 | 2002-10-03 | Sundahl Robert C. | Method and apparatus for tiling multiple display elements to form a single display |
CN103226918A (zh) * | 2013-03-29 | 2013-07-31 | 江苏清投视讯科技有限公司 | 一种基于无缝显示的多屏幕拼接系统及其拼接方法 |
CN104092969A (zh) * | 2014-07-25 | 2014-10-08 | 福建捷联电子有限公司 | 基于DisplayPort的电视墙拼接系统及方法 |
CN108279857A (zh) * | 2017-12-29 | 2018-07-13 | 广东创捷智能科技有限公司 | 基于HDbaseT信号传输的一体化像素填充的零拼缝液晶拼接屏 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021227720A1 (zh) * | 2020-05-15 | 2021-11-18 | 京东方科技集团股份有限公司 | 拼接显示装置、拼接显示控制方法、计算机可读存储介质 |
US11914917B2 (en) | 2020-05-15 | 2024-02-27 | Beijing Boe Display Technology Co., Ltd. | Tiled display apparatus, tiled display control method, and non-transitory computer-readable storage medium |
CN112097297A (zh) * | 2020-09-21 | 2020-12-18 | 珠海格力电器股份有限公司 | 吸油烟机的控制方法、装置、吸油烟机和存储介质 |
CN112634824A (zh) * | 2020-12-31 | 2021-04-09 | 深圳市思坦科技有限公司 | 一种Mini-LED显示屏拼接显示驱动系统及驱动显示方法 |
WO2022151954A1 (zh) * | 2021-01-18 | 2022-07-21 | 深圳市洲明科技股份有限公司 | 显示系统及其数据传输方法 |
CN113190201A (zh) * | 2021-05-17 | 2021-07-30 | 业成科技(成都)有限公司 | 拼接电子装置及驱动方法 |
CN113793555A (zh) * | 2021-11-10 | 2021-12-14 | Tcl华星光电技术有限公司 | 拼接屏显示装置 |
CN114005374A (zh) * | 2021-11-10 | 2022-02-01 | Tcl华星光电技术有限公司 | 拼接屏显示装置 |
CN114035762A (zh) * | 2021-11-10 | 2022-02-11 | Tcl华星光电技术有限公司 | 拼接屏图像显示方法、相关装置及存储介质 |
WO2023082353A1 (zh) * | 2021-11-10 | 2023-05-19 | Tcl华星光电技术有限公司 | 拼接屏显示装置 |
WO2023082367A1 (zh) * | 2021-11-10 | 2023-05-19 | Tcl华星光电技术有限公司 | 拼接屏显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US11914917B2 (en) | 2024-02-27 |
CN111506284B (zh) | 2024-01-30 |
US20220365738A1 (en) | 2022-11-17 |
WO2021227720A1 (zh) | 2021-11-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111506284A (zh) | 拼接显示装置、拼接显示控制方法、计算机可读存储介质 | |
US11341926B2 (en) | Backlight module, control method therefor and display device, driving method therefor | |
US20200111401A1 (en) | Method and device for driving display panel, and display apparatus | |
US8248340B2 (en) | Liquid crystal display capable of split-screen displaying and computer system using same | |
US20160358534A1 (en) | Display panel and display device | |
US10810958B2 (en) | Display panel and drive method thereof, and display device | |
CN100437732C (zh) | 场序液晶显示器及其驱动方法 | |
US20120050353A1 (en) | Electro-optical device and electronic apparatus | |
CN103745665B (zh) | 一种透明显示装置 | |
CN101399010B (zh) | 驱动方法和驱动电路、电光装置和电子设备 | |
US20150279318A1 (en) | Display apparatus, display system, and control method thereof | |
US11017735B2 (en) | Field-sequential display panel, display module, and driving method thereof | |
KR100475115B1 (ko) | 액정표시장치 | |
KR101482197B1 (ko) | 광원 구동방법, 이를 수행하기 위한 광원 구동회로 및 이를갖는 표시장치 | |
US10586506B2 (en) | Display device with low power consumption | |
KR102185676B1 (ko) | 백라이트 디밍 제어 장치 | |
US20140125688A1 (en) | Method for enhancing contrast of color image displayed on display system and image processing system utilizing the same | |
CN109686327B (zh) | 图像信号调制电路、图像信号调制方法、以及记录介质 | |
US10607554B2 (en) | Display device for displaying a marked image field | |
KR101385264B1 (ko) | Led 전광판 전력 절감 제어 시스템 및 방법 | |
CN104933985A (zh) | 显示基板、显示装置和显示基板驱动方法 | |
KR100958611B1 (ko) | 디스플레이 시스템 | |
CN103886824A (zh) | 透明显示装置及其驱动方法 | |
CN100529850C (zh) | 数据驱动芯片及采用该数据驱动芯片的液晶显示器 | |
KR102217234B1 (ko) | 디지털 사이니지 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |