CN111459638B - 主线程等待时间确定方法及装置 - Google Patents
主线程等待时间确定方法及装置 Download PDFInfo
- Publication number
- CN111459638B CN111459638B CN202010252676.5A CN202010252676A CN111459638B CN 111459638 B CN111459638 B CN 111459638B CN 202010252676 A CN202010252676 A CN 202010252676A CN 111459638 B CN111459638 B CN 111459638B
- Authority
- CN
- China
- Prior art keywords
- time period
- critical time
- network
- thread
- main thread
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4843—Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
- G06F9/4881—Scheduling strategies for dispatcher, e.g. round robin, multi-level priority queues
- G06F9/4887—Scheduling strategies for dispatcher, e.g. round robin, multi-level priority queues involving deadlines, e.g. rate based, periodic
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本发明提供了主线程等待时间确定方法及装置,涉及计算机领域。方法包括:获取软件中的所有网络线程;其中所有网络线程中的每个网络线程对应的每个时长包含有至少一个临界时间段和至少一个非临界时间段;其中,每个时长用于表征每个网络线程的总执行时间;基于区标识符确定时长中的至少一个临界时间段;其中,当网络线程处于至少一个临界时间段中时,主线程等待网络线程结束执行后开始执行;利用至少一个临界时间段确定软件的主线程等待时间。本发明实施例的主线程等待时间确定方法及装置能够基于区标识符确定时长中的至少一个临界时间段并利用至少一个临界时间段确定软件的主线程等待时间,达到了降低主线程等待时间以减少软件卡顿的技术效果。
Description
技术领域
本发明涉及计算机技术领域,尤其是涉及一种主线程等待时间确定方法及装置。
背景技术
目前,在使用OpenFL(Open Flash,一种存储程序的程序库)的所有软件中,在软件中的每个网络线程对应的每个时长包含的至少一个临界时间段和至少一个非临界时间段中,主线程都需要等待网络线程结束执行后开始执行,因此,这将使得主线程等待时间比主线程真正需要等待的时间长很多,从而导致部分不必要的等待时间消耗。
发明内容
有鉴于此,本发明的目的在于提供一种主线程等待时间确定方法及装置,以改善的技术问题。
第一方面,本发明实施例提供了一种主线程等待时间确定方法,所述方法包括:
获取软件中的所有网络线程;其中,所述所有网络线程中的每个网络线程对应的每个时长包含有至少一个临界时间段和至少一个非临界时间段;其中,所述每个时长用于表征所述每个网络线程的总执行时间;
基于区标识符确定所述时长中的所述至少一个临界时间段;其中,当网络线程处于所述至少一个临界时间段中时,主线程等待所述网络线程结束执行后开始执行;
利用所述至少一个临界时间段确定所述软件的主线程等待时间。
结合第一方面,本发明实施例提供了第一方面的第一种可能的实施方式,其中,所其中所述每个网络线程对应的所述每个时长所包含的所述至少一个临界时间段和所述至少一个非临界时间段交替出现。
结合第一方面,本发明实施例提供了第一方面的第二种可能的实施方式,其中,所述方法还包括:
确定所有网络线程中的每个网络线程的时长中的至少一个临界时间段;
为所述至少一个临界时间段设置区标识符。
结合第一方面,本发明实施例提供了第一方面的第三种可能的实施方式,其中,利用所述至少一个临界时间段确定所述软件的主线程等待时间包括:
确定所有网络线程中的每个网络线程的时长中的所述至少一个临界时间段的执行时间;
将所述至少一个临界时间段的执行时间的总和确定为所述软件的主线程等待时间。
结合第一方面,本发明实施例提供了第一方面的第五种可能的实施方式,其中,所述方法适用于使用OpenFL的所有软件。
第二方面,本发明实施例还提供一种主线程等待时间确定装置,所述装置包括:
获取模块,用于获取软件中的所有网络线程;其中,所述所有网络线程中的每个网络线程对应的每个时长包含有至少一个临界时间段和至少一个非临界时间段;其中,所述每个时长用于表征所述每个网络线程的总执行时间;
第一确定模块,用于基于区标识符确定所述时长中的所述至少一个临界时间段;其中,当网络线程处于所述至少一个临界时间段中时,主线程等待所述网络线程结束执行后开始执行;
第二确定模块,用于利用所述至少一个临界时间段确定所述软件的主线程等待时间。
结合第二方面,本发明实施例提供了第二方面的第一种可能的实施方式,其中,所述装置还包括:
第三确定模块,用于确定所有网络线程中的每个网络线程的时长中的至少一个临界时间段;
设置模块,用于为所述至少一个临界时间段设置区标识符。
结合第二方面,本发明实施例提供了第二方面的第一种可能的实施方式,其中,所述第二确定模块用于:
确定所有网络线程中的每个网络线程的时长中的所述至少一个临界时间段的执行时间;
将所述至少一个临界时间段的执行时间的总和确定为所述软件的主线程等待时间。
第三方面,本发明实施例还提供一种服务器,所述服务器包括:处理器和存储器,所述存储器存储有能够被所述处理器执行的计算机可执行指令,所述处理器执行所述计算机可执行指令以实现上文所述的方法。
第四方面,本发明实施例还提供一种计算机可读存储介质,所述计算机可读存储介质存储有计算机可执行指令,所述计算机可执行指令在被处理器调用和执行时,所述计算机可执行指令促使处理器实现上文所述的方法。
本发明实施例带来了以下有益效果:本发明实施例提供的一种主线程等待时间确定方法及装置,首先获取软件中的所有网络线程,然后基于区标识符确定时长中的至少一个临界时间段,最后利用该至少一个临界时间段确定软件的主线程等待时间。本发明实施例的主线程等待时间确定方法及装置能够基于区标识符确定时长中的至少一个临界时间段并利用至少一个临界时间段确定软件的主线程等待时间,达到了降低主线程等待时间以减少软件卡顿的技术效果。
本发明的其他特征和优点将在随后的说明书中阐述,并且部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点在说明书、权利要求书以及附图中所特别指出的结构中实现和获得。
为使本发明的上述目的、特征和优点能够更加明显易懂,下文特举优选实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明的具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图进行简单的介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种主线程等待时间确定方法的流程图;
图2为本发明实施例提供的另一种主线程等待时间确定方法的流程图;
图3本发明实施例提供的一种主线程等待时间确定装置的结构框图;
图4为本发明实施例提供的一种服务器的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的技术方案进行清楚、完整的描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
目前,在使用OpenFL的所有软件中,在软件中的每个网络线程对应的每个时长包含的至少一个临界时间段和至少一个非临界时间段中,主线程都需要等待网络线程结束执行后开始执行,因此,这将使得主线程等待时间比主线程真正需要等待的时间长很多,从而导致部分不必要的等待时间消耗。基于此,本发明实施例提供了一种主线程等待时间确定方法及装置,以缓解上述问题。
为了便于对本实施例进行理解,首先对本发明实施例所公开的一种主线程等待时间确定方法进行详细介绍。
在一种可能的实施方式中,本发明提供了一种主线程等待时间确定方法。如图1所示为本发明实施例提供的一种主线程等待时间确定方法的流程图,该方法包括以下步骤:
步骤S102:获取软件中的所有网络线程。
其中,所述所有网络线程中的每个网络线程对应的每个时长包含有至少一个临界时间段和至少一个非临界时间段;其中,所述每个时长用于表征所述每个网络线程的总执行时间。
步骤S104:基于区标识符确定所述时长中的所述至少一个临界时间段。
其中,当网络线程处于所述至少一个临界时间段中时,主线程等待所述网络线程结束执行后开始执行。
步骤S106:利用所述至少一个临界时间段确定所述软件的主线程等待时间。
本发明实施例带来了以下有益效果:本发明实施例通过一种主线程等待时间确定方法,首先获取软件中的所有网络线程,然后基于区标识符确定时长中的至少一个临界时间段,最后利用该至少一个临界时间段确定软件的主线程等待时间。本发明实施例的主线程等待时间确定方法及装置能够基于区标识符确定时长中的至少一个临界时间段,并利用至少一个临界时间段确定软件的主线程等待时间,达到了降低主线程等待时间的技术效果。
在实际过程中,临界时间段和非临界时间段在网络线程中交替出现。
具体地,其中所述每个网络线程对应的所述每个时长所包含的所述至少一个临界时间段和所述至少一个非临界时间段交替出现。
在实际过程中,在基于区标识符确定时长中的至少一个临界时间段之前,需要利用区标识符对至少一个临界时间段进行标记,使得将所有网络线程中的每个网络线程的时长中的至少一个临界时间段和至少一个非临界时间段进行区分。
具体地,所述方法还包括:
确定所有网络线程中的每个网络线程的时长中的至少一个临界时间段;为所述至少一个临界时间段设置区标识符。
在实际使用时,为了对利用至少一个临界时间段确定软件的主线程等待时间的过程进行更加详细的描述,本发明实施例在图2中示出了本发明实施例提供的另一种主线程等待时间确定方法的流程图,该方法包括以下步骤:
步骤S202:获取软件中的所有网络线程。
其中,所述所有网络线程中的每个网络线程对应的每个时长包含有至少一个临界时间段和至少一个非临界时间段;其中,所述每个时长用于表征所述每个网络线程的总执行时间。
步骤S204:基于区标识符确定所述时长中的所述至少一个临界时间段。
其中,当网络线程处于所述至少一个临界时间段中时,主线程等待所述网络线程结束执行后开始执行。
进一步地,本发明实施例中的主线程等待网络线程结束执行后开始执行主要是指主线程的GC(Garbage Collection,垃圾回收)流程等待网络线程结束执行后开始执行。
需要进一步说明的是,当网络线程处于至少一个非临界时间段中时,主线程和网络线程同步执行,即主线程无需等待网络线程结束执行后开始执行。
步骤S206:确定所有网络线程中的每个网络线程的时长中的所述至少一个临界时间段的执行时间。
步骤S208:将所述至少一个临界时间段的执行时间的总和确定为所述软件的主线程等待时间。
也就是说,本发明实施例中的软件的主线程等待时间仅为至少一个临界时间段的执行时间的总和,相比于现有技术中的软件的主线程等待时间为至少一个临界时间段和至少一个非临界时间段的执行时间的总和相比,主线程等待时间大大缩短。
需要说明的是,本发明实施例的方法适用于使用OpenFL的所有软件。
综上所述,本发明的主线程等待时间确定方法,通过当用户处于坐姿状态下时,首先获取软件中的所有网络线程,然后基于区标识符确定时长中的至少一个临界时间段,最后利用该至少一个临界时间段确定软件的主线程等待时间。本发明实施例的主线程等待时间确定方法及装置能够基于区标识符确定时长中的至少一个临界时间段,并利用至少一个临界时间段确定软件的主线程等待时间,而时长中的至少一个非临界时间段主线程与网络线程同步进行,主线程无需等待,这使得达到了降低主线程等待时间以减少软件卡顿的技术效果。
在另一种可能的实施方式中,对应于上述实施方式提供的主线程等待时间确定方法,本发明实施例还提供了一种主线程等待时间确定装置,图3本发明实施例提供的一种主线程等待时间确定装置的结构框图。如图3示,该装置包括:
获取模块301,用于获取软件中的所有网络线程;其中,所述所有网络线程中的每个网络线程对应的每个时长包含有至少一个临界时间段和至少一个非临界时间段;其中,所述每个时长用于表征所述每个网络线程的总执行时间;
第一确定模块302,用于基于区标识符确定所述时长中的所述至少一个临界时间段;其中,当网络线程处于所述至少一个临界时间段中时,主线程等待所述网络线程结束执行后开始执行;
第二确定模块303,用于利用所述至少一个临界时间段确定所述软件的主线程等待时间。
在实际使用时,所述装置还包括:
第三确定模块,用于确定所有网络线程中的每个网络线程的时长中的至少一个临界时间段;
设置模块,用于为所述至少一个临界时间段设置区标识符。
在实际使用时,所述第二确定模块303用于:
确定所有网络线程中的每个网络线程的时长中的所述至少一个临界时间段的执行时间;
将所述至少一个临界时间段的执行时间的总和确定为所述软件的主线程等待时间。
在又一种可能的实施方式中,本发明实施例还提供了一种服务器,图4示出了本发明实施例提供的一种服务器的结构示意图,参见图4,该服务器包括:处理器400、存储器401、总线402和通信接口403,该处理器400、存储器401、通信接口403和通过总线402连接;处理器400用于执行存储器401中存储的可执行模块,例如计算机程序。
其中,存储器401存储有能够被处理器400执行的计算机可执行指令,处理器400执行计算机可执行指令以实现上文所述的方法。
进一步地,存储器401可能包含高速随机存取存储器(RAM,Random AccessMemory),也可能还包括非不稳定的存储器(non-volatile memory),例如至少一个磁盘存储器。通过至少一个通信接口403(可以是有线或者无线)实现该系统网元与至少一个其他网元之间的通信连接,可以使用互联网,广域网,本地网,城域网等。
总线402可以是ISA总线、PCI总线或EISA总线等。该总线可以分为地址总线、数据总线、控制总线等。为便于表示,图4中仅用一个双向箭头表示,但并不表示仅有一根总线或一种类型的总线。
其中,存储器401用于存储程序,处理器400在接收到程序执行指令后,执行所述程序,前述本发明实施例任一实施例揭示的主线程等待时间确定方法可以应用于处理器400中,或者由处理器400实现。
此外,处理器400可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器400中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器400可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(DigitalSignal Processing,简称DSP)、专用集成电路(Application Specific IntegratedCircuit,简称ASIC)、现成可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器401,处理器400读取存储器401中的信息,结合其硬件完成上述方法的步骤。
在又一种可能的实施方式中,本发明实施例还提供了一种计算机可读存储介质,计算机可读存储介质存储有计算机可执行指令,所述计算机可执行指令在被处理器调用和执行时,计算机可执行指令促使处理器实现上文所述的方法。
本发明实施例提供的主线程等待时间确定装置,与上述实施例提供的主线程等待时间确定方法具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。
本发明实施例所提供的主线程等待时间确定方法及装置的计算机程序产品,包括存储了程序代码的计算机可读存储介质,所述程序代码包括的指令可用于执行前面方法实施例中所述的方法,具体实现可参见方法实施例,在此不再赘述。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
另外,在本发明实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,ReaD-Only Memory)、随机存取存储器(RAM,RanDom Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
在本发明的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
最后应说明的是:以上实施例,仅为本发明的具体实施方式,用以说明本发明的技术方案,而非对其限制,本发明的保护范围并不局限于此,尽管参照前述实施例对本发明进行了详细的说明,本领域技术人员应当理解:任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本发明实施例技术方案的精神和范围,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。
Claims (9)
1.一种主线程等待时间确定方法,其特征在于,所述方法适用于使用OpenFL的所有软件,所述方法包括:
获取所述软件中的所有网络线程;其中,所述所有网络线程中的每个网络线程对应的每个时长包含有至少一个临界时间段和至少一个非临界时间段;其中,所述每个时长用于表征所述每个网络线程的总执行时间;
基于区标识符确定所述时长中的所述至少一个临界时间段;其中,当网络线程处于所述至少一个临界时间段中时,主线程等待所述网络线程结束执行后开始执行;当网络线程处于至少一个非临界时间段中时,主线程和网络线程同步执行;
利用所述至少一个临界时间段确定所述软件的主线程等待时间。
2.根据权利要求1所述的方法,其特征在于,其中所述每个网络线程对应的所述每个时长所包含的所述至少一个临界时间段和所述至少一个非临界时间段交替出现。
3.根据权利要求1所述的方法,其特征在于,在基于区标识符确定所述时长中的所述至少一个临界时间段之前,所述方法还包括:
利用区标识符对至少一个临界时间段进行标记。
4.根据权利要求1所述的方法,其特征在于,利用所述至少一个临界时间段确定所述软件的主线程等待时间包括:
确定所有网络线程中的每个网络线程的时长中的所述至少一个临界时间段的执行时间;
将所述至少一个临界时间段的执行时间的总和确定为所述软件的主线程等待时间。
5.一种主线程等待时间确定装置,其特征在于,所述装置适用于使用OpenFL的所有软件,所述装置包括:
获取模块,用于获取所述软件中的所有网络线程;其中,所述所有网络线程中的每个网络线程对应的每个时长包含有至少一个临界时间段和至少一个非临界时间段;其中,所述每个时长用于表征所述每个网络线程的总执行时间;
第一确定模块,用于基于区标识符确定所述时长中的所述至少一个临界时间段;其中,当网络线程处于所述至少一个临界时间段中时,主线程等待所述网络线程结束执行后开始执行;当网络线程处于至少一个非临界时间段中时,主线程和网络线程同步执行;
第二确定模块,用于利用所述至少一个临界时间段确定所述软件的主线程等待时间。
6.根据权利要求5所述的装置,其特征在于,在基于区标识符确定所述时长中的所述至少一个临界时间段之前,所述装置还用于:
利用区标识符对至少一个临界时间段进行标记。
7.根据权利要求5所述的装置,其特征在于,所述第二确定模块用于:
确定所有网络线程中的每个网络线程的时长中的所述至少一个临界时间段的执行时间;
将所述至少一个临界时间段的执行时间的总和确定为所述软件的主线程等待时间。
8.一种服务器,其特征在于,包括处理器和存储器,所述存储器存储有能够被所述处理器执行的计算机可执行指令,所述处理器执行所述计算机可执行指令以实现权利要求1至4任一项所述的方法。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机可执行指令,所述计算机可执行指令在被处理器调用和执行时,所述计算机可执行指令促使处理器实现权利要求1至4任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010252676.5A CN111459638B (zh) | 2020-04-01 | 2020-04-01 | 主线程等待时间确定方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010252676.5A CN111459638B (zh) | 2020-04-01 | 2020-04-01 | 主线程等待时间确定方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111459638A CN111459638A (zh) | 2020-07-28 |
CN111459638B true CN111459638B (zh) | 2023-07-07 |
Family
ID=71682506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010252676.5A Active CN111459638B (zh) | 2020-04-01 | 2020-04-01 | 主线程等待时间确定方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111459638B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105389209A (zh) * | 2015-12-25 | 2016-03-09 | 中国建设银行股份有限公司 | 一种异步批量任务处理方法及系统 |
CN106293902A (zh) * | 2015-05-28 | 2017-01-04 | 宇龙计算机通信科技(深圳)有限公司 | 一种处理器调度方法及系统 |
CN109558249A (zh) * | 2017-09-27 | 2019-04-02 | 北京国双科技有限公司 | 一种并发操作的控制方法及装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8607239B2 (en) * | 2009-12-31 | 2013-12-10 | International Business Machines Corporation | Lock mechanism to reduce waiting of threads to access a shared resource by selectively granting access to a thread before an enqueued highest priority thread |
US10467011B2 (en) * | 2014-07-21 | 2019-11-05 | Intel Corporation | Thread pause processors, methods, systems, and instructions |
US10552213B2 (en) * | 2017-12-15 | 2020-02-04 | Red Hat, Inc. | Thread pool and task queuing method and system |
-
2020
- 2020-04-01 CN CN202010252676.5A patent/CN111459638B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106293902A (zh) * | 2015-05-28 | 2017-01-04 | 宇龙计算机通信科技(深圳)有限公司 | 一种处理器调度方法及系统 |
CN105389209A (zh) * | 2015-12-25 | 2016-03-09 | 中国建设银行股份有限公司 | 一种异步批量任务处理方法及系统 |
CN109558249A (zh) * | 2017-09-27 | 2019-04-02 | 北京国双科技有限公司 | 一种并发操作的控制方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN111459638A (zh) | 2020-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI335512B (en) | Technique for using memory attributes | |
CN110782505B (zh) | 房间墙体绘制方法及装置 | |
CN108449316B (zh) | 一种反爬虫方法、服务器和客户端 | |
CN109344066B (zh) | 一种浏览器页面的测试方法、系统及终端 | |
CN111459638B (zh) | 主线程等待时间确定方法及装置 | |
CN113127314A (zh) | 一种检测程序性能瓶颈的方法、装置及计算机设备 | |
CN110796722A (zh) | 三维渲染呈现方法及装置 | |
US11461220B2 (en) | Techniques to identify improper information in call stacks | |
CN105740073A (zh) | 一种动态控制操作系统进程数量的方法及装置 | |
CN115794690A (zh) | 一种基于服务器中外接设备的处理方法及装置 | |
CN111459474B (zh) | 一种模板化的数据处理方法及装置 | |
CN111352825B (zh) | 数据接口的测试方法、装置及服务器 | |
CN111522655A (zh) | 软件内存消耗确定方法及装置 | |
CN110674170B (zh) | 基于链表逆序访问的数据缓存方法、装置、设备及介质 | |
CN114710318A (zh) | 一种限制爬虫高频访问的方法、装置、设备及介质 | |
CN109343792B (zh) | 存储空间配置方法、装置、计算机设备及存储介质 | |
CN111985073B (zh) | 扣手自动合并和打断的方法及装置 | |
CN111061621A (zh) | 一种验证程序性能的方法、装置、设备及存储介质 | |
CN112883925B (zh) | 一种人脸图像处理方法、装置及设备 | |
CN115687159B (zh) | 调试方法、装置及计算机可读存储介质 | |
CN111143084B (zh) | 服务程序与界面程序的交互方法、装置、设备及介质 | |
CN114443616B (zh) | 一种基于fpga的并行异构数据库加速方法及装置 | |
CN112433717B (zh) | 代码自动生成方法、装置及电子设备 | |
CN116340222A (zh) | 一种多核单片机的核心间通信方法及装置 | |
CN117634400A (zh) | 设计规则检查的覆盖率确定方法、装置、电子设备及介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |