CN111431892B - 一种加速器管理架构、方法及加速器接口控制器 - Google Patents

一种加速器管理架构、方法及加速器接口控制器 Download PDF

Info

Publication number
CN111431892B
CN111431892B CN202010199882.4A CN202010199882A CN111431892B CN 111431892 B CN111431892 B CN 111431892B CN 202010199882 A CN202010199882 A CN 202010199882A CN 111431892 B CN111431892 B CN 111431892B
Authority
CN
China
Prior art keywords
accelerator
subtask
description information
task
interface controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010199882.4A
Other languages
English (en)
Other versions
CN111431892A (zh
Inventor
郭晗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Jinzhuo Technology Co ltd
Original Assignee
Shanghai Jinzhuo Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Jinzhuo Technology Co ltd filed Critical Shanghai Jinzhuo Technology Co ltd
Priority to CN202010199882.4A priority Critical patent/CN111431892B/zh
Publication of CN111431892A publication Critical patent/CN111431892A/zh
Application granted granted Critical
Publication of CN111431892B publication Critical patent/CN111431892B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/18Multiprotocol handlers, e.g. single devices capable of handling multiple protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Advance Control (AREA)

Abstract

本发明实施例公开了一种加速器管理架构、方法及加速器接口控制器。该架构包括数据信号处理器DSP、存储器、总线、加速器及与加速器对应的加速器接口控制器;其中,DSP向存储器中预先存储指定任务及指定任务中的子任务对应的任务描述信息,并向执行第一个子任务的加速器对应的加速器接口控制器发送对应的任务描述信息以及当前子任务;加速器接口控制器解析任务描述信息;加速器从对应的加速器接口控制器获取解析的任务描述信息以及当前子任务,根据任务描述信息获取数据以执行当前子任务,并将执行结果发送至执行下一子任务的下一加速器,向下一加速器发送启动消息和下一子任务的地址。可以减少延时、减少DSP负载,同时灵活调用加速器。

Description

一种加速器管理架构、方法及加速器接口控制器
技术领域
本发明实施例涉及无线通信技术领域,尤其涉及一种加速器管理架构、方法及加速器接口控制器。
背景技术
在无线通信系统中,为实现通信数据的快速传递,通常将多个算法的加速器集成,共同完成各个协议处理和算法处理流程。
现有技术中,加速器管理架构一般有两种方式,图1是现有技术中加速器管理架构的第一种方式连接示意图,如图1所示,无线通信系统内处理各个协议和算法的加速器采取全部硬化的方式连接,所有的加速器互相硬化连接在一起,只有首部的加速器挂接在总线上,尾部的加速器连接到射频端。发射方向是首部的加速器从数字信号处理器(DigitalSignal Processing,DSP)或者存储器(MEM)获取数据,经过多级加速器级联发送至射频端;接收方向是射频数据通过入口的加速器,经过多级加速器级联,由尾部的加速器发送到DSP或者MEM。
图2是现有技术中加速器管理架构的第二种方式连接示意图,如图2所示,无线通信系统内处理各个协议和算法的加速器全部挂接在总线上,DSP将各个加速器组织在一起,完成一次无线通信处理需要DSP分别调度各个协议和算法的加速器。这种方式的特点是数据处理流完全在DSP和加速器、或者MEM和加速器之间进行,没有加速器到加速器之间的通信路径。
图1所示的加速器管理架构,将加速器级联在一起,无线通信处理效率很高。但是,数据流只能在加速器之间流水式处理,DSP无法调用某一级加速器实现特定的任务,缺乏灵活性。
图2所示的加速器管理架构,DSP可以任意调用不同的加速器完成不同的协议和算法流程,灵活性很强。但是,DSP需要管理各个加速器的数据处理,增加了DSP负载,同时数据需要不断在加速器和,DSP或者MEM之间传递,效率低下,且增加了无线通信系统延时、无线通信系统带宽要求、以及无线通信系统对MEM的容量要求。
发明内容
本发明实施例提供了一种加速器管理架构、方法及加速器接口控制器,可以减少延时、减少DSP负载,灵活调用加速器。
第一方面,本发明实施例提供了一种加速器管理架构,包括:DSP、存储器、总线、至少一个加速器以及与所述加速器一一对应的加速器接口控制器;
其中,所述DSP和所述存储器分别与所述总线连接;各所述加速器分别通过对应的加速器接口控制器与所述总线连接;
所述DSP,用于向所述存储器中预先存储指定任务以及所述指定任务中的子任务对应的任务描述信息,并通过所述总线向执行所述指定任务中第一个子任务的加速器所对应的加速器接口控制器发送对应的任务描述信息以及当前子任务;
所述加速器接口控制器,用于解析任务描述信息;
所述加速器,用于从对应的加速器接口控制器中获取解析的任务描述信息以及所述当前子任务,根据解析的任务描述信息执行所述当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于所述任务描述信息控制下一加速器启动和所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中获取所述下一子任务和对应的任务描述信息。
第二方面,本发明实施例还提供了一种加速器管理方法,该方法应用于加速器接口控制器,包括:
从DSP或者从存储器中获取任务描述信息和指定任务中的当前子任务,并解析所述任务描述信息;
通过加速器从对应的加速器接口控制器中获取解析的任务描述信息以及所述当前子任务,根据解析的任务描述信息执行所述当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于所述任务描述信息控制下一加速器启动和所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中获取所述下一子任务和对应的任务描述信息。
第三方面,本发明实施例还提供了一种加速器接口控制器,包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序,
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如本发明任意实施例所述的一种加速器管理方法。
第四方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如本发明任意实施例所述的一种加速器管理方法。
本发明实施例的技术方案通过加速器管理架构包括:DSP、存储器、总线、至少一个加速器以及与加速器一一对应的加速器接口控制器;其中,DSP和存储器分别与总线连接;各加速器分别通过对应的加速器接口控制器与总线连接;DSP,用于向存储器中预先存储指定任务以及指定任务中的子任务对应的任务描述信息,并通过总线向执行指定任务中第一个子任务的加速器所对应的加速器接口控制器发送对应的任务描述信息以及当前子任务;加速器接口控制器,用于解析任务描述信息;加速器,用于从对应的加速器接口控制器中获取解析的任务描述信息以及当前子任务,根据解析的任务描述信息执行当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于任务描述信息控制下一加速器启动和下一加速器对应的加速器接口控制器通过总线从存储器中获取下一子任务和对应的任务描述信息,解决了无法兼顾加速器调用的灵活性与保证时延和DSP负载的问题,实现了在灵活调用加速器实现不同算法的处理流程时可以减少延时、减少DSP负载的效果。
附图说明
图1是现有技术中加速器管理架构的第一种方式连接示意图;
图2是现有技术中加速器管理架构的第二种方式连接示意图;
图3是本发明实施例一提供的一种加速器管理架构的结构示意图;
图4是本发明实施例二提供的一种加速器管理架构的结构示意图;
图5是本发明实施例三提供的一种加速器管理方法的流程图;
图6是本发明实施例四提供的一种加速器管理装置的结构示意图;
图7是本发明实施例五提供的一种加速器接口控制器的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
图3是本发明实施例一提供的一种加速器管理架构的结构示意图,本发明实施例可适用于无线通信中灵活调度加速器实现不同的协议处理或者算法处理流程的情况。
如图3所示,该管理架构包括:DSP 110、存储器120、总线130、至少一个加速器140以及与加速器140一一对应的加速器接口控制器150;其中,DSP 110和存储器120分别与总线130连接;各加速器140分别通过对应的加速器接口控制器150与总线130连接。
DSP 110,用于向存储器120中预先存储指定任务以及指定任务中的子任务对应的任务描述信息,并通过总线130向执行指定任务中第一个子任务的加速器140所对应的加速器接口控制器150发送对应的任务描述信息以及当前子任务。
其中,指定任务可以是协议处理或者算法处理流程,例如,对于游戏信息等数据的处理过程。用户可以通过DSP 110向存储器120中预先存储指定任务,其中,存储器120可以是MEM或者其他公共存储空间,指定任务可以包含多个子任务,不同的子任务可以由相同或者不同的加速器执行,指定任务中的各子任务的执行可以是有执行顺序的,例如,某一指定任务的执行过程可以是经过加速器A、加速器B、加速器C以及加速器D;而另一指定任务的执行过程可以经过加速器A、加速器C、加速器D以及加速器B。
在本发明实施例的一个实施方式中,可选的,任务描述信息,包括:当前子任务所需的参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一子任务的地址。
其中,指定任务的执行过程可以根据子任务对应的任务描述信息中的目的地址确定。其中,用户也可以通过DSP 110将指定任务中的子任务以及对应的任务描述信息预先存储在存储器120中。
在本发明的一个具体实施例中,DSP 110可以获取到执行指定任务的第一个子任务的加速器140,可以触发处理链上的第一个加速器140(如加速器A),通过总线130下发给加速器A对应的加速器接口控制器150当前子任务以及对应的任务描述信息。
在本发明的一个实施方式中,加速器接口控制器150,用于解析任务描述信息。加速器接口控制器150可以解析任务描述信息获取任务描述信息中的当前子任务所需参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一个子任务的地址;并将解析的任务描述信息和当前子任务发送至对应的加速器140。
在本发明的一个实施方式中,加速器140,用于从对应的加速器接口控制器150中获取解析的任务描述信息以及当前子任务,根据解析的任务描述信息执行当前子任务,并将执行结果发送至执行下一任务的下一加速器140,以及基于任务描述信息控制下一加速器140启动和下一加速器140对应的加速器接口控制器150通过总线130从存储器120中获取下一子任务和对应的任务描述信息。
在本发明实施例的一个实施方式中,可选的,加速器140,用于根据当前子任务所需参数及数据的获取地址获取执行当前子任务所需的参数及数据,并对数据进行处理以执行当前子任务,并将执行结果发送至目的地址对应的执行下一子任务的下一加速器140,以及向下一加速器140发送启动消息和下一子任务的地址,以使下一加速器140启动以及下一加速器140对应的加速器接口控制器150通过总线130从存储器120中的下一个子任务的地址处获取下一子任务和对应的任务描述信息。
在本发明的一个具体实施例中,加速器A从对应的加速器接口控制器150中获取解析的任务描述信息以及当前子任务。根据解析的任务描述信息中的当前子任务所需参数及数据的获取地址,可以确定执行当前子任务所需要的参数及数据的存放地址,可以根据所需参数及数据的获取地址获取执行当前子任务的所需要的参数及数据,并对数据进行处理以执行当前子任务。根据当前子任务执行结果发送的目的地址,可以确定执行下一子任务的下一加速器140(如加速器B)。
之后,加速器A可以通过加速器A对应的加速器接口控制器150向加速器B对应的加速器接口控制器150发送启动消息和下一子任务的地址。加速器B可以从对应的加速器接口控制器150获取启动消息和下一子任务的地址,加速器B启动,加速器B可以从对应的加速器接口控制器150根据下一子任务的地址通过总线130从存储器150中获取下一子任务和对应的任务描述信息。
在本发明的一个具体实施例中,加速器B可以从对应的加速器接口控制器150获取解析的下一个子任务的任务描述信息以及下一个子任务,根据下一个子任务的任务描述信息可以确定执行再下一个子任务的加速器140,从而重复上述过程,直至指定任务中的所有子任务执行完毕,完成协议处理或者算法处理流程。该过程可以实现执行结果由上游加速器(如加速器A)经过总线直接发送至下游加速器(如加速器B),不需要经过DSP 110转发或者MEM缓存,即可以在加速器之间形成直接通信,可以减少延时、减少DSP 110的负载、减少对带宽的要求、减少对MEM容量的要求,同时达到灵活调用加速器实现不同的协议处理或者算法处理流程的目的。
本发明实施例的技术方案,通过加速器管理架构包括:DSP、存储器、总线、至少一个加速器以及与加速器一一对应的加速器接口控制器;其中,DSP和存储器分别与总线连接;各加速器分别通过对应的加速器接口控制器与总线连接;DSP,用于向存储器中预先存储指定任务以及指定任务中的子任务对应的任务描述信息,并通过总线向执行指定任务中第一个子任务的加速器所对应的加速器接口控制器发送对应的任务描述信息以及当前子任务;加速器接口控制器,用于解析任务描述信息;加速器,用于从对应的加速器接口控制器中获取解析的任务描述信息以及当前子任务,根据解析的任务描述信息执行当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于任务描述信息控制下一加速器启动和下一加速器对应的加速器接口控制器通过总线从存储器中获取下一子任务和对应的任务描述信息,解决了无法兼顾加速器调用的灵活性与保证时延和DSP负载的问题,实现了在灵活调用加速器实现不同算法的处理流程时可以减少延时、减少DSP负载的效果。
实施例二
图4是本发明实施例二提供的一种加速器管理架构的结构示意图,本实施例是对上述技术方案的进一步细化,本实施例中的技术方案可以与上述一个或者多个实施例中的各个可选方案结合。
如图4所示,该管理架构包括:DSP 110、存储器120、总线130、至少一个加速器140以及与加速器140一一对应的加速器接口控制器150;其中,DSP 110和存储器120分别与总线130连接;各加速器140分别通过对应的加速器接口控制器150与总线130连接.
DSP 110,用于向存储器120中预先存储指定任务以及指定任务中的子任务对应的任务描述信息,并通过总线130向执行指定任务中第一个子任务的加速器140所对应的加速器接口控制器150发送对应的任务描述信息以及当前子任务;任务描述信息包括:当前子任务所需参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一个子任务的地址。
加速器接口控制器150,用于解析任务描述信息。
加速器140,用于从对应的加速器接口控制器150中获取解析的任务描述信息以及当前子任务,根据当前子任务所需参数及数据的获取地址获取执行当前子任务所需的参数及数据,并对数据进行处理以执行当前子任务,并将执行结果发送至目的地址对应的执行下一子任务的下一加速器140,以及向下一加速器140发送启动消息和下一子任务的地址,以使下一加速器140启动以及下一加速器140对应的加速器接口控制器150通过总线130从存储器120中的下一个子任务的地址处获取下一子任务和对应的任务描述信息。
在上述实施例的基础上,可选的,加速器接口控制器150,用于接收并解析下一加速器140反馈的状态消息,以使加速器接口控制器150对应的当前加速器140在状态消息为空闲时,向下一加速器140发送执行结果。
在本发明的一个具体实施例中,执行当前子任务的加速器140(如加速器A),在当前子任务执行完成后,可以向执行下一子任务的下一加速器140(如加速器B),发送启动消息。同时,当前子任务的加速器140(如加速器A)对应的加速器接口控制器150接收并解析下一加速器140(如加速器B)反馈的状态消息,当状态消息为空闲时,当前加速器140(如加速器A)可以向下一加速器140(如加速器B)发送执行结果。其中,加速器可以是主动读写型(master)或者被动读写型(slaver),若下一加速器140(如加速器B)是master的加速器,可以直接读取当前加速器140(如加速器A)的执行结果;若下一加速器140(如加速器B)是slaver的加速器,可以通过当前加速器140(如加速器A)将执行结果写入下一加速器140(如加速器B)中。
在上述实施方式的基础上,可选的,加速器140,还用于将执行结果发送至目的地址对应的DSP 110。
在本发明的一个具体实施例中,加速器接口控制器150解析任务描述信息,获取的当前子任务执行结果发送的目的地址,可以是执行下一子任务的下一加速器140,也可以是DSP 110。若目的地址对应的是执行下一子任务的下一加速器140,当前的加速器140可以启动下一加速器140(如加速器A启动加速器B);若目的地址对应的是DSP 110,当前的加速器可以将执行结果发送至DSP 110。在实际应用中,用户可以根据实际需求进行设置,确定指定任务中的某一子任务的执行结果发送至DSP 110,以使DSP 110可以依据某一子任务的执行结果实现一些其他的任务处理。
在本发明的另一个具体实施例中,如图4所示,若确定指定任务的处理过程是加速器A、加速器B以及加速器N,仅将最终处理结果发送至DSP 110。用户也可以根据实际需求进行设置,只将指定任务中的最后一个子任务对应的加速器的执行结果发送至DSP 110,以使DSP 110获取指定任务如协议处理或者算法处理流程的最终处理结果。若用户通过DSP 110向存储器120中预先存储多个指定任务,形成任务队列。当DSP 110获取到当前的指定任务的最终处理结果时,可以触发执行任务队列中下一指定任务中的第一个子任务的加速器140,对下一指定任务进行处理。根据本发明实施例提供的指定任务的执行过程,利用本发明实施例提供的加速器管理架构可以处理多个指定任务。
在上述实施方式的基础上,可选的,加速器接口控制器150,还用于将对应加速器140的任务处理完成消息发送至DSP 110,形成消息队列,以使DSP 110根据消息队列读取加速器的执行结果。
其中,若目的地址对应的是DSP 110,当前的加速器140可以将执行结果发送至DSP110,同时当前的加速器140对应的加速器接口控制器150,可以将当前的加速器140的任务处理完成消息发送至DSP 110,形成消息队列,DSP 110可以根据消息队列读取当前的加速器140的执行结果。
本发明实施例的技术方案,通过加速器管理架构包括:DSP、存储器、总线、至少一个加速器以及与加速器一一对应的加速器接口控制器;其中,DSP和存储器分别与总线连接;各加速器分别通过对应的加速器接口控制器与总线连接;DSP,用于向存储器中预先存储指定任务以及指定任务中的子任务对应的任务描述信息,并通过总线向执行指定任务中第一个子任务的加速器所对应的加速器接口控制器发送对应的任务描述信息以及当前子任务;任务描述信息包括:当前子任务所需参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一个子任务的地址;加速器接口控制器,用于解析任务描述信息;加速器,用于从对应的加速器接口控制器中获取解析的任务描述信息以及当前子任务,根据当前子任务所需参数及数据的获取地址获取执行当前子任务所需的参数及数据,并对数据进行处理以执行当前子任务,并将执行结果发送至目的地址对应的执行下一子任务的下一加速器,以及向下一加速器发送启动消息和下一子任务的地址,以使下一加速器启动以及下一加速器对应的加速器接口控制器通过总线从存储器中的下一个子任务的地址处获取下一子任务和对应的任务描述信息;加速器接口控制器,用于接收并解析下一加速器反馈的状态消息,以使加速器接口控制器对应的当前加速器在状态消息为空闲时,向下一加速器发送执行结果;加速器,还用于将执行结果发送至目的地址对应的DSP;加速器接口控制器,还用于将对应加速器的任务处理完成消息发送至DSP,形成消息队列,以使DSP根据消息队列读取加速器的执行结果,解决了无法兼顾加速器调用的灵活性与保证时延和DSP负载的问题,可以灵活调用加速器实现多个不同协议或者算法的处理流程,可以减少延时、减少DSP负载。
实施例三
图5是本发明实施例三提供的一种加速器管理方法的流程图,该方法应用于加速器接口控制器。如图5所示,本发明实施例的方法具体包括:
步骤210、从数据信号处理器DSP或者从存储器中获取任务描述信息和指定任务中的当前子任务,并解析任务描述信息。
步骤220、通过加速器从对应的加速器接口控制器中获取解析的任务描述信息以及当前子任务,根据解析的任务描述信息执行当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于任务描述信息控制下一加速器启动和下一加速器对应的加速器接口控制器通过总线从存储器中获取下一子任务和对应的任务描述信息。
在本发明实施例的一个实施方式中,可选的,任务描述信息,包括:当前子任务所需的参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一子任务的地址。
在本发明实施例的一个实施方式中,可选的,根据解析的任务描述信息执行当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于任务描述信息控制下一加速器启动和下一加速器对应的加速器接口控制器通过总线从存储器中获取下一子任务和对应的任务描述信息,包括:根据当前子任务所需参数及数据的获取地址获取执行当前子任务所需的参数及数据,并对数据进行处理以执行当前子任务,并将执行结果发送至目的地址对应的执行下一子任务的下一加速器,以及向下一加速器发送启动消息和下一子任务的地址,以使下一加速器启动以及下一加速器对应的加速器接口控制器通过总线从存储器中的下一个子任务的地址处获取下一子任务和对应的任务描述信息。
在上述实施例的基础上,可选的,还包括:接收并解析下一加速器反馈的状态消息,以使对应的当前加速器在状态消息为空闲时,向下一加速器发送执行结果。
在本发明实施例的一个实施方式中,可选的,还包括:解析任务描述信息,并通过加速器接口控制器对应的加速器将执行结果发送至目的地址对应的DSP。
在本发明实施例的一个实施方式中,可选的,包括:将加速器接口控制器对应的加速器的任务处理完成消息发送至DSP,形成消息队列,以使DSP根据消息队列读取加速器的执行结果。
本发明实施例所提供的加速器管理方法可应用于本发明任意实施例所提供的加速器管理架构,具备相应的有益效果。
本发明实施例提供的加速器管理方法的一个使用过程可以是:用户通过DSP在公共存储空间(如MEM)预先存储指定任务以及指定任务中的子任务对应的任务描述信息,其中用户可以在MEM中预先存储一个指定任务或者包含多个指定任务的任务队列;任务描述信息可以与指定任务中的子任务执行所需的加速器相对应,可以包括当前子任务所需参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一个子任务的地址。
例如,根据当前的指定任务和任务描述信息中的当前子任务执行结果发送的目的地址,确定当前的指定任务需要调用的加速器顺序是加速器A、加速器B和加速器N;DSP可以触发处理链上的第一个加速器,即加速器A,并可以向加速器A下发当前的指定任务中的第一个子任务以及加速器A对应的任务描述信息。其中,加速器A对应的加速器接口控制器在加速器A前先接收到第一个子任务和对应的任务描述信息,并对任务描述信息进行解析,使加速器A获取解析的任务描述信息以及第一个子任务。
之后,加速器A根据任务描述信息中的当前子任务所需参数及数据的获取地址获取执行第一个子任务所需的参数及数据,并对数据进行处理以执行第一个子任务,并将执行结果发送至目的地址对应的执行下一子任务的加速器B,以及向加速器B发送启动消息和下一子任务的地址。
然后,加速器B可以向加速器A反馈状态消息,当状态消息为空闲时,加速器A向加速器B写入执行结果或者加速器B读取加速器A的执行结果。加速器B启动以及加速器B对应的加速器接口控制器通过总线从MEM中的下一个子任务的地址处获取下一子任务和对应的任务描述信息,并对任务描述信息进行解析,使加速器B获取解析的任务描述信息以及下一个子任务。
接着,加速器B根据任务描述信息中的当前子任务所需参数及数据的获取地址获取执行下一个子任务所需的参数及数据,并对数据进行处理以执行下一个子任务,并将执行结果发送至目的地址对应的执行最后一个子任务的加速器N,以及向加速器N发送启动消息和下一子任务的地址。
然后,加速器N可以向加速器B反馈状态消息,当状态消息为空闲时,加速器B向加速器N写入执行结果或者加速器N读取加速器B的执行结果。加速器N启动以及加速器N对应的加速器接口控制器通过总线从MEM中的下一子任务的地址处获取最后一子任务和对应的任务描述信息,并对任务描述信息进行解析,使加速器N获取解析的任务描述信息以及最后一个子任务。
最后,加速器N根据任务描述信息中的当前子任务所需参数及数据的获取地址获取执行最后一个子任务所需的参数及数据,并对数据进行处理以执行最后一个子任务,并将执行结果发送至目的地址对应的DSP。下一子任务的地址可以为空,启动消息可以是加速器N的任务处理完成消息,加速器N对应的加速器接口控制器可以将加速器N的任务处理完成消息发送至DSP,形成消息队列,DSP可以根据消息队列读取加速器N的执行结果,并可以触发执行任务队列中下一指定任务中的第一个子任务的加速器,对下一指定任务进行处理。
实施例四
图6是本发明实施例四提供的一种加速器管理装置的结构示意图。结合图6,该装置包括:任务描述信息解析/获取模块310和下一加速器启动模块320。
任务描述信息解析/获取模块310,用于从数据信号处理器DSP或者从存储器中获取任务描述信息和指定任务中的当前子任务,并解析任务描述信息;
下一加速器启动模块320,用于通过加速器从对应的加速器接口控制器中获取解析的任务描述信息以及当前子任务,根据解析的任务描述信息执行当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于任务描述信息控制下一加速器启动和下一加速器对应的加速器接口控制器通过总线从存储器中获取下一子任务和对应的任务描述信息。
在本发明的一个实施方式中,可选的,任务描述信息,包括:当前子任务所需的参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一子任务的地址。
在本发明的一个实施方式中,可选的,下一加速器启动模块320,包括下一加速器启动单元,用于根据所述当前子任务所需参数及数据的获取地址获取执行当前子任务所需的参数及数据,并对所述数据进行处理以执行所述当前子任务,并将执行结果发送至所述目的地址对应的执行下一子任务的下一加速器,以及向所述下一加速器发送所述启动消息和下一子任务的地址,以使所述下一加速器启动以及所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中的所述下一个子任务的地址处获取所述下一子任务和对应的任务描述信息。
在本发明的一个实施方式中,可选的,还包括:状态消息接收/解析模块,用于接收并解析下一加速器反馈的状态消息,以使对应的当前加速器在状态消息为空闲时,向下一加速器发送执行结果。
在本发明的一个实施方式中,可选的,还包括:执行结果发送模块,用于解析任务描述信息,并通过加速器接口控制器对应的加速器将执行结果发送至目的地址对应的DSP。
在本发明的一个实施方式中,可选的,还包括:任务处理完成消息发送模块,用于将加速器接口控制器对应的加速器的任务处理完成消息发送至DSP,形成消息队列,以使DSP根据消息队列读取加速器的执行结果。
本发明实施例所提供的加速器管理装置可执行本发明任意实施例所提供的加速器管理方法,具备执行方法相应的功能模块和有益效果。
实施例五
图7是本发明实施例五提供的一种加速器接口控制器的结构示意图,如图7所示,该加速器接口控制器包括:
一个或多个处理器410,图7中以一个处理器410为例;
存储器420;
所述设备还可以包括:输入装置430和输出装置440。
所述设备中的处理器410、存储器420、输入装置430和输出装置440可以通过总线或者其他方式连接,图7中以通过总线连接为例。
存储器420作为一种非暂态计算机可读存储介质,可用于存储软件程序、计算机可执行程序以及模块,如本发明实施例中的一种加速器管理方法对应的程序指令/模块(例如,附图6所示的任务描述信息解析/获取模块310和下一加速器启动模块320)。处理器410通过运行存储在存储器420中的软件程序、指令以及模块,从而执行计算机设备的各种功能应用以及数据处理,即实现上述方法实施例的一种加速器管理方法,即:
从数据信号处理器DSP或者从存储器中获取任务描述信息和指定任务中的当前子任务,并解析所述任务描述信息;
通过加速器从对应的加速器接口控制器中获取解析的任务描述信息以及所述当前子任务,根据解析的任务描述信息执行所述当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于所述任务描述信息控制下一加速器启动和所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中获取所述下一子任务和对应的任务描述信息。
存储器420可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储根据计算机设备的使用所创建的数据等。此外,存储器420可以包括高速随机存取存储器,还可以包括非暂态性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非暂态性固态存储器件。在一些实施例中,存储器420可选包括相对于处理器410远程设置的存储器,这些远程存储器可以通过网络连接至终端设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
输入装置430可用于接收输入的数字或字符信息,以及产生与计算机设备的用户设置以及功能控制有关的键信号输入。输出装置440可包括显示屏等显示设备。
实施例六
本发明实施例六提供一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如本发明实施例提供的一种加速器管理方法:
从数据信号处理器DSP或者从存储器中获取任务描述信息和指定任务中的当前子任务,并解析所述任务描述信息;
通过加速器从对应的加速器接口控制器中获取解析的任务描述信息以及所述当前子任务,根据解析的任务描述信息执行所述当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于所述任务描述信息控制下一加速器启动和所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中获取所述下一子任务和对应的任务描述信息。
可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质例如可以是——但不限于——电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本文件中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括——但不限于——电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括——但不限于——无线、电线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言或其组合来编写用于执行本发明操作的计算机程序代码,所述程序设计语言包括面向对象的程序设计语言—诸如Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如”C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (8)

1.一种加速器管理架构,其特征在于,包括:数据信号处理器DSP、存储器、总线、至少一个加速器以及与所述加速器一一对应的加速器接口控制器;
其中,所述DSP和所述存储器分别与所述总线连接;各所述加速器分别通过对应的加速器接口控制器与所述总线连接;
所述DSP,用于向所述存储器中预先存储指定任务以及所述指定任务中的子任务对应的任务描述信息,并通过所述总线向执行所述指定任务中第一个子任务的加速器所对应的加速器接口控制器发送对应的任务描述信息以及当前子任务;所述加速器接口控制器,用于解析任务描述信息;
所述加速器,用于从对应的加速器接口控制器中获取解析的任务描述信息以及所述当前子任务,根据解析的任务描述信息执行所述当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于所述任务描述信息控制下一加速器启动和所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中获取所述下一子任务和对应的任务描述信息;
所述加速器接口控制器,用于接收并解析所述下一加速器反馈的状态消息,以使所述加速器接口控制器对应的当前加速器在所述状态消息为空闲时,向所述下一加速器发送所述执行结果。
2.根据权利要求1所述的管理架构,其特征在于,所述任务描述信息,包括:当前子任务所需的参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一子任务的地址;
相应的,所述加速器,用于根据所述当前子任务的所需参数及数据的获取地址获取执行当前子任务所需的参数及数据,并对所述数据进行处理以执行所述当前子任务,并将执行结果发送至所述目的地址对应的执行下一子任务的下一加速器,以及向所述下一加速器发送所述启动消息和下一子任务的地址,以使所述下一加速器启动以及所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中的所述下一个子任务的地址处获取所述下一子任务和对应的任务描述信息。
3.根据权利要求2所述的管理架构,其特征在于,所述加速器,还用于将执行结果发送至所述目的地址对应的DSP。
4.根据权利要求3所述的管理架构,其特征在于,
所述加速器接口控制器,还用于将对应加速器的任务处理完成消息发送至所述DSP,形成消息队列,以使所述DSP根据所述消息队列读取所述加速器的执行结果。
5.一种加速器管理方法,其特征在于,所述方法应用于加速器接口控制器,所述方法包括:
从数据信号处理器DSP或者从存储器中获取任务描述信息和指定任务中的当前子任务,并解析所述任务描述信息;
通过加速器从对应的加速器接口控制器中获取解析的任务描述信息以及所述当前子任务,根据解析的任务描述信息执行所述当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于所述任务描述信息控制下一加速器启动和所述下一加速器对应的加速器接口控制器通过总线从所述存储器中获取所述下一子任务和对应的任务描述信息;
接收并解析所述下一加速器反馈的状态消息,以使对应的当前加速器在所述状态消息为空闲时,向所述下一加速器发送所述执行结果。
6.根据权利要求5所述的管理方法,其特征在于,所述任务描述信息,包括:当前子任务所需的参数及数据的获取地址、当前子任务执行结果发送的目的地址、启动消息和下一子任务的地址;
根据解析的任务描述信息执行所述当前子任务,并将执行结果发送至执行下一任务的下一加速器,以及基于所述任务描述信息控制下一加速器启动和所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中获取所述下一子任务和对应的任务描述信息,包括:
根据所述当前子任务所需参数及数据的获取地址获取执行当前子任务所需的参数及数据,并对所述数据进行处理以执行所述当前子任务,并将执行结果发送至所述目的地址对应的执行下一子任务的下一加速器,以及向所述下一加速器发送所述启动消息和下一子任务的地址,以使所述下一加速器启动以及所述下一加速器对应的加速器接口控制器通过所述总线从所述存储器中的所述下一个子任务的地址处获取所述下一子任务和对应的任务描述信息。
7.一种加速器接口控制器,其特征在于,包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序,
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如权利要求5-6任一项所述的一种加速器管理方法。
8.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求5-6任一项所述的一种加速器管理方法。
CN202010199882.4A 2020-03-20 2020-03-20 一种加速器管理架构、方法及加速器接口控制器 Active CN111431892B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010199882.4A CN111431892B (zh) 2020-03-20 2020-03-20 一种加速器管理架构、方法及加速器接口控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010199882.4A CN111431892B (zh) 2020-03-20 2020-03-20 一种加速器管理架构、方法及加速器接口控制器

Publications (2)

Publication Number Publication Date
CN111431892A CN111431892A (zh) 2020-07-17
CN111431892B true CN111431892B (zh) 2022-03-25

Family

ID=71548309

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010199882.4A Active CN111431892B (zh) 2020-03-20 2020-03-20 一种加速器管理架构、方法及加速器接口控制器

Country Status (1)

Country Link
CN (1) CN111431892B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113568731B (zh) * 2021-09-24 2021-12-28 苏州浪潮智能科技有限公司 一种任务调度方法、芯片以及电子设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109144697A (zh) * 2018-08-30 2019-01-04 百度在线网络技术(北京)有限公司 一种任务调度方法、装置、电子设备及存储介质
CN109144696A (zh) * 2018-08-30 2019-01-04 百度在线网络技术(北京)有限公司 一种任务调度方法、装置、电子设备及存储介质

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1391812A1 (en) * 2002-08-20 2004-02-25 Texas Instruments Incorporated Hardware accelerator for performing division
CN101165655A (zh) * 2006-10-20 2008-04-23 国际商业机器公司 多处理器计算系统及其任务分配方法
CN109582451A (zh) * 2018-11-21 2019-04-05 金色熊猫有限公司 任务调度方法、系统、设备以及可读介质
CN110032452B (zh) * 2019-04-19 2021-08-24 上海兆芯集成电路有限公司 处理系统与异构处理器加速方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109144697A (zh) * 2018-08-30 2019-01-04 百度在线网络技术(北京)有限公司 一种任务调度方法、装置、电子设备及存储介质
CN109144696A (zh) * 2018-08-30 2019-01-04 百度在线网络技术(北京)有限公司 一种任务调度方法、装置、电子设备及存储介质

Also Published As

Publication number Publication date
CN111431892A (zh) 2020-07-17

Similar Documents

Publication Publication Date Title
US11188380B2 (en) Method and apparatus for processing task in smart device
CN112148455B (zh) 一种任务处理方法、设备及介质
CN108255585B (zh) Sdk异常控制及应用程序运行方法、装置及其设备
CN109743757B (zh) 数据处理方法、装置、无线模组和物联网设备
CN112416632B (zh) 事件通信方法、装置、电子设备和计算机可读介质
CN110430142A (zh) 用于控制流量的方法和装置
CN111431892B (zh) 一种加速器管理架构、方法及加速器接口控制器
CN114356335A (zh) 数据处理方法、装置、设备及介质
CN110389976B (zh) 一种多接口数据的调度方法和装置
CN115550354A (zh) 一种数据处理方法、装置及计算机可读存储介质
CN110445874B (zh) 一种会话处理方法、装置、设备和存储介质
CN115225586B (zh) 数据包发送方法、装置、设备及计算机可读存储介质
CN115134254B (zh) 一种网络模拟方法、装置、设备及存储介质
CN111324387A (zh) 应用任务的控制方法、装置、终端及系统
CN112783724B (zh) 一种日志抓取调试方法、系统、智能设备及存储介质
CN113126958B (zh) 基于信息流的决策调度定制方法和系统
CN111061518B (zh) 基于驱动节点的数据处理方法、系统、终端设备和存储介质
CN114051024A (zh) 文件后台续传方法、装置、存储介质及电子设备
CN115729552A (zh) 算子级别的并行度的设置方法及其装置
CN113572704A (zh) 一种信息处理方法、生产端、消费端和服务器
CN111459588A (zh) 大数据模型设置方法、终端设备及计算机可读存储介质
CN113132480B (zh) 一种数据传输方法、装置和系统
US12126698B2 (en) Data processing method and apparatus, and computer-readable storage medium
CN114710755B (zh) 一种消息处理方法、车载通讯装置、电子设备及存储介质
CN114968621B (zh) 数据通信方法、装置、设备、存储介质和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: Room 802a, building 5, 3000 Longdong Avenue, Pudong New Area Free Trade Zone, Shanghai, 201203

Applicant after: Shanghai Jinzhuo Technology Co.,Ltd.

Address before: Room 802a, building 5, 3000 Longdong Avenue, Pudong New Area Free Trade Zone, Shanghai, 201203

Applicant before: SHANGHAI KINDROID NETWORK TECHNOLOGY CO.,LTD.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant