CN111355674A - 路由报文的处理方法及装置、存储介质和电子装置 - Google Patents

路由报文的处理方法及装置、存储介质和电子装置 Download PDF

Info

Publication number
CN111355674A
CN111355674A CN202010113289.3A CN202010113289A CN111355674A CN 111355674 A CN111355674 A CN 111355674A CN 202010113289 A CN202010113289 A CN 202010113289A CN 111355674 A CN111355674 A CN 111355674A
Authority
CN
China
Prior art keywords
route
chip
forwarded
message
routing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010113289.3A
Other languages
English (en)
Inventor
何志川
王文刚
洪润
李磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Centec Networks Suzhou Co Ltd
Original Assignee
Centec Networks Suzhou Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Centec Networks Suzhou Co Ltd filed Critical Centec Networks Suzhou Co Ltd
Priority to CN202010113289.3A priority Critical patent/CN111355674A/zh
Publication of CN111355674A publication Critical patent/CN111355674A/zh
Priority to PCT/CN2020/113544 priority patent/WO2021169235A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明提供了一种路由报文的处理方法及装置、存储介质和电子装置,其中,该方法包括:将待转发的路由报文输入芯片组,其中,所述芯片组包括多个级联的芯片;通过所述芯片组中的多个所述芯片对所述待转发的路由报文依次进行路由匹配;其中,所述芯片组的路由表项由每一个级联的芯片的路由表项组合构成;根据匹配结果对所述待转发的路由报文进行转发。通过本发明,解决了相关技术中以太网交换机在进行路由查找转发时,都是基于单一芯片上的存储的IP地址信息进行查找转发存在路由表项不够用的问题。

Description

路由报文的处理方法及装置、存储介质和电子装置
技术领域
本发明涉及计算机领域,具体而言,涉及一种路由报文的处理方法及装置、存储介质和电子装置。
背景技术
当前三层以太网交换机在进行路由查找转发时,都是基于单一芯片上的存储的IP地址信息进行查找转发,但单一芯片的硬件资源有限,尤其在一些中低端芯片上表现得尤为明显,从而导致其不够用。
针对相关技术中的上述问题,目前尚未存在有效的解决方案。
发明内容
本发明实施例提供了一种路由报文的处理方法及装置、存储介质和电子装置,以至少解决相关技术中以太网交换机在进行路由查找转发时,都是基于单一芯片上的存储的IP地址信息进行查找转发存在路由表项不够用的问题。
根据本发明的一个实施例,提供了一种路由报文的处理方法,包括:将待转发的路由报文输入芯片组,其中,所述芯片组包括多个级联的芯片;通过所述芯片组中的多个所述芯片对所述待转发的路由报文依次进行路由匹配;其中,所述芯片组的路由表项由每一个级联的芯片的路由表项组合构成;根据匹配结果对所述待转发的路由报文进行转发。
根据本发明的另一个实施例,提供了一种路由报文的处理装置,包括:输入模块,用于将待转发的路由报文输入芯片组,其中,所述芯片组包括多个级联的芯片;匹配模块,用于通过所述芯片组中的多个所述芯片对所述待转发的路由报文依次进行路由匹配;其中,所述芯片组的路由表项由每一个级联的芯片的路由表项组合构成;转发模块,用于根据匹配结果对所述待转发的路由报文进行转发。
根据本发明的又一个实施例,还提供了一种存储介质,所述存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。
根据本发明的又一个实施例,还提供了一种电子装置,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行上述任一项方法实施例中的步骤。
通过本发明,将待转发的路由报文输入芯片组,进而通过芯片组中的多个芯片对待转发的路由报文依次进行路由匹配,最后根据匹配结果对待转发的路由报文进行转发,由于芯片组的路由表项由每一个级联的芯片的路由表项组合构成,从而实现通过多块芯片级联来有效扩大芯片的LPM路由表项规格,解决了相关技术中以太网交换机在进行路由查找转发时,都是基于单一芯片上的存储的IP地址信息进行查找转发存在路由表项不够用的问题。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是本发明实施例的一种路由报文的处理方法的终端的硬件结构框图;
图2是根据本发明实施例的路由报文的处理方法的流程图;
图3是根据本发明实施例的报文在芯片组A中处理过程示意图;
图4是根据本发明实施例的芯片组A的内存分布示意图;
图5是根据本发明实施例的destmap的组成示意图;
图6是根据本发明实施例的路由报文的处理装置的结构框图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
实施例1
本申请实施例一所提供的方法实施例可以在终端、计算机终端或者类似的运算装置中执行。以运行在终端上为例,图1是本发明实施例的一种路由报文的处理方法的终端的硬件结构框图。如图1所示,终端10可以包括一个或多个(图1中仅示出一个)处理器102(处理器102可以包括但不限于微处理器MCU或可编程逻辑器件FPGA等的处理装置)和用于存储数据的存储器104,可选地,上述终端还可以包括用于通信功能的传输设备106以及输入输出设备108。本领域普通技术人员可以理解,图1所示的结构仅为示意,其并不对上述终端的结构造成限定。例如,终端10还可包括比图1中所示更多或者更少的组件,或者具有与图1所示不同的配置。
存储器104可用于存储计算机程序,例如,应用软件的软件程序以及模块,如本发明实施例中的路由报文的处理方法对应的计算机程序,处理器102通过运行存储在存储器104内的计算机程序,从而执行各种功能应用以及数据处理,即实现上述的方法。存储器104可包括高速随机存储器,还可包括非易失性存储器,如一个或者多个磁性存储装置、闪存、或者其他非易失性固态存储器。在一些实例中,存储器104可进一步包括相对于处理器102远程设置的存储器,这些远程存储器可以通过网络连接至终端10。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
传输设备106用于经由一个网络接收或者发送数据。上述的网络具体实例可包括终端10的通信供应商提供的无线网络。在一个实例中,传输设备106包括一个网络适配器(Network Interface Controller,简称为NIC),其可通过基站与其他网络设备相连从而可与互联网进行通讯。在一个实例中,传输设备106可以为射频(Radio Frequency,简称为RF)模块,其用于通过无线方式与互联网进行通讯。
在本实施例中提供了一种运行于上述终端的路由报文的处理方法,图2是根据本发明实施例的路由报文的处理方法的流程图,如图2所示,该流程包括如下步骤:
步骤S202,将待转发的路由报文输入芯片组,其中,芯片组包括多个级联的芯片;
步骤S204,通过芯片组中的多个芯片对待转发的路由报文依次进行路由匹配;其中,芯片组的路由表项由每一个级联的芯片的路由表项组合构成;
步骤S206,根据匹配结果对待转发的路由报文进行转发。
通过上述步骤S202至步骤S206,将待转发的路由报文输入芯片组,进而通过芯片组中的多个芯片对待转发的路由报文依次进行路由匹配,最后根据匹配结果对待转发的路由报文进行转发,由于芯片组的路由表项由每一个级联的芯片的路由表项组合构成,从而实现通过多块芯片级联来有效扩大芯片的LPM路由表项规格,解决了相关技术中以太网交换机在进行路由查找转发时,都是基于单一芯片上的存储的IP地址信息进行查找转发存在路由表项不够用的问题。
需要说明的是,本实施例中的芯片组是由多个芯片级联组成的,只有具体的芯片数量可以根据需要进行相应的设置或调整,例如芯片组中芯片的数量为3,5,8等等,在本申请并不对其进行限定。
在本实施例的可选实施方式中,对于步骤S204中涉及到的通过芯片组中的多个芯片对待转发的路由报文依次进行路由匹配的方式,进一步可以包括:
步骤S204-11,通过多个级联的芯片中的首芯片对待转发的路由报文的路由进行匹配;
步骤S204-12,在首芯片上匹配到待转发的路由报文的路由的情况下,通过首芯片根据匹配到的路由对待转发的路由进行转发;
步骤S204-13,在首芯片上未匹配到待转发的路由报文的路由的情况下,通过首芯片将待转发的路由报文转发到下一级联芯片进行路由匹配。
通过上述步骤S204-11至步骤S204-13可知,如果在芯片组的首芯片上匹配到待转发路由报文的路由,则基于该匹配到的路由通过首芯片对待转发的路由报文进行转发,如果是首芯片上未匹配到待转发路由报文的路由,则会将待转发的路由报文转发到下一级联芯片进行路由的匹配。
进一步地,对于上述步骤S204-13中涉及到的通过首芯片将待转发的路由报文转发到下一级联芯片进行路由匹配的方式,进一步不可以包括:
步骤S11,在下一级联芯片为非尾芯片的情况下,通过下一级联芯片对待转发的路由报文的路由进行匹配;
步骤S12,在下一级联芯片上匹配到待转发的路由报文的路由的情况下,将待转发的路由报文往下一级联芯片传输直到传输到尾芯片,并由尾芯片将待转发的路由报文转发到首芯片;通过首芯片根据匹配到的路由对待转发的路由进行转发;
步骤S13,在下一级联芯片上未匹配到待转发的路由报文的路由的情况下,将待转发的路由报文继续转发到当前芯片的下一级联芯片,并由当前芯片的下一级联芯片对待转发的路由报文进行路由匹配,直到通过尾芯片对待转发的路由报文进行路由匹配。
通过上述步骤S11至步骤S13可知,在下一级联芯片为非尾芯片的,即芯片组至少有三个芯片的情况下,将待转发的路由报文转发到下一级联芯片,由该下一级联芯片进行路由匹配,如果路由匹配成功则将待转发路由报文转发至首芯片进行路由转发,如果路由匹配失败则继续转发到再下一级联路由重复执行上述路由匹配过程,直到通过尾芯片对待转发的路由报文进行路由匹配。
在本实施例的另一个可选实施方式中,对于步骤S204-13中涉及到的通过首芯片将待转发的路由报文转发到下一级联芯片进行路由匹配的方式,进一步可以包括:在下一级联芯片为尾芯片的情况下,通过首芯片将待转发的路由报文转发到尾芯片,并通过尾芯片对待转发的路由报文进行路由匹配。
需要说明的是,对于上述涉及到的通过尾芯片对待转发的路由报文进行路由匹配的方式,进一步可以是:
步骤S21,在尾芯片上未匹配到待转发的路由报文的路由的情况下,将预设的路由设置为待转发的路由报文的路由;
步骤S22,在尾芯片上未匹配到待转发的路由报文的路由的情况下,通过尾芯片将待转发的路由报文转发到首芯片;通过首芯片根据匹配到的路由对待转发的路由进行转发。
也就是说,对于尾芯片,如果未匹配到路由则通过预设的路由对待转发的路由报文进行转发,如果匹配到则转发到首芯片。
下面结合本申请的可选实施方式进行举例说明,本可选实施方式的芯片组中的芯片数量为3。
本可选实施方式提供了一种通过芯片级联的方式来扩展路由表项,如图3所示,非首芯片(即芯片A2和A3)的所有硬件资源全部用于存放路由表用于扩展路由规格,将其当作首芯片的拓展内存使用,首芯片(即芯片A1)除了路由功能外,需要完成交换芯片的其他所有功能,例如二层交换,组播交换,各种tunnel转发等功能。
其中,对CPU来说,多块芯片相当于同一个芯片,芯片其他功能没有减少只有扩大了单播路由表项,所以对CPU而言,三块芯片的内存统一管理,路由的分布按照不同掩码长度由长到短分别依次分布于交换芯片A1、A2、A3,如图4所示,例如,此种芯片硬件资源有256K,可以假设能给芯片A1分配的路由资源为32K,芯片A2,A3则会将256K资源全部分配给路由使用;因此,芯片A1可下的路由为32K-1条,芯片A2能下的路由为256K-1条,芯片A3能下的路由为256K。非尾芯片(即芯片A1和A2)保留的一条路由目的是使得在本芯片上未被匹配到的路由能够被转发到下一块芯片继续进行路由查找。
下面以三块芯片级联扩展路由规格为例进一步说明,如图3所示,三块芯片通过stacking trunk相连,首芯片(A1)的gchip id为该方案对外的唯一chip id,内部非首芯片的gchip id(如图3里A2/A3的gchip id127)为内部保留chipid,报文在stacking之间传输时芯片携带的内部头包含两个重要字段:destmap和nexthopptr,如图5所示,destmap由全局chip id(即gchip)和目的出口(即port)组成,表示报文最终的目的地;而nexthop ptr指向出口芯片DsNexthopEdit表,包含报文需要编辑信息,以下是报文从设备的面板口进入芯片后具体的处理过程:
对于芯片A1,从芯片A1进来一个路由报文,如果在芯片A1上匹配到了精确路由,那么此报文则会通过匹配到的路由所出的destmap和nexthopptr直接进入芯片A1的出口编辑流程,从而将报文送出;如果没有在A1上匹配到精确路由,则在芯片A1的默认行为是携带预留的destmap转发到芯片A2。
对于芯片A2,在芯片A2上从stacking trunk口收到芯片A1发来的报文,根据发来的destmap信息判断是否需要继续路由查找,如果发来的destmap是预留的destmap,则表明芯片A1没有匹配到路由,A2需要继续进行路由查找,根据查找结果给出对应的destmap和nexthopPtr;如果发来的destmap不是预留的destmap,则不需要进行路由查找,继续往下一个级联芯片A3传输;
对于芯片A3,同理在芯片A3做类似A2的处理,需要说明的是,由于是尾部芯片,如果都没有匹配到精确理由,则会走默认0.0.0.0/0的路由,与此同时在尾部芯片对前述已经匹配到的路由报文将通过Stacking Trunk发送到A1,在A1上根据destmap和nexthopptr信息找到报文的出口以及对报文的编辑行为,报文编辑完成再从对应的面板口送出。
通过本实施例的可选实施方式,不影响芯片其他功能的前提下,并且对于上层用户来说感知不到多块芯片的存在的情况下,通过多块芯片级联来有效扩大芯片的LPM路由表项规格,解决了相关技术中当前廉价芯片LPM路由规格小导致不够用的问题。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到根据上述实施例的方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
实施例2
在本实施例中还提供了一种路由报文的处理装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
图6是根据本发明实施例的路由报文的处理装置的结构框图,如图6所示,该装置包括:
(1)输入模块62,用于将待转发的路由报文输入芯片组,其中,芯片组包括多个级联的芯片;
(2)匹配模块64,用于通过芯片组中的多个芯片对待转发的路由报文依次进行路由匹配;其中,芯片组的路由表项由每一个级联的芯片的路由表项组合构成;
(3)转发模块66,用于根据匹配结果对待转发的路由报文进行转发。
可选地,本实施例中的匹配模块64进一步可以包括:第一匹配单元,用于通过多个级联的芯片中的首芯片对待转发的路由报文的路由进行匹配;转发单元,用于在首芯片上匹配到待转发的路由报文的路由的情况下,通过首芯片根据匹配到的路由对待转发的路由进行转发;第二匹配单元,用于在首芯片上未匹配到待转发的路由报文的路由的情况下,通过首芯片将待转发的路由报文转发到下一级联芯片进行路由匹配。
可选地,该第二匹配单元进一步可以包括:第一匹配子单元,用于在下一级联芯片为非尾芯片的情况下,通过下一级联芯片对待转发的路由报文的路由进行匹配;第一处理子单元,用于在下一级联芯片上匹配到待转发的路由报文的路由的情况下,将待转发的路由报文往下一级联芯片传输直到传输到尾芯片,并由尾芯片将待转发的路由报文转发到首芯片;通过首芯片根据匹配到的路由对待转发的路由进行转发;第二处理子单元,用于在下一级联芯片上未匹配到待转发的路由报文的路由的情况下,将待转发的路由报文继续转发到当前芯片的下一级联芯片,并由当前芯片的下一级联芯片对待转发的路由报文进行路由匹配,直到通过尾芯片对待转发的路由报文进行路由匹配。
可选地,该第二匹配单元进一步可以包括:第三处理子单元,用于在下一级联芯片为尾芯片的情况下,通过首芯片将待转发的路由报文转发到尾芯片,并通过尾芯片对待转发的路由报文进行路由匹配。
需要说明的是,本实施例中的第三处理子单元和/或第三处理子单元,还用于在尾芯片上未匹配到待转发的路由报文的路由的情况下,将预设的路由设置为待转发的路由报文的路由;在尾芯片上未匹配到待转发的路由报文的路由的情况下,通过尾芯片将待转发的路由报文转发到首芯片;通过首芯片根据匹配到的路由对待转发的路由进行转发。
需要说明的是,上述各个模块是可以通过软件或硬件来实现的,对于后者,可以通过以下方式实现,但不限于此:上述模块均位于同一处理器中;或者,上述各个模块以任意组合的形式分别位于不同的处理器中。
实施例3
本发明的实施例还提供了一种存储介质,该存储介质中存储有计算机程序,其中,该计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。
可选地,在本实施例中,上述存储介质可以被设置为存储用于执行以下步骤的计算机程序:
S1,将待转发的路由报文输入芯片组,其中,芯片组包括多个级联的芯片;
S2,通过芯片组中的多个芯片对待转发的路由报文依次进行路由匹配;其中,芯片组的路由表项由每一个级联的芯片的路由表项组合构成;
S3,根据匹配结果对待转发的路由报文进行转发。
可选地,在本实施例中,上述存储介质可以包括但不限于:U盘、只读存储器(Read-Only Memory,简称为ROM)、随机存取存储器(Random Access Memory,简称为RAM)、移动硬盘、磁碟或者光盘等各种可以存储计算机程序的介质。
本发明的实施例还提供了一种电子装置,包括存储器和处理器,该存储器中存储有计算机程序,该处理器被设置为运行计算机程序以执行上述任一项方法实施例中的步骤。
可选地,上述电子装置还可以包括传输设备以及输入输出设备,其中,该传输设备和上述处理器连接,该输入输出设备和上述处理器连接。
可选地,在本实施例中,上述处理器可以被设置为通过计算机程序执行以下步骤:
S1,将待转发的路由报文输入芯片组,其中,芯片组包括多个级联的芯片;
S2,通过芯片组中的多个芯片对待转发的路由报文依次进行路由匹配;其中,芯片组的路由表项由每一个级联的芯片的路由表项组合构成;
S3,根据匹配结果对待转发的路由报文进行转发。
可选地,本实施例中的具体示例可以参考上述实施例及可选实施方式中所描述的示例,本实施例在此不再赘述。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (12)

1.一种路由报文的处理方法,其特征在于,包括:
将待转发的路由报文输入芯片组,其中,所述芯片组包括多个级联的芯片;
通过所述芯片组中的多个所述芯片对所述待转发的路由报文依次进行路由匹配;其中,所述芯片组的路由表项由每一个级联的芯片的路由表项组合构成;
根据匹配结果对所述待转发的路由报文进行转发。
2.根据权利要求1所述的方法,其特征在于,通过所述芯片组中的多个所述芯片对所述待转发的路由报文依次进行路由匹配,包括:
通过多个级联的所述芯片中的首芯片对所述待转发的路由报文的路由进行匹配;
在所述首芯片上匹配到所述待转发的路由报文的路由的情况下,通过所述首芯片根据匹配到的路由对所述待转发的路由进行转发;
在所述首芯片上未匹配到所述待转发的路由报文的路由的情况下,通过所述首芯片将所述待转发的路由报文转发到下一级联芯片进行路由匹配。
3.根据权利要求2所述的方法,其特征在于,通过所述首芯片将所述待转发的路由报文转发到下一级联芯片进行路由匹配包括:
在所述下一级联芯片为非尾芯片的情况下,通过所述下一级联芯片对所述待转发的路由报文的路由进行匹配;
在所述下一级联芯片上匹配到所述待转发的路由报文的路由的情况下,将所述待转发的路由报文往下一级联芯片传输直到传输到所述尾芯片,并由所述尾芯片将所述待转发的路由报文转发到所述首芯片;通过所述首芯片根据匹配到的路由对所述待转发的路由进行转发;
在所述下一级联芯片上未匹配到所述待转发的路由报文的路由的情况下,将所述待转发的路由报文继续转发到当前芯片的下一级联芯片,并由当前芯片的下一级联芯片对所述待转发的路由报文进行路由匹配,直到通过所述尾芯片对所述待转发的路由报文进行路由匹配。
4.根据权利要求2所述的方法,其特征在于,通过所述首芯片将所述待转发的路由报文转发到下一级联芯片进行路由匹配包括:
在所述下一级联芯片为尾芯片的情况下,通过所述首芯片将所述待转发的路由报文转发到所述尾芯片,并通过所述尾芯片对所述待转发的路由报文进行路由匹配。
5.根据权利要求3或4所述的方法,其特征在于,通过所述尾芯片对所述待转发的路由报文进行路由匹配,包括:
在所述尾芯片上未匹配到所述待转发的路由报文的路由的情况下,将预设的路由设置为所述待转发的路由报文的路由;
在所述尾芯片上未匹配到所述待转发的路由报文的路由的情况下,通过所述尾芯片将所述待转发的路由报文转发到所述首芯片;通过所述首芯片根据匹配到的路由对所述待转发的路由进行转发。
6.一种路由报文的处理装置,其特征在于,包括:
输入模块,用于将待转发的路由报文输入芯片组,其中,所述芯片组包括多个级联的芯片;
匹配模块,用于通过所述芯片组中的多个所述芯片对所述待转发的路由报文依次进行路由匹配;其中,所述芯片组的路由表项由每一个级联的芯片的路由表项组合构成;
转发模块,用于根据匹配结果对所述待转发的路由报文进行转发。
7.根据权利要求6所述的装置,其特征在于,所述匹配模块包括:
第一匹配单元,用于通过多个级联的所述芯片中的首芯片对所述待转发的路由报文的路由进行匹配;
转发单元,用于在所述首芯片上匹配到所述待转发的路由报文的路由的情况下,通过所述首芯片根据匹配到的路由对所述待转发的路由进行转发;
第二匹配单元,用于在所述首芯片上未匹配到所述待转发的路由报文的路由的情况下,通过所述首芯片将所述待转发的路由报文转发到下一级联芯片进行路由匹配。
8.根据权利要求7所述的装置,其特征在于,所述第二匹配单元包括:
第一匹配子单元,用于在所述下一级联芯片为非尾芯片的情况下,通过所述下一级联芯片对所述待转发的路由报文的路由进行匹配;
第一处理子单元,用于在所述下一级联芯片上匹配到所述待转发的路由报文的路由的情况下,将所述待转发的路由报文往下一级联芯片传输直到传输到所述尾芯片,并由所述尾芯片将所述待转发的路由报文转发到所述首芯片;通过所述首芯片根据匹配到的路由对所述待转发的路由进行转发;
第二处理子单元,用于在所述下一级联芯片上未匹配到所述待转发的路由报文的路由的情况下,将所述待转发的路由报文继续转发到当前芯片的下一级联芯片,并由当前芯片的下一级联芯片对所述待转发的路由报文进行路由匹配,直到通过所述尾芯片对所述待转发的路由报文进行路由匹配。
9.根据权利要求8所述的装置,其特征在于,所述第二匹配单元包括:
第三处理子单元,用于在所述下一级联芯片为尾芯片的情况下,通过所述首芯片将所述待转发的路由报文转发到所述尾芯片,并通过所述尾芯片对所述待转发的路由报文进行路由匹配。
10.根据权利要求9所述的装置,其特征在于,
所述第二处理子单元和/或所述第三处理子单元,还用于在所述尾芯片上未匹配到所述待转发的路由报文的路由的情况下,将预设的路由设置为所述待转发的路由报文的路由;在所述尾芯片上未匹配到所述待转发的路由报文的路由的情况下,通过所述尾芯片将所述待转发的路由报文转发到所述首芯片;通过所述首芯片根据匹配到的路由对所述待转发的路由进行转发。
11.一种计算机可读的存储介质,其特征在于,所述存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行所述权利要求1至5任一项中所述的方法。
12.一种电子装置,包括存储器和处理器,其特征在于,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行所述权利要求1至5任一项中所述的方法。
CN202010113289.3A 2020-02-24 2020-02-24 路由报文的处理方法及装置、存储介质和电子装置 Pending CN111355674A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202010113289.3A CN111355674A (zh) 2020-02-24 2020-02-24 路由报文的处理方法及装置、存储介质和电子装置
PCT/CN2020/113544 WO2021169235A1 (zh) 2020-02-24 2020-09-04 路由报文的处理方法及装置、存储介质和电子装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010113289.3A CN111355674A (zh) 2020-02-24 2020-02-24 路由报文的处理方法及装置、存储介质和电子装置

Publications (1)

Publication Number Publication Date
CN111355674A true CN111355674A (zh) 2020-06-30

Family

ID=71198046

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010113289.3A Pending CN111355674A (zh) 2020-02-24 2020-02-24 路由报文的处理方法及装置、存储介质和电子装置

Country Status (2)

Country Link
CN (1) CN111355674A (zh)
WO (1) WO2021169235A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111970201A (zh) * 2020-08-28 2020-11-20 迈普通信技术股份有限公司 一种多芯片级联的转发系统及转发控制方法
CN113037647A (zh) * 2021-03-17 2021-06-25 杭州迪普科技股份有限公司 报文处理方法、装置、设备及计算机可读存储介质
WO2021169235A1 (zh) * 2020-02-24 2021-09-02 苏州盛科通信股份有限公司 路由报文的处理方法及装置、存储介质和电子装置
CN113438301A (zh) * 2021-06-22 2021-09-24 北京百度网讯科技有限公司 网络负载均衡器、请求消息分配方法、程序产品及系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1812377A (zh) * 2006-02-28 2006-08-02 港湾网络有限公司 一种数据通信设备中两级路由表的管理方法
US20120300779A1 (en) * 2008-06-19 2012-11-29 Martin White Cascaded memory tables for searching
CN104717138A (zh) * 2013-12-11 2015-06-17 中兴通讯股份有限公司 一种实现报文转发的方法及交换机
CN105471743A (zh) * 2014-08-19 2016-04-06 西安慧泽知识产权运营管理有限公司 一种ip数据通信设备中硬件多级路由表的管理方法
CN105812263A (zh) * 2016-03-10 2016-07-27 盛科网络(苏州)有限公司 一种在asic芯片中实现路由arp信息和编辑信息分离的方法
CN110191057A (zh) * 2019-03-19 2019-08-30 鹏城实验室 路由查找方法及路由设备

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101478488B (zh) * 2009-02-13 2013-06-05 华为技术有限公司 报文转发方法、转发引擎芯片和路由设备
CN111355674A (zh) * 2020-02-24 2020-06-30 盛科网络(苏州)有限公司 路由报文的处理方法及装置、存储介质和电子装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1812377A (zh) * 2006-02-28 2006-08-02 港湾网络有限公司 一种数据通信设备中两级路由表的管理方法
US20120300779A1 (en) * 2008-06-19 2012-11-29 Martin White Cascaded memory tables for searching
CN104717138A (zh) * 2013-12-11 2015-06-17 中兴通讯股份有限公司 一种实现报文转发的方法及交换机
CN105471743A (zh) * 2014-08-19 2016-04-06 西安慧泽知识产权运营管理有限公司 一种ip数据通信设备中硬件多级路由表的管理方法
CN105812263A (zh) * 2016-03-10 2016-07-27 盛科网络(苏州)有限公司 一种在asic芯片中实现路由arp信息和编辑信息分离的方法
CN110191057A (zh) * 2019-03-19 2019-08-30 鹏城实验室 路由查找方法及路由设备

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021169235A1 (zh) * 2020-02-24 2021-09-02 苏州盛科通信股份有限公司 路由报文的处理方法及装置、存储介质和电子装置
CN111970201A (zh) * 2020-08-28 2020-11-20 迈普通信技术股份有限公司 一种多芯片级联的转发系统及转发控制方法
CN113037647A (zh) * 2021-03-17 2021-06-25 杭州迪普科技股份有限公司 报文处理方法、装置、设备及计算机可读存储介质
CN113438301A (zh) * 2021-06-22 2021-09-24 北京百度网讯科技有限公司 网络负载均衡器、请求消息分配方法、程序产品及系统
JP2022088505A (ja) * 2021-06-22 2022-06-14 ベイジン バイドゥ ネットコム サイエンス テクノロジー カンパニー リミテッド ネットワークロードバランサー、リクエストメッセージの割り当て方法、プログラム製品及びシステム
EP3993366A3 (en) * 2021-06-22 2022-08-24 Beijing Baidu Netcom Science Technology Co., Ltd. Network load balancer, request message distribution method, program product and system
JP7384952B2 (ja) 2021-06-22 2023-11-21 ベイジン バイドゥ ネットコム サイエンス テクノロジー カンパニー リミテッド ネットワークロードバランサー、リクエストメッセージの割り当て方法、プログラム製品及びシステム

Also Published As

Publication number Publication date
WO2021169235A1 (zh) 2021-09-02

Similar Documents

Publication Publication Date Title
CN111355674A (zh) 路由报文的处理方法及装置、存储介质和电子装置
CN108768866B (zh) 组播报文跨卡转发方法、装置、网络设备及可读存储介质
CN107925613A (zh) 业务功能链sfc中用于转发报文的方法、装置和系统
CN111510378A (zh) Evpn报文处理方法、设备及系统
CN108429680B (zh) 一种基于虚拟私有云的路由配置方法、系统、介质及设备
EP4329258A1 (en) Notification method and apparatus for computing power resources, storage medium, and electronic apparatus
CN109194560B (zh) 组播方法及vtep
CN110730478B (zh) 切片关联方法、装置、端到端切片编排器及存储介质
CN101710864B (zh) 一种多网口Linux服务器的配置方法及装置
CN111600797A (zh) 一种数据传输方法、节点以及系统
CN106453088B (zh) 一种静态路由配置方法及终端
US7616632B2 (en) System and method of implementing contacts of small worlds in packet communication networks
CN111464443B (zh) 基于服务功能链的报文转发方法、装置、设备及存储介质
CN112491709A (zh) 交叉SR/SRv6路径下发方法和装置、存储介质及电子装置
CN109150708B (zh) 数据转发接口的选择方法及装置
CN109756409B (zh) 桥接转发方法
CN113098749A (zh) 报文发送方法、装置及存储介质
CN108574637B (zh) 一种地址自学习的方法、装置及交换机
CN117319343A (zh) 策略路由实现方法、设备及存储介质
CN111865805B (zh) 一种组播gre报文处理方法及系统
CN114079634B (zh) 一种报文转发方法、装置及计算机可读存储介质
CN115348202A (zh) 基于网络切片的数据传输方法、装置、设备及存储介质
CN112804130A (zh) 报文处理方法及装置、系统、存储介质以及电子设备
CN112667640A (zh) 一种路由地址存储方法及装置
US20240187339A1 (en) Method and Apparatus for notifying Computing Power Resource, Storage Medium, and Electronic Apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: Xinghan Street Industrial Park of Suzhou city in Jiangsu province 215021 B No. 5 Building 4 floor 13/16 unit

Applicant after: Suzhou Shengke Communication Co.,Ltd.

Address before: Xinghan Street Industrial Park of Suzhou city in Jiangsu province 215021 B No. 5 Building 4 floor 13/16 unit

Applicant before: CENTEC NETWORKS (SU ZHOU) Co.,Ltd.

WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20200630