CN111342820A - 一种基于双边沿时钟触发器的相位调整装置、方法及系统 - Google Patents

一种基于双边沿时钟触发器的相位调整装置、方法及系统 Download PDF

Info

Publication number
CN111342820A
CN111342820A CN202010158689.6A CN202010158689A CN111342820A CN 111342820 A CN111342820 A CN 111342820A CN 202010158689 A CN202010158689 A CN 202010158689A CN 111342820 A CN111342820 A CN 111342820A
Authority
CN
China
Prior art keywords
clock
port
level
signal
edge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010158689.6A
Other languages
English (en)
Other versions
CN111342820B (zh
Inventor
季雷
唐甜
王�琦
高尚
刘炜
张拓
王满达
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xi'an Lianfei Intelligent Equipment Research Institute Co ltd
Original Assignee
Xi'an Lianfei Intelligent Equipment Research Institute Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xi'an Lianfei Intelligent Equipment Research Institute Co ltd filed Critical Xi'an Lianfei Intelligent Equipment Research Institute Co ltd
Priority to CN202010158689.6A priority Critical patent/CN111342820B/zh
Publication of CN111342820A publication Critical patent/CN111342820A/zh
Application granted granted Critical
Publication of CN111342820B publication Critical patent/CN111342820B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明实施例提供了一种基于双边沿时钟触发器的相位调整装置、方法及系统,该装置包括:发送端和双边沿时钟触发器;发送端设置有时钟信号与数据信号的最佳相位差。发送端的数据发送端口输出发送端的数据信号;发送端通过自身设置的第一时钟发送端口以及相连的双边沿时钟触发器上设置的第一时钟接收端口将时钟信号发送至双边沿时钟触发器;双边沿时钟触发器基于自身设置的电平端口接收的电平信号,对时钟信号进行相位调整,并通过自身设置的第二时钟发送端口输出调整相位后的时钟信号。使得接收端接收到的数据信号与调整相位后的时钟信号的相位差与在发送端设置的最佳相位差相同,从而使得接收端采样的准确率最高,提高了高速同步总线的传输效率。

Description

一种基于双边沿时钟触发器的相位调整装置、方法及系统
技术领域
本发明涉及信号处理技术领域,特别是涉及一种基于双边沿时钟触发器的相位调整装置、方法及系统。
背景技术
目前,通讯设备内在进行通信时,通常是由发送端发送数据信号,经由高速同步总线传输,然后由接收端接收发送端发送的数据信号。然而,发送端在发送数据的同时,也会发送一个时钟信号,这样,可以使得接收端在接收到时钟信号后,根据该时钟信号对发送端发送的数据信号进行采样。而该时钟信号与发送端发送的数据信号的相位差,决定了接收端采样的准确率,例如,当时钟信号与数据信号的相位差为0°或者180°时,接收端采样的准确率最高。
在现有技术中,由于发送端中的触发器时钟端到数据输出端存在时间延迟,从而使得发送端发送的时钟信号与发送端发送的数据信号之间的相位差发生变化。从而使得接收端采样的准确率降低,进而降低了高速同步总线的传输效率。
发明内容
本发明实施例的目的在于提供一种基于双边沿时钟触发器的相位调整装置、方法及系统,以实现提高接收端采样的准确率,进而提高高速同步总线的传输效率。具体技术方案如下:
第一方面,本发明实施例提供了一种基于双边沿时钟触发器的相位调整装置,该相位调整装置包括:发送端和双边沿时钟触发器;发送端包括:第一时钟发送端口和数据发送端口;双边沿时钟触发器包括:第一时钟接收端口、电平端口和第二时钟发送端口;发送端设置有时钟信号与数据信号的最佳相位差;最佳相位差用于表征接收端采样的最高准确率。
数据发送端口用于输出发送端的数据信号;
第一时钟发送端口与双边沿时钟触发器的第一时钟接收端口连接;发送端通过第一时钟发送端口和第一时钟接收端口将时钟信号发送至双边沿时钟触发器;
电平端口连接电平,用于接收电平信号;
双边沿时钟触发器基于所接收到的电平信号,对时钟信号进行相位调整,并通过第二时钟发送端口输出调整相位后的时钟信号。
可选的,电平端口包括第一电平端口和第二电平端口;
第一电平端口与第一电平连接,用于接收第一电平输出的第一电平信号,第二电平端口与第二电平连接,用于接收第二电平输出的第二电平信号;
双边沿时钟触发器在时钟信号的上升沿将第一电平端口接收的第一电平信号输入至第二时钟发送端口,在时钟信号的下降沿将第二电平端口接收的第二电平信号输入至第二时钟发送端口,得到调整相位后的时钟信号;或者
双边沿时钟触发器在时钟信号的下降沿将第一电平端口接收的第一电平信号输入至第二时钟发送端口,在时钟信号的上升沿将第二电平端口接收的第二电平信号输入至第二时钟发送端口,得到调整相位后的时钟信号。
可选的,双边沿时钟触发器还包括:时钟使能端口,用于禁用或者允许双边沿时钟触发器接收时钟信号。
可选的,双边沿时钟触发器还包括:置位端口和/或复位端口;
置位端口接地,复位端口也接地。
第二方面,本发明实施例还提供了一种基于双边沿时钟触发器的相位调整方法,应用于上述任一实施例所述的相位调整装置,该相位调整方法包括:
将发送端的时钟信号通过第一时钟发送端口和第一时钟接收端口发送至双边沿时钟触发器;
在接收到时钟信号和双边沿时钟触发器的电平端口输入的电平信号后,基于电平信号对时钟信号进行相位调整,得到调整相位后的时钟信号;
输出调整相位后的时钟信号。
第三方面,本发明实施例还提供了一种基于双边沿时钟触发器的相位调整系统,该相位调整系统包括:相位调整装置、同步总线以及接收端;相位调整装置包括发送端和双边沿时钟触发器;发送端包括:第一时钟发送端口和数据发送端口;双边沿时钟触发器包括:第一时钟接收端口、电平端口和第二时钟发送端口;接收端包括:第二时钟接收端口和数据接收端口;发送端设置有时钟信号与数据信号的最佳相位差;最佳相位差用于表征接收端采样的最高准确率。
数据发送端口通过同步总线与数据接收端口连接;发送端的数据信号通过数据发送端口和同步总线发送至接收端;
接收端通过数据接收端口接收发送端发送的数据信号;
第一时钟发送端口与双边沿时钟触发器的第一时钟接收端口连接;发送端通过第一时钟发送端口和第一时钟接收端口将时钟信号发送至双边沿时钟触发器;
电平端口连接电平,用于接收电平信号;
双边沿时钟触发器基于所接收到的电平信号,对时钟信号进行相位调整,并通过第二时钟发送端口输出调整相位后的时钟信号。
第二时钟发送端口通过同步总线与第二时钟接收端口连接;双边沿时钟触发器通过第二时钟发送端口和同步总线将调整相位后的时钟信号发送至接收端;
接收端通过第二时钟接收端口接收双边沿时钟触发器发送的调整相位后的时钟信号,并基于调整相位后的时钟信号对发送端发送的数据信号进行采样。
可选的,电平端口包括第一电平端口和第二电平端口;
第一电平端口与第一电平连接,用于接收第一电平输出的第一电平信号,第二电平端口与第二电平连接,用于接收第二电平输出的第二电平信号;
双边沿时钟触发器在时钟信号的上升沿将第一电平端口接收的第一电平信号输入至第二时钟发送端口,在时钟信号的下降沿将第二电平端口接收的第二电平信号输入至第二时钟发送端口,得到调整相位后的时钟信号;或者
双边沿时钟触发器在时钟信号的下降沿将第一电平端口接收的第一电平信号输入至第二时钟发送端口,在时钟信号的上升沿将第二电平端口接收的第二电平信号输入至第二时钟发送端口,得到调整相位后的时钟信号。
可选的,双边沿时钟触发器还包括:时钟使能端口,用于禁用或者允许双边沿时钟触发器接收时钟信号。
可选的,双边沿时钟触发器还包括:置位端口和/或复位端口;
置位端口接地,复位端口也接地。
本发明实施例有益效果:
本发明实施例提供的一种基于双边沿时钟触发器的相位调整装置、方法及系统,可以将相位调整装置中的发送端的第一时钟发送端口与双边沿时钟触发器的第一时钟接收端口连接;这样,可以使得发送端通过第一时钟发送端口和第一时钟接收端口将时钟信号发送至双边沿时钟触发器;还可以将双边沿时钟触发器的电平端口与电平连接,这样可以使得该双边沿时钟触发器在接收到时钟信号后,基于电平端口接收的电平信号,对时钟信号进行相位调整,在得到调整相位后的时钟信号后,可以通过第二时钟发送端口输出调整相位后的时钟信号。由于发送端发送的数据信号与调整前的时钟信号之间存在延迟时间,通过采用双边沿时钟触发器对时钟信号进行调整,可以使得调整相位后的时钟信号与调整前的时钟信号之间的延迟时间,和数据信号与调整前的时钟信号之间的延迟时间相同;从而使得数据信号与调整相位后的时钟信号之间的延迟为0,进而使得接收端接收到的数据信号与调整相位后的时钟信号的相位差,与在发送端设置的最佳相位差相同,以使得接收端采样的准确率最高,进而提高了高速同步总线的传输效率。当然,实施本发明的任一产品或方法并不一定需要同时达到以上的所有优点。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例的一种基于双边沿时钟触发器的相位调整装置第一种实施方式的结构示意图;
图2为本发明实施例的一种基于双边沿时钟触发器的相位调整装置第二种实施方式的结构示意图;
图3为本发明实施例的一种基于双边沿时钟触发器的相位调整方法的流程图;
图4为本发明实施例的一种基于双边沿时钟触发器的相位调整系统的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
为了解决现有技术存在的问题,本发明实施例提供了一种基于双边沿时钟触发器的相位调整装置、方法及系统,以实现提高接收端采样的准确率,进而提高高速同步总线的传输效率。
下面,首先对本发明实施例的一种基于双边沿时钟触发器的相位调整装置进行介绍,如图1所示,为本发明实施例的一种基于双边沿时钟触发器的相位调整装置第一种实施方式的结构图示意图,该相位调整装置可以包括发送端110和双边沿时钟触发器120。
其中,发送端110包括:第一时钟发送端口A和数据发送端口B;双边沿时钟触发器120包括:第一时钟接收端口C、电平端口D和第二时钟发送端口Q;
数据发送端口B用于输出发送端110的数据信号;
第一时钟发送端口A与双边沿时钟触发器120的第一时钟接收端口C连接;发送端110通过第一时钟发送端口A和第一时钟接收端口C将时钟信号发送至双边沿时钟触发器120;
电平端口D连接电平,用于接收电平信号;
双边沿时钟触发器120基于所接收到的电平信号,对时钟信号进行相位调整,并通过第二时钟发送端口Q输出调整相位后的时钟信号。
本发明实施例提供的一种基于双边沿时钟触发器的相位调整装置,可以将相位调整装置中的发送端的第一时钟发送端口与双边沿时钟触发器的第一时钟接收端口连接;这样,可以使得发送端通过第一时钟发送端口和第一时钟接收端口将时钟信号发送至双边沿时钟触发器;还可以将双边沿时钟触发器的电平端口与电平连接,这样可以使得该双边沿时钟触发器在接收到时钟信号后,基于电平端口接收的电平信号,对时钟信号进行相位调整,在得到调整相位后的时钟信号后,可以通过第二时钟发送端口输出调整相位后的时钟信号。由于发送端发送的数据信号与调整前的时钟信号之间存在延迟时间,通过采用双边沿时钟触发器对时钟信号进行调整,可以使得调整相位后的时钟信号与调整前的时钟信号之间的延迟时间,和数据信号与调整前的时钟信号之间的延迟时间相同;从而使得数据信号与调整相位后的时钟信号之间的延迟为0,进而使得接收端接收到的数据信号与调整相位后的时钟信号的相位差,与在发送端设置的最佳相位差相同,由于在最佳相位差时,接收端的采样的准确率最高,因此可以使得接收端采样的准确率最高,这样,可以使得接收端能够准确识别更多数据信号,进而提高了高速同步总线的传输效率。
在图1所示的一种基于双边沿时钟触发器的相位调整装置的基础上,本发明实施例还提供了一种可能的实现方式,如图2所示,为本发明实施例的一种基于双边沿时钟触发器的相位调整装置第二种实施方式的结构示意图,在图2中,图1所示的电平端口D可以包括:第一电平端口D1和第二电平端口D2;
其中,该第一电平端口D1与第一电平连接,用于接收第一电平输出的第一电平信号,第二电平端口D2与第二电平连接,用于接收第二电平输出的第二电平信号;
双边沿时钟触发器120在时钟信号的上升沿将第一电平端口D1接收的第一电平信号输入至第二时钟发送端口Q,在时钟信号的下降沿将第二电平端口D2接收的第二电平信号输入至第二时钟发送端口Q,得到调整相位后的时钟信号;或者
双边沿时钟触发器120在时钟信号的下降沿将第一电平端口D1接收的第一电平信号输入至第二时钟发送端口Q,在时钟信号的上升沿将第二电平端口D2接收的第二电平信号输入至第二时钟发送端口Q,得到调整相位后的时钟信号。
在一些示例中,该第一电平端口D1可以是高电平或者低电平,该第二电平端口D2可以是低电平或者高电平。这里不对电平的具体数值进行限定。
如图2所示,该双边沿时钟触发器120还可以包括:时钟使能端口CE,用于禁用或者允许双边沿时钟触发器120接收时钟信号。
在一些示例中,当该时钟使能端口CE的值为0时,可以允许该双边沿时钟触发器120接收发送端110发送的时钟信号,当该时钟使能端口CE的值为1时,则禁止该双边沿时钟触发器120接收发送端110发送的时钟信号。
在又一些示例中,如图2所示,该双边沿时钟触发器120还可以包括:置位端口S和/或复位端口R;通常情况下,该置位端口S接地,则该置位端口的值为0,该复位端口R接地,则该复位端口的值也为0。
在又一些示例中,当该置位端口的值为1时,则对该双边沿时钟触发器进行置位操作,当该复位端口R的值为1时,则对该双边沿时钟触发器进行复位操作。
在又一些示例中,发送端110中设置有时钟信号与数据信号的最佳相位差;最佳相位差用于表征接收端采样的最高准确率。例如,该最佳相位差可以是0°或者180°。由于上述的双边沿时钟触发器120在对时钟信号进行调整时,会将该时钟信号的极性进行翻转,当该发送端110设置的最佳相位差为0°时,可以使得调整相位后的时钟信号与数据信号之间的相位差变为180°,当该发送端110设置的最佳相位差为180°时,可以使得调整相位后的时钟信号与数据信号之间的相位差变为0°。
在又一些示例中,上述的双边沿时钟触发器为XILINX公司生产的现场可编程逻辑门阵列中的触发器元件,例如,该触发器元件可以是ODDR(Dedicated Dual Data RateOutput Register,专用双数据速率输出触发器)。
在又一些示例中,上述的相位调整装置可以应用于工业级无人机的飞控计算机内。
相应于上述的装置实施例,本发明实施例还提供了一种基于双边沿时钟触发器的相位调整方法,可以应用于上述的任一实施例所示的相位调整装置,如图3所示,该方法可以包括:
S310,将发送端的时钟信号通过第一时钟发送端口和第一时钟接收端口发送至双边沿时钟触发器;
S320,在接收到时钟信号和双边沿时钟触发器的电平端口输入的电平信号后,基于电平信号对时钟信号进行相位调整,得到调整相位后的时钟信号;
S330,输出调整相位后的时钟信号。
本发明实施例提供的一种基于双边沿时钟触发器的相位调整方法,可以将相位调整装置中的发送端的第一时钟发送端口与双边沿时钟触发器的第一时钟接收端口连接;这样,可以使得发送端通过第一时钟发送端口和第一时钟接收端口将时钟信号发送至双边沿时钟触发器;还可以将双边沿时钟触发器的电平端口与电平连接,这样可以使得该双边沿时钟触发器在接收到时钟信号后,基于电平端口接收的电平信号,对时钟信号进行相位调整,在得到调整相位后的时钟信号后,可以通过第二时钟发送端口输出调整相位后的时钟信号。由于发送端发送的数据信号与调整前的时钟信号之间存在延迟时间,通过采用双边沿时钟触发器对时钟信号进行调整,可以使得调整相位后的时钟信号与调整前的时钟信号之间的延迟时间,和数据信号与调整前的时钟信号之间的延迟时间相同;从而使得数据信号与调整相位后的时钟信号之间的延迟为0,进而使得接收端接收到的数据信号与调整相位后的时钟信号的相位差,与在发送端设置的最佳相位差相同,以使得接收端采样的准确率最高,进而提高了高速同步总线的传输效率。
本发明实施例还提供了一种基于双边沿时钟触发器的相位调整系统,如图4所示,为本发明实施例的一种基于双边沿时钟触发器的相位调整系统的结构示意图,该系统可以包括:
相位调整装置410、同步总线430以及接收端420;相位调整装置410包括发送端411和双边沿时钟触发器412;发送端411包括:第一时钟发送端口A和数据发送端口B;双边沿时钟触发器412包括:第一时钟接收端口C、电平端口D和第二时钟发送端口Q;接收端420包括:第二时钟接收端口E和数据接收端口F;发送端411设置有时钟信号与数据信号的最佳相位差;最佳相位差用于表征接收端采样的最高准确率。
数据发送端口B通过同步总线430与数据接收端口F连接;发送端411的数据信号通过数据发送端口B和同步总线430发送至接收端420;
接收端420通过数据接收端口F接收发送端411发送的数据信号;
第一时钟发送端口A与双边沿时钟触发器412的第一时钟接收端口C连接;发送端411通过第一时钟发送端口A和第一时钟接收端口C将时钟信号发送至双边沿时钟触发器412;
电平端口D连接电平,用于接收电平信号;
双边沿时钟触发器412基于所接收到的电平信号,对时钟信号进行相位调整,并通过第二时钟发送端口Q输出调整相位后的时钟信号。
第二时钟发送端口Q通过同步总线E与第二时钟接收端口E连接;双边沿时钟触发器412通过第二时钟发送端口Q和同步总线430将调整相位后的时钟信号发送至接收端420;
接收端420通过第二时钟接收端口E接收双边沿时钟触发器412发送的调整相位后的时钟信号,并基于调整相位后的时钟信号对发送端411发送的数据信号进行采样。
在一些示例中,电平端口D包括第一电平端口和第二电平端口;
第一电平端口与第一电平连接,用于接收第一电平输出的第一电平信号,第二电平端口与第二电平连接,用于接收第二电平输出的第二电平信号;
双边沿时钟触发器412在时钟信号的上升沿将第一电平端口接收的第一电平信号输入至第二时钟发送端口,在时钟信号的下降沿将第二电平端口接收的第二电平信号输入至第二时钟发送端口,得到调整相位后的时钟信号;或者
双边沿时钟触发器412在时钟信号的下降沿将第一电平端口接收的第一电平信号输入至第二时钟发送端口,在时钟信号的上升沿将第二电平端口接收的第二电平信号输入至第二时钟发送端口,得到调整相位后的时钟信号。
在又一些示例中,双边沿时钟触发器412还包括:时钟使能端口CE,用于禁用或者允许双边沿时钟触发器接收时钟信号。
在又一些示例中,双边沿时钟触发器412还包括:置位端口S和/或复位端口R;
置位端口S接地,复位端口R也接地。
本发明实施例提供的一种基于双边沿时钟触发器的相位调整系统,可以将相位调整装置中的发送端的第一时钟发送端口与双边沿时钟触发器的第一时钟接收端口连接;这样,可以使得发送端通过第一时钟发送端口和第一时钟接收端口将时钟信号发送至双边沿时钟触发器;还可以将双边沿时钟触发器的电平端口与电平连接,这样可以使得该双边沿时钟触发器在接收到时钟信号后,基于电平端口接收的电平信号,对时钟信号进行相位调整,在得到调整相位后的时钟信号后,可以通过第二时钟发送端口输出调整相位后的时钟信号。由于发送端发送的数据信号与调整前的时钟信号之间存在延迟时间,通过采用双边沿时钟触发器对时钟信号进行调整,可以使得调整相位后的时钟信号与调整前的时钟信号之间的延迟时间,和数据信号与调整前的时钟信号之间的延迟时间相同;从而使得数据信号与调整相位后的时钟信号之间的延迟为0,进而使得接收端接收到的数据信号与调整相位后的时钟信号的相位差,与在发送端设置的最佳相位差相同,以使得接收端采样的准确率最高,进而提高了高速同步总线的传输效率。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
本说明书中的各个实施例均采用相关的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于系统实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上所述仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (9)

1.一种基于双边沿时钟触发器的相位调整装置,其特征在于,所述相位调整装置包括:发送端和双边沿时钟触发器;所述发送端包括:第一时钟发送端口和数据发送端口;所述双边沿时钟触发器包括:第一时钟接收端口、电平端口和第二时钟发送端口;所述发送端设置有时钟信号与数据信号的最佳相位差;所述最佳相位差用于表征接收端采样的最高准确率;
所述数据发送端口用于输出所述发送端的所述数据信号;
所述第一时钟发送端口与所述双边沿时钟触发器的第一时钟接收端口连接;所述发送端通过所述第一时钟发送端口和所述第一时钟接收端口将所述时钟信号发送至所述双边沿时钟触发器;
所述电平端口连接电平,用于接收电平信号;
所述双边沿时钟触发器基于所接收到的所述电平信号,对所述时钟信号进行相位调整,并通过所述第二时钟发送端口输出调整相位后的时钟信号。
2.根据权利要求1所述的装置,其特征在于,所述电平端口包括第一电平端口和第二电平端口;
所述第一电平端口与第一电平连接,用于接收所述第一电平输出的第一电平信号,所述第二电平端口与第二电平连接,用于接收所述第二电平输出的第二电平信号;
所述双边沿时钟触发器在所述时钟信号的上升沿将所述第一电平端口接收的第一电平信号输入至所述第二时钟发送端口,在所述时钟信号的下降沿将所述第二电平端口接收的第二电平信号输入至所述第二时钟发送端口,得到所述调整相位后的时钟信号;或者
所述双边沿时钟触发器在所述时钟信号的下降沿将所述第一电平端口接收的第一电平信号输入至所述第二时钟发送端口,在所述时钟信号的上升沿将所述第二电平端口接收的第二电平信号输入至所述第二时钟发送端口,得到所述调整相位后的时钟信号。
3.根据权利要求1或2所述的装置,其特征在于,所述双边沿时钟触发器还包括:时钟使能端口,用于禁用或者允许所述双边沿时钟触发器接收所述时钟信号。
4.根据权利要求3所述的装置,其特征在于,所述双边沿时钟触发器还包括:置位端口和/或复位端口;
所述置位端口接地,所述复位端口也接地。
5.一种基于双边沿时钟触发器的相位调整方法,其特征在于,应用于权利要求1~4任一项所述的相位调整装置,所述方法包括:
将发送端的时钟信号通过第一时钟发送端口和第一时钟接收端口发送至双边沿时钟触发器;
在接收到所述时钟信号和双边沿时钟触发器的电平端口输入的电平信号后,基于所述电平信号对所述时钟信号进行相位调整,得到调整相位后的时钟信号;
输出所述调整相位后的时钟信号。
6.一种基于双边沿时钟触发器的相位调整系统,其特征在于,所述系统包括:相位调整装置、同步总线以及接收端;所述相位调整装置包括发送端和双边沿时钟触发器;所述发送端包括:第一时钟发送端口和数据发送端口;所述双边沿时钟触发器包括:第一时钟接收端口、电平端口和第二时钟发送端口;所述接收端包括:第二时钟接收端口和数据接收端口;所述发送端设置有时钟信号与数据信号的最佳相位差;所述最佳相位差用于表征接收端采样的最高准确率;
所述数据发送端口通过所述同步总线与所述数据接收端口连接;所述发送端的数据信号通过所述数据发送端口和所述同步总线发送至所述接收端;
所述接收端通过所述数据接收端口接收所述发送端发送的数据信号;
所述第一时钟发送端口与所述双边沿时钟触发器的第一时钟接收端口连接;所述发送端通过所述第一时钟发送端口和所述第一时钟接收端口将时钟信号发送至所述双边沿时钟触发器;
所述电平端口连接电平,用于接收电平信号;
所述双边沿时钟触发器基于所接收到的所述电平信号,对所述时钟信号进行相位调整,并通过所述第二时钟发送端口输出调整相位后的时钟信号;
所述第二时钟发送端口通过所述同步总线与所述第二时钟接收端口连接;所述双边沿时钟触发器通过所述第二时钟发送端口和所述同步总线将所述调整相位后的时钟信号发送至所述接收端;
所述接收端通过所述第二时钟接收端口接收所述双边沿时钟触发器发送的所述调整相位后的时钟信号,并基于所述调整相位后的时钟信号对所述发送端发送的数据信号进行采样。
7.根据权利要求6所述的系统,其特征在于,所述电平端口包括第一电平端口和第二电平端口;
所述第一电平端口与第一电平连接,用于接收所述第一电平输出的第一电平信号,所述第二电平端口与第二电平连接,用于接收所述第二电平输出的第二电平信号;
所述双边沿时钟触发器在所述时钟信号的上升沿将所述第一电平端口接收的第一电平信号输入至所述第二时钟发送端口,在所述时钟信号的下降沿将所述第二电平端口接收的第二电平信号输入至所述第二时钟发送端口,得到所述调整相位后的时钟信号;或者
所述双边沿时钟触发器在所述时钟信号的下降沿将所述第一电平端口接收的第一电平信号输入至所述第二时钟发送端口,在所述时钟信号的上升沿将所述第二电平端口接收的第二电平信号输入至所述第二时钟发送端口,得到所述调整相位后的时钟信号。
8.根据权利要求6或7所述的系统,其特征在于,所述双边沿时钟触发器还包括:时钟使能端口,用于禁用或者允许所述双边沿时钟触发器接收所述时钟信号。
9.根据权利要求8所述的系统,其特征在于,所述双边沿时钟触发器还包括:置位端口和/或复位端口;
所述置位端口接地,所述复位端口也接地。
CN202010158689.6A 2020-03-09 2020-03-09 一种基于双边沿时钟触发器的相位调整装置、方法及系统 Active CN111342820B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010158689.6A CN111342820B (zh) 2020-03-09 2020-03-09 一种基于双边沿时钟触发器的相位调整装置、方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010158689.6A CN111342820B (zh) 2020-03-09 2020-03-09 一种基于双边沿时钟触发器的相位调整装置、方法及系统

Publications (2)

Publication Number Publication Date
CN111342820A true CN111342820A (zh) 2020-06-26
CN111342820B CN111342820B (zh) 2023-05-30

Family

ID=71186114

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010158689.6A Active CN111342820B (zh) 2020-03-09 2020-03-09 一种基于双边沿时钟触发器的相位调整装置、方法及系统

Country Status (1)

Country Link
CN (1) CN111342820B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10164148A (ja) * 1996-11-27 1998-06-19 Nec Corp デジタル信号識別方法とその方法を実施するための装置
US20050116750A1 (en) * 2003-12-01 2005-06-02 Via Technologies, Inc. Data recovery device using a sampling clock with a half frequency of data rate
CN102684686A (zh) * 2012-05-09 2012-09-19 上海宏力半导体制造有限公司 一种降低带内相位噪声的锁相环及其相应的工作方法
CN102857198A (zh) * 2012-08-30 2013-01-02 锐迪科科技有限公司 用于双边沿触发器的时钟门控电路
US8675798B1 (en) * 2010-12-23 2014-03-18 Netlogic Microsystems, Inc. Systems, circuits, and methods for phase inversion
US20160169966A1 (en) * 2014-12-11 2016-06-16 Freescale Simiconductor, Inc. Integrated circuit with scan chain having dual-edge triggered scannable flip flops and method of operating thereof
US20180083764A1 (en) * 2016-09-19 2018-03-22 Sandisk Technologies Llc Tuning circuitry and operations for non-source-synchronous systems
CN108023578A (zh) * 2016-10-31 2018-05-11 联发科技股份有限公司 正交时钟发生装置和通信系统发送器
CN109143907A (zh) * 2018-11-26 2019-01-04 光梓信息科技(上海)有限公司 同步采样系统及自动相位选择方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10164148A (ja) * 1996-11-27 1998-06-19 Nec Corp デジタル信号識別方法とその方法を実施するための装置
US20050116750A1 (en) * 2003-12-01 2005-06-02 Via Technologies, Inc. Data recovery device using a sampling clock with a half frequency of data rate
US8675798B1 (en) * 2010-12-23 2014-03-18 Netlogic Microsystems, Inc. Systems, circuits, and methods for phase inversion
CN102684686A (zh) * 2012-05-09 2012-09-19 上海宏力半导体制造有限公司 一种降低带内相位噪声的锁相环及其相应的工作方法
CN102857198A (zh) * 2012-08-30 2013-01-02 锐迪科科技有限公司 用于双边沿触发器的时钟门控电路
US20160169966A1 (en) * 2014-12-11 2016-06-16 Freescale Simiconductor, Inc. Integrated circuit with scan chain having dual-edge triggered scannable flip flops and method of operating thereof
US20180083764A1 (en) * 2016-09-19 2018-03-22 Sandisk Technologies Llc Tuning circuitry and operations for non-source-synchronous systems
CN108023578A (zh) * 2016-10-31 2018-05-11 联发科技股份有限公司 正交时钟发生装置和通信系统发送器
CN109143907A (zh) * 2018-11-26 2019-01-04 光梓信息科技(上海)有限公司 同步采样系统及自动相位选择方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
曾小旁;汪鹏君;: "时钟低摆幅三值双边沿低功耗触发器的设计" *
杭国强;: "低功耗三值双边沿触发器设计" *

Also Published As

Publication number Publication date
CN111342820B (zh) 2023-05-30

Similar Documents

Publication Publication Date Title
CN103036667B (zh) 一种高速串行通讯接口自适应时序校准方法
EP2573975B1 (en) Method and device for selecting sampling clock signal
US20150192949A1 (en) Digital Calibration-Based Skew Cancellation for Long-Reach MIPI D-PHY Serial Links
EP2824657B1 (en) Point to multi-point clock-forwarded signaling for large displays
US10284361B2 (en) Channel skew calibration method and associated receiver and system
CN115834805B (zh) 一种mipi dphy偏斜消除电路和偏斜消除方法
CN111025240A (zh) 一种多路雷达射频信号数字接收系统
US7450675B2 (en) Multi-channel receiver, digital edge tuning circuit and method thereof
CN114328347A (zh) 一种提高spi总线频率的方法
CN111342820A (zh) 一种基于双边沿时钟触发器的相位调整装置、方法及系统
CN109428661B (zh) 一种基于fpga的主备时钟相位对齐装置及方法
EP1158415A2 (en) Parallel data interface
CN110635892A (zh) 基于同步422标准的数据采样系统
WO2018188371A8 (zh) 一种有源阵列天线的信号处理方法和装置
CN111404658A (zh) 亚稳态校正方法
CN109560883A (zh) 一种多通道同步接收系统与校正方法
US20170337316A1 (en) Data processing system
CN110750479A (zh) 基于同步422标准的数据采样方法
CN108365899B (zh) 一种信道化测频的带宽拼接系统及方法
TW201324170A (zh) 訊號採集系統及方法
Jian et al. Design and Implementation of High Speed Data Transmission for X-Band Dual Polarized Weather Radar
CN215728788U (zh) 一种幅相校准装置及幅相校准系统
CN107819779B (zh) 一种基于公共光交换网络的信号收发方法
KR102428498B1 (ko) 스위칭 노이즈를 감소시킬 수 있는 수신 장치 및 이를 포함하는 전송 시스템
WO2023087588A1 (zh) 采样电路、采样电路的使用方法、存储介质、电子装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant