CN111143138A - 一种PCIe Bus总线故障定位方法、系统、终端及存储介质 - Google Patents

一种PCIe Bus总线故障定位方法、系统、终端及存储介质 Download PDF

Info

Publication number
CN111143138A
CN111143138A CN201910896072.1A CN201910896072A CN111143138A CN 111143138 A CN111143138 A CN 111143138A CN 201910896072 A CN201910896072 A CN 201910896072A CN 111143138 A CN111143138 A CN 111143138A
Authority
CN
China
Prior art keywords
pcie
information
pcie bus
standard
abnormal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201910896072.1A
Other languages
English (en)
Inventor
刘玉磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN201910896072.1A priority Critical patent/CN111143138A/zh
Publication of CN111143138A publication Critical patent/CN111143138A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明提供一种PCIe Bus总线故障定位方法、系统、终端及存储介质,包括:设置PCIe Bus总线标准信息;采集测试服务器的异常PCIe Bus总线信息;通过比对所述异常PCIe Bus总线信息与标准信息,提取异常PCIe线路信息;根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置。本发明能够快速有效的定位PCIe Bus总线异常。提高维修员维修的准确率,减少部件更换的误判,节省时间,节省资源,减少资源的浪费。同时提供给代工厂RMA部件的维修,减少误判造成NTF。减少公司到代工厂RMA返修的往返费用。

Description

一种PCIe Bus总线故障定位方法、系统、终端及存储介质
技术领域
本发明涉及服务器测试技术领域,具体涉及一种PCIe Bus总线故障定位方法、系统、终端及存储介质。
背景技术
生产过程中,Diagnostic系统需要对服务器PCIe Bus数据总线工作状态进行检查和测试。当出现某一条或者某数条PCIe Bus工作异常时,Diag测试系统将会提示PCIe Bustest failed.维修员在面对数百条数据总线时,无法及时有效的定位有问题的数据总线,并且对于更换下来的主板,返回到代工厂后,因服务器系统配置环境发生变化,更增加了数据总线问题定位准确的困难。为了快速准确的诊断问题,减少不良机器的误判,减少不良部件的误判,开发一种实用性快速定位异常PCIe Bus总线的方法。
发明内容
针对现有技术的上述不足,本发明提供一种PCIe Bus总线故障定位方法、系统、终端及存储介质,以解决上述技术问题。
第一方面,本发明提供一种PCIe Bus总线故障定位方法,包括:
设置PCIe Bus总线标准信息;
采集测试服务器的异常PCIe Bus总线信息;
通过比对所述异常PCIe Bus总线信息与标准信息,提取异常PCIe线路信息;
根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置。
进一步的,所述设置PCIe Bus总线标准信息,包括:
选取与测试服务器同型号的服务器作为标准服务器,通过lspci采集标准服务器的PCIe Bus总线信息作为PCIe Bus总线标准信息,所述PCIe Bus总线标准信息包括PCIe线路名称和PCIe线路数量;
将所述PCIe Bus总线标准信息上传至共享网络。
进一步的,所述通过比对所述异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息,包括:
判断异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息的PCIe线路数目是否相同:
是,则解除测试服务器PCIe Bus总线异常告警;
否,则提取异常PCIe Bus总线信息与标准信息中的差异PCIe线路名称。
进一步的,所述根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置,包括:
根据差异PCIe线路名称和PCB电路图获取差异PCIe线路名称在所述PCB电路图上的接口名称;
将所述接口名称输出为异常PCIe线路位置。
第二方面,本发明提供一种PCIe Bus总线故障定位系统,包括:
标准设置单元,配置用于设置PCIe Bus总线标准信息;
异常采集单元,配置用于采集测试服务器的异常PCIe Bus总线信息;
异常提取单元,配置用于通过比对所述异常PCIe Bus总线信息与标准信息,提取异常PCIe线路信息;
位置分析单元,配置用于根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置。
进一步的,所述标准设置单元包括:
标准采集模块,配置用于选取与测试服务器同型号的服务器作为标准服务器,通过lspci采集标准服务器的PCIe Bus总线信息作为PCIe Bus总线标准信息,所述PCIe Bus总线标准信息包括PCIe线路名称和PCIe线路数量;
标准存储模块,配置用于将所述PCIe Bus总线标准信息上传至共享网络。
进一步的,所述异常提取单元包括:
数目判断模块,配置用于判断异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息的PCIe线路数目是否相同;
异常解除模块,配置用于解除测试服务器PCIe Bus总线异常告警;
名称提取模块,配置用于提取异常PCIe Bus总线信息与标准信息中的差异PCIe线路名称。
进一步的,所述位置分析单元包括:
接口分析模块,配置用于根据差异PCIe线路名称和PCB电路图获取差异PCIe线路名称在所述PCB电路图上的接口名称;
位置输出模块,配置用于将所述接口名称输出为异常PCIe线路位置。
第三方面,提供一种终端,包括:
处理器、存储器,其中,
该存储器用于存储计算机程序,
该处理器用于从存储器中调用并运行该计算机程序,使得终端执行上述的终端的方法。
第四方面,提供了一种计算机存储介质,所述计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述各方面所述的方法。
本发明的有益效果在于,
本发明提供的PCIe Bus总线故障定位方法、系统、终端及存储介质,通过预先设置PCIe Bus总线标准信息作为比对标准,采集测试服务器的异常PCIeBus总线信息,通过将异常PCIe Bus总线信息与标准信息比对,得到异常PCIe线路名称,再结合PCB电路图,得到异常PCIe线路位置信息。本发明能够快速有效的定位PCIe Bus总线异常。提高维修员维修的准确率,减少部件更换的误判,节省时间,节省资源,减少资源的浪费。同时提供给代工厂RMA部件的维修,减少误判造成NTF。减少公司到代工厂RMA返修的往返费用。
此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例的方法的示意性流程图。
图2是本发明一个实施例的方法的PCB电路图。
图3是本发明一个实施例的系统的示意性框图。
图4为本发明实施例提供的一种终端的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
下面对本发明中出现的关键术语进行解释。
图1是本发明一个实施例的方法的示意性流程图。其中,图1执行主体可以为一种PCIe Bus总线故障定位系统。
如图1所示,该方法100包括:
步骤110,设置PCIe Bus总线标准信息;
步骤120,采集测试服务器的异常PCIe Bus总线信息;
步骤130,通过比对所述异常PCIe Bus总线信息与标准信息,提取异常PCIe线路信息;
步骤140,根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置。
可选地,作为本发明一个实施例,所述设置PCIe Bus总线标准信息,包括:
选取与测试服务器同型号的服务器作为标准服务器,通过lspci采集标准服务器的PCIe Bus总线信息作为PCIe Bus总线标准信息,所述PCIe Bus总线标准信息包括PCIe线路名称和PCIe线路数量;
将所述PCIe Bus总线标准信息上传至共享网络。
可选地,作为本发明一个实施例,所述通过比对所述异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息,包括:
判断异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息的PCIe线路数目是否相同:
是,则解除测试服务器PCIe Bus总线异常告警;
否,则提取异常PCIe Bus总线信息与标准信息中的差异PCIe线路名称。
可选地,作为本发明一个实施例,所述根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置,包括:
根据差异PCIe线路名称和PCB电路图获取差异PCIe线路名称在所述PCB电路图上的接口名称;
将所述接口名称输出为异常PCIe线路位置。
为了便于对本发明的理解,下面以本发明PCIe Bus总线故障定位方法的原理,结合实施例中对PCIe Bus总线故障进行定位的过程,对本发明提供的PCIeBus总线故障定位方法做进一步的描述。
具体的,所述PCIe Bus总线故障定位方法包括:
S1、设置PCIe Bus总线标准信息。
Linux系统环境下,找一台同配置正常的机器,通过lspci获取PCIe device信息。同时通过lspci|wc–l获取PCIe device条数。生成标准文档保存命名为standard.log。将标准文档上传至共享网络。
S2、采集测试服务器的异常PCIe Bus总线信息。
生产过程中,相同配置PCIe Bus test fail的机器(测试服务器),通过lspci获取PCIe device信息。同时通过lspci|wc–l获取PCIe device条数。生成文档保存命名为fail.log。
S3、通过比对所述异常PCIe Bus总线信息与标准信息,提取异常PCIe线路信息。
通过比对异常PCIe Bus总线信息与标准信息提取异常PCIe Bus总线信息中的异常PCIe线路名称。例如:把standard.log和fail.log放在同一个文件夹下,通过vim–d对两个PCIe device设备信息进行对比分析,并提取异常的device设备和ID。通过vim–d对比解析,fail.log的PCIe device数量是178.Standard.log的PCIe device的数量是180。同时显示红色颜色的,是fail.log缺少的PCIe device的信息。通过diff命令,把差异数据独立提取出来。
S4、根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置。
通过diff提取的异常的PCIe device分析出在180个device中,测试fail机器的缺少2个device。Bus:slot.func分别是00:1a.0和04:00.0.分别对应的USB controller和LSIlogic的设备。再结合PCB电路原理图(如图2所示),USB device挂载南桥,LSI logic设别通过pcie slot接口挂载CPU上。对主板的相关电路的PCIe Bus进行信号进行测量,进行分析。最终得到异常PCIe线路名称在PCB电路板上的对应接口名称,即为故障位置。
如图3示,该系统300包括:
标准设置单元310,配置用于设置PCIe Bus总线标准信息;
异常采集单元320,配置用于采集测试服务器的异常PCIe Bus总线信息;
异常提取单元330,配置用于通过比对所述异常PCIe Bus总线信息与标准信息,提取异常PCIe线路信息;
位置分析单元340,配置用于根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置。
可选地,作为本发明一个实施例,所述标准设置单元包括:
标准采集模块,配置用于选取与测试服务器同型号的服务器作为标准服务器,通过lspci采集标准服务器的PCIe Bus总线信息作为PCIe Bus总线标准信息,所述PCIe Bus总线标准信息包括PCIe线路名称和PCIe线路数量;
标准存储模块,配置用于将所述PCIe Bus总线标准信息上传至共享网络。
可选地,作为本发明一个实施例,所述异常提取单元包括:
数目判断模块,配置用于判断异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息的PCIe线路数目是否相同;
异常解除模块,配置用于解除测试服务器PCIe Bus总线异常告警;
名称提取模块,配置用于提取异常PCIe Bus总线信息与标准信息中的差异PCIe线路名称。
可选地,作为本发明一个实施例,所述位置分析单元包括:
接口分析模块,配置用于根据差异PCIe线路名称和PCB电路图获取差异PCIe线路名称在所述PCB电路图上的接口名称;
位置输出模块,配置用于将所述接口名称输出为异常PCIe线路位置。
图3为本发明实施例提供的一种终端系统400的结构示意图,该终端系统400可以用于执行本发明实施例提供的PCIe Bus总线故障定位方法。
其中,该终端系统400可以包括:处理器410、存储器420及通信单元430。这些组件通过一条或多条总线进行通信,本领域技术人员可以理解,图中示出的服务器的结构并不构成对本发明的限定,它既可以是总线形结构,也可以是星型结构,还可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
其中,该存储器420可以用于存储处理器410的执行指令,存储器420可以由任何类型的易失性或非易失性存储终端或者它们的组合实现,如静态随机存取存储器(SRAM),电可擦除可编程只读存储器(EEPROM),可擦除可编程只读存储器(EPROM),可编程只读存储器(PROM),只读存储器(ROM),磁存储器,快闪存储器,磁盘或光盘。当存储器420中的执行指令由处理器410执行时,使得终端400能够执行以下上述方法实施例中的部分或全部步骤。
处理器410为存储终端的控制中心,利用各种接口和线路连接整个电子终端的各个部分,通过运行或执行存储在存储器420内的软件程序和/或模块,以及调用存储在存储器内的数据,以执行电子终端的各种功能和/或处理数据。所述处理器可以由集成电路(Integrated Circuit,简称IC)组成,例如可以由单颗封装的IC所组成,也可以由连接多颗相同功能或不同功能的封装IC而组成。举例来说,处理器410可以仅包括中央处理器(Central Processing Unit,简称CPU)。在本发明实施方式中,CPU可以是单运算核心,也可以包括多运算核心。
通信单元430,用于建立通信信道,从而使所述存储终端可以与其它终端进行通信。接收其他终端发送的用户数据或者向其他终端发送用户数据。
本发明还提供一种计算机存储介质,其中,该计算机存储介质可存储有程序,该程序执行时可包括本发明提供的各实施例中的部分或全部步骤。所述的存储介质可为磁碟、光盘、只读存储记忆体(英文:read-only memory,简称:ROM)或随机存储记忆体(英文:random access memory,简称:RAM)等。
因此,本发明通过预先设置PCIe Bus总线标准信息作为比对标准,采集测试服务器的异常PCIe Bus总线信息,通过将异常PCIe Bus总线信息与标准信息比对,得到异常PCIe线路名称,再结合PCB电路图,得到异常PCIe线路位置信息。本发明能够快速有效的定位PCIe Bus总线异常。提高维修员维修的准确率,减少部件更换的误判,节省时间,节省资源,减少资源的浪费。同时提供给代工厂RMA部件的维修,减少误判造成NTF。减少公司到代工厂RMA返修的往返费用,本实施例所能达到的技术效果可以参见上文中的描述,此处不再赘述。
本领域的技术人员可以清楚地了解到本发明实施例中的技术可借助软件加必需的通用硬件平台的方式来实现。基于这样的理解,本发明实施例中的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中如U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质,包括若干指令用以使得一台计算机终端(可以是个人计算机,服务器,或者第二终端、网络终端等)执行本发明各个实施例所述方法的全部或部分步骤。
本说明书中各个实施例之间相同相似的部分互相参见即可。尤其,对于终端实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例中的说明即可。
在本发明所提供的几个实施例中,应该理解到,所揭露的系统、系统和方法,可以通过其它的方式实现。例如,以上所描述的系统实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,系统或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种PCIe Bus总线故障定位方法,其特征在于,包括:
设置PCIe Bus总线标准信息;
采集测试服务器的异常PCIe Bus总线信息;
通过比对所述异常PCIe Bus总线信息与标准信息,提取异常PCIe线路信息;
根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置。
2.根据权利要求1所述的PCIe Bus总线故障定位方法,其特征在于,所述设置PCIe Bus总线标准信息,包括:
选取与测试服务器同型号的服务器作为标准服务器,通过lspci采集标准服务器的PCIe Bus总线信息作为PCIe Bus总线标准信息,所述PCIe Bus总线标准信息包括PCIe线路名称和PCIe线路数量;
将所述PCIe Bus总线标准信息上传至共享网络。
3.根据权利要求1所述的PCIe Bus总线故障定位方法,其特征在于,所述通过比对所述异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息,包括:
判断异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息的PCIe线路数目是否相同:
是,则解除测试服务器PCIe Bus总线异常告警;
否,则提取异常PCIe Bus总线信息与标准信息中的差异PCIe线路名称。
4.根据权利要求3所述的PCIe Bus总线故障定位方法,其特征在于,所述根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置,包括:
根据差异PCIe线路名称和PCB电路图获取差异PCIe线路名称在所述PCB电路图上的接口名称;
将所述接口名称输出为异常PCIe线路位置。
5.一种PCIe Bus总线故障定位系统,其特征在于,包括:
标准设置单元,配置用于设置PCIe Bus总线标准信息;
异常采集单元,配置用于采集测试服务器的异常PCIe Bus总线信息;
异常提取单元,配置用于通过比对所述异常PCIe Bus总线信息与标准信息,提取异常PCIe线路信息;
位置分析单元,配置用于根据异常PCIe线路信息和PCB电路图分析异常PCIe线路位置。
6.根据权利要求5所述的PCIe Bus总线故障定位系统,其特征在于,所述标准设置单元包括:
标准采集模块,配置用于选取与测试服务器同型号的服务器作为标准服务器,通过lspci采集标准服务器的PCIe Bus总线信息作为PCIe Bus总线标准信息,所述PCIe Bus总线标准信息包括PCIe线路名称和PCIe线路数量;
标准存储模块,配置用于将所述PCIe Bus总线标准信息上传至共享网络。
7.根据权利要求5所述的PCIe Bus总线故障定位系统,其特征在于,所述异常提取单元包括:
数目判断模块,配置用于判断异常PCIe Bus总线信息与标准信息提取异常PCIe线路信息的PCIe线路数目是否相同;
异常解除模块,配置用于解除测试服务器PCIe Bus总线异常告警;
名称提取模块,配置用于提取异常PCIe Bus总线信息与标准信息中的差异PCIe线路名称。
8.根据权利要求7所述的PCIe Bus总线故障定位系统,其特征在于,所述位置分析单元包括:
接口分析模块,配置用于根据差异PCIe线路名称和PCB电路图获取差异PCIe线路名称在所述PCB电路图上的接口名称;
位置输出模块,配置用于将所述接口名称输出为异常PCIe线路位置。
9.一种终端,其特征在于,包括:
处理器;
用于存储处理器的执行指令的存储器;
其中,所述处理器被配置为执行权利要求1-4任一项所述的方法。
10.一种存储有计算机程序的计算机可读存储介质,其特征在于,该程序被处理器执行时实现如权利要求1-4中任一项所述的方法。
CN201910896072.1A 2019-09-22 2019-09-22 一种PCIe Bus总线故障定位方法、系统、终端及存储介质 Withdrawn CN111143138A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910896072.1A CN111143138A (zh) 2019-09-22 2019-09-22 一种PCIe Bus总线故障定位方法、系统、终端及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910896072.1A CN111143138A (zh) 2019-09-22 2019-09-22 一种PCIe Bus总线故障定位方法、系统、终端及存储介质

Publications (1)

Publication Number Publication Date
CN111143138A true CN111143138A (zh) 2020-05-12

Family

ID=70516851

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910896072.1A Withdrawn CN111143138A (zh) 2019-09-22 2019-09-22 一种PCIe Bus总线故障定位方法、系统、终端及存储介质

Country Status (1)

Country Link
CN (1) CN111143138A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113407525A (zh) * 2021-08-03 2021-09-17 深圳华锐金融技术股份有限公司 K线数据检查方法、装置、计算机设备及可读存储介质

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113407525A (zh) * 2021-08-03 2021-09-17 深圳华锐金融技术股份有限公司 K线数据检查方法、装置、计算机设备及可读存储介质
CN113407525B (zh) * 2021-08-03 2021-11-09 深圳华锐金融技术股份有限公司 K线数据检查方法、装置、计算机设备及可读存储介质

Similar Documents

Publication Publication Date Title
CN110557299A (zh) 一种网络传输功能批量测试方法、系统、终端及存储介质
CN113138929A (zh) 分布式接口测试方法、装置、电子设备及存储介质
CN113672456A (zh) 应用平台的模块化自监听方法、系统、终端及存储介质
CN110543420A (zh) 一种软件测试方法、系统、终端及存储介质
CN112529223A (zh) 一种设备故障报修方法、装置、服务器及储存介质
CN109067605B (zh) 一种存储子系统故障诊断方法、装置、终端及存储介质
CN110865944A (zh) 测试用例的数据分析方法、装置、存储介质和测试设备
CN110990289B (zh) 一种自动提交bug的方法、装置、电子设备及存储介质
CN110580220B (zh) 测量代码段执行时间的方法及终端设备
CN203733108U (zh) 一种基于x86主板自测试模型
CN111143138A (zh) 一种PCIe Bus总线故障定位方法、系统、终端及存储介质
CN117234783A (zh) Pcie设备的检测方法及装置、bios及存储介质
CN116521411B (zh) 一种检测嵌入式设备程序错误并复位的方法、设备及介质
CN112463504B (zh) 一种双控存储产品测试方法、系统、终端及存储介质
CN110069382B (zh) 软件监控方法、服务器、终端设备、计算机设备及介质
CN110543394A (zh) 服务器sensor信息一致性测试方法、系统、终端及存储介质
CN112486785B (zh) 一种服务器定位宕机阶段的方法、系统、终端及存储介质
CN115756935A (zh) 嵌入式软件系统的异常故障定位方法、装置及设备
CN105740114B (zh) 移动终端的容错测试方法及装置
CN113282496A (zh) 接口自动测试方法、装置、设备及存储介质
CN114036008A (zh) 设备信息检测方法、装置、计算机设备及存储介质
CN114138600A (zh) 一种固件关键信息的存储方法、装置、设备及存储介质
CN114020645A (zh) 测试方法、装置、设备、可读存储介质及计算机程序产品
CN112231170A (zh) 一种数据交互卡监管方法、系统、终端及存储介质
CN111475398A (zh) 一种服务器nic诊断方法、系统、终端及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20200512