CN111124930A - 一种代码缺陷检查方法、装置、设备及存储介质 - Google Patents

一种代码缺陷检查方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN111124930A
CN111124930A CN201911386462.0A CN201911386462A CN111124930A CN 111124930 A CN111124930 A CN 111124930A CN 201911386462 A CN201911386462 A CN 201911386462A CN 111124930 A CN111124930 A CN 111124930A
Authority
CN
China
Prior art keywords
code
checked
programmable device
cpu
defect inspection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201911386462.0A
Other languages
English (en)
Inventor
徐翔宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN201911386462.0A priority Critical patent/CN111124930A/zh
Publication of CN111124930A publication Critical patent/CN111124930A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/3668Software testing
    • G06F11/3672Test management
    • G06F11/3688Test management for test execution, e.g. scheduling of test suites
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/3668Software testing
    • G06F11/3672Test management
    • G06F11/3692Test management for test results analysis

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本申请公开了一种代码缺陷检查方法,应用于CPU,包括:获取待检查代码;将可编程器件待检查代码发送至预先与可编程器件CPU通信相连的可编程器件中;控制可编程器件利用预先设置的代码缺陷检查算法对可编程器件待检查代码进行代码缺陷检查,并向CPU反馈检查结果。本方法利用可编程器件进行代码缺陷检查操作,因此能够提高代码缺陷检查的检查效率,并且避免了检查大量的待检查代码时占用大量的CPU运算资源,从而提升CPU处理业务的整体效率。本申请还公开了一种代码缺陷检查装置、设备及计算机可读存储介质,均具有上述有益效果。

Description

一种代码缺陷检查方法、装置、设备及存储介质
技术领域
本发明涉及信息校验领域,特别涉及一种代码缺陷检查方法、装置、设备及计算机可读存储介质。
背景技术
随着计算机技术的快速发展,目前,可以通过设置程序代码,并通过运行程序代码以实现对应的功能。在实际操作中,需要预先检查代码的可用性,即,检查代码是否存在缺陷,在保障代码无缺陷的情况下,再运行代码,以避免运行存在缺陷的代码导致的故障以及产生垃圾数据等情况。
现有技术中,是通过预先设置的代码缺陷检查算法,然后利用CPU依次对待检查代码的各字节进行检查。显然,按照现有技术的方法,在存在大量的待检查代码时,不仅检查效率低,需要消耗大量的时间;而且检查大量的待检查代码需要占用大量的CPU运算资源,严重影响CPU处理其他业务的处理效率。
因此,如何提高代码缺陷检查的检查效率,相对提升CPU处理业务的整体效率,是本领域技术人员目前需要解决的技术问题。
发明内容
有鉴于此,本发明的目的在于提供一种代码缺陷检查方法,能够提高代码缺陷检查的检查效率,相对提升CPU处理业务的整体效率;本发明的另一目的是提供一种代码缺陷检查装置、设备及计算机可读存储介质,均具有上述有益效果。
为解决上述技术问题,本发明提供一种代码缺陷检查方法,包括:
获取待检查代码;
将所述待检查代码发送至预先与所述CPU通信相连的可编程器件中;
控制所述可编程器件利用预先设置的代码缺陷检查算法对所述待检查代码进行代码缺陷检查,并向所述CPU反馈检查结果。
优选地,所述将所述待检查代码发送至预先与所述CPU通信相连的可编程器件中的过程,具体包括:
预先在与所述CPU通信相连的所述可编程器件中设置缓存空间;
将所述待检查代码发送至所述可编程器件的所述缓存空间中。
优选地,在所述获取待检查代码之后,进一步包括:
将所述待检查代码进行加密操作;
对应的,所述将所述待检查代码发送至预先与所述CPU通信相连的可编程器件中的过程,具体为:
将加密后的所述待检查代码发送至预先与所述CPU通信相连的所述可编程器件中。
优选地,若所述检查结果表示所述待检查代码存在代码缺陷,则进一步包括:
发出对应的提示信息。
优选地,若所述检查结果表示所述待检查代码存在代码缺陷,则进一步包括:
显示所述待检查代码中的缺陷代码。
优选地,在所述控制所述可编程器件利用预先设置的代码缺陷检查算法对所述待检查代码进行代码缺陷检查,并向所述CPU反馈检查结果之后,进一步包括:
记录所述待检查代码的检查时间以及与所述待检查代码对应的检查结果。
优选地,进一步包括:
显示所述可编程器件对所述待检查代码进行代码缺陷检查的检查进度信息。
为解决上述技术问题,本发明还提供一种代码缺陷检查装置,包括:
获取模块,用于获取待检查代码;
发送模块,用于将所述待检查代码发送至预先与所述CPU通信相连的可编程器件中;
控制模块,用于控制所述可编程器件利用预先设置的代码缺陷检查算法对所述待检查代码进行代码缺陷检查,并向所述CPU反馈检查结果。
优选地,所述发送模块具体包括:
预设模块,用于预先在与所述CPU通信相连的所述可编程器件中设置缓存空间;
发送子模块,用于将所述待检查代码发送至所述可编程器件的所述缓存空间中。
优选地,进一步包括:
加密模块,用于将所述待检查代码进行加密操作;
对应的,所述发送模块具体为:
加密发送模块,用于将加密后的所述待检查代码发送至预先与所述CPU通信相连的所述可编程器件中。
优选地,进一步包括:
提示模块,用于若所述检查结果表示所述待检查代码存在代码缺陷,则发出对应的提示信息。
进一步包括:
第一显示模块,用于若所述检查结果表示所述待检查代码存在代码缺陷,则显示所述待检查代码中的缺陷代码。
进一步包括:
记录模块,用于记录所述待检查代码的检查时间以及与所述待检查代码对应的检查结果。
进一步包括:
第二显示模块,用于显示所述可编程器件对所述待检查代码进行代码缺陷检查的检查进度信息。
为解决上述技术问题,本发明还提供一种代码缺陷检查设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现上述任一种代码缺陷检查方法的步骤。
为解决上述技术问题,本发明还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述任一种代码缺陷检查方法的步骤。
本发明提供的一种代码缺陷检查方法,应用于CPU,通过将需要进行代码缺陷检查的待检查代码发送至预先与CPU通信相连的可编程器件,并控制可编程器件利用预先设置的代码缺陷检查算法对待检查代码进行代码缺陷检查,向CPU反馈检查结果。本方法利用可编程器件进行代码缺陷检查操作,因此能够提高代码缺陷检查的检查效率,并且避免了检查大量的待检查代码时占用大量的CPU运算资源,从而提升CPU处理业务的整体效率。
为解决上述技术问题,本发明还提供了一种代码缺陷检查装置、设备及计算机可读存储介质,均具有上述有益效果。
附图说明
为了更清楚地说明本发明实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种代码缺陷检查方法的流程图;
图2为本发明实施例提供的一种代码缺陷检查装置的结构图;
图3为本发明实施例提供的一种代码缺陷检查设备的结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例的核心是提供一种代码缺陷检查方法,能够提高代码缺陷检查的检查效率,相对提升CPU处理业务的整体效率;本发明的另一核心是提供一种代码缺陷检查装置、设备及计算机可读存储介质,均具有上述有益效果。
为了使本领域技术人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。
图1为本发明实施例提供的一种代码缺陷检查方法的流程图。如图1所示,一种代码缺陷检查方法,应用于CPU,包括:
S10:获取待检查代码;
S20:将待检查代码发送至预先与CPU通信相连的可编程器件中。
首先需要说明的是,在实际操作中,首先需要编辑用于实现本方法的程序,包括运行于主机端通用处理器CPU上的主机端程序和运行于可编程器件上的Kernel程序,分别实现对应的功能。其中,首先采用python语言或者C语言编辑面向主机端CPU的主机端程序,采用OpenCL高级语言或其他硬件描述语言如Verilog或VHDL编写面向可编程器件的Kernel程序;然后,采用GCC编译器对主机端程序进行编译,生成可在通用处理器CPU上执行的可执行程序文件,采用Altera SDK for OpenCL(AOC)高层次综合工具对Kernel程序进行编译综合,生成可在可编程器件上运行的AOCX文件,AOCX文件是一种硬件逻辑门语言对应的文件。在CPU和可编程器件上设置用于实现本方法的程序后,便通过运行程序以实现本实施例提供的方法。并且,在后续的操作中,不必重复设置用于实现本方法的程序。
需要说明的是,在本实施例中,可编程器件可以具体为FPGA(Field-Programmable Gate Array,现场可编程门阵列)或者CPLD(Complex Programmable LogicDevice,复杂可编程逻辑器件),根据实际需求选择使用即可,本实施例对可编程器件的具体类型不做限定。
具体的,在实际操作中,首先获取待检查代码,待检查代码也就是需要进行代码缺陷检查的代码。然后,通过CPU与可编程器件之间的PCI-E接口,将获取到的待检查代码发送至可编程器件。
S30:控制可编程器件利用预先设置的代码缺陷检查算法对待检查代码进行代码缺陷检查,并向CPU反馈检查结果。
具体的,先为可编程器件设置运行时的参数信息,参数信息如运行时间、停止时间、并行度以及操作顺序等,再控制可编程器件按照参数信息运行。并且,在可编程器件接收到CPU发送的启动指令后,按照预设读取规则读取预设字节的待检查代码,并利用预先在可编程器件中设置代码缺陷检查算法对待检查代码进行代码缺陷检查,直至将待检查代码检查完毕,得出对应的检查结果,再向CPU反馈得出的检查结果。
需要说明的是,在本实施例中,可编程器件相当于是CPU的协处理器,通过调用可编程器件上的AOCX文件,进行硬件加速检查。并且可编程器件一般是并行对待检查代码进行检查,从而有效地提升代码缺陷检查算法的执行性能。另外,在实际操作中,根据实际需要对待检查代码进行的检查项目以及检查方式等因素,设置对应的代码缺陷检查算法,本实施例对代码缺陷检查算法的具体类型不做限定。另外需要说明的是,可编程器件读取待检查代码的读取规则与代码缺陷检查算法相对应,并且可编程器件每次读取的待检查代码的字节数尽可能少,尽量避免数据依赖,以提高并行度。
本发明实施例提供的一种代码缺陷检查方法,应用于CPU,通过将需要进行代码缺陷检查的待检查代码发送至预先与CPU通信相连的可编程器件,并控制可编程器件利用预先设置的代码缺陷检查算法对待检查代码进行代码缺陷检查,向CPU反馈检查结果。本方法利用可编程器件进行代码缺陷检查操作,因此能够提高代码缺陷检查的检查效率,并且避免了检查大量的待检查代码时占用大量的CPU运算资源,从而提升CPU处理业务的整体效率。
在上述实施例的基础上,本实施例对技术方案作了进一步的说明和优化,具体的,本实施例中,将待检查代码发送至预先与CPU通信相连的可编程器件中的过程,具体包括:
预先在与CPU通信相连的可编程器件中设置缓存空间;
将待检查代码发送至可编程器件的缓存空间中。
需要说明的是,在本实施例中,首先在可编程器件的DDR内存中设置缓存空间,即创建主机端CPU与可编程器件进行数据通信的缓存,CPU发送给可编程器件的待检查代码,具体是将该待检查代码发送到可编程器件的缓存空间中,后续可编程器件进行代码缺陷检查时,是从缓存空间中逐个字节地读取待检查代码。另外需要说明的是,本实施例对设置于可编程器件中的缓存空间的大小不做限定。
本实施例通过将待检查代码发送至可编程器件的缓存空间中,能够更便于可编程器件进行代码缺陷检查。
在上述实施例的基础上,本实施例对技术方案作了进一步的说明和优化,具体的,本实施例在获取待检查代码之后,进一步包括:
将待检查代码进行加密操作;
对应的,将待检查代码发送至预先与CPU通信相连的可编程器件中的过程,具体为:
将加密后的待检查代码发送至预先与CPU通信相连的可编程器件中。
本实施例中,是在获取待检查代码之后,进一步对待检查代码进行数据加密操作,得到加密后的待检查代码。也就是说,通过将待检查代码经过加密钥匙(Encryption key)及加密函数转换,变成无意义的密文(cipher text),即,加密后的待检查代码,再将加密后的待检查代码发送给可编程器件。对应的,可编程器件在读取待检查代码之前,需要先将加密后的待检查代码经过解密函数、解密钥匙(Decryption key)还原成原始的待检查代码,再对还原后的待检查代码进行代码缺陷检查。
可见,本实施例通过进一步对待检查代码进行数据加密操作,并且通过传输加密后的待检查代码至可编程器件,能够进一步提高发送待检查代码过程中的安全性。
在上述实施例的基础上,本实施例对技术方案作了进一步的说明和优化,具体的,本实施例中,若检查结果表示待检查代码存在代码缺陷,则进一步包括:
发出对应的提示信息。
具体的,在本实施例中,是在可编程器件向CPU反馈的检查结果表示待检查代码有代码缺陷的情况下,即,可编程器件检查出待检查代码存在代码缺陷时,进一步触发提示装置发出对应的提示信息。需要说明的是,提示装置可以具体是蜂鸣器和/或指示灯和/或显示器,通过触发蜂鸣器/指示灯/显示器等提示装置发出对应的提示信息,如蜂鸣音/闪烁灯/显示文字或图像等,以直观地提示用户当前对待检查代码进行代码缺陷检查的检查情况,从而能够进一步提升用户的使用体验。
在上述实施例的基础上,本实施例对技术方案作了进一步的说明和优化,具体的,本实施例中,若检查结果表示待检查代码存在代码缺陷,则进一步包括:
显示待检查代码中的缺陷代码。
具体的,在本实施例中,是在可编程器件检查出待检查代码存在代码缺陷时,提取出待检查代码中的存在缺陷的部分,即缺陷代码,再利用显示装置对缺陷代码进行显示。需要说明的是,在实际操作中,对显示装置的具体类型不做限定,并且对具体的显示方式也不做限定,例如,可以显示缺陷代码的具体信息,还可以进一步显示该缺陷代码的错误原因以及相对应的修改策略等。
可见,本实施例在检查结果表示待检查代码存在代码缺陷的情况下,进一步显示待检查代码中的缺陷代码,以便于用户便捷直接地获取存在缺陷的代码的具体信息,从而进一步提升用户的使用体验。
在上述实施例的基础上,本实施例对技术方案作了进一步的说明和优化,具体的,本实施例在控制可编程器件利用预先设置的代码缺陷检查算法对待检查代码进行代码缺陷检查,并向CPU反馈检查结果之后,进一步包括:
记录待检查代码的检查时间以及与待检查代码对应的检查结果。
具体的,在本实施例中,是在控制可编程器件利用预先设置的代码缺陷检查算法对待检查代码进行代码缺陷检查,并向CPU反馈检查结果之后,进一步获取当前进行代码缺陷检查的检查时间,以及可编程器件反馈的检查结果,并将检查时间和检查结果的信息进行对应记录存储。
需要说明的是,具体的记录方式可以是以文本或以表格的形式记录,本实施例对此不做限定,根据实际需求进行选择。
在本实施例中,通过进一步记录待检查代码的检查时间以及与待检查代码对应的检查结果,能够便于用户查看代码缺陷检查情况。
在上述实施例的基础上,本实施例对技术方案作了进一步的说明和优化,具体的,本实施例进一步包括:
显示可编程器件对待检查代码进行代码缺陷检查的检查进度信息。
在本实施例中,进一步根据待检查代码的整体数量以及当前已检查的待检查代码的数量计算出对应的检查进度,然后,依据该检查进度设置检查进度信息,并进行显示。具体的,检查进度信息可以是以直接以文本的形式进行显示,也可以是以进度条或者是以饼状图的方式进行显示,本实施例对此不做限定。
通过实时更新检查进度信息并对更新的检查进度信息进行显示,因此用户可以便捷直观地获取当前对待检查代码进行代码缺陷检查的进度情况,从而进一步提升用户的使用体验。
上文对于本发明提供的一种代码缺陷检查方法的实施例进行了详细的描述,本发明还提供了一种与该方法对应的代码缺陷检查装置、设备及计算机可读存储介质,由于装置、设备及计算机可读存储介质部分的实施例与方法部分的实施例相互照应,因此装置、设备及计算机可读存储介质部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
图2为本发明实施例提供的一种代码缺陷检查装置的结构图,如图2所示,一种代码缺陷检查装置,应用于CPU,包括:
获取模块21,用于获取待检查代码;
发送模块22,用于将待检查代码发送至预先与CPU通信相连的可编程器件中;
控制模块23,用于控制可编程器件利用预先设置的代码缺陷检查算法对待检查代码进行代码缺陷检查,并向CPU反馈检查结果。
本发明实施例提供的代码缺陷检查装置,具有上述代码缺陷检查方法的有益效果。
作为优选的实施方式,发送模块22具体包括:
预设模块,用于预先在与CPU通信相连的可编程器件中设置缓存空间;
发送子模块,用于将待检查代码发送至可编程器件的缓存空间中。
作为优选的实施方式,进一步包括:
加密模块,用于将待检查代码进行加密操作;
对应的,发送模块22具体为:
加密发送模块,用于将加密后的待检查代码发送至预先与CPU通信相连的可编程器件中。
作为优选的实施方式,进一步包括:
提示模块,用于若检查结果表示待检查代码存在代码缺陷,则发出对应的提示信息。
作为优选的实施方式,进一步包括:
第一显示模块,用于若检查结果表示待检查代码存在代码缺陷,则显示待检查代码中的缺陷代码。
作为优选的实施方式,进一步包括:
记录模块,用于记录待检查代码的检查时间以及与待检查代码对应的检查结果。
作为优选的实施方式,进一步包括:
第二显示模块,用于显示可编程器件对待检查代码进行代码缺陷检查的检查进度信息。
图3为本发明实施例提供的一种代码缺陷检查设备的结构图,如图3所示,一种代码缺陷检查设备包括:
存储器31,用于存储计算机程序;
处理器32,用于执行计算机程序时实现如上述代码缺陷检查方法的步骤。
本发明实施例提供的代码缺陷检查设备,具有上述代码缺陷检查方法的有益效果。
为解决上述技术问题,本发明还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述代码缺陷检查方法的步骤。
本发明实施例提供的计算机可读存储介质,具有上述代码缺陷检查方法的有益效果。
以上对本发明所提供的代码缺陷检查方法、装置、设备及计算机可读存储介质进行了详细介绍。本文中应用了具体实施例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。

Claims (10)

1.一种代码缺陷检查方法,应用于CPU,其特征在于,包括:
获取待检查代码;
将所述待检查代码发送至预先与所述CPU通信相连的可编程器件中;
控制所述可编程器件利用预先设置的代码缺陷检查算法对所述待检查代码进行代码缺陷检查,并向所述CPU反馈检查结果。
2.根据权利要求1所述的方法,其特征在于,所述将所述待检查代码发送至预先与所述CPU通信相连的可编程器件中的过程,具体包括:
预先在与所述CPU通信相连的所述可编程器件中设置缓存空间;
将所述待检查代码发送至所述可编程器件的所述缓存空间中。
3.根据权利要求1所述的方法,其特征在于,在所述获取待检查代码之后,进一步包括:
将所述待检查代码进行加密操作;
对应的,所述将所述待检查代码发送至预先与所述CPU通信相连的可编程器件中的过程,具体为:
将加密后的所述待检查代码发送至预先与所述CPU通信相连的所述可编程器件中。
4.根据权利要求1所述的方法,其特征在于,若所述检查结果表示所述待检查代码存在代码缺陷,则进一步包括:
发出对应的提示信息。
5.根据权利要求1所述的方法,其特征在于,若所述检查结果表示所述待检查代码存在代码缺陷,则进一步包括:
显示所述待检查代码中的缺陷代码。
6.根据权利要求1所述的方法,其特征在于,在所述控制所述可编程器件利用预先设置的代码缺陷检查算法对所述待检查代码进行代码缺陷检查,并向所述CPU反馈检查结果之后,进一步包括:
记录所述待检查代码的检查时间以及与所述待检查代码对应的检查结果。
7.根据权利要求1至6任一项所述的方法,其特征在于,进一步包括:
显示所述可编程器件对所述待检查代码进行代码缺陷检查的检查进度信息。
8.一种代码缺陷检查装置,应用于CPU,其特征在于,包括:
获取模块,用于获取待检查代码;
发送模块,用于将所述待检查代码发送至预先与所述CPU通信相连的可编程器件中;
控制模块,用于控制所述可编程器件利用预先设置的代码缺陷检查算法对所述待检查代码进行代码缺陷检查,并向所述CPU反馈检查结果。
9.一种代码缺陷检查设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至7任一项所述的代码缺陷检查方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的代码缺陷检查方法的步骤。
CN201911386462.0A 2019-12-29 2019-12-29 一种代码缺陷检查方法、装置、设备及存储介质 Withdrawn CN111124930A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911386462.0A CN111124930A (zh) 2019-12-29 2019-12-29 一种代码缺陷检查方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911386462.0A CN111124930A (zh) 2019-12-29 2019-12-29 一种代码缺陷检查方法、装置、设备及存储介质

Publications (1)

Publication Number Publication Date
CN111124930A true CN111124930A (zh) 2020-05-08

Family

ID=70504320

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911386462.0A Withdrawn CN111124930A (zh) 2019-12-29 2019-12-29 一种代码缺陷检查方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN111124930A (zh)

Similar Documents

Publication Publication Date Title
US9946628B2 (en) Embedding and executing trace functions in code to gather trace data
US20120331449A1 (en) Device, method and computer program product for evaluating a debugger script
CN107122289A (zh) 系统回归测试的方法、装置及系统
CN110244936B (zh) 用于支持visio流程图自动导入dcs算法组态软件的方法和装置
US20130061210A1 (en) Interactive debugging environments and methods of providing the same
US20100309212A1 (en) Platform agnostic screen capture tool
CN111679977B (zh) 一种基于Jest的React项目单元测试方法、设备及存储介质
US20120117424A1 (en) System-level testcase generation
CN109344074B (zh) 一种跨平台自动化测试方法及系统
CN108170600A (zh) 前端代码测试的覆盖率统计方法、装置及系统
CN112729868A (zh) 一种车辆诊断方法、装置、设备及介质
CN114661615B (zh) 一种fpga软件测试方法和设备
CN111680463A (zh) 一种文件检查方法和装置
CN108334443A (zh) 生成测试用例的方法、装置、设备及计算机可读存储介质
CN113254350A (zh) 一种Flink作业测试方法、装置、设备及存储介质
CN111124930A (zh) 一种代码缺陷检查方法、装置、设备及存储介质
CN109460226A (zh) 测试证件图像生成方法、装置、设备及存储介质
CN112861138A (zh) 软件安全性分析方法及分析装置、电子设备及存储介质
CN114116466A (zh) 一种基于操作日志的单元测试方法、装置及介质
CN113535581A (zh) 测试脚本生成方法、装置、设备及计算机可读存储介质
JP2803369B2 (ja) 対話型システムの検査方法
CN112148581A (zh) 代码规范检查方法、装置、系统及存储介质
CN110704262A (zh) 动态业务逻辑调试方法、系统、存储介质及智能设备
CN114048131B (zh) 一种基于fuzzing测试需校验流量的方法、装置及设备
CN116991706B (zh) 车辆自动化测试方法、装置、设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20200508