CN111104363B - 一种fpga云平台使用方法、装置、设备、介质 - Google Patents
一种fpga云平台使用方法、装置、设备、介质 Download PDFInfo
- Publication number
- CN111104363B CN111104363B CN201911379346.6A CN201911379346A CN111104363B CN 111104363 B CN111104363 B CN 111104363B CN 201911379346 A CN201911379346 A CN 201911379346A CN 111104363 B CN111104363 B CN 111104363B
- Authority
- CN
- China
- Prior art keywords
- accelerator card
- target
- fpga
- fpga accelerator
- target fpga
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 66
- 238000013475 authorization Methods 0.000 claims abstract description 83
- 230000001133 acceleration Effects 0.000 claims abstract description 32
- 238000012545 processing Methods 0.000 claims abstract description 21
- 230000015654 memory Effects 0.000 claims description 30
- 238000004590 computer program Methods 0.000 claims description 13
- 230000005540 biological transmission Effects 0.000 claims description 3
- 238000009434 installation Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 9
- 230000007246 mechanism Effects 0.000 description 6
- 238000011161 development Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 238000013473 artificial intelligence Methods 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000010801 machine learning Methods 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7867—Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/50—Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
- G06F21/52—Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems during program execution, e.g. stack integrity ; Preventing unwanted data erasure; Buffer overflow
- G06F21/53—Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems during program execution, e.g. stack integrity ; Preventing unwanted data erasure; Buffer overflow by executing in a restricted environment, e.g. sandbox or secure virtual machine
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/60—Protecting data
- G06F21/602—Providing cryptographic facilities or services
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/455—Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
- G06F9/45533—Hypervisors; Virtual machine monitors
- G06F9/45558—Hypervisor-specific management and integration aspects
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/455—Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
- G06F9/45533—Hypervisors; Virtual machine monitors
- G06F9/45558—Hypervisor-specific management and integration aspects
- G06F2009/45587—Isolation or security of virtual machine instances
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/455—Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
- G06F9/45533—Hypervisors; Virtual machine monitors
- G06F9/45558—Hypervisor-specific management and integration aspects
- G06F2009/45595—Network integration; Enabling network access in virtual machine instances
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2221/00—Indexing scheme relating to security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F2221/21—Indexing scheme relating to G06F21/00 and subgroups addressing additional information or applications relating to security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F2221/2133—Verifying human interaction, e.g., Captcha
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Health & Medical Sciences (AREA)
- Bioethics (AREA)
- General Health & Medical Sciences (AREA)
- Information Transfer Between Computers (AREA)
Abstract
本申请公开了一种FPGA云平台方法、装置、设备、介质,该方法包括:获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号;对所述授权码进行解析,得到目标FPGA加速卡信息;将所述目标FPGA加速卡信息以及目标FPGA加速卡编号分别与目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;如果比对结果一致,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。这样通过本地终端上的客户端利用相应的授权码调用目标FPGA加速卡,能够不受虚拟机和宿主机的限制,节约了使用成本,提高FPGA加速卡的运算效率。
Description
技术领域
本申请涉及云平台技术领域,特别涉及一种FPGA云平台使用方法、装置、设备、介质。
背景技术
现有的FPGA云平台中,通过FPGA虚拟化技术将FPGA加速卡和虚拟机进行绑定耦合,租户在使用FPGA云服务时,需要通过其提供的虚拟机平台进行FPGA加速卡的调用,使用权到期后,FPGA虚拟化服务不再支持此虚拟机,现有的FPGA授权使用机制主要有两种,一是虚拟机端通过加密算法产生密文,并将密文存储在FPGA加速卡中,租户在虚拟机端输入密文作为授权码之后,与FPGA中的密文进行比对,从而决定是否可以使用FPGA加速卡,二是在FPGA加速卡内部使用不同的存储器,在接收到虚拟机的使用请求之后,将解析虚拟机的相关信息,看此虚拟机是否是能够调用FPGA加速卡的虚拟机,如果是,则允许使用该FPGA加速卡。这样租户在租用FPGA加速卡的使用,也要租用对应的虚拟机,增加了成本,且FPGA加速卡的开发会受到虚拟机和宿主机软硬件条件的限制,导致FPGA加速卡开发受限,此外将授权使用机制交由FPGA内部的存储器进行,会占用大量内存,导致FPGA加速卡可用内存变少,导致FPGA加速卡的运算效率降低。
发明内容
有鉴于此,本申请的目的在于提供一种FPGA云平台使用方法、装置、设备、介质,能够不受虚拟机和宿主机的限制,节约了使用成本,提高FPGA加速卡的运算效率。其具体方案如下:
第一方面,本申请公开了一种FPGA云平台使用方法,应用于本地终端上的客户端,包括:
获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码;
对所述授权码进行解析,得到所述目标FPGA加速卡信息;
将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;
如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;
当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。
可选的,所述对所述授权码进行解析,得到所述目标FPGA加速卡信息,包括:
对所述授权码进行解析,得到包括目标FPGA加速卡IP、目标FPGA加速卡MAC以及目标FPGA加速卡使用日期的所述目标FPGA加速卡信息。
可选的,所述将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对之后,还包括:
如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡信息存入所述本地终端的相应内存中。
可选的,所述将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态之后,还包括:
如果在预设时长之内没有获取到需要处理的目标内容,则将所述本地终端的相应内存中的所述目标FPGA加速卡信息清空。
可选的,所述向所述目标FPGA加速卡传输所述目标内容,包括:
通过TCP/IP协议向所述目标FPGA加速卡传输所述目标内容。
可选的,所述获取允许使用FPGA云平台中的FPGA加速卡的授权码,包括:
获取由FPGA云平台中的FPGA管理平台利用RSA加密算法生成的、允许使用所述FPGA云平台中的FPGA加速卡的授权码。
第二方面,本申请公开了一种FPGA云平台使用方法,应用于FPGA云平台中的FPGA管理平台,包括:
获取FPGA加速卡使用请求;
根据所述FPGA加速卡使用请求,确定出相应的目标FPGA信息以及目标FPGA加速卡编号;
将所述目标FPGA信息以及所述目标FPGA加速卡编号存储到目标FPGA加速卡中,并将所述目标FPGA加速卡中的预设使用状态位设置为未使用状态;
利用RSA加密算法,对所述目标FPGA信息进行加密,得到允许使用所述FPGA云平台中的FPGA加速卡的授权码;
将所述授权码以及所述目标FPGA加速卡编号下发给本地终端,以便所述本地终端利用所述授权码以及所述目标FPGA加速卡编号调用所述目标FPGA加速卡。
第三方面,本申请公开了一种FPGA云平台使用装置,应用于本地终端上的客户端,包括:
授权码获取模块,用于获取允许使用FPGA云平台中的目标FPGA加速卡的授权码以及所述目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码;
授权码解析模块,用于对所述授权码进行解析,得到所述目标FPGA加速卡信息;
信息比对模块,用于将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;
状态位设置模块,用于在所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致时,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;
内容传输模块,用于当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。
第四方面,本申请公开了一种FPGA云平台使用设备,包括:
存储器和处理器;
其中,所述存储器,用于存储计算机程序;
所述处理器,用于执行所述计算机程序,以实现前述公开的FPGA云平台使用方法。
第五方面,本申请公开了一种计算机可读存储介质,用于保存计算机程序,其中,所述计算机程序被处理器执行时实现前述公开的FPGA云平台使用方法。
可见,本申请先获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码;然后对所述授权码进行解析,得到所述目标FPGA加速卡信息;再将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。这样通过本地终端上的客户端利用相应的授权码调用目标FPGA加速卡,能够不受虚拟机和宿主机的限制,节约了使用成本,提高FPGA加速卡的运算效率。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请公开的一种FPGA云平台使用方法流程图;
图2为本申请公开的一种授权码解析和程序加载活动过程图;
图3为本申请公开的一种具体的FPGA云平台使用方法流程图;
图4为本申请公开的一种FPGA云平台使用方法流程图;
图5为本申请公开的一种授权码生成和FPGA配置活动过程图;
图6为本申请公开的一种FPGA云平台使用装置结构示意图;
图7为本申请公开的一种FPGA云平台使用设备结构图;
图8为本申请公开的一种用户终端结构图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
现有的FPGA云平台中,通过FPGA虚拟化技术将FPGA加速卡和虚拟机进行绑定耦合,租户在使用FPGA云服务时,需要通过其提供的虚拟机平台进行FPGA加速卡的调用,使用权到期后,FPGA虚拟化服务不再支持此虚拟机,现有的FPGA授权使用机制主要有两种,一是虚拟机端通过加密算法产生密文,并将密文存储在FPGA加速卡中,租户在虚拟机端输入密文作为授权码之后,与FPGA中的密文进行比对,从而决定是否可以使用FPGA加速卡,二是在FPGA加速卡内部使用不同的存储器,在接收到虚拟机的使用请求之后,将解析虚拟机的相关信息,看此虚拟机是否是能够调用FPGA加速卡的虚拟机,如果是,则允许使用该FPGA加速卡。这样租户在租用FPGA加速卡的使用,也要租用对应的虚拟机,增加了成本,且FPGA加速卡的开发会受到虚拟机和宿主机软硬件条件的限制,导致FPGA加速卡开发受限,此外将授权使用机制交由FPGA内部的存储器进行,会占用大量内存,导致FPGA加速卡可用内存变少,导致FPGA加速卡的运算效率降低。有鉴于此,本申请提出了一种FPGA云平台使用方法,能够不受虚拟机和宿主机的限制,节约了使用成本,提高FPGA加速卡的运算效率。
参见图1所示,本申请实施例公开了一种FPGA云平台使用方法,应用于本地终端上的客户端,该方法包括:
步骤S11:获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码。
本实施例中,需要先获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,以便调用所述目标FPGA加速卡处理相应的内容,其中,所述目标FPGA加速卡为已租赁的所有的FPGA加速卡,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息加密得到的密码。
步骤S12:对所述授权码进行解析,得到所述目标FPGA加速卡信息。
可以理解的是,在获取到所述授权码时候,需要对所述授权码进行解析,得到所述目标FPGA加速卡信息,其中,所述FPGA加速卡信息包括目标FPGA加速卡IP、目标FPGA加速卡MAC以及目标FPGA加速卡使用日期。
步骤S13:将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对。
在具体的实施过程中,需要在目标FPGA加速卡中预先保存FPGA加速卡信息以及FPGA加速卡编号,在解析得到所述目标FPGA加速卡信息之后,需要将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对,以判断所述目标FPGA加速卡是否可以被调用,其中,所述FPGA加速卡信息也包括FPGA加速卡IP、FPGA加速卡MAC以及相应的使用日期。
步骤S14:如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态。
如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则表示所述目标FPGA加速卡可以被调用,将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态,以便正常调用所述目标FPGA加速卡。另外,还需要确定所述目标FPGA加速卡在使用日期之内,则可将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态。此外如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,还需要将所述目标FPGA加速卡信息存入所述本地终端的相应内存中,以便在向所述目标FPGA加速卡传输相应的数据时进行调用。
步骤S15:当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。
在具体的实施例中,在将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态之后的预时长之内,如果获取到需要处理的目标内容,则向所述目标FPGA加速卡传输所述目标内容,以便利用所述目标FPGA加速卡对所述目标内容进行相应的处理。如果在预设时长之内没有获取到需要处理的目标内容,则将所述本地终端中的相应内存中的所述目标FPGA加速卡信息清除,再次调用所述目标FPGA加速卡时,需要重新输入所述授权码。具体的,获得所述目标内容之后,根据用户指定的指定FPGA加速卡,从所述内存中的所述目标FPGA加速卡信息中确定出指定FPGA加速卡信息,根据所述指定FPGA加速卡信息,将所述目标内容发送给所述指定FPGA加速卡。所述指定FPGA加速卡接收到所述目标内容之后,先检查本地的所述预设使用状态位是否为可使用状态,如果所述本地的所述预设使用状态位为可使用状态,则加载所述目标内容完成相应的处理操作;如果所述本地的所述预设使用状态位为不可使用状态,则提示所述指定FPGA加速卡处于不可用状态。如果处理所述目标内容还需要利用所述目标FPGA加速卡中的其他FPGA加速卡,则当前指定FPGA加速卡完成相应的处理操作之后,根据下一个指定FPGA加速卡信息,将处理结果以及所述目标内容传输给下一个指定FPGA加速卡。在所述向所述目标FPGA加速卡传输所述目标内容的过程中,如果检测到指定FPGA加速卡正在被其他的客户端调用,则显示相应的提示信息。所述向所述目标FPGA加速卡传输所述目标内容,包括:通过TCP/IP协议向所述目标FPGA加速卡传输所述目标内容。所述目标内容可以是需要处理的程序,不同的所述目标FPGA加速卡之间也可以通过所述TCP/IP协议进行通信,所以所述本地终端需要能够通过所述TCP/IP协议进行通信。
当所述目标FPGA加速卡的使用期限到期之后,所述FPGA管理平台可以通过TCP/IP协议将所述目标FPGA加速卡中的所述预设使用状态位设置为不可用,并将预存的所述FPGA加速卡信息清空,以实现所述目标FPGA加速卡的到期回收。
参见图2所示,为授权码解析和程序加载活动过程图。图中的租户端也即本实施例中的客户端。租户在所述租户端输入所述授权码以及FPGA加速卡编号,所述租户端对所述授权码进行解析,并查看相关的信息是否正确,如果不正确,则提示租户授权码错误;如果正确,则将FPGA加速卡IP以及FPGA加速卡MAC等写入本地内存中,再配置所述云平台FPGA加速卡端中的使用状态位为可使用状态,然后租户端读取内存将需要处理的本地程序写入所述云平台FPGA加速卡端中,所述云平台FPGA加速卡端读取包括所述FPGA加速卡IP的路由信息等,运行写入的本地程序,并将结果反馈给所述租户端。
可见,本申请先获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码;然后对所述授权码进行解析,得到所述目标FPGA加速卡信息;再将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。这样通过本地终端上的客户端利用相应的授权码调用目标FPGA加速卡,能够不受虚拟机和宿主机的限制,节约了使用成本,提高FPGA加速卡的运算效率。
参见图3所示,本申请实施例公开了一种具体的FPGA云平台使用方法,应用于本地终端上的客户端,该方法包括:
步骤S21:获取由FPGA云平台中的FPGA管理平台利用RSA加密算法生成的、允许使用所述FPGA云平台中的目标FPGA加速卡的授权码,并获取相应的目标FPGA加速卡编号。
本实施例中,需要获取允许使用所述FPGA云平台中的目标FPGA加速卡的授权码,其中,所述授权码为所述FPGA云平台中的FPGA管理平台利用RSA加密算法生成的,所述RSA加密算法可以是基于所述RSA加密算法的双层加密算法。
步骤S22:对所述授权码进行解析,得到包括目标FPGA加速卡IP、目标FPGA加速卡MAC以及目标FPGA加速卡使用日期的所述目标FPGA加速卡信息。
步骤S23:将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对。
步骤S24:如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态。
步骤S25:将所述目标FPGA加速卡信息存入所述本地终端的相应内存中。
步骤S26:当获取到需要处理的目标内容时,通过TCP/IP协议向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。
参见图4所示,本申请实施例公开了一种FPGA云平台使用方法,应用于FPGA云平台中的FPGA管理平台,该方法包括:
步骤S31:获取FPGA加速卡使用请求。
在具体的实施过程中,当租户需要租赁所述FPGA云平台中的FPGA加速卡时,需要向本地提出FPGA加速卡使用请求,所以本地需要获取所述FPGA加速卡使用请求。
步骤S32:根据所述FPGA加速卡使用请求,确定出相应的目标FPGA加速卡信息以及目标FPGA加速卡编号。
可以理解的是,在获取到所述FPGA加速卡使用请求之后,需要根据所述FPGA加速卡使用请求,确定出相应的目标FPGA加速卡信息以及目标FPGA加速卡编号,其中,所述目标FPGA加速卡信息为所述租户可以使用的目标FPGA加速卡的信息,所述目标FPGA加速卡信息包括目标FPGA加速卡IP、目标FPGA加速卡MAC以及目标FPGA加速卡使用日期。
步骤S33:将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号存储到目标FPGA加速卡中,并将所述目标FPGA加速卡中的预设使用状态位设置为未使用状态。
在确定出所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号之后,将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号存储到相应的目标FPGA加速卡中,并将所述目标FPGA加速卡中的预设使用状态位设置为未使用状态,以便判断所述目标FPGA加速卡是否可以被调用。
步骤S34:利用RSA加密算法,对所述目标FPGA加速卡信息进行加密,得到允许使用所述FPGA云平台中的所述目标FPGA加速卡的授权码。
在具体的实施过程中,还需要利用RSA加密算法,对所述目标FPGA加速卡信息进行加密,得到允许使用所述FPGA云平台中的所述目标FPGA加速卡的授权码。具体的,可以利用基于RSA加密算法的双层加密算法对所述目标FPGA加速卡信息进行加密,得到所述授权码。所述用基于RSA加密算法的双层加密算法对所述目标FPGA加速卡信息进行加密,得到所述授权码,包括:将所述目标FPGA加速卡IP、所述目标FPGA加速卡MAC以及所述目标FPGA加速卡使用时间分别转化为整型;根据整型化目标FPGA加速卡IP、整型化目标FPGA加速卡MAC、整型化目标FPGA加速卡使用日期以及第一预设公式,确定第一长整数;其中,所述第一预设公式为:
M=adIpInt*(10^(log(adMacInt)+log(adDateInt)))+adMacInt*(10^log(adDateInt))
+adDateInt+log(adIpInt)+log(adMacInt)+log(adDateInt)
其中,M表示所述第一长整数,adIpInt表示所述整型化目标FPGA加速卡IP,adMacInt表示所述整型化目标FPGA加速卡MAC,adDateInt表示所述整型化目标FPGA加速卡使用日期。
确定第一素数和第二素数;利用所述第一素数、所述第二素数以及所述RSA加密算法对所述第一长整数进行加密,得到第一公钥、第一私钥以及第一密文;利用所述第一公钥、所述第一私钥、所述第一密文以及第二预设公式,确定第二长整数;其中,所述第二预设公式为:
L=pubkey*10^(log(selfkey)+log(ciphertext))+selfkey*10^(log(ciphertext))
+ciphertext+log(pubkey)+log(selfkey)+log(ciphertext)
其中,L表示所示第二长整数,pubkey表示所示第一公钥,selfkey表示所述第一私钥,ciphertext表示所述第一密文。
确定第三素数和第四素数;利用所述第三素数、所述第四素数以及所述RSA加密算法对所述第二长整数进行加密,得到第二公钥、第二私钥以及第二密文;利用所述第二公钥、所述第二私钥、所述第二密文以及第三预设公式,确定授权码,其中,所述第三预设公式为:
auCode=pubkey1*10^(log(selfkey1)+log(ciphertext1))+selfkey1*10^(log(ciphertext1))
+ciphertext1+log(pubkey1)+log(selfkey1)+log(ciphertext1)
其中,auCode表示所述授权码,pubkey1表示所示第二公钥,selfkey1表示所述第二私钥,ciphertext1表示所述第二密文。
其中,所述第一素数、所述第二素数、所述第三素数以及所述第四素数各不相同,且均大于预设阈值。
在具体的实施过程中,所述将所述目标FPGA加速卡IP、所述目标FPGA加速卡MAC以及所述目标FPGA加速卡使用时间分别转化为整型,具体可以通过以下代码将目标FPGA加速卡IP(adIp)从字符串转换成整型:
String[]ipStr=adIp.split(“\\.”);
StringBuildersbIp=new StringBuilder();
for(int i=0;i<4;i++){
sbIp.append(ipStr[i]);
}
intadIpInt=Integer.valueOf(sbIp);
步骤S35:将所述授权码以及所述目标FPGA加速卡编号下发给本地终端,以便所述本地终端利用所述授权码以及所述目标FPGA加速卡编号调用所述目标FPGA加速卡。
参见图5所示,为授权码生成和FPGA配置活动过程图。FPGA管理平台端根据租户的FPGA加速卡使用请求中的需求分配FPGA加速卡,再利用基于RSA加密算法的双层加密算法对目标FPGA加速卡信息进行加密生成授权码,再将所述授权码和目标FPGA加速卡编号下达给租户端。并向云平台FPGA加速卡端发送路由以及使用状态位配置指令,以配置所述使用状态位以及路由表,并将结果反馈至平台端,所述路由表中包括所述目标FPGA加速卡信息,所述FPGA管理平台端显示配置完成。其中,所述租户端为所述本地终端上的客户端。
参见图6所示,本申请实施例公开了一种FPGA云平台使用装置,应用于本地终端上的客户端,包括:
授权码获取模块11,用于取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码;
授权码解析模块12,用于对所述授权码进行解析,得到所述目标FPGA加速卡信息;
信息比对模块13,用于将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;
状态位设置模块14,用于在所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致时,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;
内容传输模块15,用于当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。
可见,本申请先获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码;然后对所述授权码进行解析,得到所述目标FPGA加速卡信息;再将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。这样通过本地终端上的客户端利用相应的授权码调用目标FPGA加速卡,能够不受虚拟机和宿主机的限制,节约了使用成本,提高FPGA加速卡的运算效率。
进一步的,参见图7所示,本申请实施例还公开了一种FPGA云平台使用设备,包括:处理器21和存储器22。
其中,所述存储器22,用于存储计算机程序;所述处理器21,用于执行所述计算机程序,以实现前述实施例中公开的FPGA云平台使用方法。
其中,关于上述FPGA云平台使用方法的具体过程可以参考前述实施例中公开的相应内容,在此不再进行赘述。
进一步的,本申请还公开了一种电子设备。所述电子设备能够实现前述的FPGA云平台使用方法中的全部或部分步骤。其中,上述电子设备可以是如图8所示的用户终端20。图8是根据已示例性的实施例给出的电子设备结构图,图中的内容不能被认为是对本申请的使用范围的任何限制。
图8为本申请实施例提供的一种用户终端20的结构示意图,该用户终端具体可以包括但不限于平板电脑、笔记本电脑或台式电脑等。
通常,本实施例中的用户终端20包括:处理器21和存储器22。
其中,处理器21可以包括一个或多个处理核心,比如四核心处理器、八核心处理器等。处理器21可以采用DSP(digital signal processing,数字信号处理)、FPGA(field-programmable gate array,现场可编程们阵列)、PLA(programmable logic array,可编程逻辑阵列)中的至少一种硬件来实现。处理器21也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称CPU(central processing unit,中应处理器);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器21可以集成有GPU(graphics processing unit,图像处理器),GPU用于负责显示屏所需要显示的图像的渲染和绘制。一些实施例中,处理器21可以包括AI(artificialintelligence,人工智能)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器22可以包括一个或多个计算机可读存储介质,计算机可读存储介质可以是非暂态的。存储器22还可以包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器22至少用于存储以下计算机程序221,其中,该计算机程序被处理器21加载并执行之后,能够实现前述任一实施例中公开的由用户终端侧执行的所述FPGA云平台使用方法方法步骤。另外,存储器22所存储的资源还可以包括操作系统222和数据223等,存储方式可以是短暂存储也可以是永久存储。其中,操作系统222可以是Windows、Unix、Linux等。数据223可以包括各种各样的数据。
在一些实施例中,用户终端20还可包括有显示屏23、输入输出接口24、通信接口25、传感器26、电源27以及通信总线28。
本技术领域人员可以理解,图8中示出的结构并不构成对用户终端20的限定,可以包括比图示更多或更少的组件。
进一步的,本申请实施例还公开了一种计算机可读存储介质,用于保存计算机程序,其中,所述计算机程序被处理器执行时实现前述实施例中公开的FPGA云平台使用方法。
其中,关于上述FPGA云平台使用方法的具体过程可以参考前述实施例中公开的相应内容,在此不再进行赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
最后,还需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或者操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得一系列包含其他要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本申请所提供的一种FPGA云平台使用方法方法、装置、设备、介质进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (9)
1.一种FPGA云平台使用方法,其特征在于,应用于本地终端上的客户端,包括:
获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码;
对所述授权码进行解析,得到所述目标FPGA加速卡信息;所述目标FPGA加速卡信息包括目标FPGA加速卡IP、目标FPGA加速卡MAC以及目标FPGA加速卡使用日期;
将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;
如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;
当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。
2.根据权利要求1所述的FPGA云平台使用方法,其特征在于,所述将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对之后,还包括:
如果所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致,则将所述目标FPGA加速卡信息存入所述本地终端的相应内存中。
3.根据权利要求2所述的FPGA云平台使用方法,其特征在于,所述将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态之后,还包括:
如果在预设时长之内没有获取到需要处理的目标内容,则将所述本地终端的相应内存中的所述目标FPGA加速卡信息清空。
4.根据权利要求3所述的FPGA云平台使用方法,其特征在于,所述向所述目标FPGA加速卡传输所述目标内容,包括:
通过TCP/IP协议向所述目标FPGA加速卡传输所述目标内容。
5.根据权利要求1至4任一项所述的FPGA云平台使用方法,其特征在于,所述获取允许使用FPGA云平台中的目标FPGA加速卡的授权码,包括:
获取由FPGA云平台中的FPGA管理平台利用RSA加密算法生成的、允许使用所述FPGA云平台中的目标FPGA加速卡的授权码。
6.一种FPGA云平台使用方法,其特征在于,应用于FPGA云平台中的FPGA管理平台,包括:
获取FPGA加速卡使用请求;
根据所述FPGA加速卡使用请求,确定出相应的目标FPGA加速卡信息以及目标FPGA加速卡编号;所述目标FPGA加速卡信息包括目标FPGA加速卡IP、目标FPGA加速卡MAC以及目标FPGA加速卡使用日期;
将所述目标FPGA信息以及所述目标FPGA加速卡编号存储到目标FPGA加速卡中,并将所述目标FPGA加速卡中的预设使用状态位设置为未使用状态;
利用RSA加密算法,对所述目标FPGA信息进行加密,得到允许使用所述FPGA云平台中的所述目标FPGA加速卡的授权码;
将所述授权码以及所述目标FPGA加速卡编号下发给本地终端,以便所述本地终端利用所述授权码以及所述目标FPGA加速卡编号调用所述目标FPGA加速卡。
7.一种FPGA云平台使用装置,其特征在于,应用于本地终端上的客户端,包括:
授权码获取模块,用于获取允许使用FPGA云平台中的目标FPGA加速卡的授权码和目标FPGA加速卡编号,其中,所述授权码为所述FPGA云平台中的FPGA管理平台对目标FPGA加速卡信息进行加密得到的密码;
授权码解析模块,用于对所述授权码进行解析,得到所述目标FPGA加速卡信息;所述目标FPGA加速卡信息包括目标FPGA加速卡IP、目标FPGA加速卡MAC以及目标FPGA加速卡使用日期;
信息比对模块,用于将所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号进行比对;
状态位设置模块,用于在所述目标FPGA加速卡信息以及所述目标FPGA加速卡编号分别与所述目标FPGA加速卡中预存的FPGA加速卡信息以及FPGA加速卡编号一致时,则将所述目标FPGA加速卡中的预设使用状态位设置为可使用状态;
内容传输模块,用于当获取到需要处理的目标内容时,向所述目标FPGA加速卡传输所述目标内容,以利用所述目标FPGA加速卡对所述目标内容进行相应的处理。
8.一种FPGA云平台使用设备,其特征在于,包括:
存储器和处理器;
其中,所述存储器,用于存储计算机程序;
所述处理器,用于执行所述计算机程序,以实现权利要求1至6任一项所述的FPGA云平台使用方法。
9.一种计算机可读存储介质,其特征在于,用于保存计算机程序,其中,所述计算机程序被处理器执行时实现如权利要求1至6任一项所述的FPGA云平台使用方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911379346.6A CN111104363B (zh) | 2019-12-27 | 2019-12-27 | 一种fpga云平台使用方法、装置、设备、介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911379346.6A CN111104363B (zh) | 2019-12-27 | 2019-12-27 | 一种fpga云平台使用方法、装置、设备、介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111104363A CN111104363A (zh) | 2020-05-05 |
CN111104363B true CN111104363B (zh) | 2022-04-22 |
Family
ID=70423806
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911379346.6A Active CN111104363B (zh) | 2019-12-27 | 2019-12-27 | 一种fpga云平台使用方法、装置、设备、介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111104363B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112272122A (zh) * | 2020-10-14 | 2021-01-26 | 北京中科网威信息技术有限公司 | Fpga加速卡检测方法、装置及可读存储介质 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107483485A (zh) * | 2017-09-13 | 2017-12-15 | 深圳市屯奇尔科技有限公司 | 授权码的生成方法、授权方法、相关装置及终端设备 |
CN107528690A (zh) * | 2017-10-10 | 2017-12-29 | 郑州云海信息技术有限公司 | 一种基于异构加速平台的sm4对称加解密方法及系统 |
CN107977256A (zh) * | 2017-12-15 | 2018-05-01 | 郑州云海信息技术有限公司 | 一种对fpga加速卡的访问方法、装置及介质 |
CN108829512A (zh) * | 2018-05-09 | 2018-11-16 | 济南浪潮高新科技投资发展有限公司 | 一种云中心硬件加速计算力的分配方法、系统和云中心 |
CN108848064A (zh) * | 2018-05-24 | 2018-11-20 | 武汉久乐科技有限公司 | 授权管理方法及系统 |
CN109981562A (zh) * | 2019-01-17 | 2019-07-05 | 平安科技(深圳)有限公司 | 一种软件开发工具包授权方法及装置 |
CN110519090A (zh) * | 2019-08-23 | 2019-11-29 | 苏州浪潮智能科技有限公司 | 一种fpga云平台的加速卡分配方法、系统及相关组件 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9672385B2 (en) * | 2013-10-07 | 2017-06-06 | Microsemi SoC Corporation | Method of improving FPGA security using authorization codes |
-
2019
- 2019-12-27 CN CN201911379346.6A patent/CN111104363B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107483485A (zh) * | 2017-09-13 | 2017-12-15 | 深圳市屯奇尔科技有限公司 | 授权码的生成方法、授权方法、相关装置及终端设备 |
CN107528690A (zh) * | 2017-10-10 | 2017-12-29 | 郑州云海信息技术有限公司 | 一种基于异构加速平台的sm4对称加解密方法及系统 |
CN107977256A (zh) * | 2017-12-15 | 2018-05-01 | 郑州云海信息技术有限公司 | 一种对fpga加速卡的访问方法、装置及介质 |
CN108829512A (zh) * | 2018-05-09 | 2018-11-16 | 济南浪潮高新科技投资发展有限公司 | 一种云中心硬件加速计算力的分配方法、系统和云中心 |
CN108848064A (zh) * | 2018-05-24 | 2018-11-20 | 武汉久乐科技有限公司 | 授权管理方法及系统 |
CN109981562A (zh) * | 2019-01-17 | 2019-07-05 | 平安科技(深圳)有限公司 | 一种软件开发工具包授权方法及装置 |
CN110519090A (zh) * | 2019-08-23 | 2019-11-29 | 苏州浪潮智能科技有限公司 | 一种fpga云平台的加速卡分配方法、系统及相关组件 |
Also Published As
Publication number | Publication date |
---|---|
CN111104363A (zh) | 2020-05-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11509485B2 (en) | Identity authentication method and system, and computing device | |
CN109150499B (zh) | 动态加密数据的方法、装置、计算机设备和存储介质 | |
CN108197485B (zh) | 终端数据加密方法和系统、终端数据解密方法和系统 | |
US20130332575A1 (en) | Efficient data transfer for cloud storage by centralized management of access tokens | |
US9986433B2 (en) | Wireless application protocol gateway | |
CN109951295B (zh) | 密钥处理和使用方法、装置、设备及介质 | |
US20080022099A1 (en) | Information transfer | |
CN110224811B (zh) | 物联网加密处理方法、装置及系统 | |
CN113242134B (zh) | 数字证书签名方法、装置、系统及存储介质 | |
CN110084599B (zh) | 密钥处理方法、装置、设备和存储介质 | |
CN109995523B (zh) | 激活码管理方法及装置、激活码生成方法及装置 | |
CN110661814A (zh) | 一种投标文件加解密方法、装置、设备和介质 | |
CN111200593A (zh) | 应用登录方法、装置和电子设备 | |
CN109613990A (zh) | 软键盘安全输入方法、服务器、客户端、电子设备和介质 | |
CN111104363B (zh) | 一种fpga云平台使用方法、装置、设备、介质 | |
CN109582238A (zh) | 一种硬盘绑定、匹配方法、系统及电子设备和存储介质 | |
CN114048506A (zh) | 应用控制方法、装置、设备以及存储介质 | |
JP2010244358A (ja) | シンクライアントマスタの書換システム、シンクライアントマスタの書換方法、およびシンクライアント | |
CN113127844A (zh) | 一种变量访问方法、装置、系统、设备和介质 | |
WO2023147744A1 (zh) | 密钥状态检测方法、装置、设备及介质 | |
CN103747423A (zh) | 一种终端应用的注册方法、装置和系统 | |
US8543830B1 (en) | Method and apparatus for connecting to a security token without restarting an application | |
CN111614676B (zh) | 一种登录方法、装置、设备、介质 | |
CN115238248A (zh) | Sdk离线授权方法、装置、设备及介质 | |
CN109308288A (zh) | 数据处理方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |