CN111045883B - 调试电路、方法及终端 - Google Patents
调试电路、方法及终端 Download PDFInfo
- Publication number
- CN111045883B CN111045883B CN201911265539.9A CN201911265539A CN111045883B CN 111045883 B CN111045883 B CN 111045883B CN 201911265539 A CN201911265539 A CN 201911265539A CN 111045883 B CN111045883 B CN 111045883B
- Authority
- CN
- China
- Prior art keywords
- switch
- terminal
- output
- interface
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/267—Reconfiguring circuits for testing, e.g. LSSD, partitioning
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本申请提供一种调试电路、方法及终端,该调试电路包括:通用串行总线USB模块、逻辑电路、处理器、第一开关以及第二开关,其中,处理器至少设有数据接口、UART接口和JTAG接口;USB模块通过D+端和第一开关的第一输入端连接,通过D‑端和第一开关的第二输入端连接,通过Vbus端和逻辑电路的输入端连接;逻辑电路的第一输出端和第一开关的使能端连接,逻辑电路的第二输出端和第二开关的使能端连接;逻辑电路用于根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号。通过Vbus端的电压控制第一开关和第二开关的切换,在不拆机的情况下实现了不同接口的调试,并且适用于没有ID端的USB模块。
Description
技术领域
本申请涉及通信技术领域,尤其涉及一种调试电路、方法及终端。
背景技术
在终端设备的开发过程中,通常需要在调试模式下抓取某一场景下的日志,从而对日志进行分析以得到终端的故障原因。
相关技术中,日志抓取电路包括处理器、切换模块、识别模块以及串口插座,通过识别模块识别插入串口插座的串口电路中USB_ID的电平信号,处理器根据USB_ID的电平信号控制切换模块在处理器的D+端、D-端和TX端、GND端之间切换,从而可以在不拆机的情况下,将TX和GND连接到串口线上打印出串口日志。
然而,上述方案只能实现处理器的D+端、D-端和TX端、GND端之间切换,因此在抓取日志时只能抓取串口(UART)日志,并且还要求串口电路中具有USB_ID端。
发明内容
本申请提供一种调试电路、方法及终端,以实现在不拆机的情况下对不同接口的调试。
第一方面,本申请实施例提供的一种调试电路,包括:通用串行总线USB模块、逻辑电路、处理器、第一开关以及第二开关,其中,所述处理器至少设有数据接口、通用异步收发传输器UART接口和联合测试工作组JTAG接口,所述USB模块设有Vbus端、D+端、D-端以及GND端;
所述USB模块通过所述D+端和所述第一开关的第一输入端连接,通过所述D-端和所述第一开关的第二输入端连接,通过所述Vbus端和所述逻辑电路的输入端连接;所述逻辑电路的第一输出端和所述第一开关的使能端连接,所述逻辑电路的第二输出端和所述第二开关的使能端连接;
所述逻辑电路用于根据所述Vbus端的电压控制第一输出端输出第一使能信号,以及控制所述第二输出端输出第二使能信号,所述第一开关用于根据所述第一使能信号在所述数据接口和所述第二开关的输入端之间切换,在所述第一开关切换到所述第二开关的输入端后,所述第二开关用于根据所述第二使能信号在所述UART接口和所述JTAG接口之间切换。
在一种可能的实现方式中,所述逻辑电路由第一比较器、第二比较器、非门电路以及与门电路组成;
所述第一比较器的第二输入端和所述第二比较器的第二输入端分别和所述Vbus端连接,所述第二比较器的输出端和所述非门电路的输入端连接,所述非门电路的输出端和所述第一比较器的输出端分别和所述与门电路的输入端连接,所述第一比较器的第一输入端的电压值为第一基准电压,所述第二比较器的第一输入端的电压值为第二基准电压,所述第二基准电压大于所述第一基准电压;
其中,所述第二比较器的输出端为所述逻辑电路的第一输出端,所述与门电路的输出端为所述逻辑电路的第二输出端。
在一种可能的实现方式中,在所述Vbus端的电压大于所述第二基准电压时,所述第一使能信号为高电平,所述第二使能信号为低电平,则所述第一开关切换到所述数据接口。
在一种可能的实现方式中,在所述Vbus端的电压大于所述第一基准电压且小于所述第二基准电压时,所述第一使能信号为低电平,所述第二使能信号为高电平,则所述第一开关切换到所述第二开关的输入端,所述第二开关切换到所述UART接口。
在一种可能的实现方式中,在所述Vbus端的电压小于所述第一基准电压时,所述第一使能信号和所述第二使能信号均为低电平,则所述第一开关切换到所述第二开关的输入端,所述第二开关切换到所述JTAG接口。
在一种可能的实现方式中,所述第一开关和所述第二开关均为双刀双掷开关。
在一种可能的实现方式中,所述USB模块为USB数据线。
在一种可能的实现方式中,所述数据接口为所述处理器的D+端和D-端。
第二方面,本申请实施例提供一种终端,包括第一方面任一项所述的调试电路。
第三方面,本申请实施例提供一种调试方法,包括:
获取Vbus端的电压;
根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号;
根据所述第一使能信号控制第一开关在数据接口和第二开关的输入端之间切换,在所述第一开关切换到第二开关的输入端后,根据所述第二使能信号控制所述第二开关在UART接口和JTAG接口之间切换。
本申请实施例提供的调试电路、方法及终端,该调试电路包括:通用串行总线USB模块、逻辑电路、处理器、第一开关以及第二开关,其中,处理器至少设有数据接口、通用异步收发传输器UART接口和联合测试工作组JTAG接口,USB模块设有Vbus端、D+端、D-端以及GND端;USB模块通过所述D+端和第一开关的第一输入端连接,通过D-端和第一开关的第二输入端连接,通过Vbus端和逻辑电路的输入端连接;逻辑电路的第一输出端和所述第一开关的使能端连接,逻辑电路的第二输出端和第二开关的使能端连接;逻辑电路用于根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号,第一开关用于根据第一使能信号在所述数据接口和所述第二开关的输入端之间切换,在第一开关切换到第二开关的输入端后,第二开关用于根据第二使能信号在所述UART接口和所述JTAG接口之间切换。从而通过Vbus端的电压控制第一开关和第二开关的切换,在不拆机的情况下实现了不同接口的调试,并且适用于没有ID引脚的USB模块。
附图说明
图1为本申请实施例提供的现有日志抓取电路的原理示意图;
图2为本申请实施例提供的调试电路的原理示意图;
图3为本申请实施例提供的逻辑电路的原理示意图;
图4为本申请实施例提供的调试方法的流程示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在终端设备的开发阶段,为了定位故障原因,需要在调试模式下抓取日志log,图1为本申请实施例提供的现有日志抓取电路的原理示意图,如图1所示,该日志抓取电路包括处理器、切换模块、识别模块以及串口插座,处理器与切换模块连接,切换模块与串口插座连接,处理器的USB_ID接口与识别模块的USB_ID端连接,识别模块的USB_ID_CONNECT端与串口插座连接,识别模块用于识别插入串口插座的串口电路中USB_ID的电平信号,处理器用于根据USB_ID的电平信号控制切换模块在处理器的D+端、D-端和TX端、GND端之间切换,实现了不拆机的情况下,抓取log的效果。
然而,在该方式中,只能实现处理器的D+端、D-端和TX端、GND端之间切换,因此只能抓取串口(UART)log,对于其它故障问题,则需要扩展其它接口来抓取对应的log,例如:对于双倍速率同步动态随机存储器(Double Data Rate SDRAM,DDR SDRAM)的问题,需要扩展JTAG接口,其中,DDR SDRAM也称为内存芯片;并且该方案要求USB接口设有ID引脚,故不适用于没有ID引脚的USB接口,例如:type-C接口。
针对上述问题,本申请实施例提供了一种调试电路,包括:通用串行总线USB模块、逻辑电路、处理器、第一开关以及第二开关,其中,处理器至少设有数据接口、通用异步收发传输器UART接口和联合测试工作组JTAG接口,USB模块设有Vbus端、D+端、D-端以及GND端;USB模块通过D+端和第一开关的第一输入端连接,通过D-端和第一开关的第二输入端连接,通过Vbus端和逻辑电路的输入端连接;逻辑电路的第一输出端和第一开关的使能端连接,逻辑电路的第二输出端和第二开关的使能端连接;逻辑电路用于根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号,第一开关用于根据第一使能信号在数据接口和第二开关的输入端之间切换,在第一开关切换到第二开关的输入端后,第二开关用于根据第二使能信号在所述UART接口和所述JTAG接口之间切换。从而通过Vbus端的电压控制第一开关和第二开关的切换,在不拆机的情况下实现了不同接口的调试,并且适用于没有ID引脚的USB模块。
下面,通过具体实施例对本申请的技术方案进行详细说明。需要说明的是,下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。
图2为本申请实施例提供的调试电路的原理示意图。如图1所示,该调试电路可以包括:
通用串行总线USB模块11、逻辑电路12、处理器13、第一开关14以及第二开关15。
其中,处理器13至少设有数据接口、通用异步收发传输器UART接口和联合测试工作组JTAG接口,USB模块设有Vbus端、D+端、D-端以及GND端。
USB模块11通过D+端和第一开关14的第一输入端连接,通过D-端和第一开关14的第二输入端连接,通过Vbus端和逻辑电路12的输入端连接;逻辑电路12的第一输出端和第一开关14的使能端连接,逻辑电路12的第二输出端和第二开关15的使能端连接。
在本实施例中,逻辑电路12用于根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端122输出第二使能信号,第一开关用于根据第一使能信号Enble1在数据接口和第二开关的输入端之间切换,在第一开关切换到第二开关的输入端后,第二开关用于根据第二使能信号在UART接口和JTAG接口之间切换。
其中,在调试过程中,针对不同的故障问题,可能需要抓取不同的接口的log,例如:针对开机问题等应用类的故障,需要抓取UART接口的log,针对处理器的原生问题,需要抓取JTAG接口的log。本实施例中,根据Vbus端的电压控制第一开关和第二开关在不同的接口切换,在不拆机的情况下实现了不同接口的调试。
在一种可能的实现方式中,该数据接口为处理器的D+端和D-端。
参考图2,USB模块设有四个端口,分别为Vbus端、D+端、D-端以及GND端,Vbus端为电源端、D+端为数据线(正)端、D-端为数据线(负)端、GND端为接地端。D+端、D-端分别和第一开关的第一输入端、第二输入端连接,Vbus端和逻辑电路的输入端连接,逻辑电路根据Vbus端的电压控制第一输出端输出第一使能信号,并控制第二输出端输出第二使能信号,在第一使能信号为高电平时,第一开关切换到处理器的D+端和D-端,在第一使能信号为低电平时,第一开关切换到第二开关的输入端,在第二使能信号为高电平时,第二开关切换到UART接口(图2中的两个端口:UART-RX、UART-RX),在第二使能信号为低电平时,第二开关切换到JTAG接口(图2中的两个端口:JTAG-DI、JTAG-DO)。
在一种可能的实现方式中,USB模块为USB数据线。
具体地,通过给USB数据线提供不同的Vbus可以控制第一开关和第二开关切换到不同的接口,具体在图3实施例进行描述,在此不再赘述。
在一种可能的实现方式中,第一开关和第二开关均为双刀双掷开关。
本申请实施例提供了一种调试电路,包括:通用串行总线USB模块、逻辑电路、处理器、第一开关以及第二开关,其中,处理器至少设有数据接口、通用异步收发传输器UART接口和联合测试工作组JTAG接口,USB模块设有Vbus端、D+端、D-端以及GND端;USB模块通过所述D+端和第一开关的第一输入端连接,通过D-端和第一开关的第二输入端连接,通过Vbus端和逻辑电路的输入端连接;逻辑电路的第一输出端和所述第一开关的使能端连接,逻辑电路的第二输出端和第二开关的使能端连接;逻辑电路用于根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号,第一开关用于根据第一使能信号在所述数据接口和所述第二开关的输入端之间切换,在第一开关切换到第二开关的输入端后,第二开关用于根据第二使能信号在所述UART接口和所述JTAG接口之间切换。通过Vbus端的电压控制第一开关和第二开关的切换,在不拆机的情况下实现了不同接口的调试,并且适用于没有ID引脚的USB模块。
在上述图2实施例的基础上,图3为本申请实施例提供的逻辑电路的原理示意图。如图3所示,逻辑电路12由第一比较器21、第二比较器22、非门电路23以及与门电路24组成。
其中,第一比较器21的第二输入端和第二比较器22的第二输入端分别和Vbus端连接,第二比较器22的输出端和非门电路23的输入端连接,非门电路23的输出端和第一比较器21的输出端分别和与门电路24的输入端连接(即第一比较器21的输出端和与门电路24的第一输入端连接,非门电路23的输出端和与门电路24的第二输入端连接),第一比较器21的第一输入端的电压值为第一基准电压,第二比较器22的第一输入端的电压值为第二基准电压,第二基准电压大于第一基准电压。
结合图2可知,第二比较器22的输出端为逻辑电路12的第一输出端,与门电路24的输出端为逻辑电路12的第二输出端。
需要说明的是,比较器是将一个模拟电压信号与一个基准电压相比较的电路,比较器的两路输入为模拟信号,输出则为二进制信号0或1,当模拟电压信号大于基准电压时,输出为高电平(1),当模拟电压信号小于基准电压时,输出为低电平(0)。
第二基准电压大于第一基准电压,在Vbus端的电压大于第二基准电压时,第一使能信号为高电平,第二使能信号为低电平,则第一开关切换到数据接口。
在Vbus端的电压大于第一基准电压且小于第二基准电压时,第一使能信号为低电平,第二使能信号为高电平,则第一开关切换到第二开关的输入端,第二开关切换到UART接口。
在Vbus端的电压小于第一基准电压时,第一使能信号和第二使能信号均为低电平,则第一开关切换到第二开关的输入端,第二开关切换到JTAG接口。
在一种可能的实现方式中,第一基准电压可以为3V,第二基准电压可为5V。
在一种可能的实现方式中,数据接口为处理器的D+端和D-端。
在实际应用过程中,通过电脑给USB数据线提供Vbus端的电压,将USB数据线插入终端的USB接口时,Vbus端的电压大于5V时,第一比较器的输出为高电平,第二比较器的输出为高电平,则第一开关切换到处理器的D+端和D-端,这样,USB数据线的D+端、D-端与处理器的D+端和D-端连接。在该场景下,可以实现USB的正常通信,例如:充电、拷贝资料等。
将USB数据线插入终端的USB接口时,Vbus端的电压为3.3V时,即大于第一基准电压小于第二基准电压,第一比较器的输出为高电平,第二比较器的输出为低电平,非门电路的输出为高电平,与门电路的输出为高电平,则第一开关切换到第二开关的输入端,第二开关切换到UART接口。这样,USB数据线的D+端、D-端与处理器的UART接口连接。在该场景下,可以实现抓取UART接口的log,实现对UART接口的调试。
将USB数据线插入终端的USB接口时,Vbus端的电压为1.8V时,即小于第一基准电压,第一比较器的输出为低电平,第二比较器的输出为低电平,非门电路的输出为高电平,与门电路的输出为低电平,则第一开关切换到第二开关的输入端,第二开关切换到JTAG接口。
当然,上述示例只是以第一基准电压为3V、第二基准电压为5V为例进行说明,在实际应用中,本实施例不对第一基准电压和第二基准电压做特别限制,根据实际情况确定即可。
另外,本实施例只是以UART、JTAG接口为例进行说明,在本申请的技术方案中,可扩展性强、还可以实现对更多其它接口的调试。
本实施例提供的调试电路,包括:逻辑电路,其中,逻辑电路由第一比较器、第二比较器、非门电路以及与门电路组成,第一比较器的第一输入端和第二比较器的第二输入端分别和Vbus端连接,第二比较器的输出端和非门电路的输入端连接,非门电路的输出端和第一比较器的输出端分别和所与门电路的输入端连接,第一比较器的第二输入端的电压值为第一基准电压,第二比较器的第一输入端为第二基准电压,第二基准电压大于所述第一基准电压,其中,第二比较器的输出端为逻辑电路的第一输出端,与门电路的输出端为逻辑电路的第二输出端。在本实施例中,选择接口逻辑不需要处理器的参与,即便在处理器异常时也能正常实现接口的调试,通过Vbus端的电压控制第一开关和第二开关的切换,在不拆机的情况下可以根据需求实现不同接口的调试,并且适用于没有ID端的USB模块。
本实施例还提供一种终端,包括图2和图3实施例所示的调试电路。
图4为本申请实施例提供的调试方法的流程示意图。该方法的执行主体为终端,如图4所示,该方法包括:
S101、获取Vbus端的电压。
S102、根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号。
S103、根据第一使能信号控制第一开关在数据接口和第二开关的输入端之间切换,在第一开关切换到第二开关的输入端后,根据第二使能信号控制第二开关在UART接口和JTAG接口之间切换。
该终端包括调试电路,调试电路包括通用串行总线USB模块、逻辑电路、处理器、第一开关以及第二开关,其中,处理器至少设有数据接口、通用异步收发传输器UART接口和联合测试工作组JTAG接口,USB模块设有Vbus端、D+端、D-端以及GND端。
Vbus端的电压可以是通过USB模块供给的,USB模块可以为USB数据线,在将USB数据线插到终端的USB接口时,逻辑电路获取Vbus端的电压,并根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端122输出第二使能信号,根据第一使能信号控制第一开关在数据接口和第二开关的输入端之间切换,在第一开关切换到第二开关的输入端后,根据第二使能信号控制第二开关在UART接口和JTAG接口之间切换。
这样,针对抓取不同的接口的log时,只需要给定Vbus端的电压,逻辑电路可以根据Vbus端的电压控制第一开关和第二开关在不同接口的切换,具体的实现过程和上述实施例类似,在此不再赘述。
本实施例提供的调试方法,包括:获取Vbus端的电压,根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号,根据第一使能信号控制第一开关在数据接口和第二开关的输入端之间切换,在第一开关切换到第二开关的输入端后,根据第二使能信号控制第二开关在UART接口和JTAG接口之间切换。通过Vbus端的电压控制开关的切换,在不拆机的情况下实现了不同接口的调试,并且适用于没有ID引脚的USB模块。
关于本实施例中未相见的介绍可以参见上述实施例中的介绍,此处不再赘述。
本申请中,“至少一个”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B的情况,其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系;在公式中,字符“/”,表示前后关联对象是一种“相除”的关系。“以下至少一项(个)”或其类似表达,是指的这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b,或c中的至少一项(个),可以表示:a,b,c,a-b,a-c,b-c,或a-b-c,其中,a,b,c可以是单个,也可以是多个。
可以理解的是,在本申请的实施例中涉及的各种数字编号仅为描述方便进行的区分,并不用来限制本申请的实施例的范围。
可以理解的是,在本申请的实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请的实施例的实施过程构成任何限定。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。
Claims (10)
1.一种调试电路,其特征在于,包括:
通用串行总线USB模块、逻辑电路、处理器、第一开关以及第二开关,其中,所述处理器至少设有数据接口、通用异步收发传输器UART接口和联合测试工作组JTAG接口,所述USB模块设有Vbus端、D+端、D-端以及GND端;
所述USB模块通过所述D+端和所述第一开关的第一输入端连接,通过所述D-端和所述第一开关的第二输入端连接,通过所述Vbus端和所述逻辑电路的输入端连接;所述逻辑电路的第一输出端和所述第一开关的使能端连接,所述逻辑电路的第二输出端和所述第二开关的使能端连接;
所述逻辑电路用于根据所述Vbus端的电压控制第一输出端输出第一使能信号,以及控制所述第二输出端输出第二使能信号,所述第一开关用于根据所述第一使能信号在所述数据接口和所述第二开关的输入端之间切换,在所述第一开关切换到所述第二开关的输入端后,所述第二开关用于根据所述第二使能信号在所述UART接口和所述JTAG接口之间切换。
2.根据权利要求1所述的调试电路,其特征在于,所述逻辑电路由第一比较器、第二比较器、非门电路以及与门电路组成;
所述第一比较器的第二输入端和所述第二比较器的第二输入端分别和所述Vbus端连接,所述第二比较器的输出端和所述非门电路的输入端连接,所述非门电路的输出端和所述第一比较器的输出端分别和所述与门电路的输入端连接,所述第一比较器的第一输入端的电压值为第一基准电压,所述第二比较器的第一输入端的电压值为第二基准电压,所述第二基准电压大于所述第一基准电压;
其中,所述第二比较器的输出端为所述逻辑电路的第一输出端,所述与门电路的输出端为所述逻辑电路的第二输出端。
3.根据权利要求2所述的调试电路,其特征在于,在所述Vbus端的电压大于所述第二基准电压时,所述第一使能信号为高电平,所述第二使能信号为低电平,则所述第一开关切换到所述数据接口。
4.根据权利要求2所述的调试电路,其特征在于,在所述Vbus端的电压大于所述第一基准电压且小于所述第二基准电压时,所述第一使能信号为低电平,所述第二使能信号为高电平,则所述第一开关切换到所述第二开关的输入端,所述第二开关切换到所述UART接口。
5.根据权利要求2所述的调试电路,其特征在于,在所述Vbus端的电压小于所述第一基准电压时,所述第一使能信号和所述第二使能信号均为低电平,则所述第一开关切换到所述第二开关的输入端,所述第二开关切换到所述JTAG接口。
6.根据权利要求1所述的调试电路,其特征在于,所述第一开关和所述第二开关均为双刀双掷开关。
7.根据权利要求1-6任一项所述的调试电路,其特征在于,所述USB模块为USB数据线。
8.根据权利要求1所述的调试电路,其特征在于,所述数据接口为所述处理器的D+端和D-端。
9.一种终端,其特征在于,包括权利要求1至8任一项所述的调试电路。
10.一种调试方法,其特征在于,应用于权利要求9所述的终端,其特征在于,所述方法包括:
获取Vbus端的电压;
根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号;
根据所述第一使能信号控制第一开关在数据接口和第二开关的输入端之间切换,在所述第一开关切换到所述第二开关的输入端后,根据所述第二使能信号控制所述第二开关在UART接口和JTAG接口之间切换。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911265539.9A CN111045883B (zh) | 2019-12-11 | 2019-12-11 | 调试电路、方法及终端 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911265539.9A CN111045883B (zh) | 2019-12-11 | 2019-12-11 | 调试电路、方法及终端 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111045883A CN111045883A (zh) | 2020-04-21 |
CN111045883B true CN111045883B (zh) | 2022-07-08 |
Family
ID=70235643
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911265539.9A Active CN111045883B (zh) | 2019-12-11 | 2019-12-11 | 调试电路、方法及终端 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111045883B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113792005B (zh) * | 2021-08-12 | 2024-04-19 | 芯海科技(深圳)股份有限公司 | Type-c接口通信电路、方法、集成电路以及电子设备 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6346847B1 (en) * | 1999-09-14 | 2002-02-12 | Stmicroeletronics S.R.L. | Electronic circuit and corresponding method for trimming an IC |
CN204836132U (zh) * | 2015-08-28 | 2015-12-02 | 杭州华三通信技术有限公司 | 一种通信设备的单板上的串行接口切换控制电路 |
CN208141371U (zh) * | 2018-05-18 | 2018-11-23 | 郑州云海信息技术有限公司 | 一种多功能uart调试板卡 |
CN109901980A (zh) * | 2019-01-30 | 2019-06-18 | 努比亚技术有限公司 | 串口日志抓取电路、方法、终端及计算机可读存储介质 |
-
2019
- 2019-12-11 CN CN201911265539.9A patent/CN111045883B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6346847B1 (en) * | 1999-09-14 | 2002-02-12 | Stmicroeletronics S.R.L. | Electronic circuit and corresponding method for trimming an IC |
CN204836132U (zh) * | 2015-08-28 | 2015-12-02 | 杭州华三通信技术有限公司 | 一种通信设备的单板上的串行接口切换控制电路 |
CN208141371U (zh) * | 2018-05-18 | 2018-11-23 | 郑州云海信息技术有限公司 | 一种多功能uart调试板卡 |
CN109901980A (zh) * | 2019-01-30 | 2019-06-18 | 努比亚技术有限公司 | 串口日志抓取电路、方法、终端及计算机可读存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN111045883A (zh) | 2020-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3410186B1 (en) | Image capturing apparatus and accessories | |
DE112019002151T5 (de) | Stromsteuerung und -schutz für universal-serial-bus-typ-c(usb-c)-verbindersysteme | |
CN106571657B (zh) | 终端、转换器以及连接转换系统和方法 | |
US20120137159A1 (en) | Monitoring system and method of power sequence signal | |
CN103870429B (zh) | 基于嵌入式gpu的高速信号处理板 | |
DE112019001910T5 (de) | Überstromschutz für universal-serial-bus-typ-c(usb-c)-steckverbindersysteme | |
EP4040231A1 (en) | Image capturing apparatus and accessories | |
CN113127302B (zh) | 一种板卡gpio的监控方法和装置 | |
CN103809724A (zh) | 机柜与其电源控制方法 | |
US11411423B2 (en) | Charging control method, related device, and computer storage medium | |
CN105071484B (zh) | 一种具有数据交换功能的终端的充电方法和装置 | |
CN111045883B (zh) | 调试电路、方法及终端 | |
CN112463686A (zh) | 一种板卡热插拔装置及方法 | |
EP3410190A2 (en) | Image capturing apparatus and accessories | |
CN113835510A (zh) | 一种电源供电控制方法及系统 | |
US11288224B2 (en) | Semiconductor system and semiconductor device | |
US20150095734A1 (en) | Detecting hidden fault using fault detection circuit | |
US20140181496A1 (en) | Method, Apparatus and Processor for Reading Bios | |
CN217543835U (zh) | 一种通过Type-C接口进行系统串口调试的结构 | |
US9378074B2 (en) | Server system | |
CN112948186A (zh) | 检测装置和接口信号的检测方法 | |
WO2022127659A1 (zh) | 保护方法、保护装置、电子设备、可读存储介质和芯片 | |
CN103378902B (zh) | 光线路终端系统的主备切换方法及光线路终端系统 | |
CN110794804B (zh) | 用于刷写ecu的系统、ecu、机动车和方法 | |
CN111158710B (zh) | 程序烧写方法、装置及网络设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |