CN110912648B - 物理广播信道pbch检测方法、用户设备及可读存储介质 - Google Patents

物理广播信道pbch检测方法、用户设备及可读存储介质 Download PDF

Info

Publication number
CN110912648B
CN110912648B CN201911242168.2A CN201911242168A CN110912648B CN 110912648 B CN110912648 B CN 110912648B CN 201911242168 A CN201911242168 A CN 201911242168A CN 110912648 B CN110912648 B CN 110912648B
Authority
CN
China
Prior art keywords
mib
bit
information
path
path metric
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911242168.2A
Other languages
English (en)
Other versions
CN110912648A (zh
Inventor
陈恒毅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisoc Chongqing Technology Co Ltd
Original Assignee
Unisoc Chongqing Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisoc Chongqing Technology Co Ltd filed Critical Unisoc Chongqing Technology Co Ltd
Priority to CN201911242168.2A priority Critical patent/CN110912648B/zh
Publication of CN110912648A publication Critical patent/CN110912648A/zh
Application granted granted Critical
Publication of CN110912648B publication Critical patent/CN110912648B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0047Decoding adapted to other signal detection operation
    • H04L1/005Iterative decoding, including iteration between signal detection and decoding operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Error Detection And Correction (AREA)

Abstract

一种PBCH检测方法、用户设备及可读存储介质。所述方法包括:获取至少两个TTI中PBCH所承载的MIB软比特信息;对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息。应用上述方案,可以提高MIB信息解码的准确性,尤其适用覆盖增强场景。

Description

物理广播信道PBCH检测方法、用户设备及可读存储介质
技术领域
本发明涉及通信技术领域,具体涉及一种物理广播信道PBCH检测方法、用户设备及可读存储介质。
背景技术
在长期演进(Long Term Evolution,LTE)系统中,用户设备(User Equipment,UE)在完成小区初搜(initial cell search)以后,为了能进行用户数据解调,需要先读取系统信息。其中,UE首先读取系统消息的主信息块(即MIB),然后基于MIB携带的信息解读其他系统消息。
在实际应用中,MIB由物理广播信道(Physical Broadcast Channel,PBCH)承载,PBCH的传输时间间隔(Transmission Time Interval,TTI)为40ms,在一个TTI中PBCH重复4次,每一次发送的PBCH都携带相同的MIB信息,也就是说,每一次都是可以独自解码的。
因此,在信道质量足够好的情况下,UE可能只接收这40ms内的其中一个,就能够成功解码出MIB信息。如果未成功解码出MIB信息,则会与下一个10ms发送的PBCH的MIB信息进行软合并,再进行解码,直到成功解码出MIB信息。
但随着移动通信行业的蓬勃发展,对于覆盖增强场景,UE得到的信噪比很低,重复4次合并往往也无法准确解码出MIB信息,最终导致UE无法成功对数据进行解调。
发明内容
本发明要解决的问题是如何提高PBCH检测的准确性。
为解决上述问题,本发明实施例提供了一种PBCH检测方法,所述包括:获取至少两个TTI中PBCH所承载的MIB软比特信息;对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息。
可选地,所述对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息,包括:
将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,确定各所述MIB软比特信息中系统帧号SFN部分对应的256条输入路径及对应的路径度量值;
对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,得到各所述MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值;
基于各所述MIB软比特信息对应所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,得到各所述MIB信息中剩余比特在64种状态下的最优输入路径及对应的路径度量值;
从所述首个TTI内MIB信息的最后1译码比特在64种状态下的最优路径度量值对应的路径起,进行路径回溯,得到首个TTI内PBCH所承载的MIB信息。
可选地,所述对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,得到各所述MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,包括:
对合并后的256条输入路径的路径度量值进行第一加比选处理,得到各所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值。
可选地,所述将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,确定各所述MIB信息中系统帧号SFN部分对应的256条输入路径及路径度量值,包括:
将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,结合相应所述MIB软比特信息对应MIB信息中第13比特及第14比特的比特位,采用基四算法,得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值。
可选地,所述对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,包括:对各所述MIB软比特信息中SFN部分在同一状态下的输入路径度量值进行合并。
可选地,在执行所述路径回溯之前,还包括:
将各所述MIB信息中各个比特在64种状态下的最优输入路径及对应的路径度量值,作为各所述MIB信息中各个比特度量值,重新得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值,并进行合并及加比选处理,直至达到预设迭代次数,再进行所述路径回溯。
可选地,所述基于各所述MIB软比特信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,依次得到各所述MIB软比特信息中剩余比特在64种状态下的最优输入路径及对应的路径度量值,包括:
采用以下方式获得当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值,直至获得所有剩余比特在64种状态下的最优输入路径及对应的路径度量值,K为大于等于15的整数:
基于当前TTI内MIB软比特信息在第K个比特的输入路径及对应的路径度量值,以及当前TTI内及下一TTI内MIB软比特信息在第K-1比特的对应的最优输入路径,得到下一TTI内MIB软比特信息在第K个比特的等效输入路径及对应的等效路径度量值;
将当前TTI内MIB软比特信息在第K个比特的输入路径度量值,与下一TTI内MIB软比特信息在第K个比特的等效路径度量值进行合并;
对合并后的路径度量值进行第二加比选处理,得到当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值。
本发明实施例还提供了一种用户设备,所述用户设备包括:
获取单元,适于获取至少两个TTI中PBCH所承载的MIB软比特信息;
合并译码单元,适于对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息。
可选地,所述合并译码单元包括:
第一路径确定子单元,适于将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,确定各所述MIB软比特信息中系统帧号SFN部分对应的256条输入路径及对应的路径度量值;
第二路径确定子单元,适于对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,得到各所述MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值;
第三路径确定子单元,适于基于各所述MIB软比特信息对应所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,得到各所述MIB信息中剩余比特在64种状态下的最优输入路径及对应的路径度量值;
路径回溯子单元,适于从所述首个TTI内MIB信息的最后1译码比特在64种状态下的最优路径度量值对应的路径起,进行路径回溯,得到首个TTI内PBCH所承载的MIB信息。
可选地,所述第二路径确定子单元,适于对合并后的256条输入路径的路径度量值进行第一加比选处理,得到各所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值。
可选地,所述第一路径确定子单元,适于将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,结合相应所述MIB软比特信息对应MIB信息中第13比特及第14比特的比特位,采用基四算法,得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值
可选地,所述第一路径确定子单元,适于对各所述MIB软比特信息中SFN部分在同一状态下的输入路径度量值进行合并。
可选地,所述用户设备还包括:
迭代控制单元,适于将各所述MIB信息中各个比特在64种状态下的最优输入路径及对应的路径度量值,作为各所述MIB信息中各个比特度量值,重新得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值,并控制所述第一路径确定子单元、第二路径确定子单元及第三路径确定子单元执行相应的操作,直至达到预设迭代次数;
所述路径回溯子单元,适于在达到预设迭代次数时,基于各所述MIB软比特信息中所有比特在64种状态下的最优路径及路径度量值进行所述路径回溯。
可选地,所述第二路径确定子单元,适于采用以下方式获得当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值,直至获得所有剩余比特在64种状态下的最优输入路径及对应的路径度量值,K为大于等于15的整数:
基于当前TTI内MIB软比特信息在第K个比特的输入路径及对应的路径度量值,以及当前TTI内及下一TTI内MIB软比特信息在第K-1比特的对应的最优输入路径,得到下一TTI内MIB软比特信息在第K个比特的等效输入路径及对应的等效路径度量值;
将当前TTI内MIB软比特信息在第K个比特的输入路径度量值,与下一TTI内MIB软比特信息在第K个比特的等效路径度量值进行合并;
对合并后的路径度量值进行第二加比选处理,得到当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值。
本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机指令,所述计算机指令被处理器运行时执行上述任一种所述方法的步骤。
本发明实施例还提供了一种用户设备,包括存储器和处理器,所述存储器上存储有能够在所述处理器上运行的计算机指令,其特征在于,所述处理器运行所述计算机指令时执行上述任一种所述方法的步骤。
与现有技术相比,本发明实施例的技术方案具有以下优点:
采用上述方案,通过将至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息,相对于仅对一个TTI内PBCH所承载的MIB软比特信息进行合并并译码,由于跨TTI进行MIB软比特信息进行合并,故UE可以更好地抵抗噪声,进而UE受信道质量的影响较小,故可以提高MIB信息解码的准确性,尤其适用覆盖增强场景。
进一步,在进行第一加比选处理之前,直接以每个所述MIB信息中第12比特作为译码起点,先得到各所述MIB信息中SFN部分对应的256条路径及路径度量值,再对各MIB信息中SFN部分对应的256条路径的路径度量值进行合并,然后对合并后的256条路径的路径度量值进行第一加比选处理,来得到各所述MIB信息中第13比特及第14比特在64种状态下的最优路径及路径度量值,整个过程仅调用一次维特比算法即完成对256个SFN的遍历,由此可以降低译码复杂度,缩短PBCH的检测时间。
附图说明
图1是一种MIB信息的结构示意图;
图2是本发明实施例中PBCH的检测方法流程图;
图3为本发明实施例中一种对至少两个TTI中MIB软比特信息进行合并并译码的方法流程图;
图4为本发明实施例中一种用户设备的结构示意图。
具体实施方式
图1为PBCH所承载的MIB信息的结构示意图。
参照图1,每个MIB信息包括三部分,分别为第一部分11,第二部分12,第三部分13及第四部分14。其中,第一部分11及第三部分13为MIB软比特信息的固定部分,第二部分12为系统帧号(System Frame Number,SFN)部分,第四部分14为循环冗余校验(CyclicRedundancy Check,CRC),且第二部分12与第四部分14是相对应的。第二部分12与第四部分14为MIB软比特信息的可变部分。不同MIB软比特信息的固定部分相同,即第一部分11及第三部分13相同,但第二部分12与第四部分14可能不同。
第一部分11的比特长度为6比特,第三部分13的长度10比特,故MIB信息中固定部分的总长度共16比特。第二部分12的比特长度为8比特,第三部分13的比特长度为16比特。
基站对40比特的MIB信息进行卷积编码后,得到120比特的MIB编码后信息,再通过PBCH发送至UE。UE通过信道估计和信号检测后,得到对应的120比特MIB软比特信息,其中,MIB信息的1比特,对应MIB软比特信息的3比特。
在现有技术中,UE接收到PBCH承载的MIB软比特信息后,通常仅对一个TTI内的MIB软比特信息进行合并,再进行维特比译码,但这只适用于信道质量较好的情况。对于信道质量较差的情况,比如覆盖增强场景,UE得到的信噪比很低,采用上述方法难以准确地解码MIB信息,进而影响数据解调。
为此,本发明实施例提供了一种PBCH检测方法,在所述方法中,通过对至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息。由于跨TTI进行MIB软比特信息进行合并,故UE受信道质量的影响较小,由此可以提高MIB解码的准确性,尤其适用覆盖增强场景。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例作详细地说明。
参照图2,本发明实施例提供了一种PBCH检测方法,所述方法可以包括以下步骤:
步骤21,获取至少两个TTI中PBCH所承载的MIB软比特信息。
在具体实施中,可以仅获取两个TTI中PBCH所承载的MIB软比特信息,也可以获取三个或三个以上TTI中PBCH所承载的MIB软比特信息。所述至少两个TTI可以为连续的TTI,可能为不连续的TTI。
在具体实施中,可以采用多种方法获取TTI中PBCH所承载的MIB软比特信息,此处不作限制。
步骤22,对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息。
在本发明的实施例中,按照时间先后顺序,依次将所述至少两个TTI中的TTI称为第一个TTI(即首个TTI),第二个TTI,……,最后一个TTI。
在具体实施中,对所获取的至少两个TTI中MIB软比特信息进行合并并译码后,若没有得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息,则可以再获取一个或两个以上TTI中PBCH所承载的MIB软比特信息,并将再获取的TTI中PBCH所承载的MIB软比特信息,与之前所获取的TTI中PBCH所承载的MIB软比特信息进行合并并译码,直至得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息。
比如,先获取两个TTI中MIB软比特信息进行合并并译码后,若未得到首个TTI内PBCH所承载的MIB信息,则可以再获取一个TTI中MIB软比特信息,并将其与之前获取的两个TTI中MIB软比特信息进行合并并译码。若仍未得到首个TTI内PBCH所承载的MIB信息,可以再获取一个TTI中MIB软比特信息,并将其与之前获取的两个TTI中MIB软比特信息进行合并并译码,直至得到首个TTI内PBCH所承载的MIB信息。
通过跨TTI进行MIB软比特信息进行合并,故UE受信道质量的影响较小,由此可以提高MIB解码的准确性,尤其适用覆盖增强场景。
参照图3,本发明实施例提供了一种对至少两个TTI中MIB软比特信息进行合并并译码的方法,所述方法可以包括如下步骤:
步骤31,将每个所述MIB软比特信息对应所述MIB信息中第12比特的比特位作为译码起点,确定各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值。
所述MIB软比特信息对应所述MIB信息中第12比特的比特位,即所述MIB软比特信息的第36个比特位。
在本发明的一实施例中,将每个所述MIB软比特信息对应MIB信息中第12比特的比特位作为译码起点,结合相应所述MIB软比特信息对应MIB信息中第13比特及第14比特的比特位,可以采用基四算法,得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值。
如图1所示,在MIB比特信息中,按照从第一部分11至第四部分14的方向,依次为MIB比特信息的第1比特至第40比特。
结合图1,MIB信息中的第12比特,即MIB信息中SFN部分的第6比特,对应MIB软比特信息中的第36至38比特。MIB信息中的第13比特及第14比特,即MIB信息中SFN部分的第7比特及第8比特,对应MIB软比特信息中的第21至26比特。
由于MIB信息采用卷积编码的方式发送至UE,故为了完成对MIB信息中SFN部分的遍历,对于每一MIB信息,以该MIB信息中的第12比特作为译码起点,结合该MIB信息中的第13比特及第14比特,采用基四算法,确定MIB信息中SFN部分对应的256条输入路径。由于每个比特位包括64种状态,每种状态下有四条输入路径,故在MIB信息中前12比特固定的情况下,MIB软比特信息中SFN部分对应的输入路径共256条。
步骤32,对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,得到各所述MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值。
在具体实施中,获得MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值后,可以对各所述MIB软比特信息中SFN部分在同一状态下的路径度量值进行合并,并对合并后的256条输入路径的路径度量值进行第一加比选处理,得到各所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值。
假设分别获取TTI0及TTI1中PBCH所承载的MIB软比特信息,TTI0及TTI1为连续的TTI。当TTI0内PBCH所承载的MIB软比特信息所对应的MIB信息中,SFN为n时,TTI1内PBCH所承载的MIB软比特信息所对应的MIB信息中SFN为n+1。
选择MIB信息中第12比特作为译码起点,在状态S0下,TTI0内MIB信息的第13及14比特共有4条输入路径,分别为:00000000,01000000,10000000,11000000。这4条输入路径分别代表了TTI0内MIB信息SFN部分为00000000,01000000,10000000,11000000。状态S0下,TTI0和TTI1的对应输入路径如下表1所示:
表1
TTI0的输入路径 TTI1的输入路径
00000000 00000000+00000001=00000001
01000000 01000000+00000001=01000001
10000000 10000000+00000001=10000001
11000000 11000000+00000001=11000001
同理,在状态S32下,TTI0和TTI1的对应输入路径如下表2所示:
表2
TTI0的输入路径 TTI1的输入路径
00100000 00100000+00000001=00100001
01100000 01100000+00000001=01100001
10100000 10100000+00000001=10100001
11100000 11100000+00000001=11100001
其它状态下TTI0和TTI1内MIB信息中第13及14比特对应的输入路径,以此类推。
假设经过第一加比选后,可以得到MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值。其中,MIB信息中第13比特在64种状态下的最优输入路径及对应的路径度量值,与第14比特在64种状态下的最优输入路径及对应的路径度量值均相同。比如,经第一加比选后,MIB信息中第13比特及第14比特在状态S0下的最优输入路径为00000001,对应该状态下的SFN即为00000001。MIB信息中第13比特及第14比特在状态S32下的最优输入路径为00100001,对应该状态下的SFN即为00000001。
步骤33,基于各所述MIB软比特信息对应所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,得到各所述MIB信息中剩余比特在64种状态下的最优输入路径及对应的路径度量值。
在本发明的实施例中,为了便于描述,当获取的MIB软比特信息位于两个以上TTI中时,对于所述两个以上TTI中任意相邻TTI,按照时间先后顺序,将后一TTI称为当前TTI的下一TTI。可以理解的是,该相邻TTI可能是时间连续的TTI,也可能是时间不连续的TTI。
在本发明的一实施例中,采用以下方式获得当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优路径及对应的路径度量值,直至获得所有剩余比特在64种状态下的最优路径及对应的路径度量值,K为大于等于15的整数:
基于当前TTI内MIB软比特信息在第K个比特的输入路径及对应的路径度量值,以及当前TTI内及下一TTI内MIB软比特信息在第K-1比特的对应的最优路径,得到下一TTI内MIB软比特信息在第K个比特的等效路径及对应的等效路径度量值;
将当前TTI内MIB软比特信息在第K个比特的输入路径度量值,与下一TTI内MIB软比特信息在第K个比特的等效路径度量值进行合并;
对合并后的路径度量值进行第二加比选处理,得到当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优路径及对应的路径度量值。
在具体实施中,可以采用多种算法获得各MIB软比特信息在第K个比特的输入路径及对应的路径度量,此处不作限制。
假设K=15,当前TTI为TTI0,下一TTI为TTI1,以采用基2算法获得各MIB信息在第15比特的输入路径及对应的路径度量值,在状态S0下,当前TTI即TTI0中MIB信息的第15比特有2条输入路径,分别为:0000000,1000000,分别来自MIB信息在在第14比特的状态S0和S32,而当前TTI中MIB信息第14比特在状态S0和S32对应的最优路径为00000001及00100001,下一TTI即TTI中MIB信息第14比特在状态S0和S32对应的最优路径为00000010及00100010。
经等效路径计算,在已知状态S0下TTI0中第15比特的输入路径及对应的路径度量值的情况下,得到状态S0下TTI1中第15比特的等效路径及对应的等效路径度量值。其中,状态S0下TTI1中第15比特的等效路径如下表3所示:
表3
TTI0的输入路径 TTI1的等效路径
0000000 0000110
1000000 1000110
接着,将状态S0下,TTI0内MIB软比特信息在第15个比特的输入路径度量值,与TTI1内MIB软比特信息在第15个比特的等效路径度量值进行合并,可以得到状态S0下,TTI0内与TTI1内MIB软比特信息在第15个比特的第一路径合并结果,以及状态S1下,TTI0内与TTI1内MIB软比特信息在第15个比特的第二路径合并结果。
对合并后的路径度量值进行第二加比选处理,可以得到TTI0内MIB软比特信息在第15个比特的最优输入路径及对应的路径度量值,进而基于TTI0内MIB软比特信息在第15个比特的最优输入路径及对应的路径度量值,得到TTI1内MIB软比特信息在第15个比特的最优等效输入路径及对应的等效路径度量值。
在确定MIB软比特信息在第15个比特最优输入路径及对应的路径度量值后,可以继续确定第16比特、第17比特等其它比特的最优输入路径及对应的路径度量值。当然,所述其它比特还包括MIB信息中第1至12比特。
步骤34,判断是否达到预设迭代次数。
在具体实施中,可以通过设置迭代次数,来使得MIB信息中各个比特的最优输入路径及对应的路径度量值更接近实际情况,以进一步提高译码的准确性。其中,所述迭代次数可以依据实际需求进行设置,比如,可以设置迭代次数为2,即重复执行2次步骤31至34。
在达到预设迭代次数时,执行步骤36,否则继续执行步骤35。
步骤35,将所确定的MIB信息中各个比特位的最优输入路径所对应的路径度量值,作为各所述MIB软比特信息中各个比特度量值的初始值。
在具体实施中,初次采用本发明实施例中PBCH检测方法,确定MIB信息时,可以将各所述MIB软比特信息中各个比特度量值的初始值设置为0。在按照本发明实施例中PBCH检测方法,确定MIB信息中各个比特位的最优输入路径及对应的路径度量值后,可以将所确定的MIB信息中各个比特位的最优输入路径所对应的路径度量值,作为各所述MIB软比特信息中各个比特度量值的初始值,重新得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应路径度量值,并进行合并及加比选处理,直至达到预设迭代次数,再进行所述路径回溯。
比如,在按照本发明实施例中PBCH检测方法,得到MIB信息中第40比特的最优输入路径及对应的路径度量值后,将所得到的第40比特的最优输入路径所对应的路径度量值,作为所述第40比特的度量值的初始值。
步骤36,从所述首个TTI内MIB信息的最后1译码比特在64种状态下的最优路径度量值对应的路径起,进行路径回溯,得到首个TTI内PBCH所承载的MIB信息。
在具体实施中,MIB信息的最后1译码比特,即MIB信息中最后一个被译码的比特。比如,当将MIB信息中第12比特作为译码起点时,最后1译码比特即所述第12比特,此时,译码顺序依次为13,14,15,……,40,1,2,3,……,12。
在具体实施中,可以首个TTI内MIB信息的最后1译码比特每种状态下分别对应一路径度量值,选取64种状态中路径度量值最大的路径度量值,作为最优路径度量值,并进行路径回溯,得到首个TTI内PBCH所承载的MIB信息。
由上述内容可知,采用上述PBCH检测方法,在进行第一加比选处理之前,直接以每个所述MIB信息中第12比特作为译码起点,先得到各所述MIB信息中SFN部分对应的256条路径及路径度量值,再对各MIB信息中SFN部分对应的256条路径的路径度量值进行合并,然后对合并后的256条路径的路径度量值进行第一加比选处理,即可得到完成对256个SFN的遍历,由此可以降低译码复杂度,缩短PBCH的检测时间。
为了使本领域技术人员更好地理解和实现本发明,以下对上述方法对应的装置及计算机可读存储介质进行详细描述。
参照图4,本发明实施例提供了一种用户设备40,所述用户设备40可以包括:获取单元41及合并译码单元42。其中:
所述获取单元41,适于获取至少两个TTI中PBCH所承载的MIB软比特信息;
所述合并译码单元42,适于对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息。
在本发明的一实施例中,所述合并译码单元42可以包括:第一路径确定子单元421,第二路径确定子单元422,第三路径确定子单元423及路径回溯子单元424。其中:
所述第一路径确定子单元421,适于将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,确定各所述MIB软比特信息中系统帧号SFN部分对应的256条输入路径及对应的路径度量值;
所述第二路径确定子单元422,适于对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,得到各所述MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值;
所述第三路径确定子单元423,适于基于各所述MIB软比特信息对应所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,得到各所述MIB信息中剩余比特在64种状态下的最优输入路径及对应的路径度量值;
所述路径回溯子单元424,适于从所述首个TTI内MIB信息的最后1译码比特在64种状态下的最优路径度量值对应的路径起,进行路径回溯,得到首个TTI内PBCH所承载的MIB信息。
在本发明的一实施例中,所述第二路径确定子单元422,适于对合并后的256条输入路径的路径度量值进行第一加比选处理,得到各所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值。
在本发明的一实施例中,所述第一路径确定子单元421,适于将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,结合相应所述MIB软比特信息对应MIB信息中第13比特及第14比特的比特位,采用基四算法,得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值
在本发明的一实施例中,所述第一路径确定子单元421,适于对各所述MIB软比特信息中SFN部分在同一状态下的输入路径度量值进行合并。
在本发明的一实施例中,所述用户设备40还可以包括:迭代控制单元43,所述迭代控制单元43,适于将各所述MIB信息中各个比特在64种状态下的最优输入路径及对应的路径度量值,作为各所述MIB信息中各个比特度量值,重新得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值,并控制所述第一路径确定子单元、第二路径确定子单元及第三路径确定子单元执行相应的操作,直至达到预设迭代次数。
相应地,所述路径回溯子单元424,适于在达到预设迭代次数时,基于各所述MIB软比特信息中所有比特在64种状态下的最优路径及路径度量值进行所述路径回溯。
在本发明的一实施例中,所述第二路径确定子单元422,适于采用以下方式获得当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值,直至获得所有剩余比特在64种状态下的最优输入路径及对应的路径度量值,K为大于等于15的整数:
基于当前TTI内MIB软比特信息在第K个比特的输入路径及对应的路径度量值,以及当前TTI内及下一TTI内MIB软比特信息在第K-1比特的对应的最优输入路径,得到下一TTI内MIB软比特信息在第K个比特的等效输入路径及对应的等效路径度量值;
将当前TTI内MIB软比特信息在第K个比特的输入路径度量值,与下一TTI内MIB软比特信息在第K个比特的等效路径度量值进行合并;
对合并后的路径度量值进行第二加比选处理,得到当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值。
由上述内容可知,本发明实施例中的用户设备,通过通过将至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息,可以更好地抵抗噪声,进而UE受信道质量的影响较小,故可以提高MIB信息解码的准确性,尤其适用覆盖增强场景。
本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机指令,所述计算机指令被处理器运行时执行上述实施例中任一种所述PBCH检测方法的步骤,不再赘述。
在具体实施中,所述计算机可读存储介质可以包括:ROM、RAM、磁盘或光盘等。
本发明实施例还提供了一种用户设备,所述用户终端可以包括存储器和处理器,所述存储器上存储有能够在所述处理器上运行的计算机指令,所述处理器运行所述计算机指令时执行上述实施例中任一种所述PBCH检测方法的步骤,不再赘述。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (14)

1.一种物理广播信道PBCH检测方法,其特征在于,包括:
获取至少两个TTI中PBCH所承载的MIB软比特信息;
对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息;
所述对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息,包括:
将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,确定各所述MIB软比特信息中系统帧号SFN部分对应的256条输入路径及对应的路径度量值;
对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,得到各所述MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值;
基于各所述MIB软比特信息对应所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,得到各所述MIB信息中剩余比特在64种状态下的最优输入路径及对应的路径度量值;
从所述首个TTI内MIB信息的最后1译码比特在64种状态下的最优路径度量值对应的路径起,进行路径回溯,得到首个TTI内PBCH所承载的MIB信息。
2.如权利要求1所述的PBCH检测方法,其特征在于,所述对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,得到各所述MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,包括:
对合并后的256条输入路径的路径度量值进行第一加比选处理,得到各所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值。
3.如权利要求2所述的PBCH检测方法,其特征在于,所述将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,确定各所述MIB信息中系统帧号SFN部分对应的256条输入路径及路径度量值,包括:
将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,结合相应所述MIB软比特信息对应MIB信息中第13比特及第14比特的比特位,采用基四算法,得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值。
4.如权利要求2所述的PBCH检测方法,其特征在于,所述对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,包括:
对各所述MIB软比特信息中SFN部分在同一状态下的输入路径度量值进行合并。
5.如权利要求2所述的PBCH检测方法,其特征在于,在执行所述路径回溯之前,还包括:
将各所述MIB信息中各个比特在64种状态下的最优输入路径及对应的路径度量值,作为各所述MIB信息中各个比特度量值,重新得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值,并进行合并及加比选处理,直至达到预设迭代次数,再进行所述路径回溯。
6.如权利要求1所述的PBCH检测方法,其特征在于,所述基于各所述MIB软比特信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,依次得到各所述MIB软比特信息中剩余比特在64种状态下的最优输入路径及对应的路径度量值,包括:
采用以下方式获得当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值,直至获得所有剩余比特在64种状态下的最优输入路径及对应的路径度量值,K为大于等于15的整数:
基于当前TTI内MIB软比特信息在第K个比特的输入路径及对应的路径度量值,以及当前TTI内及下一TTI内MIB软比特信息在第K-1比特的对应的最优输入路径,得到下一TTI内MIB软比特信息在第K个比特的等效输入路径及对应的等效路径度量值;
将当前TTI内MIB软比特信息在第K个比特的输入路径度量值,与下一TTI内MIB软比特信息在第K个比特的等效路径度量值进行合并;
对合并后的路径度量值进行第二加比选处理,得到当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值。
7.一种用户设备,其特征在于,包括:
获取单元,适于获取至少两个TTI中PBCH所承载的MIB软比特信息;
合并译码单元,适于对所获取的至少两个TTI中MIB软比特信息进行合并并译码,得到所述至少两个TTI中首个TTI内PBCH所承载的MIB信息;
所述合并译码单元包括:
第一路径确定子单元,适于将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,确定各所述MIB软比特信息中系统帧号SFN部分对应的256条输入路径及对应的路径度量值;
第二路径确定子单元,适于对各所述MIB软比特信息中SFN部分对应的256条输入路径的路径度量值进行合并,得到各所述MIB软比特信息对应的MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值;
第三路径确定子单元,适于基于各所述MIB软比特信息对应所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值,得到各所述MIB信息中剩余比特在64种状态下的最优输入路径及对应的路径度量值;
路径回溯子单元,适于从所述首个TTI内MIB信息的最后1译码比特在64种状态下的最优路径度量值对应的路径起,进行路径回溯,得到首个TTI内PBCH所承载的MIB信息。
8.如权利要求7所述的用户设备,其特征在于,所述第二路径确定子单元,适于对合并后的256条输入路径的路径度量值进行第一加比选处理,得到各所述MIB信息中第13比特及第14比特在64种状态下的最优输入路径及对应的路径度量值。
9.如权利要求8所述的用户设备,其特征在于,所述第一路径确定子单元,适于将每个所述MIB软比特信息对应MIB信息中第12比特的首个比特位作为译码起点,结合相应所述MIB软比特信息对应MIB信息中第13比特及第14比特的比特位,采用基四算法,得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值。
10.如权利要求8所述的用户设备,其特征在于,所述第一路径确定子单元,适于对各所述MIB软比特信息中SFN部分在同一状态下的输入路径度量值进行合并。
11.如权利要求8所述的用户设备,其特征在于,还包括:
迭代控制单元,适于将各所述MIB信息中各个比特在64种状态下的最优输入路径及对应的路径度量值,作为各所述MIB信息中各个比特度量值,重新得到各所述MIB软比特信息中SFN部分对应的256条输入路径及对应的路径度量值,并控制所述第一路径确定子单元、第二路径确定子单元及第三路径确定子单元执行相应的操作,直至达到预设迭代次数;
所述路径回溯子单元,适于在达到预设迭代次数时,基于各所述MIB软比特信息中所有比特在64种状态下的最优路径及路径度量值进行所述路径回溯。
12.如权利要求7所述的用户设备,其特征在于,所述第二路径确定子单元,适于采用以下方式获得当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值,直至获得所有剩余比特在64种状态下的最优输入路径及对应的路径度量值,K为大于等于15的整数:
基于当前TTI内MIB软比特信息在第K个比特的输入路径及对应的路径度量值,以及当前TTI内及下一TTI内MIB软比特信息在第K-1比特的对应的最优输入路径,得到下一TTI内MIB软比特信息在第K个比特的等效输入路径及对应的等效路径度量值;
将当前TTI内MIB软比特信息在第K个比特的输入路径度量值,与下一TTI内MIB软比特信息在第K个比特的等效路径度量值进行合并;
对合并后的路径度量值进行第二加比选处理,得到当前TTI内及下一TTI内MIB软比特信息在第K个比特64种状态下的最优输入路径及对应的路径度量值。
13.一种计算机可读存储介质,其上存储有计算机指令,其特征在于,所述计算机指令被处理器运行时执行权利要求1至6任一项所述方法的步骤。
14.一种用户设备,包括存储器和处理器,所述存储器上存储有能够在所述处理器上运行的计算机指令,其特征在于,所述处理器运行所述计算机指令时执行权利要求1至6任一项所述方法的步骤。
CN201911242168.2A 2019-12-06 2019-12-06 物理广播信道pbch检测方法、用户设备及可读存储介质 Active CN110912648B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911242168.2A CN110912648B (zh) 2019-12-06 2019-12-06 物理广播信道pbch检测方法、用户设备及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911242168.2A CN110912648B (zh) 2019-12-06 2019-12-06 物理广播信道pbch检测方法、用户设备及可读存储介质

Publications (2)

Publication Number Publication Date
CN110912648A CN110912648A (zh) 2020-03-24
CN110912648B true CN110912648B (zh) 2022-04-22

Family

ID=69822878

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911242168.2A Active CN110912648B (zh) 2019-12-06 2019-12-06 物理广播信道pbch检测方法、用户设备及可读存储介质

Country Status (1)

Country Link
CN (1) CN110912648B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111934826B (zh) * 2020-10-12 2020-12-25 翱捷科技股份有限公司 一种lte或lte-m跨周期合并接收pbch的方法及系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102904667A (zh) * 2011-07-27 2013-01-30 杰脉通信技术(上海)有限公司 一种用于lte中pbch解码的咬尾卷积码译码方法
CN105162474A (zh) * 2015-09-09 2015-12-16 中国科学院自动化研究所 一种基四算法下的加比选计算方法和装置
WO2016121538A1 (ja) * 2015-01-28 2016-08-04 シャープ株式会社 端末装置、基地局装置および方法
WO2017041950A1 (en) * 2015-09-10 2017-03-16 Intel IP Corporation Viterbi decoding with use of a-priori known bits in lte communications
CN107484193A (zh) * 2011-06-21 2017-12-15 瑞典爱立信有限公司 无线网络中用于执行测量的方法和装置
WO2018075963A1 (en) * 2016-10-21 2018-04-26 Intel IP Corporation Demodulation reference signal structure and contention-based physical uplink shared channel

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016162320A1 (en) * 2015-04-08 2016-10-13 Telefonaktiebolaget Lm Ericsson (Publ) Decoding of messages with known or hypothesized difference
CA2984374A1 (en) * 2015-04-30 2016-11-03 Telefonaktiebolaget Lm Ericsson (Publ) Decoding of messages

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107484193A (zh) * 2011-06-21 2017-12-15 瑞典爱立信有限公司 无线网络中用于执行测量的方法和装置
CN102904667A (zh) * 2011-07-27 2013-01-30 杰脉通信技术(上海)有限公司 一种用于lte中pbch解码的咬尾卷积码译码方法
WO2016121538A1 (ja) * 2015-01-28 2016-08-04 シャープ株式会社 端末装置、基地局装置および方法
CN105162474A (zh) * 2015-09-09 2015-12-16 中国科学院自动化研究所 一种基四算法下的加比选计算方法和装置
WO2017041950A1 (en) * 2015-09-10 2017-03-16 Intel IP Corporation Viterbi decoding with use of a-priori known bits in lte communications
WO2018075963A1 (en) * 2016-10-21 2018-04-26 Intel IP Corporation Demodulation reference signal structure and contention-based physical uplink shared channel

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
"R1-152190 PBCH repetition for MTC";Ericsson;《3GPP TSG-RAN WG1 Meeting #80bis》;20150424;全文 *
R1-1706881 "Reduced system acquisition time for MTC";Ericsson;《3GPP TSG-RAN WG1 Meeting #89 》;20170519;全文 *
R2-1813091 "Introduction of EDT for eMTC and NB-IoT enhancements";Qualcomm Incorporated等;《3GPP TSG-RAN2 Meeting #103》;20180824;全文 *

Also Published As

Publication number Publication date
CN110912648A (zh) 2020-03-24

Similar Documents

Publication Publication Date Title
RU2452101C2 (ru) Схема декодирования с использованием нескольких гипотез о передаваемых сообщениях
US6813323B2 (en) Decoding method and communication terminal apparatus
CN110890940B (zh) 对pbch所携带的mib的解码方法及装置、存储介质、终端
EP1628405A2 (en) Method and system for decoding video, voice, and speech data using redundancy
US20110060971A1 (en) Tail-biting decoding method and device
KR20180010849A (ko) 경로 메트릭 값 기반의 디코딩 프로세스 제어 방법, 연산 장치 및 모바일 장치
US9191131B2 (en) Method for control channel detection in wireless communications systems
CN110912648B (zh) 物理广播信道pbch检测方法、用户设备及可读存储介质
KR101462211B1 (ko) 이동통신 시스템의 복호 장치 및 방법
CN112202530B (zh) 信道盲检测方法和装置以及通信装置和存储介质
US10826541B2 (en) Convolutional code decoder and convolutional code decoding method
CN110768748B (zh) 回旋码解码器及回旋码解码方法
US10720944B2 (en) Convolutional code decoder and convolutional code decoding method
US8929488B2 (en) Technique for processing encoded information in a wireless communication network
CN109004939A (zh) 极化码译码装置和方法
JP5169771B2 (ja) 復号器および復号方法
CN110324111B (zh) 一种译码方法及设备
JP5759624B2 (ja) ブロック誤り率を推定する方法および通信装置
CN114430279B (zh) 一种列表维特比译码方法、装置、译码器和存储介质
US10097213B2 (en) System and method for improved decoding using identified recurring side information
US20130136215A1 (en) Channel decoding method and tail biting convolutional decoder
CN111342846B (zh) 一种译码方法、装置及计算机可读存储介质
US8077811B2 (en) Receiving apparatus
CN110768747B (zh) 回旋码解码器及回旋码解码方法
CN115567168B (zh) Pdcch盲检的实现方法、装置及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant