CN110891031B - 同步信息并行写入方法及网络设备 - Google Patents

同步信息并行写入方法及网络设备 Download PDF

Info

Publication number
CN110891031B
CN110891031B CN201911212493.4A CN201911212493A CN110891031B CN 110891031 B CN110891031 B CN 110891031B CN 201911212493 A CN201911212493 A CN 201911212493A CN 110891031 B CN110891031 B CN 110891031B
Authority
CN
China
Prior art keywords
interface board
chip
processor
container
virtual
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911212493.4A
Other languages
English (en)
Other versions
CN110891031A (zh
Inventor
王明辉
胡海
乔剡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Semiconductor Technology Co Ltd
Original Assignee
New H3C Semiconductor Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Semiconductor Technology Co Ltd filed Critical New H3C Semiconductor Technology Co Ltd
Priority to CN201911212493.4A priority Critical patent/CN110891031B/zh
Publication of CN110891031A publication Critical patent/CN110891031A/zh
Application granted granted Critical
Publication of CN110891031B publication Critical patent/CN110891031B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9084Reactions to storage capacity overflow
    • H04L49/9089Reactions to storage capacity overflow replacing packets in a storage arrangement, e.g. pushout
    • H04L49/9094Arrangements for simultaneous transmit and receive, e.g. simultaneous reading/writing from/to the storage element

Abstract

本申请提供一种同步信息并行写入方法及网络设备,涉及通信技术领域。该方法可以包括:接口板的处理器通过多个容器获取来自主控板的同步信息;接口板的处理器通过多个容器将同步信息,分别写入至每个容器对应的交换芯片。每个交换芯片设置有对应的容器,可以将每个交换芯片作为一个独立的逻辑单板,不同的交换芯片对应的容器之间相互独立的,接口板的处理器通过容器获取同步信息,并将同步信息分别写入容器对应的交换芯片中,可以实现处理器对多个交换芯片的同步信息的并行写入,提高了网络设备对接口板的交换芯片写入同步信息时的效率。

Description

同步信息并行写入方法及网络设备
技术领域
本发明涉及通信技术领域,具体而言,涉及一种同步信息并行写入方法及网络设备。
背景技术
随着通信技术的发展,网络设备的应用也越来越多。框式设备配置了多个接口板且每个接口板有多个交换芯片用于转发数据报文,来支持大量不同的应用和业务。框式设备接口板的各个交换芯片除了依靠自身学习的转发表项发送数据报文,主控板还将基于协议报文生成的转发表项、配置信息,需要全部同步的转发表项同步到每个接口板的各个交换芯片,以使交换芯片可以根据这些被同步的信息对于数据报文进行转发和处理,实现相应应用和业务。
现有技术中,主控板将需要步到某个接口板所有交换芯片的同步信息同步至该接口板的处理器,再由该接口板的处理器依次将同步信息写入本接口板的每个交换芯片。接口板的处理器每次将同步信息写入一个交换芯片,等待收到该交换芯片返回的确认信号后,再向下一个交换芯片写入同步信息。
但是,现有技术的问题在于,接口板的交换芯片数目越多,接口板的处理器每次只将同步信息写入一个交换芯片,接口板的处理器将同步信息写入所有本接口板的交换芯片所需的时间越长。当该接口板的某个交换芯片还未被写入同步信息而已经收到了数据报文时,无法进行相应处理或转发,影响设备业务稳定性。
发明内容
本发明的目的在于,针对上述现有技术中的不足,提供一种同步信息并行写入方法及网络设备,以解决相关技术中接口板的交换芯片数目越多,接口板的处理器每次只将同步信息写入一个交换芯片,接口板的处理器将同步信息写入所有本接口板的交换芯片所需的时间越长。当该接口板的某个交换芯片还未被写入同步信息而已经收到了数据报文时,无法进行相应处理或转发,影响设备业务稳定性的问题。
为实现上述目的,本发明实施例采用的技术方案如下:
第一方面,本发明实施例提供了一种同步信息并行写入方法,所述方法包括:
接口板的处理器通过多个容器获取来自主控板的同步信息;
所述接口板的处理器通过所述多个容器将所述同步信息,分别写入至每个容器对应的交换芯片。
进一步地,所述接口板的处理器通过多个容器获取来自主控板的同步信息之前,所述方法还包括:
所述接口板的处理器确定所述接口板上所述交换芯片的数量;
所述接口板的处理器建立与所述交换芯片的数量相同的所述多个容器,并在所述每个容器内绑定所述每个容器对应交换芯片的标识。
进一步地,所述每个容器对应交换芯片的标识为所述每个容器对应交换芯片的虚拟标识;所述方法还包括:
所述接口板的处理器根据所述接口板支持的最多交换芯片数量,分配所述接口板的虚拟标识范围,所述接口板上的各交换芯片的虚拟标识位于所述虚拟标识范围内。
进一步地,所述接口板的处理器根据所述接口板支持的最多交换芯片数量,分配所述接口板的虚拟标识范围包括:
所述接口板的处理器根据所述接口板所在网络设备支持的最多槽位数、所述接口板的标识、以及所述接口板支持的最多交换芯片数量,分配所述接口板的虚拟标识范围。
进一步地,所述方法还包括:
所述接口板的处理器通过所述多个容器,将所述接口板上各交换芯片的虚拟标识分别作为一个接口板标识,向所述主控板的处理器注册。
进一步地,所述接口板的处理器通过多个容器获取来自主控板的同步信息之前,所述方法还包括:
所述接口板的处理器为所述每个容器分配一个进程间通信IPC节点;
所述接口板的处理器通过所述多个容器的IPC节点获取来自所述主控板的所述同步信息。
进一步地,若所述接口板中目标交换芯片的业务端口被所述主控板的处理器从管理虚拟设备分配至用户虚拟设备,所述方法还包括:
所述接口板的处理器删除所述目标交换芯片上所述管理虚拟设备的同步信息,并删除所述目标交换芯片对应的容器;
所述接口板的处理器重新创建一个容器,并在所述创建的容器内绑定所述目标交换芯片的虚拟标识;
所述接口板的处理器通过所述创建的容器,将所述目标交换芯片的虚拟标识作为接口板标识,向所述主控板的处理器注册所述用户虚拟设备;
所述接口板的处理器通过所述创建的容器,从所述主控板获取所述用户虚拟设备的同步信息,并通过所述创建的容器,将所述用户虚拟设备的同步信息写入所述目标交换芯片。
第二方面,本发明实施例提供了一种网络设备,包括:至少一个主控板、多个接口板,每个所述主控板均与每个所述接口板连接,所述多个接口板中包括至少一个多芯片接口板,每个多芯片接口板上具有多个交换芯片;
所述每个多芯片接口板的处理器,用于通过多个容器获取来自所述主控板的同步信息;通过所述多个容器将所述同步信息,分别写入至每个容器对应的交换芯片。
进一步地,所述每个多芯片接口板的处理器,还用于确定所述多芯片接口板上所述交换芯片的数量;建立与所述交换芯片的数量相同的所述多个容器,并在所述每个容器内绑定所述每个容器对应交换芯片的标识。
进一步地,所述每个容器对应交换芯片的标识为所述每个容器对应交换芯片的虚拟标识;
所述每个多芯片接口板的处理器,还用于根据所述多芯片接口板支持的最多交换芯片数量,分配所述多芯片接口板的虚拟标识范围,所述多芯片接口板上的各交换芯片的虚拟标识位于所述虚拟标识范围内。
进一步地,所述每个多芯片接口板的处理器,还用于根据所述网络设备支持的最多槽位数、所述每个多芯片接口板的标识、以及所述每个多芯片接口板支持的最多交换芯片数量,分配所述每个多芯片接口板的虚拟标识范围。
进一步地,所述每个多芯片接口板的处理器,还用于通过所述多个容器,将所述每个多芯片接口板上各交换芯片的虚拟标识分别作为一个接口板标识,向所述主控板的处理器注册。
进一步地,所述每个多芯片接口板的处理器,还用于为所述每个容器分配一个进程间通信IPC节点;通过所述多个容器的IPC节点获取来自所述主控板的所述同步信息。
进一步地,若所述每个多芯片接口板中目标交换芯片的业务端口被所述主控板的处理器从管理虚拟设备分配至用户虚拟设备;
所述每个多芯片接口板的处理器,还用于删除所述目标交换芯片上所述管理虚拟设备的同步信息,并删除所述目标交换芯片对应的容器;重新创建一个容器,并在所述创建的容器内绑定所述目标交换芯片的虚拟标识;通过所述创建的容器,将所述目标交换芯片的虚拟标识作为接口板标识,向所述主控板的处理器注册所述用户虚拟设备;通过所述创建的容器,从所述主控板获取所述用户虚拟设备的同步信息,并通过所述创建的容器,将所述用户虚拟设备的同步信息写入所述目标交换芯片。
第三方面,本申请实施例还提供一种同步信息并行写入装置,所述装置包括:
获取模块,用于通过多个容器获取来自主控板的同步信息;
写入模块,用于通过所述多个容器将所述同步信息,分别写入至每个容器对应的交换芯片。
进一步地,所述装置还包括:
确定模块,用于确定所述接口板上所述交换芯片的数量;
建立模块,用于建立与所述交换芯片的数量相同的所述多个容器,并在所述每个容器内绑定所述每个容器对应交换芯片的标识。
进一步地,所述每个容器对应交换芯片的标识为所述每个容器对应交换芯片的虚拟标识;所述装置还包括:
第一分配模块,用于根据所述接口板支持的最多交换芯片数量,分配所述接口板的虚拟标识范围,所述接口板上的各交换芯片的虚拟标识位于所述虚拟标识范围内。
进一步地,所述分配模块,具体用于根据所述接口板所在网络设备支持的最多槽位数、所述接口板的标识、以及所述接口板支持的最多交换芯片数量,分配所述接口板的虚拟标识范围。
进一步地,所述装置还包括:
第一注册模块,用于通过所述多个容器,将所述接口板上各交换芯片的虚拟标识分别作为一个接口板标识,向所述主控板的处理器注册。
进一步地,所述装置还包括:
第二分配模块,用于为所述每个容器分配一个进程间通信IPC节点;
第一获取模块,用于通过所述多个容器的IPC节点获取来自所述主控板的所述同步信息。
进一步地,若所述接口板中目标交换芯片的业务端口被所述主控板的处理器从管理虚拟设备分配至用户虚拟设备,所述装置还包括:
删除模块,用于删除所述目标交换芯片上所述管理虚拟设备的同步信息,并删除所述目标交换芯片对应的容器;
创建模块,用于重新创建一个容器,并在所述创建的容器内绑定所述目标交换芯片的虚拟标识;
第二注册模块,用于通过所述创建的容器,将所述目标交换芯片的虚拟标识作为接口板标识,向所述主控板的处理器注册所述用户虚拟设备;
第一写入模块,用于通过所述创建的容器,从所述主控板获取所述用户虚拟设备的同步信息,并通过所述创建的容器,将所述用户虚拟设备的同步信息写入所述目标交换芯片。
第四方面,本申请实施例还提供一种接口板,包括:处理器、存储器和多个交换芯片,所述处理器分别所述存储器和每个交换芯片连接,所述存储器存储有所述处理器可执行的计算机程序,所述处理器执行所述计算机程序时实现上述第一方面任一项所述的方法。
第五方面,本申请实施例还提供一种存储介质,所述存储介质上存储有计算机程序,所述计算机程序被读取并执行时,实现上述第一方面任一项所述的方法。
本申请的有益效果是:本发明实施例提供一种同步信息并行写入方法,接口板的处理器通过多个容器获取来自主控板的同步信息;接口板的处理器通过多个容器将同步信息,分别写入至每个容器对应的交换芯片。每个交换芯片设置有对应的容器,可以将每个交换芯片作为一个独立的逻辑单板,不同的交换芯片对应的容器之间相互独立的,接口板的处理器通过容器获取同步信息,并将同步信息分别写入容器对应的交换芯片中,可以实现处理器对多个交换芯片的同步信息的并行写入,提高了网络设备对接口板的交换芯片写入同步信息时的效率。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1a为本发明提供的一种网络设备的结构示意图;
图1b为本发明提供的一种网络设备的结构示意图;
图2为本发明提供的一种同步信息并行写入方法的流程示意图;
图3为本发明提供的一种同步信息并行写入方法的流程示意图;
图4为本发明提供的一种同步信息并行写入方法的流程示意图;
图5为本发明提供的一种同步信息并行写入方法的流程示意图;
图6为本发明提供的一种同步信息并行写入装置的结构示意图;
图7为本发明提供的一种接口板的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。
图1a和图1b均为本发明提供的一种网络设备的结构示意图,如图1a和图1b所示,该网络设备100可以包括至少一个主控板101、多个接口板。多个接口板中包括至少一个多芯片接口板,每个多芯片接口板上具有多个交换芯片。以图1a和图1b中以三个接口板为例,三个接口板分别为第一接口板102、第二接口板103和第三接口板104。其中,第一接口板102和第二接口板103为多芯片接口板,第三接口板104为单芯片接口板。
其中,每个主控板101均与每个接口板连接,该网络设备还包括:至少一个网板105,每个接口板连接至少一个网板105。而且,多个接口板中存在至少一个多芯片接口板,每个多芯片接口板上可以插接有处理器和多个交换芯片,处理器与每个交换芯片连接。
如图1a和1b所示,主控板101可以分别与第一接口板102、第二接口板103和第三接口板104连接。第一接口板102上可以插接有第一处理器1021、第一交换芯片1022、第二交换芯片1023和第三交换芯片1024;第二接口板103上可以插接有第二处理器1031、第四交换芯片1032和第五交换芯片1033;第三接口板104上可以插接有第三处理器1041、第六交换芯片1042。本发明下述各实施例提供的同步信息并行写入方法可应用于网络设备中的任一多芯片接口板上。
在本发明实施例中,主控板101可以向每个多芯片接口板的处理器发送同步信息。每个多芯片接口板上的每个交换芯片具有对应的容器,每个容器具有对应的虚拟标识,该虚拟标识注册有对应的逻辑接口板,每个容器可以分配有对应的IPC(Inter-ProcessCommunication,进程间通信)节点,每个接口板的处理器可以通过多个容器的IPC节点接收该同步信息,并通过多个容器将同步信息分别写入每个容器对应的交换芯片中。
如图1b所示,其中,第一接口板102中的第一交换芯片1022、第二交换芯片1023和第三交换芯片1024所对应的逻辑接口板可以分别为第一逻辑接口板1022a、第二逻辑接口板1023a和第三逻辑接口板1024a。第二接口板上103上的第四交换芯片1032和第五交换芯片1033所对应的逻辑接口板可以分别为第四逻辑接口板1032a、第五逻辑接口板1033a。
其中,第一接口板102中第一交换芯片1022、第二交换芯片1023和第三交换芯片1024均可以具有对应的容器,第一接口板102的第一处理器1021可以通过各个交换芯片所对应的容器,将同步信息分别写入第一交换芯片1022、第二交换芯片1023和第三交换芯片1024中。同理,第二接口板上103上第四交换芯片1032和第五交换芯片1033均可以具有对应的容器,第二接口板103可以通过各个交换芯片所对应的容器,将同步信息分别写入第四交换芯片1032和第五交换芯片1033中。
在一些实施方式中,图1b所示,网络设备中可以包括两个主控板101,两个主控板101之间可以为主备关系,也即是,一个主控板101可以为主用主控板,另一个主控板101可以为备用主控板。任意一个主控板101可以向每个接口板的处理器发送同步信息,每个接口板的处理器可以通过容器获取来自任意一个主控板101的同步信息,并通过多个容器将同步信息,分别写入至每个容器对应的交换芯片中。
另外,如图1b所示,网络设备100还可以包括至少一个网板105(图1b中示出了4个网板105),每个网板105上可以设置有至少一个网片,上述第一接口板102、第二接口板103和第三接口板104上的每个交换芯片可以与每个网片连接。
其中,每个交换芯片上可以具有多个端口,每个交换芯片的多个端口可以聚合于一个聚合口中,每个交换芯片可以通过对应的聚合口与每个网片连接。
在一些实施方式中,一个交换芯片计算待转发报文的哈希值,根据该转发报文的哈希值确定对应的网片,交换芯片还可以根据待转发报文的特征信息确定预接收的交换芯片,通过网片向预接收的交换芯片发送待转发报文。
另外,图1a和图1b仅为一种示例,应当理解,本发明实施例对于网络设备100中对于主控板101、接口板和交换芯片等器件的数量不进行具体限制。
需要说明的是,网络设备100可以为交换机,也可以为路由设备,还可以为其他具有主控板101和接口板,接口板上具有交换芯片的设备,本发明实施例对此不进行具体限制。
图2为本发明提供的一种同步信息并行写入方法的流程示意图,该信息并行写入方法可由上述网络设备中的任一包括多个交换芯片的多芯片接口板上的处理器执行。如图2所示,该方法可包括:
S101、接口板的处理器通过多个容器获取来自主控板的同步信息。
基于上述图1a和图1b可知,网络设备中可以包括主控板和接口板,有些接口板上可具有多个交换芯片,其可称为多芯片接口板,也有些接口板上可具有一个交换芯片,该类交换芯片可称为单芯片接口板。本申请的方案,主要应用于多芯片接口板上,在多芯片的接口板上插接有处理器和多个交换芯片,处理器与每个交换芯片连接。
在一种可能的实施方式中,接口板上的每个交换芯片可以具有对应的容器,主控板与接口板之间可以根据预设通信方式进行通信,当然接口板上每个交换芯片对应的容器,与接口板之间也可以根据预设通信方式进行通信,从而使得接口板的处理器可以基于该预设通信方式,通过多个容器获取来自主控板的同步信息。
例如,主控板可以包括处理器和IPC芯片,主控板的处理器可以与IPC芯片连接;接口板也可以包括IPC芯片,接口板的处理器可以与IPC芯片连接。主控板上的IPC芯片,和与接口板上的IPC芯片建立通信连接。每个交换芯片对应的容器有预设通信节点,通过该通信节点建立容器与接口板上的IPC芯片之间的通信连接。
需要说明的是,该同步信息,可以包括:表项和/或配置信息,其中,表项可以为路由表项,也可以为ARP(Address Resolution Protocol,地址解析协议)表项和/或MPLS(Multi-Protocol Label Switching,多协议标签交换)表项,当然还可以为其他类型的同步信息,本发明实施例对此不进行具体限制。
其中,上述配置信息可以为创建三层接口的配置信息,也可以为创建VLAN(Virtual Local Area Network,虚拟局域网)的配置信息,还可以为其他配置信息,本发明实施例对此不进行具体限制。
在本发明实施例中,同步信息可以包括表项,也可以包括配置信息,还可以同时包括表项和配置信息,本发明实施例对此不进行具体限制。
S102、接口板的处理器通过多个容器将同步信息,分别写入至每个容器对应的交换芯片。
在一种可能的应用场景中,当网络设备需要进行保护倒换或者路径切换时,主控板的处理器可以根据预设通信方式将相关的同步信息,发送至对应接口板的容器中,该接口板的处理器可以通过该容器,将该相关的同步信息写入对应的交换芯片中。从而实现保护倒换或者路径切换,提高了网络设备进行保护倒换或者路径切换时的性能。
当然,上述应用场景,仅为一种可能的应用场景,应当理解,本发明实施例所提供的方法,还可以应用于其他场景,本发明实施例对此不进行具体限制。
另外,由于每个交换芯片具有对应的容器,每个容器可以具有对应的通信节点,因此,接口板的处理器可以基于主控板与接口板之间的预设通信方式,以及接口板与容器通信节点之间的预设通信方式,将每个交换芯片作为一个独立的逻辑单板,可以实现接口板的处理器将同步信息,分别写入至每个容器对应的交换芯片,实现了对多个交换芯片的同步信息的并行写入,提高了网络设备对接口板的交换芯片写入同步信息的效率。
综上所述,本发明实施例提供一种信息并行写入方法,该方法可以包括:接口板的处理器通过多个容器获取来自主控板的同步信息;接口板的处理器通过多个容器将同步信息,分别写入至每个容器对应的交换芯片。每个交换芯片设置有对应的容器,可以将每个交换芯片作为一个独立的逻辑单板,不同的交换芯片对应的容器之间相互独立的,接口板的处理器通过容器获取同步信息,并将同步信息分别写入容器对应的交换芯片中,可以实现处理器对多个交换芯片的同步信息的并行写入,提高了网络设备对接口板的交换芯片写入同步信息时的效率。
图3为本发明提供的一种同步信息并行写入方法的流程示意图,如图3所示,在S101之前,该方法还可以包括:
S201、接口板的处理器确定接口板上交换芯片的数量。
其中,每个接口板上可以设置有至少一个交换芯片。
在一些实施方式中,接口板的处理器可以统计该接口板上交换芯片的数量,则每个接口板的处理器可以确定对应接口板的交换芯片数量。
例如,第一个接口板上可以设置有三个交换芯片,第二个接口板上可以设置有两个交换芯片,则第一接口板的处理器可以统计第一个接口板上交换芯片的数量为3,第二接口板的处理器可以统计第二个接口板上的交换芯片数量为2。
在一种可能的实施方式中,在接口板进行初始化时,处理器可以确定该接口板上交换芯片的数量,当接口板上仅有一个交换芯片时,则保持该接口板的初始化过程不变。
S202、接口板的处理器建立与交换芯片的数量相同的多个容器,并在每个容器内绑定每个容器对应交换芯片的标识。
在一种可能的实施方式中,每个接口板的处理器在确定接口板上交换芯片的数量之后,可以基于预设的虚拟化方法建立相同数量的容器,则接口板上的交换芯片和容器是一一对应的,每个交换芯片可以具有对应的标识,接口板的处理器可以在每个容器内绑定对应交换芯片的标识。
在本发明实施例中,预设的虚拟化方法可以基于Linux Container(Linux容器),该预设的虚拟化方法可以为Linux的命名空间技术和Cgroup(Control groups,源自控制组群)技术。当然,处理器也可以采用其他方式创建虚拟容器,本发明实施例对此不进行具体限制。
在一些实施方式中,网络设备可以基于上述Linux的命名空间技术,对每个交换芯片创建一个虚拟容器,并在每个虚拟容器内运行用户态软件。
可选的,每个容器对应交换芯片的标识可以为每个容器对应交换芯片的虚拟标识,该方法还可以包括:接口板的处理器根据接口板支持的最多交换芯片数量,分配接口板的虚拟标识范围。
其中,接口板上的各交换芯片的虚拟标识位于虚拟标识范围内,每个接口板可以具有对应的虚拟标识范围。
在本发明实施例中,接口板支持的最多交换芯片数量可以为该接口板上所设置的交换芯片槽位的数量,也即是该接口板所能插接的交换芯片的数量,每个交换芯片槽位上可以插接一个交换芯片。
需要说明的是,接口板支持的最多交换芯片数量可以为8,也可以为6,当然还可以为其他数量,本发明实施例对此不进行具体限制。
另外,当交换芯片槽位上插接有交换芯片时,可以将该交换芯片槽位的标识,作为该交换芯片的虚拟标识。
可选的,接口板的处理器根据接口板所在网络设备支持的最多槽位数、接口板的标识、以及接口板支持的最多交换芯片数量,分配接口板的虚拟标识范围。
在一些实施方式中,接口板可以具有对应的标识,接口板的处理器可以确定网络设备支持的最多槽位数、接口板的标识、接口板上交换芯片槽位数,也即是,接口板支持的最多交换芯片数量,采用预设的计算公式来分配接口板的虚拟标识范围。
例如,网络设备的最多槽位数可以为24个(对应的可以插接2个主控板,6个网板和16接口板),第三个接口板对应的序号可以为3,第三个接口板上交换芯片槽位数可以为8,即所支持的最多交换芯片数量可以为8。则第一个交换芯片槽位所对应的标识为24+(3-1)*8,第二个交换芯片槽位所对应的标识24+(3-1)*8+1,同理,第三个交换芯片槽位至第八个交换芯片槽位对应的标识分别为:24+(3-1)*8+2、24+(3-1)*8+3、24+(3-1)*8+4、24+(3-1)*8+5、24+(3-1)*8+6、24+(3-1)*8+7。每个交换芯片槽位对应的标识可以形成接口板的虚拟标识范围,则第三个接口板的虚拟标识范围为40至47。其中,接口板的虚拟标识可以为整数。
其中,第3个接口板上设置的交换芯片槽位的数量为8个时,在交换芯片槽位上所插接的交换芯片的个数可以为4个(该4个交换芯片在接口板上的序号可以分别为0、1、2、3)时,则第3个接口板中,第一个交换芯片对应的标识为40,第二个交换芯片对应的标识为41,第三个交换芯片对应的标识为42,第四个交换芯片对应的标识为43。
需要说明的是,接口板的处理器还可以采用其他预设的计算公式,分配接口板的虚拟标识范围,本发明实施例对此不进行具体限制。应当理解的是,每个接口板所对应的虚拟标识范围应当不同。
可选的,接口板的处理器通过多个容器,将接口板上各交换芯片的虚拟标识分别作为一个接口板标识,向主控板的处理器注册。
其中,每个交换芯片具有对应的业务端口,该业务端口为交换芯片的硬件端口。
在本发明实施例中,接口板的处理器可以将各个交换芯片的虚拟标识作为一个接口板标识,根据每个交换芯片的业务端口,向主控板的处理器为每个交换芯片注册一个逻辑接口板。其中,交换芯片的虚拟标识可以为该交换芯片所注册的逻辑接口板的虚拟标识。
需要说明的是,逻辑接口板为虚拟单板,依附于对应的接口板上,逻辑接口板本身不存在具体的硬件结构。当接口板插入网络设备后,处理器才可以为每个交换芯片注册对应的逻辑接口板,相应的,当接口板拔出网络设备时,处理器可以删除对应的逻辑接口板。
在一些实施方式中,主控板的处理器可以根据虚拟标识确定对应的接口板,并查找待写入至该接口板交换芯片的同步信息,主控板的处理器可以根据主控板和接口板的容器之间的通信发送,将该同步信息发送至该接口板的各个容器中。
其中,主控板的处理器可以向依次向各个容器发送该同步信息,当然,主控板的处理器还可以对同步信息进行复制,复制的同步信息数量可以与该接口板上容器的数量,主控板的处理器可以同时向该接口板的各个容器发送该同步信息。
可选的,图4为本发明提供的一种同步信息并行写入方法的流程示意图,如图4所示,在上述S101之前,该方法还可以包括:
S301、接口板的处理器为每个容器分配一个IPC节点。
其中,处理器可以为每个容器分配一个IPC节点,也可以为每个容器分配一个LIPC(Light Inter-Process Communication,轻量级进程间通信)节点,本发明实施例对此不进行具体限制。
另外,接口板上的每个交换芯片可以具有对应的容器,每个容器可以分配有IPC节点,依据每个容器的IPC节点建立每个容器与接口板上的IPC芯片之间的通信连接,可实现主控板上的处理器、接口板的处理器和多个交换芯片的容器之间的数据通信。
也就是说,接口板上的处理器可以通过多个容器,接收主控板的处理器通过IPC通信传输的同步信息。
S302、接口板的处理器通过多个容器的IPC节点获取来自主控板的同步信息。
在一些实施方式中,主控板的处理器可通过主控板的IPC芯片,将该同步信息传输至接口板的IPC芯片,根据该接口板的IPC芯片与容器的IPC节点之间的通信连接,将该同步信息传输至各个容器中,从而实现了接口板的处理器通过多个容器获取来自主控板的同步信息。
可选的,图5为本发明提供的一种信息并行写入方法的流程示意图,如图5所示,若接口板中目标交换芯片的业务端口被主控板的处理器从管理虚拟设备分配至用户虚拟设备,该方法还可以包括:
S401、接口板的处理器删除目标交换芯片上管理虚拟设备的同步信息,并删除目标交换芯片对应的容器。
其中,接口板的处理器可以向主控板的处理器上的管理虚拟设备,注册每个交换芯片对应的逻辑接口板。
在一些实施方式中,根据用户分配操作,当分配操作指示目标交换芯片的业务端口被分配至一个用户虚拟设备时,处理器可以删除管理虚拟设备中,目标交换芯片上的同步信息,以及目标交换芯片对应的容器。
另外,管理虚拟设备可以为管理MDC(Multitenant Devices Context,多租户设备环境),管理虚拟设备也可以为其它类型的类型,本发明实施例对此不进行具体限制。
而且,MDC可以基于Linux Container技术实现,一个交换芯片的所有业务端口可以属于同一个MDC。
S402、接口板的处理器重新创建一个容器,并在创建的容器内绑定目标交换芯片的虚拟标识。
在发明实施例中,接口板的处理器重新创建一个容器之后,可以在新的虚拟容器中运行用户态软件。
S403、接口板的处理器通过创建的容器,将目标交换芯片的虚拟标识作为接口板标识,向主控板的处理器注册用户虚拟设备。
其中,用户虚拟设备可以为用户MDC。
在一些实施方式中,接口板的处理器可以将目标交换芯片的虚拟标识作为一个接口板标识,根据每个交换芯片的业务端口,在主控板处理器上的用户虚拟设备为目标交换芯片注册一个逻辑接口板。其中,目标交换芯片的虚拟标识可以为目标交换芯片所注册的逻辑接口板的虚拟标识。
S404、接口板的处理器通过创建的容器,从主控板获取用户虚拟设备的同步信息,并通过创建的容器,将用户虚拟设备的同步信息写入目标交换芯片。
其中,创建的虚拟容器可以具有对应的IPC节点或者LIPC节点。
在本发明实施例中,通过创建的容器的IPC节点或者LIPC节点,从主控板获取用户虚拟设备的同步信息,并通过创建的容器,将用户虚拟设备的同步信息写入目标交换芯片。
管理虚拟设备和用户虚拟设备均可以具有对应的标识,例如,管理虚拟设备的标识可以为1,用户虚拟设备的标识可以为2。
综上所述,本发明实施例通过接口板的处理器删除目标交换芯片上管理虚拟设备的同步信息,并删除目标交换芯片对应的容器,重新创建一个容器,并在创建的容器内绑定目标交换芯片的虚拟标识,通过创建的容器,将目标交换芯片的虚拟标识作为接口板标识,向主控板的处理器注册用户虚拟设备,通过创建的容器,从主控板获取用户虚拟设备的同步信息,并通过创建的容器,将用户虚拟设备的同步信息写入目标交换芯片,可以提高将同步信息写入目标交换芯片时的灵活性。
本申请实施例还提供一种同步信息并行写入装置,图6为本发明提供的一种同步信息并行写入装置的结构示意图,如图6所示,该装置可以包括:
获取模块601,用于通过多个容器获取来自主控板的同步信息;
写入模块602,用于通过多个容器将同步信息,分别写入至每个容器对应的交换芯片。
可选的,装置还包括:
确定模块,用于确定接口板上交换芯片的数量;
建立模块,用于建立与交换芯片的数量相同的多个容器,并在每个容器内绑定每个容器对应交换芯片的标识。
可选的,每个容器对应交换芯片的标识为每个容器对应交换芯片的虚拟标识;装置还包括:
第一分配模块,用于根据接口板支持的最多交换芯片数量,分配接口板的虚拟标识范围,接口板上的各交换芯片的虚拟标识位于虚拟标识范围内。
可选的,分配模块,具体用于根据接口板所在网络设备支持的最多槽位数、接口板的标识、以及接口板支持的最多交换芯片数量,分配接口板的虚拟标识范围。
可选的,装置还包括:
第一注册模块,用于通过多个容器,将接口板上各交换芯片的虚拟标识分别作为一个接口板标识,向主控板的处理器注册。
可选的,装置还包括:
第二分配模块,用于为每个容器分配一个进程间通信IPC节点;
第一获取模块,用于通过多个容器的IPC节点获取来自主控板的同步信息。
可选的,若接口板中目标交换芯片的业务端口被主控板的处理器从管理虚拟设备分配至用户虚拟设备,装置还包括:
删除模块,用于删除目标交换芯片上管理虚拟设备的同步信息,并删除目标交换芯片对应的容器;
创建模块,用于重新创建一个容器,并在创建的容器内绑定目标交换芯片的虚拟标识;
第二注册模块,用于通过创建的容器,将目标交换芯片的虚拟标识作为接口板标识,向主控板的处理器注册用户虚拟设备;
第一写入模块,用于通过创建的容器,从主控板获取用户虚拟设备的同步信息,并通过创建的容器,将用户虚拟设备的同步信息写入目标交换芯片。
上述装置用于执行前述实施例提供的方法,其实现原理和技术效果类似,在此不再赘述。
以上这些模块可以是被配置成实施以上方法的一个或多个集成电路,例如:一个或多个特定集成电路(Application Specific Integrated Circuit,简称ASIC),或,一个或多个微处理器(digital singnal processor,简称DSP),或,一个或者多个现场可编程门阵列(Field Programmable Gate Array,简称FPGA)等。再如,当以上某个模块通过处理元件调度程序代码的形式实现时,该处理元件可以是通用处理器,例如中央处理器(CentralProcessing Unit,简称CPU)或其它可以调用程序代码的处理器。再如,这些模块可以集成在一起,以片上系统(system-on-a-chip,简称SOC)的形式实现。
图7为本申请实施例提供的一种接口板的结构示意图,该接口板为上述任一所示的网络设备中包括多个交换芯片的多芯片接口板。该接口板可以包括处理器701、存储器702和多个交换芯片703。
其中,存储器702、处理器701和多个交换芯片703通过总线连接。
存储器702用于存储程序,处理器701调用存储器702存储的程序,以执行上述图2至图5所述的方法实施例。具体实现方式和技术效果类似,这里不再赘述。
可选地,本发明还提供一种程序产品,例如计算机可读存储介质,包括程序,该程序在被处理器执行时用于执行上述方法实施例。
在本发明所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
上述以软件功能单元的形式实现的集成的单元,可以存储在一个计算机可读取存储介质中。上述软件功能单元存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(英文:processor)执行本发明各个实施例所述方法的部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(英文:Read-Only Memory,简称:ROM)、随机存取存储器(英文:Random Access Memory,简称:RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
上仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种同步信息并行写入方法,其特征在于,所述方法包括:
接口板的处理器通过多个容器获取来自主控板的同步信息;
所述接口板的处理器通过所述多个容器将所述同步信息,分别写入至每个容器对应的交换芯片;其中,所述多个容器是由所述接口板的处理器所建立的;
所述接口板的处理器通过多个容器获取来自主控板的同步信息之前,所述方法还包括:
所述接口板的处理器确定所述接口板上所述交换芯片的数量;
所述接口板的处理器建立与所述交换芯片的数量相同的所述多个容器,并在所述每个容器内绑定所述每个容器对应交换芯片的标识;
所述每个容器对应交换芯片的标识为所述每个容器对应交换芯片的虚拟标识;所述方法还包括:
所述接口板的处理器根据所述接口板支持的最多交换芯片数量,分配所述接口板的虚拟标识范围,所述接口板上的各交换芯片的虚拟标识位于所述虚拟标识范围内。
2.根据权利要求1所述的方法,其特征在于,所述接口板的处理器根据所述接口板支持的最多交换芯片数量,分配所述接口板的虚拟标识范围包括:
所述接口板的处理器根据所述接口板所在网络设备支持的最多槽位数、所述接口板的标识、以及所述接口板支持的最多交换芯片数量,分配所述接口板的虚拟标识范围。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
所述接口板的处理器通过所述多个容器,将所述接口板上各交换芯片的虚拟标识分别作为一个接口板标识,向所述主控板的处理器注册。
4.根据权利要求1所述的方法,其特征在于,所述接口板的处理器通过多个容器获取来自主控板的同步信息之前,所述方法还包括:
所述接口板的处理器为所述每个容器分配一个进程间通信IPC节点;
所述接口板的处理器通过所述多个容器的IPC节点获取来自所述主控板的所述同步信息。
5.根据权利要求1所述的方法,其特征在于,若所述接口板中目标交换芯片的业务端口被所述主控板的处理器从管理虚拟设备分配至用户虚拟设备,所述方法还包括:
所述接口板的处理器删除所述目标交换芯片上所述管理虚拟设备的同步信息,并删除所述目标交换芯片对应的容器;
所述接口板的处理器重新创建一个容器,并在所述创建的容器内绑定所述目标交换芯片的虚拟标识;
所述接口板的处理器通过所述创建的容器,将所述目标交换芯片的虚拟标识作为接口板标识,向所述主控板的处理器注册所述用户虚拟设备;
所述接口板的处理器通过所述创建的容器,从所述主控板获取所述用户虚拟设备的同步信息,并通过所述创建的容器,将所述用户虚拟设备的同步信息写入所述目标交换芯片。
6.一种网络设备,其特征在于,包括:至少一个主控板、多个接口板,每个所述主控板均与每个所述接口板连接;所述多个接口板中包括至少一个多芯片接口板,每个多芯片接口板上具有多个交换芯片;
所述每个多芯片接口板的处理器,用于通过多个容器获取来自所述主控板的同步信息;通过所述多个容器将所述同步信息,分别写入至每个容器对应的交换芯片;其中,所述多个容器是由所述接口板的处理器所建立的;
所述每个多芯片接口板的处理器,还用于确定所述多芯片接口板上所述交换芯片的数量;建立与所述交换芯片的数量相同的所述多个容器,并在所述每个容器内绑定所述每个容器对应交换芯片的标识;
所述每个容器对应交换芯片的标识为所述每个容器对应交换芯片的虚拟标识;
所述每个多芯片接口板的处理器,还用于根据所述多芯片接口板支持的最多交换芯片数量,分配所述多芯片接口板的虚拟标识范围,所述多芯片接口板上的各交换芯片的虚拟标识位于所述虚拟标识范围内。
7.根据权利要求6所述的网络设备,其特征在于,所述每个多芯片接口板的处理器,还用于根据所述网络设备支持的最多槽位数、所述每个多芯片接口板的标识、以及所述每个多芯片接口板支持的最多交换芯片数量,分配所述每个多芯片接口板的虚拟标识范围。
8.根据权利要求6所述的网络设备,其特征在于,所述每个多芯片接口板的处理器,还用于通过所述多个容器,将所述每个多芯片接口板上各交换芯片的虚拟标识分别作为一个接口板标识,向所述主控板的处理器注册。
9.根据权利要求6所述的网络设备,其特征在于,所述每个多芯片接口板的处理器,还用于为所述每个容器分配一个进程间通信IPC节点;通过所述多个容器的IPC节点获取来自所述主控板的所述同步信息。
10.根据权利要求6所述的网络设备,其特征在于,若所述每个多芯片接口板中目标交换芯片的业务端口被所述主控板的处理器从管理虚拟设备分配至用户虚拟设备;
所述每个多芯片接口板的处理器,还用于删除所述目标交换芯片上所述管理虚拟设备的同步信息,并删除所述目标交换芯片对应的容器;重新创建一个容器,并在所述创建的容器内绑定所述目标交换芯片的虚拟标识;通过所述创建的容器,将所述目标交换芯片的虚拟标识作为接口板标识,向所述主控板的处理器注册所述用户虚拟设备;通过所述创建的容器,从所述主控板获取所述用户虚拟设备的同步信息,并通过所述创建的容器,将所述用户虚拟设备的同步信息写入所述目标交换芯片。
CN201911212493.4A 2019-11-29 2019-11-29 同步信息并行写入方法及网络设备 Active CN110891031B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911212493.4A CN110891031B (zh) 2019-11-29 2019-11-29 同步信息并行写入方法及网络设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911212493.4A CN110891031B (zh) 2019-11-29 2019-11-29 同步信息并行写入方法及网络设备

Publications (2)

Publication Number Publication Date
CN110891031A CN110891031A (zh) 2020-03-17
CN110891031B true CN110891031B (zh) 2021-01-01

Family

ID=69749819

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911212493.4A Active CN110891031B (zh) 2019-11-29 2019-11-29 同步信息并行写入方法及网络设备

Country Status (1)

Country Link
CN (1) CN110891031B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113220423B (zh) * 2021-06-04 2022-07-19 恒为科技(上海)股份有限公司 一种基于容器的多芯片管理方法和装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1503520A (zh) * 2002-11-26 2004-06-09 华为技术有限公司 分布式网络接入设备中握手机制的实现方法
CN107547364A (zh) * 2017-08-15 2018-01-05 新华三技术有限公司 路由下发方法、装置和网络设备
CN109194589A (zh) * 2018-08-31 2019-01-11 新华三技术有限公司 一种mdc实现方法及装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108139982B (zh) * 2016-05-31 2022-04-08 安华高科技股份有限公司 多信道输入/输出虚拟化

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1503520A (zh) * 2002-11-26 2004-06-09 华为技术有限公司 分布式网络接入设备中握手机制的实现方法
CN107547364A (zh) * 2017-08-15 2018-01-05 新华三技术有限公司 路由下发方法、装置和网络设备
CN109194589A (zh) * 2018-08-31 2019-01-11 新华三技术有限公司 一种mdc实现方法及装置

Also Published As

Publication number Publication date
CN110891031A (zh) 2020-03-17

Similar Documents

Publication Publication Date Title
US10129201B2 (en) Management of domain name systems in a large-scale processing environment
US8954992B2 (en) Distributed and scaled-out network switch and packet processing
CN111796905B (zh) 一种kubernetes容器云平台VLAN网络的实现方法及系统
EP3287906B1 (en) Method, system, and apparatus for cloud application redundancy
CN106301859B (zh) 一种管理网卡的方法、装置及系统
CN108984465B (zh) 一种消息传输方法及设备
CN104780088A (zh) 一种业务报文的传输方法和设备
US20170063627A1 (en) Allocation of virtual clusters in a large-scale processing environment
CN112600903B (zh) 一种弹性虚拟网卡迁移方法
CN111800523B (zh) 虚拟机网络的管理方法、数据处理方法及系统
KR101956320B1 (ko) 트랜잭셔널 미들웨어 머신 환경에서 단일 포인트 병목을 방지하는 시스템 및 방법
CN110891031B (zh) 同步信息并行写入方法及网络设备
CN114050998A (zh) 实现远程直接内存访问的方法、装置、电子设备及介质
CN112583655B (zh) 数据传输方法、装置、电子设备及可读存储介质
WO2022052496A1 (zh) 地址预留的方法、网络设备和系统
CN107547247B (zh) 智能弹性架构中的三层管理网ip地址分配方法和装置
WO2021143183A1 (zh) 一种部署虚拟机的方法及相关装置
CN111262771B (zh) 虚拟私有云通信系统、系统配置方法及控制器
CN109582242B (zh) 级联存储阵列系统的地址确定方法、装置、电子设备
WO2022160714A1 (zh) 一种通信方法、装置以及系统
CN109617720A (zh) 一种网络资源的分配方法和装置
CN105939242B (zh) 实现虚拟系统的方法及装置
CN104104594A (zh) Vsu的协议报文发送与接收方法、设备及系统
CN110795212B (zh) 基于框式设备的主备主控配置同步方法和装置
CN113220432A (zh) 多云互联方法、装置、设备、存储介质及产品

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant