CN110784193A - 一种蛙跳式快速环形振荡器电路 - Google Patents
一种蛙跳式快速环形振荡器电路 Download PDFInfo
- Publication number
- CN110784193A CN110784193A CN201910874449.3A CN201910874449A CN110784193A CN 110784193 A CN110784193 A CN 110784193A CN 201910874449 A CN201910874449 A CN 201910874449A CN 110784193 A CN110784193 A CN 110784193A
- Authority
- CN
- China
- Prior art keywords
- ring oscillator
- delay
- oscillator circuit
- delay amplifier
- differential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 claims description 7
- 229910044991 metal oxide Inorganic materials 0.000 claims description 4
- 150000004706 metal oxides Chemical class 0.000 claims description 4
- 230000010355 oscillation Effects 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
- H03K3/0315—Ring oscillators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
Landscapes
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
Abstract
本发明公开了一种蛙跳式快速环形振荡器电路,其包括有多个延迟放大器单元,所述环形振荡器电路还包括有设置在每一所述延迟放大器单元的第一差分输入端P+和P‑、第二差分输入端S+和S‑以及差分输出端Mn+和Mn‑;本方案中的环形振荡器电路其通过采用2个(对应单端输入)或者2对(对应差分输入)输入的延迟放大器,连接方式除了通常的逐级相连外,还通过增加的1个或1对输入,蛙跳式的跨级相连,引入正反馈,缩短整个链路的延时,加快延迟放大器的电平反转,从而提高振荡频率。
Description
技术领域
本发明涉及半导体集成电路技术领域,具体涉及一种蛙跳式快速环形振荡器电路。
背景技术
PLL(锁相环)电路为众多通讯芯片提供时钟,而多级环形振荡器是PLL的核心电路,传统的多级环形振荡器由多个延迟放大器级联而成,以往的设计往往注重调节精度(例如公开号为CN 105811969 A),温度补偿(例如公开号为CN 105811925 A)等特性,但此类级联环形振荡器的速度受限于单个延迟放大器的延迟。
现有的环形振荡器都存在速度受单个延迟放大器的延迟限制,在相同CMOS半导体工艺下存在速度瓶颈。
发明内容
针对现有技术中存在的缺陷,本发明的目的在于提供一种蛙跳式快速环形振荡器电路,该环形振荡器电路通过对环形振荡器中的延迟放大器单元增加输入以及采用蛙跳式的级联方式,改善了链路的延时,提高了环形振荡器的振荡频率。
为实现上述目的,本发明采用的技术方案如下:
一种蛙跳式快速环形振荡器电路,所述环形振荡器电路包括有多个延迟放大器单元,所述环形振荡器电路还包括有设置在每一所述延迟放大器单元的第一差分输入端P+和P-、第二差分输入端S+和S-以及差分输出端Mn+和Mn-,其中前一级的所述延迟放大器单元其差分输出端Mn+和Mn-与相邻的后一级的延迟放大器单元的第一差分输入端P+和P-相连,每一级所述延迟放大器单元其第二差分输入端S+和S-分别与位于其前两级的延迟放大器单元的差分输出端Mn+和Mn-相连,其中n为>1的正整数。
进一步,所述延迟放大器单元其内用于接收第二差分输入端S+和S-信号的为一对PMOS管器件。
进一步,所述延迟放大器单元其内用于接收第一差分输入端P+和P-信号的为一对NMOS管器件。
进一步,所述延迟放大器单元其内用于接收差分输出端Mn+和Mn-信号的为一对NMOS器管件。
进一步,用于接收差分输出端Mn+和Mn-信号的一对NMOS器管件为呈正交布置。
与现有技术相比,本方案具有的有益技术效果为:本方案中的环形振荡器电路其通过采用2个(对应单端输入)或者2对(对应差分输入)输入的延迟放大器,连接方式除了通常的逐级相连外,还通过增加的1个或1对输入,蛙跳式的跨级相连,引入正反馈,缩短整个链路的延时,加快延迟放大器的电平反转,从而提高振荡频率。
附图说明
图1为本实施例中的蛙跳式快速环形振荡器的结构示意图。
图2为本实施例中的单个延迟放大单元(图1中的An)的电路结构示意图。
具体实施方式
下面结合说明书附图与具体实施方式对本发明做进一步的详细说明。
本方案是针对现有的环形振荡器都存在速度受单个延迟放大器的延迟限制,在相同CMOS半导体工艺下存在速度瓶颈的问题,进而提出的一种蛙跳式快速环形振荡器电路,该环形振荡器电路通过对环形振荡器中的延迟放大器单元增加输入以及采用蛙跳式的级联方式,改善了链路的延时,提高了环形振荡器的振荡频率。
参见附图1至2所示,本实施例中的蛙跳式快速环形振荡器电路其包括有多个延迟放大器单元,还包括有设置在每一延迟放大器单元的第一差分输入端P+和P-、第二差分输入端S+和S-以及差分输出端Mn+和Mn-,其中前一级的延迟放大器单元其差分输出端Mn+和Mn-与相邻的后一级的延迟放大器单元的第一差分输入端P+和P-相连,每一级延迟放大器单元其第二差分输入端S+和S-分别与位于其前两级的延迟放大器单元的差分输出端Mn+和Mn-相连,其中n为>1的正整数。
具体的,参见附图1所示,图中A1,A2…An为延迟放大器单元,P+和P-为第一差分输入端,S+和S-为第二差分输入端,M1+和M1-,M2+和M2-…Mn+和Mn-对应为各延迟放大单元A1,A2…An的差分输出;此外,每级延迟放大器单元的第二差分输入端S+和S-其会接入它前面第二级延迟放大器单元的差分输出端Mn+和Mn-的输入,例如延迟放大器单元A3其上的第二差分输入端S+和S-其与位于其前面的第二级延迟放大单元A1的差分输出端M1+和M1-心寒相连,以此类推。上述该种连接方式即为上述的蛙跳式级联,该种级联方式通过引入前向反馈,可以加快延迟放大器An的电平反转,降低延迟,提高振荡器的振荡频率。
结合参照附图2所示,其为图1中延迟放大器单元An的范例电路图,其中MP1和MP2为PMOS器件,用于接收第二差分输入端S+和S-的输入信号,MN1和MN2为NMOS器件,用于接收第一差分输入端P+和P-的输入信号,MN3和MN4为正交接法的NMOS,M+和M-为差分输出。
综上所述,本方案通过对环形振荡器中的延迟放大器单元增加输入以及采用蛙跳式的级联方式,改善了链路的延时,提高了环形振荡器的振荡频率。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其同等技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (5)
1.一种蛙跳式快速环形振荡器电路,所述环形振荡器电路包括有多个延迟放大器单元,其特征在于:所述环形振荡器电路还包括有设置在每一所述延迟放大器单元的第一差分输入端P+和P-、第二差分输入端S+和S-以及差分输出端Mn+和Mn-,其中前一级的所述延迟放大器单元其差分输出端Mn+和Mn-与相邻的后一级的延迟放大器单元的第一差分输入端P+和P-相连,每一级所述延迟放大器单元其第二差分输入端S+和S-分别与位于其前两级的延迟放大器单元的差分输出端Mn+和Mn-相连,其中n为>1的正整数。
2.根据权利要求1所述的一种蛙跳式快速环形振荡器电路,其特征在于:所述延迟放大器单元其内用于接收第二差分输入端S+和S-信号的为一对PMOS管器件。
3.根据权利要求2所述的一种蛙跳式快速环形振荡器电路,其特征在于:所述延迟放大器单元其内用于接收第一差分输入端P+和P-信号的为一对NMOS管器件。
4.根据权利要求3所述的一种蛙跳式快速环形振荡器电路,其特征在于:所述延迟放大器单元其内用于接收差分输出端Mn+和Mn-信号的为一对NMOS器管件。
5.根据权利要求4所述的一种蛙跳式快速环形振荡器电路,其特征在于:用于接收差分输出端Mn+和Mn-信号的一对NMOS器管件为呈正交布置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910874449.3A CN110784193A (zh) | 2019-09-17 | 2019-09-17 | 一种蛙跳式快速环形振荡器电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910874449.3A CN110784193A (zh) | 2019-09-17 | 2019-09-17 | 一种蛙跳式快速环形振荡器电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110784193A true CN110784193A (zh) | 2020-02-11 |
Family
ID=69383440
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910874449.3A Pending CN110784193A (zh) | 2019-09-17 | 2019-09-17 | 一种蛙跳式快速环形振荡器电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110784193A (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2381105A1 (en) * | 2001-04-12 | 2002-10-12 | Gennum Corporation | Precision low jitter oscillator circuit |
US20080084249A1 (en) * | 2006-10-05 | 2008-04-10 | Oki Electric Industry Co., Ltd. | Oscillation Circuit |
CN104821825A (zh) * | 2015-05-14 | 2015-08-05 | 中国科学技术大学先进技术研究院 | 一种宽调谐范围环形压控振荡器 |
CN107565533A (zh) * | 2017-08-29 | 2018-01-09 | 灿芯创智微电子技术(北京)有限公司 | 一种clamp类型的静电保护电路 |
CN108847843A (zh) * | 2018-05-23 | 2018-11-20 | 东南大学 | 一种基于电阻增强型前馈的正交环形振荡器 |
CN210274007U (zh) * | 2019-09-07 | 2020-04-07 | 佛山市众信邦电子有限公司 | 一种蛙跳式快速环形振荡器电路 |
-
2019
- 2019-09-17 CN CN201910874449.3A patent/CN110784193A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2381105A1 (en) * | 2001-04-12 | 2002-10-12 | Gennum Corporation | Precision low jitter oscillator circuit |
US20080084249A1 (en) * | 2006-10-05 | 2008-04-10 | Oki Electric Industry Co., Ltd. | Oscillation Circuit |
CN104821825A (zh) * | 2015-05-14 | 2015-08-05 | 中国科学技术大学先进技术研究院 | 一种宽调谐范围环形压控振荡器 |
CN107565533A (zh) * | 2017-08-29 | 2018-01-09 | 灿芯创智微电子技术(北京)有限公司 | 一种clamp类型的静电保护电路 |
CN108847843A (zh) * | 2018-05-23 | 2018-11-20 | 东南大学 | 一种基于电阻增强型前馈的正交环形振荡器 |
CN210274007U (zh) * | 2019-09-07 | 2020-04-07 | 佛山市众信邦电子有限公司 | 一种蛙跳式快速环形振荡器电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8712357B2 (en) | LO generation with deskewed input oscillator signal | |
KR100588339B1 (ko) | 오토 튜닝 기능을 갖는 전압-전류 변환회로를 구비한전류원 회로 | |
US7843264B2 (en) | Differential amplifier with accurate input offset voltage | |
US20100301913A1 (en) | CMOS Clock Receiver with Feedback Loop Error Corrections | |
TW200826474A (en) | Programmable delay for clock phase error correction | |
US7768328B2 (en) | Semiconductor circuit | |
CN210274007U (zh) | 一种蛙跳式快速环形振荡器电路 | |
CN102723916A (zh) | 具有频带扩展功能的高速相位分裂电路 | |
US8350598B2 (en) | Multi-stage receiver | |
US7511586B2 (en) | Noise generator | |
US6411151B1 (en) | Low jitter external clocking | |
CN110784193A (zh) | 一种蛙跳式快速环形振荡器电路 | |
US20180129477A1 (en) | True random number generator and oscillator | |
US7471134B2 (en) | Mixer with clock resynchronization and method therefor | |
US20060218212A1 (en) | Random sequence generator | |
US7042272B2 (en) | Transconductance amplifier with substantially constant resistance and mixer using same | |
EP3675358B1 (en) | High-speed decision device | |
US4801891A (en) | Differential amplifier utilizing MOS transistors of a single channel polarity | |
EP2156560B1 (en) | Charge pump cmos circuit | |
CN111769807B (zh) | 灵敏放大型d触发器 | |
US4663546A (en) | Two state synchronizer | |
US5675294A (en) | Single pin crystal oscillator circuit | |
CN217904366U (zh) | 一种具有补偿电路的二级运放电路 | |
JP5363037B2 (ja) | コンパレータ | |
US7230487B2 (en) | Amplifying device and converter thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20200211 |