CN110737410B - 动态单链表窗口的异构内存系统数据页迁出方法 - Google Patents

动态单链表窗口的异构内存系统数据页迁出方法 Download PDF

Info

Publication number
CN110737410B
CN110737410B CN201911004248.4A CN201911004248A CN110737410B CN 110737410 B CN110737410 B CN 110737410B CN 201911004248 A CN201911004248 A CN 201911004248A CN 110737410 B CN110737410 B CN 110737410B
Authority
CN
China
Prior art keywords
dynamic
linked list
data page
list window
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911004248.4A
Other languages
English (en)
Other versions
CN110737410A (zh
Inventor
裴颂文
袁济宏
姬燕飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Shanghai for Science and Technology
Original Assignee
University of Shanghai for Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Shanghai for Science and Technology filed Critical University of Shanghai for Science and Technology
Priority to CN201911004248.4A priority Critical patent/CN110737410B/zh
Publication of CN110737410A publication Critical patent/CN110737410A/zh
Application granted granted Critical
Publication of CN110737410B publication Critical patent/CN110737410B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/0647Migration mechanisms
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dram (AREA)

Abstract

本发明提供一种动态单链表窗口的异构内存系统数据页迁出方法,用于对异构内存系统中动态单链表窗口的异构内存系统数据页进行迁出,其特征在于,包括如下步骤:步骤S1,初始化;步骤S2,请求访问数据页;步骤S3:如果当前访问数据页已在动态随机访问存储器中则进入步骤S4,否则等待新的请求访问数据页并进入步骤S8;步骤S4,进行节点生成插入操作,同时循环计数器加一;步骤S5,如果当前循环计数器的大小超过循环阈值,则进入步骤S6执行迁出预测,否则进入步骤S8;步骤S6,对当前动态随机访问存储器DRAM中数据页在将来的访问进行预测;步骤S7,重置循环计数器;步骤S8,重复步骤S2至步骤S7直至访问完所有的数据页。

Description

动态单链表窗口的异构内存系统数据页迁出方法
技术领域
本发明属于计算机微系统结构内存层次系统设计领域,涉及一种由非易失性存储器和动态随机访问存储器DRAM构成的异构内存系统中数据页的迁移方法,具体涉及一种动态单链表窗口的异构内存系统数据页迁出方法。
背景技术
随着对大数据、多核处理器以及机器学习技术的需求不断增长,计算机对于实时请求的数据处理量也随之呈指数级增长,现有的DRAM主存系统将难以满足这一要求。动态随机存取存储器DRAM面临严重的能耗问题,显著的动态能耗和刷新开销占据整个计算系统功耗的40%。因此,将传统的动态随机存储器DRAM与非易失性存储器NVM相结合,构成一种扩展性异构内存系统,既能控制存储器的能耗开销,又能保证访存的性能不受影响。这种异构内存系统将成为非常具有潜力的解决方案之一。
相比于传统的动态随机存储器DRAM,非易失性存储器NVM可以做到电源断电后长时间保存存储器所存的数据信息,而DRAM则需要电源的持续供应以维持数据信息,在系统断电后将会立即丢失所存储的数据信息。此外,DRAM必须每隔一个周期刷新一次,若存储单元未被刷新,则该存储单元的数据信息也会丢失。因此,异构内存系统不仅可以拥有NVM的非易失特性,也能同时享有DRAM的低读写延时。
非易失性存储器NVM的分类包括铁电随机存储器Fe-RAM、电阻随机存储器RRAM、相变随机存储器PCM等。其中,PCM是一种基于与CD和DVD相同存储机制的存储介质,但它是基于其电阻的变化而不是其光学性质的变化来读取数据,有效地利用了硫族化物的独特能力。PCM可以在速度很快的应用程序中提供更高的性能,这是因为存储器元件可以更快地切换,并且可以改变单个位而不需要擦除整个单元块。然而PCM高额的写延时、巨大的写功耗以及有限的写寿命都严重影响了内存系统的性能。
W.Zhang等人实现了大型平铺存储器架构[见参考文献1],在DRAM和PCM之间完成数据页面迁移的操作。但数据页面迁移的过程由操作系统执行,该迁移策略仅关注具有高写入频率的目标,导致在PCM中留下读密集的数据页面。相比之下,M.K.Qureshi等人采用以DRAM作为缓存的异构内存架构[见参考文献2]。由于该结构中DRAM作为硬件缓存,无法算入整体存储器容量,因此异构内存系统的性能在一定程度上取决于迁移算法。Y.Zhou等人提出了一种基于页面热度的多级队列迁移策略[见参考文献3],通过使用多个LRU队列,来实现最小寿命、基于频率的优先级以及时域频率,在二级缓存中具有不同时段的不同访问频率。K.H.Park等人提出连续两次访问NVM来完成数据页面的加热[见参考文献4],而连续两次的无效访问会导致DRAM数据页面的冷却。S.Pei等人提出了一种基于双向哈希链表的迁移器[见参考文献5],着重于根据双向哈希链表内的页面记录信息,将内存页面从PCM适当地迁入DRAM中,来保证更高效的数据页面访问。
以上各种异构内存系统迁移策略都具有各自的缺陷,只考虑了数据页面的迁入,或者数据页面的交换,对于留存在DRAM中的过期数据页面缺乏有效的针对策略,也就难以实现更高效的访存、降低时延并且减少异构内存系统的总体能耗。
参考文献:
[1]Zhang,W.,Li,T.:Exploring phase change memory and 3D die-stackingfor power/thermal friendly,fast and durable memory architectures.In 2009 18thInternational Conference on Parallel Architectures and Compilation Techniques(pp.101-112).IEEE(2009).
[2]Qureshi,M.K.,Srinivasan,V.,Rivers,J.A.:Scalable high performancemain memory system using phase-change memory technology.In ACM SIGARCHComputer Architecture News(Vol.37,No.3,pp.24-33).ACM(2009).
[3]Zhou,Y.,Philbin,J.,Li,K.:The Multi-Queue Replacement Algorithm forSecond Level Buffer Caches.In USENIX Annual Technical Conference,GeneralTrack(pp.91-104)(2001).
[4]Park,K.H.,Park,S.K.,Hwang,W.,Seok,H.,Shin,D.J.,Park,K.W.:Resourcemanagement of manycores with a hierarchical and a hybrid main memory for MN-mate cloud node.In 2012 IEEE Eighth World Congress on Services(pp.301-308).IEEE(2012).
[5]Pei,S.,Ji,Y.,Shen,T.,Liu,H.:Study on Migration Mechanism ofHeterogeneous Memory Pages Using Two-way Hash Chain List.SCIENTIA SINICAInformationis,49(01),1-21(2019).
发明内容
为解决上述问题,本发明提出了一种动态单链表窗口的异构内存系统数据页迁出方法。该方法根据工作集的概念、局部性原理和时域优化策略,预测一段时间内访问频率较高的页面和近期未被访问的失效数据页,进一步完成动态随机存储器中页面的清理。本发明采用了如下技术方案:
本发明提供了一种动态单链表窗口的异构内存系统数据页迁出方法,用于对非易失性存储器和动态随机访问存储器DRAM构成的异构内存系统中动态单链表窗口的异构内存系统数据页进行迁出,其特征在于,包括如下步骤:步骤S1,初始化动态单链表窗口、窗口上限尺寸、循环计数器以及循环阈值;步骤S2,请求访问数据页;步骤S3:如果当前访问的数据页已在动态随机访问存储器DRAM中,则进入步骤S4,否则等待新的请求访问数据页然后进入步骤S8;步骤S4,根据窗口上限尺寸对当前访问的数据页的编号进行节点生成插入操作,同时循环计数器加一;步骤S5,如果当前的循环计数器的大小超过循环阈值,则进入步骤S6执行迁出预测,否则进入步骤S8;步骤S6,对当前的动态随机访问存储器DRAM中数据页在将来的访问进行预测,将动态单链表窗口中的所有数据页结点作为该段时间内常在DRAM中被访问的重用数据页,保留重用数据页,并将其他已失效的数据页从动态随机访问存储器DRAM迁出到非易失性存储器;步骤S7,重置循环计数器;步骤S8,重复步骤S2至步骤S7直至访问完所有的数据页,其中,步骤S4包括如下子步骤:步骤S4-1,生成一个包含有当前访问的数据页pagei的编号的新结点,并将其插入动态单链表窗口的表头;步骤S4-2,判断动态单链表窗口的长度是否达到窗口上限尺寸,若达到则进入步骤S4-3,若未达到则进入步骤S4-4;步骤S4-3,删除处于动态单链表窗口的表尾的旧结点,然后进入步骤S4-4;步骤S4-4,循环计数器加一。
本发明提供的动态单链表窗口的异构内存系统数据页迁出方法,还可以具有这样的技术特征,其中,动态单链表窗口为一条有最大长度限制的线性表,每个数据页的编号作为值存在于动态单链表窗口结点的数据域中。
本发明提供的动态单链表窗口的异构内存系统数据页迁出方法,还可以具有这样的技术特征,其中,步骤S4中的窗口上限尺寸为50-500。
本发明提供的动态单链表窗口的异构内存系统数据页迁出方法,还可以具有这样的技术特征,其中,步骤S5中的循环阈值为20。
本发明提供的动态单链表窗口的异构内存系统数据页迁出方法,还可以具有这样的技术特征,其中,非易失性存储器为PCM、FeRAM或是RRAM。
发明作用与效果
根据本发明的动态单链表窗口的异构内存系统数据页迁出方法,由于采用动态单链表窗口记录数据页的编号,在动态单链表窗口的长度达到窗口上限尺寸将表尾的旧结点进行删除,因此减少了DRAM中无效页面的额外刷新开销。同时,还由于在循环计数器超出循环阈值时对数据页在将来的访问进行预测,从而保留所述重用数据页并将已失效的数据页从所述动态随机访问存储器DRAM迁出到所述非易失性存储器,因此保证了DRAM下一个周期的刷新不会对无意义的页面进行刷新保留,可提高访存效率并且降低内存系统能耗的作用。
附图说明
图1是本发明实施例中异构内存系统数据页迁出方法的流程图;以及
图2是本发明实施例中动态单链表窗口的示意图。
具体实施方式
为了使本发明实现的技术手段、创作特征、达成目的与功效易于明白了解,接下来以动态随机存取内存DRAM作为非易失性相变存储器PCM缓存的层次结构内存系统为例,说明动态单链表窗口的异构内存系统数据页迁出方法的过程及原理。在其他实施例中,该方法也可以扩展到DRAM和其他类型非易失性存储器(FeRAM、RRAM等)所组成的异构内存系统。
以下结合附图对实施例进行具体说明。
<实施例>
图1是本发明实施例中异构内存系统数据页迁出方法的流程图。
如图1所示,动态单链表窗口的异构内存系统数据页迁出方法包括如下步骤:
步骤S1,初始化动态单链表窗口、窗口上限尺寸、循环计数器以及循环阈值。
本实施例中,动态单链表窗口的示意图如图2所示,假设窗口尺寸上限为10,即该窗口最大可同时容纳10个节点,且窗口的结点仅记录数据页面的编号但不记录访问页面时的次数。当访问请求的数据页已存在于DRAM中时,则在窗口的头部插入包含页面编号信息的结点。若此时窗口长度超过最大长度,则从窗口尾部删除结点。动态单链表窗口的插入和删除的时间复杂度均为O(1)。例如图中page2存在于DRAM中且在当前时间区间内被访问了三次。但是窗口实际只记录了五个不同的页面page1,page2,page3,page4,page5,因此这意味着窗口的逻辑大小为5。此外,如果窗口的尺寸上限为N,则根据当前时间区间内被访问的页面数量,窗口的逻辑大小n的取值范围在1到N。通过将这种动态窗口的方法设计实现到异构内存系统中,就能实现减少DRAM中无效页面的额外刷新开销。
步骤S2,请求访问数据页,然后进入步骤S3。
本实施例中,当系统中的计算机程序被执行时,就必须要访问内存,包括地址页和数据页。此时,可能产生数据页的访问请求,使得步骤S2在系统中被触发。
步骤S3:如果当前访问的数据页已在动态随机访问存储器DRAM中,则进入步骤S4,否则等待新的请求访问数据页然后进入步骤S8。
本实施例的步骤S3中,系统会判断请求访问的数据页pagei是否已经从PCM迁入到DRAM中,查看DRAM的内存页表中有相应的记录。若DRAM内存页表中无pagei记录,则启用迁入机制(即,使数据从PCM移动到DRAM)对其进行判断是否需要迁入;如果DRAM内存页中有相应的pagei记录,则在启用迁入机制的同时一并启用动态单链表窗口(D-pop Window)的迁出机制(即,使数据从DRAM移动到PCM)。
步骤S4,根据窗口上限尺寸对当前访问的数据页的编号进行节点生成插入操作,同时循环计数器加一。
本实施例中,步骤S4包括如下子步骤:
步骤S4-1,生成一个包含有当前访问的数据页pagei的编号的新结点,并将其插入动态单链表窗口的表头,然后进入步骤S4-1;
步骤S4-2,判断动态单链表窗口的长度是否达到窗口上限尺寸,若达到则进入步骤S4-3,若未达到则进入步骤S4-4;
步骤S4-3,删除处于动态单链表窗口的表尾的旧结点,然后进入步骤S4-4;
步骤S4-4,循环计数器加一,然后进入步骤S5。
本实施例在执行步骤S4时,由于步骤S3判定pagei存在于DRAM中,因此系统会创建一个窗口结点,在其数据域中记录下pagei的页面编号,并将其插入窗口的头部。如果此时窗口的长度达到窗口尺寸上限,则还会删除窗口的尾部结点。完成以上操作后,循环计数器的值加一。
步骤S5,如果当前的循环计数器的大小超过循环阈值,则进入步骤S6执行迁出预测,否则进入步骤S8。
步骤S6:对当前的动态随机访问存储器DRAM中数据页在将来的访问进行预测,将动态单链表窗口中的所有数据页结点作为该段时间内经常在DRAM中被访问的重用数据页,保留重用数据页,并将其他已失效的数据页从动态随机访问存储器DRAM迁出到非易失性存储器。
本实施例通过执行步骤S6对存在于DRAM页面表中同时不存在于窗口的页面进行迁出到PCM,来保证DRAM下一个周期的刷新不会对无意义的页面进行刷新保留,以此来达到同时提高访存效率并且降低能耗的作用。
步骤S7,重置循环计数器。
本实施例中,完成上述步骤S4至步骤S6的迁出操作后,将循环计数器清零,开始下一轮循环,即执行步骤S8并对新的页面访问请求pagei+1进行判断。
步骤S8,重复步骤S2至步骤S7直至访问完所有的数据页。
上述的动态单链表窗口的异构内存系统数据页迁出方法可以通过计算机软件编程实现,从而完成相应的数据页迁出操作,一种具体实现的迁移算法如以下表1所示:
Figure BDA0002242270780000101
实施例作用与效果
根据本实施例提供的动态单链表窗口的异构内存系统数据页迁出方法,由于采用动态单链表窗口记录数据页的编号,在动态单链表窗口的长度达到窗口上限尺寸将表尾的旧结点进行删除,因此减少了DRAM中无效页面的额外刷新开销。同时,还由于在循环计数器超出循环阈值时对数据页在将来的访问进行预测,从而保留所述重用数据页并将已失效的数据页从所述动态随机访问存储器DRAM迁出到所述非易失性存储器,因此保证了DRAM下一个周期的刷新不会对无意义的页面进行刷新保留,以此来达到同时提高访存效率并且降低能耗的作用。
优选地,本实施例的动态单链表窗口的异构内存系统数据页迁出方法适用于非易失性相变存储器PCM和动态随机访问存储器DRAM构成的异构内存系统。另外,该迁出方法也能够适应性地应用在其他非易失性存储器和动态随机访问存储器DRAM构成的异构内存系统中。
上述实施例仅用于举例说明本发明的具体实施方式,而本发明不限于上述实施例的描述范围。

Claims (5)

1.一种动态单链表窗口的异构内存系统数据页迁出方法,用于将非易失性存储器和动态随机访问存储器DRAM构成的异构内存系统中动态单链表窗口的异构内存系统数据页从DRAM迁出到非易失性存储器,其特征在于,包括如下步骤:
步骤S1,初始化动态单链表窗口、窗口上限尺寸、循环计数器以及循环阈值;
步骤S2,请求访问数据页;
步骤S3:如果当前访问的所述数据页已在所述动态随机访问存储器DRAM中,则进入步骤S4,否则等待新的请求访问所述数据页然后进入步骤S8;
步骤S4,根据所述窗口上限尺寸对当前访问的所述数据页的编号进行节点生成插入操作,同时所述循环计数器加一;
步骤S5,如果当前的所述循环计数器的大小超过所述循环阈值,则进入步骤S6执行迁出预测,否则进入步骤S8;
步骤S6,对当前的所述动态随机访问存储器DRAM中所述数据页在将来的访问进行预测,将所述动态单链表窗口中的所有数据页结点作为从所述循环计数器初始值开始计数到所述循环计数值大于所述循环阈值的时间段内,经常在所述动态随机访问存储器DRAM中被访问的重用数据页,保留所述重用数据页,并将其他已失效的数据页从所述动态随机访问存储器DRAM迁出到所述非易失性存储器;
步骤S7,重置所述循环计数器;
步骤S8,重复所述步骤S2至所述步骤S7直至访问完所有的所述数据页,
其中,所述步骤S4包括如下子步骤:
步骤S4-1,生成一个包含有当前访问的所述数据页pagei的编号的新结点,并将其插入所述动态单链表窗口的表头;
步骤S4-2,判断所述动态单链表窗口的长度是否达到所述窗口上限尺寸,若达到则进入步骤S4-3,若未达到则进入步骤S4-4;
步骤S4-3,删除处于所述动态单链表窗口的表尾的旧结点,然后进入步骤S4-4;
步骤S4-4,所述循环计数器加一。
2.根据权利要求1所述的动态单链表窗口的异构内存系统数据页迁出方法,其特征在于:
其中,所述动态单链表窗口为一条有最大长度限制的线性表,每个所述数据页的编号作为值存在于所述动态单链表窗口结点的数据域中。
3.根据权利要求1所述的动态单链表窗口的异构内存系统数据页迁出方法,其特征在于:
其中,所述步骤S4中的所述窗口上限尺寸为50-500。
4.根据权利要求1所述的动态单链表窗口的异构内存系统数据页迁出方法,其特征在于:
其中,所述步骤S5中的所述循环阈值为20。
5.根据权利要求1所述的动态单链表窗口的异构内存系统数据页迁出方法,其特征在于:
其中,所述非易失性存储器为PCM、FeRAM或是RRAM。
CN201911004248.4A 2019-10-22 2019-10-22 动态单链表窗口的异构内存系统数据页迁出方法 Active CN110737410B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911004248.4A CN110737410B (zh) 2019-10-22 2019-10-22 动态单链表窗口的异构内存系统数据页迁出方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911004248.4A CN110737410B (zh) 2019-10-22 2019-10-22 动态单链表窗口的异构内存系统数据页迁出方法

Publications (2)

Publication Number Publication Date
CN110737410A CN110737410A (zh) 2020-01-31
CN110737410B true CN110737410B (zh) 2023-02-03

Family

ID=69270760

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911004248.4A Active CN110737410B (zh) 2019-10-22 2019-10-22 动态单链表窗口的异构内存系统数据页迁出方法

Country Status (1)

Country Link
CN (1) CN110737410B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11762578B2 (en) 2020-09-29 2023-09-19 International Business Machines Corporation Buffer pool contention optimization

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101146305A (zh) * 2006-09-13 2008-03-19 中兴通讯股份有限公司 安全策略的配置方法
CN108572799A (zh) * 2018-04-12 2018-09-25 上海理工大学 一种双向哈希链表的异构内存系统数据页迁移方法
CN110347510A (zh) * 2019-07-09 2019-10-18 中国科学院微电子研究所 一种混合内存的管理方法、系统、设备及介质

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105786717B (zh) * 2016-03-22 2018-11-16 华中科技大学 软硬件协同管理的dram-nvm层次化异构内存访问方法及系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101146305A (zh) * 2006-09-13 2008-03-19 中兴通讯股份有限公司 安全策略的配置方法
CN108572799A (zh) * 2018-04-12 2018-09-25 上海理工大学 一种双向哈希链表的异构内存系统数据页迁移方法
CN110347510A (zh) * 2019-07-09 2019-10-18 中国科学院微电子研究所 一种混合内存的管理方法、系统、设备及介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
一种避免页迁移的混合内存页管理策略;刘翠梅等;《小型微型计算机系统》;20190614(第06期);全文 *

Also Published As

Publication number Publication date
CN110737410A (zh) 2020-01-31

Similar Documents

Publication Publication Date Title
CN107193646B (zh) 一种基于混合主存架构的高效动态页面调度方法
US10241919B2 (en) Data caching method and computer system
US9348527B2 (en) Storing data in persistent hybrid memory
Wu et al. APP-LRU: A new page replacement method for PCM/DRAM-based hybrid memory systems
US9223686B1 (en) Cache memory data storage control system and method
Chi et al. Making B+-tree efficient in PCM-based main memory
Niu et al. Hybrid storage systems: A survey of architectures and algorithms
Lee et al. Eliminating periodic flush overhead of file I/O with non-volatile buffer cache
CN108572799B (zh) 一种双向哈希链表的异构内存系统数据页迁移方法
CN111488125B (zh) 一种基于Ceph集群的Cache Tier缓存优化方法
CN110795213B (zh) 一种虚拟机迁移过程中活跃内存预测迁移方法
Pourshirazi et al. Refree: A refresh-free hybrid DRAM/PCM main memory system
Debnath et al. Large block CLOCK (LB-CLOCK): A write caching algorithm for solid state disks
CN101853218B (zh) 用于磁盘阵列的读取方法和系统
CN110737410B (zh) 动态单链表窗口的异构内存系统数据页迁出方法
Zhan et al. RangeKV: An efficient key-value store based on hybrid DRAM-NVM-SSD storage structure
Fan et al. Extending SSD lifespan with comprehensive non-volatile memory-based write buffers
NS et al. Srs-mig: Selection and run-time scheduling of page migration for improved response time in hybrid pcm-dram memories
EP4307129A1 (en) Method for writing data into solid-state hard disk
CN115904226A (zh) 固态驱动器、设备及固态驱动器的操作方法
Liu et al. Efficient wear leveling for PCM/DRAM-based hybrid memory
CN109947672B (zh) 一种基于概率分布的mlc stt-ram缓存数据管理方法
CN112328181A (zh) 一种分布式存储系统的元数据读写方法和装置
CN111880739A (zh) 一种面向超融合设备的近数据处理系统
Kim et al. Memory systems

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant