CN110554731B - 一种时钟同步控制方法、智能终端及存储介质 - Google Patents

一种时钟同步控制方法、智能终端及存储介质 Download PDF

Info

Publication number
CN110554731B
CN110554731B CN201910738805.9A CN201910738805A CN110554731B CN 110554731 B CN110554731 B CN 110554731B CN 201910738805 A CN201910738805 A CN 201910738805A CN 110554731 B CN110554731 B CN 110554731B
Authority
CN
China
Prior art keywords
master control
clock
control single
single board
main
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910738805.9A
Other languages
English (en)
Other versions
CN110554731A (zh
Inventor
李宗伟
吴闽华
徐华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Genew Technologies Co Ltd
Original Assignee
Shenzhen Genew Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Genew Technologies Co Ltd filed Critical Shenzhen Genew Technologies Co Ltd
Priority to CN201910738805.9A priority Critical patent/CN110554731B/zh
Publication of CN110554731A publication Critical patent/CN110554731A/zh
Application granted granted Critical
Publication of CN110554731B publication Critical patent/CN110554731B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators

Abstract

本发明公开了一种时钟同步控制方法、智能终端及存储介质,所述方法包括:在主备主控单板上设置时钟接口,所述主备主控单板的时钟接口之间通过时钟线连接;所述主备主控单板包括主用主控单板和备用主控单板;从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中;当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板。本发明通过增加时钟接口,当主用主控单板的路时钟源出现故障时,主用主控单板会直接从备用主控单板获取时钟源,从而保证了输入时钟源的正确性,继续作为主用主控单板运行,不需要进行主备切换,增加了系统的运行稳定性。

Description

一种时钟同步控制方法、智能终端及存储介质
技术领域
本发明涉及网络通信应用技术领域,尤其涉及一种时钟同步控制方法、智能终端及存储介质。
背景技术
iAN8000设备一款MSAN,Multi-Service Access Node,多业务接入节点,既是一个窄带和宽带综合接入网设备,又是一个电信级的软交换媒体接入网关。
iAN8000作为通信设备会长期运行,难免存在因自然灾害、设备故障或人为因素等原因造成的单板宕机(死机),将导致通信业务处理长时间中断,会对本地网内用户业务带来灾难性的影响。iAN8000有2块主控单板,采用热备份机制,1块为主用主控单板,一块为备用主控单板。因此,iAN8000设备采用主备主控单板热备份机制,在运行过程中会进行实时的主备主控单板的数据同步,并且备用主控单板处于监控准备状态,在主用主控单板故障的时候,备用主控单板会立即升级为主用主控单板并接管所有业务,从而使得用户业务不受影响,保证设备的高稳定运行,避免网元单点故障而引起大面积网络瘫痪的情况发生。
因为之前iAN8000设备主控板的时钟是直接从MCU输入,一路输入到主用主控单板,一路输入到备用主控单板的,而主用主控单板和备用主控单板之间没有时钟信号的传递;当主用主控单板灯这路时钟源出现故障时,只能进行主备切换来保证外部时钟源的正确输入,对于HA机制(High Availability,高可用性)而言是不好的,频繁的主备切换会对上层业务产生影响,例如主备切换过程中有可能会导致部分通话中断,频繁的主备切换可能会导致本设备下个别用户状态异常导致业务瘫痪等。
因此,现有技术还有待于改进和发展。
发明内容
本发明的主要目的在于提供一种时钟同步控制方法、智能终端及存储介质,旨在解决现有技术中时钟同步方式不佳,导致业务受影响的问题。
为实现上述目的,本发明提供一种时钟同步控制方法,所述时钟同步控制方法包括如下步骤:
在主备主控单板上设置时钟接口,所述主备主控单板的时钟接口之间通过时钟线连接;所述主备主控单板包括主用主控单板和备用主控单板;
从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中;
当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板。
可选地,所述的时钟同步控制方法,其中,所述从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中,之后还包括:
当所述主用主控单板的时钟源信号正常时,所述主用主控单板获取时钟源,提供时钟给背板。
可选地,所述的时钟同步控制方法,其中,所述主用主控单板的时钟源通过时钟线输出到所述备用主控单板。
可选地,所述的时钟同步控制方法,其中,所述备用主控单板的时钟源通过时钟线输出到所述主用主控单板。
可选地,所述的时钟同步控制方法,其中,所述当所述主用主控单板的时钟源信号正常时,所述主用主控单板获取时钟源,提供时钟给背板,具体为:
当所述主用主控单板的时钟源信号正常时,所述主用主控单板从MCU获取到时钟源,提供400HZ和8KHz的时钟给背板。
可选地,所述的时钟同步控制方法,其中,所述当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板,具体为:
当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板通过逻辑从所述备用主控单板获取时钟源,提供400HZ和8KHz的时钟给背板。
此外,为实现上述目的,本发明还提供一种智能终端,其中,所述智能终端包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的时钟同步控制程序,所述时钟同步控制程序被所述处理器执行时实现如上所述的时钟同步控制方法的步骤。
此外,为实现上述目的,本发明还提供一种存储介质,其中,所述存储介质存储有时钟同步控制程序,所述时钟同步控制程序被处理器执行时实现如上所述的时钟同步控制方法的步骤。
本发明中,在主备主控单板上设置时钟接口,所述主备主控单板的时钟接口之间通过时钟线连接;所述主备主控单板包括主用主控单板和备用主控单板;从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中;当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板。本发明通过增加时钟接口,当主用主控单板的路时钟源出现故障时,主用主控单板会直接从备用主控单板获取时钟源,从而保证了输入时钟源的正确性,继续作为主用主控单板运行,不需要进行主备切换,增加了系统的运行稳定性。
附图说明
图1是本发明时钟同步控制方法的较佳实施例的流程图;
图2是本发明时钟同步控制方法的较佳实施例中正常运行状态下,主用主控单板参考外部输入时钟源的示意图;
图3是本发明时钟同步控制方法的较佳实施例中主用主控单板外部输入时钟源故障状态下,主用主控单板参考备用主控单板送过来的时钟源的示意图;
图4为本发明智能终端的较佳实施例的运行环境示意图。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚、明确,以下参照附图并举实施例对本发明进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明较佳实施例所述的时钟同步控制方法,如图1所示,所述时钟同步控制方法包括以下步骤:
步骤S10、在主备主控单板上设置时钟接口,所述主备主控单板的时钟接口之间通过时钟线连接;所述主备主控单板包括主用主控单板和备用主控单板。
具体地,iAN8000有2块主控单板,采用热备份机制,1块为主用主控单板,1块为备用主控单板。因此,iAN8000设备采用主备主控单板热备份机制,在运行过程中会进行实时的主备主控单板的数据同步,并且备用主控单板处于监控准备状态,在主用主控单板故障的时候,备用主控单板会立即升级为主用主控单板并接管所有业务,从而使得用户业务不受影响,保证设备的高稳定运行,避免网元单点故障而引起大面积网络瘫痪的情况发生。
在所述主备主控单板上增加时钟接口,所述主备主控单板的时钟接口之间通过时钟线连接,所述主用主控单板的时钟源可以通过时钟线输出到所述备用主控单板,所述备用主控单板灯时钟源也可以通过时钟线输出到所述主用主控单板。
步骤S20、从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中。
具体地,MCU(Microcontroller Unit,微控制单元)从外接时钟源获取到2路时钟信号,然后各1路分别输入2块主控单板(即所述主用主控单板和所述备用主控单板)中。
如图2所示,当所述主用主控单板的时钟源信号正常时,所述主用主控单板获取时钟源,提供时钟给背板,具体地,所述主用主控单板从MCU获取到时钟源,提供400HZ和8KHz的时钟给背板。
步骤S30、当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板。
具体地,如图3所示,当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板通过逻辑从所述备用主控单板获取时钟源,提供400HZ和8KHz的时钟给背板。
通过上述方法,当所述主用主控单板这路时钟源出现故障时,所述主用主控单板会直接切换到备用主控单板输出过来的时钟源上,从而保证了输入时钟源的正确性,继续作为主用主控单板运行,不需要进行主备切换(即不需要进行主用主控单板和备用主控单板之间的切换),增加了系统的运行稳定性。
进一步地,如图4所示,基于上述时钟同步控制方法,本发明还相应提供了一种智能终端,所述智能终端包括:处理器10、存储器20及显示器30。图4仅示出了智能终端的部分组件,但是应理解的是,并不要求实施所有示出的组件,可以替代的实施更多或者更少的组件。
所述存储器20在一些实施例中可以是所述智能终端的内部存储单元,例如智能终端的硬盘或内存。所述存储器20在另一些实施例中也可以是所述智能终端的外部存储设备,例如所述智能终端上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。进一步地,所述存储器20还可以既包括所述智能终端的内部存储单元也包括外部存储设备。所述存储器20用于存储安装于所述智能终端的应用软件及各类数据,例如所述安装智能终端的程序代码等。所述存储器20还可以用于暂时地存储已经输出或者将要输出的数据。在一实施例中,存储器20上存储有时钟同步控制程序40,该时钟同步控制程序40可被处理器10所执行,从而实现本申请中时钟同步控制方法。
所述处理器10在一些实施例中可以是一中央处理器(Central Processing Unit,CPU),微处理器或其他数据处理芯片,用于运行所述存储器20中存储的程序代码或处理数据,例如执行所述时钟同步控制方法等。
所述显示器30在一些实施例中可以是LED显示器、液晶显示器、触控式液晶显示器以及OLED(Organic Light-Emitting Diode,有机发光二极管)触摸器等。所述显示器30用于显示在所述智能终端的信息以及用于显示可视化的用户界面。所述智能终端的部件10-30通过系统总线相互通信。
在一实施例中,当处理器10执行所述存储器20中时钟同步控制程序40时实现以下步骤:
在主备主控单板上设置时钟接口,所述主备主控单板的时钟接口之间通过时钟线连接;所述主备主控单板包括主用主控单板和备用主控单板;
从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中;
当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板。
所述从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中,之后还包括:
当所述主用主控单板的时钟源信号正常时,所述主用主控单板获取时钟源,提供时钟给背板。
所述主用主控单板的时钟源通过时钟线输出到所述备用主控单板。
所述备用主控单板的时钟源通过时钟线输出到所述主用主控单板。
所述当所述主用主控单板的时钟源信号正常时,所述主用主控单板获取时钟源,提供时钟给背板,具体为:
当所述主用主控单板的时钟源信号正常时,所述主用主控单板从MCU获取到时钟源,提供400HZ和8KHz的时钟给背板。
所述当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板,具体为:
当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板通过逻辑从所述备用主控单板获取时钟源,提供400HZ和8KHz的时钟给背板。
进一步地,本发明还提供一种存储介质,其中,所述存储介质存储有时钟同步控制程序,所述时钟同步控制程序被处理器执行时实现如上所述的时钟同步控制方法的步骤。
综上所述,本发明提供一种时钟同步控制方法、智能终端及存储介质,所述方法包括:在主备主控单板上设置时钟接口,所述主备主控单板的时钟接口之间通过时钟线连接;所述主备主控单板包括主用主控单板和备用主控单板;从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中;当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板。本发明通过增加时钟接口,当主用主控单板的路时钟源出现故障时,主用主控单板会直接从备用主控单板获取时钟源,从而保证了输入时钟源的正确性,继续作为主用主控单板运行,不需要进行主备切换,增加了系统的运行稳定性。
当然,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关硬件(如处理器,控制器等)来完成,所述的程序可存储于一计算机可读取的存储介质中,所述程序在执行时可包括如上述各方法实施例的流程。其中所述的存储介质可为存储器、磁碟、光盘等。
应当理解的是,本发明的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本发明所附权利要求的保护范围。

Claims (5)

1.一种时钟同步控制方法,其特征在于,所述时钟同步控制方法包括:
在主备主控单板上设置时钟接口,所述主备主控单板的时钟接口之间通过时钟线连接;所述主备主控单板包括主用主控单板和备用主控单板;
从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中;
所述主用主控单板的时钟源通过时钟线输出到所述备用主控单板;
所述备用主控单板的时钟源通过时钟线输出到所述主用主控单板;
当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板;
所述当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板从所述备用主控单板获取时钟源,提供时钟给背板,具体为:
当所述主用主控单板的时钟源信号发生故障时,所述主用主控单板通过逻辑从所述备用主控单板获取时钟源,提供400HZ和8KHz的时钟给背板;
所述主用主控单板直接切换到备用主控单板输出过来的时钟源上,继续作为主用主控单板运行,不需要进行主备切换。
2.根据权利要求1所述的时钟同步控制方法,其特征在于,所述从外接时钟源获取两路时钟信号,分别输入到所述主用主控单板和所述备用主控单板中,之后还包括:
当所述主用主控单板的时钟源信号正常时,所述主用主控单板获取时钟源,提供时钟给背板。
3.根据权利要求2所述的时钟同步控制方法,其特征在于,所述当所述主用主控单板的时钟源信号正常时,所述主用主控单板获取时钟源,提供时钟给背板,具体为:
当所述主用主控单板的时钟源信号正常时,所述主用主控单板从MCU获取到时钟源,提供400HZ和8KHz的时钟给背板。
4.一种智能终端,其特征在于,所述智能终端包括:存储器、处理器及存储在所述存储器上并在所述处理器上运行的时钟同步控制程序,所述时钟同步控制程序被所述处理器执行时实现如权利要求1-3任一项所述的时钟同步控制方法的步骤。
5.一种存储介质,其特征在于,所述存储介质存储有时钟同步控制程序,所述时钟同步控制程序被处理器执行时实现如权利要求1-3任一项所述的时钟同步控制方法的步骤。
CN201910738805.9A 2019-08-12 2019-08-12 一种时钟同步控制方法、智能终端及存储介质 Active CN110554731B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910738805.9A CN110554731B (zh) 2019-08-12 2019-08-12 一种时钟同步控制方法、智能终端及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910738805.9A CN110554731B (zh) 2019-08-12 2019-08-12 一种时钟同步控制方法、智能终端及存储介质

Publications (2)

Publication Number Publication Date
CN110554731A CN110554731A (zh) 2019-12-10
CN110554731B true CN110554731B (zh) 2023-08-01

Family

ID=68737351

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910738805.9A Active CN110554731B (zh) 2019-08-12 2019-08-12 一种时钟同步控制方法、智能终端及存储介质

Country Status (1)

Country Link
CN (1) CN110554731B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111447333B (zh) * 2020-03-09 2021-07-02 深圳震有科技股份有限公司 Tdm总线故障检测方法及装置、设备、可读存储介质

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101667906A (zh) * 2008-09-03 2010-03-10 中兴通讯股份有限公司 一种主备时钟切换的方法及系统

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6873573B2 (en) * 2001-09-21 2005-03-29 Quartex, Inc. Wireless synchronous time system
CN101296066B (zh) * 2008-06-30 2010-12-08 杭州华三通信技术有限公司 一种分布式系统中实时时钟的同步方法、主控板和线卡板
CN103001720B (zh) * 2012-11-12 2017-05-10 中兴通讯股份有限公司 时间同步方法和装置
CN107396326A (zh) * 2017-08-02 2017-11-24 北京北方烽火科技有限公司 一种生成系统帧号的方法及主控时钟系统
CN208110441U (zh) * 2018-05-18 2018-11-16 郑州云海信息技术有限公司 一种服务器用高可靠性时钟控制系统

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101667906A (zh) * 2008-09-03 2010-03-10 中兴通讯股份有限公司 一种主备时钟切换的方法及系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
DX-600中波发射机稳压器二主一备切换系统的设计与实现;刘辉;;广播电视信息(第02期);第89-96页 *

Also Published As

Publication number Publication date
CN110554731A (zh) 2019-12-10

Similar Documents

Publication Publication Date Title
US8386764B2 (en) BIOS architecture
CN112100005B (zh) 一种Redis副本集的实现方法及装置
TW200703022A (en) Internet SCSI communication via UNDI services
US9628631B2 (en) Conference terminal control system, conference terminal control device, and conference terminal control method
CN107666415B (zh) Fc-ae-1553协议桥的优化方法和装置
CN107025152B (zh) 基于任务级的双冗余热备份设备的数据同步方法
CN102253845B (zh) 服务器系统
CN105404530B (zh) 一种实现简易部署和使用私有云的系统及方法
CN110581885A (zh) 确定设备同步方法、装置、设备及存储介质
CN110554731B (zh) 一种时钟同步控制方法、智能终端及存储介质
CN103440146A (zh) 一种基于云存储的更新bios的方法
CN104281631A (zh) 分布式数据库系统及其数据同步方法和节点
CN101739406A (zh) 双控制器上文件服务操作的同步方法
CN111090537B (zh) 集群启动方法、装置、电子设备及可读存储介质
CN114281890B (zh) 一种bios带外管理系统及方法
CN116701285A (zh) 远程访问控制装置、方法、设备及计算机可读介质
CN114117562B (zh) 智能网卡的管理方法、装置、电子设备及计算机存储介质
CN110362430A (zh) 一种服务器的自动重启的方法、系统及存储介质
CN106972963B (zh) 业务模块的启用控制方法、崩溃重启后的启用控制方法
CN108874106A (zh) 一种bmc电源控制系统、方法及服务器
CN109032765A (zh) 一种虚拟机双机热备部署方法、装置及设备
CN115114094A (zh) 一种服务器fru信息双备份和自恢复实现方法及系统
CN110162326A (zh) 固件升级的方法和包含硬盘的系统
KR101282891B1 (ko) 리셋 이력 관리 기능을 갖는 광전송로 종단장치 및 그 방법
CN115118335B (zh) 时频基准设备的主备切换方法及应用其的时频基准设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant