CN110535798B - 一种基于fpga的lfm_bpsk复合调制信号实时产生方法 - Google Patents

一种基于fpga的lfm_bpsk复合调制信号实时产生方法 Download PDF

Info

Publication number
CN110535798B
CN110535798B CN201910728812.0A CN201910728812A CN110535798B CN 110535798 B CN110535798 B CN 110535798B CN 201910728812 A CN201910728812 A CN 201910728812A CN 110535798 B CN110535798 B CN 110535798B
Authority
CN
China
Prior art keywords
lfm
signal
address
bpsk
bits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910728812.0A
Other languages
English (en)
Other versions
CN110535798A (zh
Inventor
唐建
潘明海
胥伟
李益民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing University of Aeronautics and Astronautics
Original Assignee
Nanjing University of Aeronautics and Astronautics
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing University of Aeronautics and Astronautics filed Critical Nanjing University of Aeronautics and Astronautics
Priority to CN201910728812.0A priority Critical patent/CN110535798B/zh
Publication of CN110535798A publication Critical patent/CN110535798A/zh
Application granted granted Critical
Publication of CN110535798B publication Critical patent/CN110535798B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/02Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
    • G01S7/35Details of non-pulse systems
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/02Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
    • G01S7/40Means for monitoring or calibrating
    • G01S7/4052Means for monitoring or calibrating by simulation of echoes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/103Chirp modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

本发明公开了一种基于FPGA的LFM_BPSK复合调制信号实时产生方法,包括如下步骤:(1)从ROM中读取线性调频信号调频率和每路输出数据数,生成LFM信号;(2)重复读取存储于ROM中的二进制数据,根据数据的相位值确定BPSK信号的符号,并形成数据序列;(3)将LFM信号和BPSK信号进行正交调制,得到LFM_BPSK复合调制信号。本发明中基带信号的频率范围、采样率可变,LFM信号的带宽、雷达发射脉冲宽度和用于相位编码的数据长度均可控,频域和时域仿真结果验证了算法的可行性。本发明的结论对射频目标模拟器设计具有重要的理论指导意义。

Description

一种基于FPGA的LFM_BPSK复合调制信号实时产生方法
技术领域
本发明涉及信号生成技术领域,尤其是一种基于FPGA的LFM_BPSK复合调制信号实时产生方法。
背景技术
目前,线性调频信号和相位编码信号均广泛地应用于现代高性能雷达体制中。其中,线性调频信号有良好的距离分辨率和径向速度分辨率,且可以用同一个匹配滤波器来处理不同多普勒频移的雷达回波信号,这样极大地简化了雷达回波信号处理系统。相位编码信号在满足作用距离和分辨力的同时,具有良好的抗干扰能力。LFM_BPSK复合调制信号兼具LFM信号和BPSK信号的优点,适用于复杂的电磁环境,近年来引起人们的关注。
FPGA(在线可编程逻辑阵列)广泛应用于各种数字信号处理中。使用FPGA芯片实时并行产生LFM_BPSK复合调制信号,对硬件的处理速率要求大大降低,提高了设计的时序可靠性。传统的LFM信号和复合调制信号的产生方法中,FPGA控制DDS芯片从内部存储器中读取波形数据,对FPGA内部存储器的资源要求较高,实时性和自适应性不足。因此,寻求实时性高、自适应性强且占用FPGA内部存储资源较少的复合调制信号产生方法很有必要。
发明内容
本发明所要解决的技术问题在于,提供一种基于FPGA的LFM_BPSK复合调制信号实时产生方法,解决了用FPGA实时产生多路并行LFM_BPSK复合调制信号的问题。
为解决上述技术问题,本发明提供一种基于FPGA的LFM_BPSK复合调制信号实时产生方法,包括如下步骤:
(1)从ROM中读取线性调频信号参数调频率μ和每路输出数据数M,生成线性调频信号的三角函数系数cos[μπ(mΔt)2)]和sin[πμ(mΔt)2],其中m=0,1,2,......M-1,Δ,=1/fs,fs是基带信号采样率;将生成的三角函数系数分别存入RAM;
(2)读取存储于ROM中待编码的二进制数据C、数据长度L和每路输出数据数M,根据数据的相位值确定BPSK信号的符号,并形成数据序列cos[2πfIΔt+θ(m)]和sin[2πfIΔt+θ(m)],其中m=0,1,2,......M-1,Δt如前所述,θ(m)=π·d2(m),且d2(m)∈{0,1};将生成的三角函数系数分别存入RAM;
(3)从RAM中读取LFM和BPSK信号的三角函数系数,将LFM信号和BPSK信号进行正交调制,得到LFM_BPSK复合调制信号
s(m)=exp[j(2πfIΔt+μπ(mΔt)2+θ(m))]。
优选的,FPGA包括正弦和余弦函数表存储模块,各包括4096×16bit存储区,用于存储(215-1)×cos(n×2π/4096)的数值和(215-1)×sin(n×2π/4096)的数值,其中n=0,1,2...4095;步骤(1)(2)条件下,分别以μπ(mΔt)2和2πfIΔt+θ(m)为地址从所述存储的函数表查找三角函数系数,地址长度为12bit。
优选的,步骤(1)(2)(3)条件下,m保持同步变化,每个时钟脉冲完成变化。
优选的,步骤(1)中,LFM信号8路实时数据角度的初值为
第1路:Θ(0)=4μ0·2-18
...
第i路:Θ(i-1)=(i+3)μ0·2-18
其中μ0=233·(Δt)2·μ,长度为18bit,由上位机计算下传,i=0,1,2...7;第qm个时钟周期时,LFM信号8路数据实时角度为
第1路:Θ(8qm-8)=Θ(8qm-16)+8μ0(qm-1)·2-18
...
第i路:Θ(8qm+i-1)=Θ(8qm+i-9)+8μ0(qm-1)·2-18
其中m=8×qm+i,i=0,1,2,...7,Θ(8qm+i-9)是第(qm-1)个时钟周期时LFM信号第i路实时角度,即相邻两个时钟周期各路数据的实时角度变化量相差ΔΘ(qm)-ΔΘ(qm-1)=8μ0·2-18
优选的,步骤(2)中,待编码二进制数据C可取2bit~64bit,数据长度L对应可取1bit~6bit,相位编码信号精度Δjm可控,为12bit,与数据长度L和每路输出数据数M相关;其中,为大幅提高地址精度,设Δjmb=Δjm·228/27为36bit,由上位机计算下传;
(21)Q分量地址产生方法:地址到0或4096,需要判断下一个信号周期相位是0或π,若是0,则不改变地址增量模式;若为π,下一个信号周期从2048开始附加地址增量生成新的地址码,地址码为12bit;
(22)I分量地址产生方法:
当前信号周期的相位为0时,若下个信号周期相位为π,则将地址3072改为1024,并附加地址增量生成新的地址码;若下个信号周期相位为0,则接着在地址3072基础上附加地址增量生成新的地址码,地址码为12bit;
当前信号周期的相位为π时,若下个信号周期相位为0,则将地址1024处改为3072,并附加地址增量生成新的地址码;若下个信号周期相位为π,则接着在地址1024基础上附加地址增量生成新的地址码,地址码为12bit。
优选的,步骤(3)中,LFM_BPSK复合调制信号的生成公式为
Figure BDA0002159831400000031
优选的,步骤(3)中,生成的LFM和BPSK三角函数系数存储于RAM,所有RAM均包括32×16bit存储器,所述的RAM均以一个时钟脉冲存储和读取数据;乘法器、加法器的输入均为16bit,输出为32bit,该生成的复合信号为32bit。
本发明的有益效果为:本发明中基带信号的频率范围、采样率可变,LFM信号的带宽、雷达发射脉冲宽度和用于相位编码的数据长度均可控;使用FPGA实时多路并行生成LFM_BPSK复合调制信号,大幅降低了对硬件存储器资源、处理速率的要求,本发明的结论对射频目标模拟器设计具有重要的理论指导意义。
附图说明
图1为本发明的方法流程示意图。
图2为本发明基于FPGA产生的待编码二进制数据为64’h0的BPSK信号和带宽为50MHz、时宽为100μs的LFM信号调制生成的复合信号示意图。
图3为本发明基于FPGA生成的待编码二进制数据为64’ha3c6_bdf1_14ce_aa79的BPSK信号示意图。
图4为本发明MATLAB生成待编码二进制数据为64’hffff_ffff_ffff_ffff的BPSK信号和带宽为50MHz、时宽为100μs的LFM信号调制生成的复合信号理论值仿真示意图。
图5为本发明基于FPGA产生的待编码二进制数据为64’hffff_ffff_ffff_ffff的BPSK信号和带宽为50MHz、时宽为100μs的LFM信号调制生成的复合信号示意图。
具体实施方式
如图1所示,一种基于FPGA的LFM_BPSK复合调制信号实时产生方法,包括如下步骤:
步骤1、从ROM中读取线性调频信号参数调频率μ和每路输出数据数M。LFM信号8路数据实时角度的初值为
第1路:Θ(0)=4μ0·2-18
...
第i路:Θ(i-1)=(i+3)μ0·2-18
其中μ0=233·(1/fs)2·μ,长度为18bit,由上位机计算下传,fs是基带信号采样率;i=0,1,2...7。第qm个时钟周期时,LFM信号8路数据实时角度为
第1路:Θ(8qm-8)=Θ(8qm-16)+8μ0(qm-1)·2-18
...
第i路:Θ(8qm+i-1)=Θ(8qm+i-9)+8μ0(qm-1)·2-18
其中m=8×qm+i,qm=2,3,...,M,i=0,1,2,...7,Θ(8qm+i-9)是第(qm-1)个时钟周期时LFM信号第i路实时角度,即相邻两个时钟周期各路数据的实时角度变化量相差ΔΘ(qm)-ΔΘ(qm-1)=8μ0·2-18
FPGA包括正弦和余弦函数表存储模块,各包括4096×16bit存储区,用于存储(215-1)×cos(n×2π/4096)的数值和(215-1)×sin(n×2π/4096)的数值,其中n=0,1,2...4095。
FPGA实时计算过程中用加法器进行各路数据角度的递增,用生成的角度μπ(mΔt)2作为地址,地址长度为12bit,从所述存储的函数表查找三角函数系数。将生成的三角函数系数分别存入RAM,RAM包括32×16bit存储器,以一个时钟脉冲存储和读取数据。
步骤2、读取存储于ROM中待编码的二进制数据C(2bit~64bit)、数据长度L(1bit~6bit)、地址精度Δjm(12bit)和每路输出数据数M,根据数据的相位值确定BPSK信号的符号。其中,为大幅提高地址精度,设Δjmb=Δjm·228/27为36bit,由上位机计算下传。
(1)Q分量地址产生方法:地址到0或4096,需要判断下一个信号周期相位是0或π,若是0,则不改变地址增量模式;若为π,下一个信号周期从2048开始附加地址增量生成新的地址码,地址码为12bit。
(2)I分量地址产生方法:
当前信号周期的相位为0时,若下个信号周期相位为π,则将地址3072改为1024,并附加地址增量生成新的地址码;若下个信号周期相位为0,则接着在地址3072基础上附加地址增量生成新的地址码,地址码为12bit。
当前信号周期的相位为π时,若下个信号周期相位为0,则将地址1024处改为3072,并附加地址增量生成新的地址码;若下个信号周期相位为π,则接着在地址1024基础上附加地址增量生成新的地址码,地址码为12bit。
用地址码从上述存储的函数表查找三角函数系数。将生成的三角函数系数分别存入RAM,RAM包括32×16bit存储器,以一个时钟脉冲存储和读取数据。
步骤3、从RAM中读取LFM和BPSK信号的三角函数系数,将LFM信号和BPSK信号进行正交调制,得到LFM_BPSK复合调制信号
s(m)=
{cos[μπ(mΔt)2)]·cos[2πfIΔt+θ(m)]-sin[πμ(mΔt)2]·sin[2πfIΔt+θ(m)]}
+j{sin[πμ(mΔt)2]·cos[2πfIΔt+θ(m)]+cos[μπ(mΔt)2)]·sin[2πfIΔt+θ(m)]}
=exp[j(2πfIΔt+μπ(mΔt)2+θ(m))]
本发明中采用ISE/Modelsim+Matlab工具仿真,仿真时改变待编码二进制数据的长度和值,改变LFM信号的调频率和带宽,频域和时域仿真验证了本发明的正确性、可行性和有效性。
图2为基于FPGA产生的待编码二进制数据为64’h0的BPSK信号和带宽为50MHz、时宽为100μs的LFM信号调制生成的复合信号示意图。
图3为基于FPGA生成的待编码二进制数据为64’ha3c6_bdf1_14ce_aa79的BPSK信号示意图。
图4为MATLAB生成待编码二进制数据为64’hffff_ffff_ffff_ffff的BPSK信号和带宽为50MHz、时宽为100μs的LFM信号调制生成的复合信号理论值仿真示意图。
图5为基于FPGA产生的待编码二进制数据为64’hffff_ffff_ffff_ffff的BPSK信号和带宽为50MHz、时宽为100μs的LFM信号调制生成的复合信号示意图。
从图中可以看出,本发明基带信号的频率范围、采样率可变,生成带宽、雷达发射脉冲宽度可变的LFM信号,待编码数据长度、值均可控的BPSK信号及LFM_BPSK复合调制信号。

Claims (6)

1.一种基于FPGA的LFM_BPSK复合调制信号实时产生方法,其特征在于,包括如下步骤:
(1)从ROM中读取线性调频信号参数调频率μ和每路输出数据数M,生成线性调频信号的三角函数系数cos[μπ(mΔt)2)]和sin[πμ(mΔt)2],其中m=0,1,2,……M-1,Δt=1/fs,fs是基带信号采样率;将生成的三角函数系数分别存入RAM;
(2)读取存储于ROM中待编码的二进制数据C、数据长度L和每路输出数据数M,根据数据的相位值确定BPSK信号的符号,并形成数据序列cos[2πfIΔt+θ(m)]和sin[2πfIΔt+θ(m)],其中m=0,1,2,……M-1,Δt如前所述,θ(m)=π·d2(m),且d2(m)∈{0,1};将生成的三角函数系数分别存入RAM;
(3)从RAM中读取LFM和BPSK信号的三角函数系数,将LFM信号和BPSK信号进行正交调制,得到LFM_BPSK复合调制信号
s(m)=exp[j(2πfIΔt+μπ(mΔt)2+θ(m))]。
2.如权利要求1所述的基于FPGA的LFM_BPSK复合调制信号实时产生方法,其特征在于,FPGA包括正弦和余弦函数表存储模块,各包括4096×16bit存储区,用于存储(215-1)×cos(n×2π/4096)的数值和(215-1)×sin(n×2π/4096)的数值,其中n=0,1,2...4095;步骤(1)(2)条件下,分别以μπ(mΔt)2和2πfIΔt+θ(m)为地址从所述存储的函数表查找三角函数系数,地址长度为12bit。
3.如权利要求1所述的基于FPGA的LFM_BPSK复合调制信号实时产生方法,其特征在于,步骤(1)(2)(3)条件下,m保持同步变化,每个时钟脉冲完成变化。
4.如权利要求1所述的基于FPGA的LFM_BPSK复合调制信号实时产生方法,其特征在于,步骤(2)中,待编码二进制数据C可取2bit~64bit,数据长度L对应可取1bit~6bit,相位编码信号精度Δjm可控,为12bit,与数据长度L和每路输出数据数M相关;其中,为大幅提高地址精度,设Δjmb=Δjm·228/27为36bit,由上位机计算下传;
(21)Q分量地址产生方法:地址到0或4096,需要判断下一个信号周期相位是0或π,若是0,则不改变地址增量模式;若为π,下一个信号周期从2048开始附加地址增量生成新的地址码,地址码为12bit;
(22)I分量地址产生方法:
当前信号周期的相位为0时,若下个信号周期相位为π,则将地址3072改为1024,并附加地址增量生成新的地址码;若下个信号周期相位为0,则接着在地址3072基础上附加地址增量生成新的地址码,地址码为12bit;
当前信号周期的相位为π时,若下个信号周期相位为0,则将地址1024处改为3072,并附加地址增量生成新的地址码;若下个信号周期相位为π,则接着在地址1024基础上附加地址增量生成新的地址码,地址码为12bit。
5.如权利要求1所述的基于FPGA的LFM_BPSK复合调制信号实时产生方法,其特征在于,步骤(3)中,LFM_BPSK复合调制信号的生成公式为
Figure FDA0003116353730000021
6.如权利要求1所述的基于FPGA的LFM_BPSK复合调制信号实时产生方法,其特征在于,步骤(3)中,生成的LFM和BPSK三角函数系数存储于RAM,所有RAM均包括32×16bit存储器,所述的RAM均以一个时钟脉冲存储和读取数据;乘法器、加法器的输入均为16bit,输出为32bit,该生成的复合信号为32bit。
CN201910728812.0A 2019-08-08 2019-08-08 一种基于fpga的lfm_bpsk复合调制信号实时产生方法 Active CN110535798B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910728812.0A CN110535798B (zh) 2019-08-08 2019-08-08 一种基于fpga的lfm_bpsk复合调制信号实时产生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910728812.0A CN110535798B (zh) 2019-08-08 2019-08-08 一种基于fpga的lfm_bpsk复合调制信号实时产生方法

Publications (2)

Publication Number Publication Date
CN110535798A CN110535798A (zh) 2019-12-03
CN110535798B true CN110535798B (zh) 2021-09-24

Family

ID=68661563

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910728812.0A Active CN110535798B (zh) 2019-08-08 2019-08-08 一种基于fpga的lfm_bpsk复合调制信号实时产生方法

Country Status (1)

Country Link
CN (1) CN110535798B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112130117B (zh) * 2020-09-24 2024-09-13 中国人民解放军63880部队 一种“频率编码+相位编码+非线性调频”信号产生方法
CN113810321B (zh) * 2021-08-30 2024-02-20 中国电子科技集团公司第二十研究所 一种调制信号生成方法和装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103888397A (zh) * 2014-03-14 2014-06-25 南京信息职业技术学院 基于hough变换的bpsk信号盲识别结果的有效性评估方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104052701B (zh) * 2014-06-03 2018-01-19 哈尔滨工程大学 一种基于fpga实现的脉内调制特征实时提取与分类系统
CN105974231B (zh) * 2016-05-10 2018-09-07 电子科技大学 一种用于航电系统l波段设备测试的中频信号产生装置
US10135661B2 (en) * 2016-06-22 2018-11-20 Huawei Technologies Co., Ltd. Phase noise estimation and cancellation
CN106027438B (zh) * 2016-07-04 2020-04-07 东南大学 一种用于模数混合调幅广播系统的抗混叠调制解调器
CN106411803B (zh) * 2016-09-22 2019-08-27 金陵科技学院 基于顺序统计量特征的混合调制信号盲处理结果校验方法
CN107102327A (zh) * 2017-03-31 2017-08-29 南京航空航天大学 基于lfm‑pc复合调制信号和极坐标格式算法的sar成像方法
CN107607920B (zh) * 2017-09-14 2020-05-26 金陵科技学院 基于gp分布拟合检验的复合调制信号分析结果校验方法
CN111398946B (zh) * 2017-09-20 2023-06-20 电子科技大学 一种基于lfm信号调频率调制的共享信号设计方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103888397A (zh) * 2014-03-14 2014-06-25 南京信息职业技术学院 基于hough变换的bpsk信号盲识别结果的有效性评估方法

Also Published As

Publication number Publication date
CN110535798A (zh) 2019-12-03

Similar Documents

Publication Publication Date Title
CN110535798B (zh) 一种基于fpga的lfm_bpsk复合调制信号实时产生方法
CN109765535B (zh) 超高速目标雷达回波的模拟方法及模拟器
CN113884994B (zh) 一种基于fpga的雷达多样化干扰信号产生系统
CN113640752A (zh) 一种基于脉间相位频谱双捷变的波形设计方法
CN101190136A (zh) 实时产生滤波器系数的方法和装置
WO2021011043A2 (en) High-throughput wireless communications encoded using radar waveforms
CN109633613B (zh) 一种高超声速平台联合脉冲压缩和弹速补偿的fpga实现方法
CN108333568A (zh) 冲击噪声环境下基于Sigmoid变换的宽带回波Doppler和时延估计方法
CN104090270A (zh) 一种用于实时产生混沌雷达信号的信号发生器
CN106324589A (zh) 一种移动目标的参数测量方法及电子设备
CN102353940B (zh) 基于fpga的脉冲压缩优化方法
Said et al. Design and realization of digital pulse compression in pulsed radars based on linear frequency modulation (LFM) waveforms using FPGA
CN109239688B (zh) 一种基于fpga实现的高效多普勒滤波器组
CN106556848A (zh) 一种北斗二代卫星b1频点信号的快速捕获方法
CN105093183A (zh) 跟踪雷达相位编码信号的多普勒补偿方法
Ping et al. PHS: A Pulse Sequence Method Based on Hyperbolic Frequency Modulation for Speed Measurement
Barreto et al. FPGA Design and Implementation of a Real-time FM/PM Pseudo Random Waveform Generation for Noise Radars
Metwally et al. Design and Implementation of Pulse Compression Radar Waveforms Digital Generator and Processor with Real Time Side-lobes Suppression Optimum Filter on FPGA
CN115438790A (zh) 量子态信息处理系统、量子测控系统、量子计算机
CN106708469B (zh) 一种基于cordic算法的雷达模拟信号获取方法
CN103207391B (zh) 一种基于现场可编程门阵列的微变测量数据处理方法
Said et al. Design and realization of an efficient VLIC architecture for a linear frequency modulation (LFM) pulse compression in pulsed radars using FPGA
Chekka et al. FPGA Implementation of Nested Binary Phase Codes Using DDS Approach for Radar Pulse Compression
Razik et al. FPGA Based Waveform Generator and BIST unit for Binary Phase Coded Pulse Compression Radar
CN102331584B (zh) 用于全球卫星导航系统的捕获装置的fft处理器模块

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant