CN110471490B - 一种无源晶振共用电路 - Google Patents
一种无源晶振共用电路 Download PDFInfo
- Publication number
- CN110471490B CN110471490B CN201910632013.3A CN201910632013A CN110471490B CN 110471490 B CN110471490 B CN 110471490B CN 201910632013 A CN201910632013 A CN 201910632013A CN 110471490 B CN110471490 B CN 110471490B
- Authority
- CN
- China
- Prior art keywords
- crystal oscillator
- resistor
- chip
- integrated chip
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/12—Synchronisation of different clock signals provided by a plurality of clock generators
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Oscillators With Electromechanical Resonators (AREA)
Abstract
本发明提供一种无源晶振共用电路,包括:晶振电路,用于输出时钟信号;系统级芯片,系统级芯片的晶振输入引脚和晶振输出引脚均连接晶振电路,用于接收时钟信号后输出;集成芯片,集成芯片的晶振输入引脚通过无源滤波器选择与系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接,以接收系统级芯片输出的时钟信号。本发明的有益效果在于:通过无源滤波器减少干扰,使得系统级芯片和集成芯片的时钟信号的频率一致,减少了晶振数量。
Description
技术领域
本发明涉及电路技术领域,尤其涉及一种无源晶振共用电路。
背景技术
在具有多个芯片的电路板中,为了保证各个芯片之间的信息传输的准确性和可靠性,每个芯片都需要专门的晶振来提供相同频率的时钟信号,因此现在技术中的每个芯片都需要设置独立的晶振,从而导致成本增加。
为了解决上述问题,现有技术中提供了一种24M的通用晶振振荡电路,如图1所示,即2个以上的芯片共用一个有源晶振,并通过有源晶振的较强的驱动能力实现多个芯片共用一个有源晶振,但是上述技术方案采用了成本较高的有源晶振,因此现有技术的加工成本及物料成本较高。
发明内容
针对现有技术中存在的上述问题,现提供一种旨在保证了系统级芯片和集成芯片的时钟信号的频率一致,并降低成本的无源晶振共用电路。
具体技术方案如下:
一种无源晶振共用电路,其中,包括:
晶振电路,用于输出时钟信号;
系统级芯片,系统级芯片的晶振输入引脚和晶振输出引脚均连接晶振电路,用于接收时钟信号;
集成芯片,集成芯片的晶振输入引脚通过无源滤波器选择与系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接,以接收时钟信号。
优选的,无源晶振共用电路,其中,晶振电路包括:
晶振芯片,晶振芯片用于生成时钟信号,晶振芯片的第一端和第三端分别通过第一电容和第二电容与接地端连接,晶振芯片的第三端还与系统级芯片的晶振输入引脚连接,晶振芯片的第二端和第四端与接地端连接;
第二电阻,设置在晶振芯片的第一端和第三端之间;
第三电阻,设置在系统级芯片的晶振输出引脚和晶振芯片的第一端之间。
优选的,无源晶振共用电路,其中,
无源滤波器通过第一电阻选择与系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接;
无源滤波器包括依次串联的第四电阻、第三电容和第五电阻;
第四电阻与第一电阻连接;
第五电阻与集成芯片的晶振输入引脚连接。
优选的,无源晶振共用电路,其中,第四电阻的阻值在200Ω到2000Ω之间,第三电容的电容值为1nF,第五电阻的阻值为0Ω。
优选的,无源晶振共用电路,其中,
无源滤波器通过一第一电阻选择与系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接;
无源滤波器包括:
第四电容,与第一电阻连接;
第五电容,与第四电容连接;
电感,设置在第五电容和集成芯片的晶振输入引脚之间;
第六电容,设置在第五电容与接地端之间;和/或
第七电容,设置在第四电容与接地端之间。
优选的,无源晶振共用电路,其中,第四电容的电容值为10nF,第五电容的电容值为18pF,第六电容的电容值为4.7pF,电感的电感值为270nH。
优选的,无源晶振共用电路,其中,电感为线圈电感或磁珠。
优选的,无源晶振共用电路,其中,集成芯片的数量大于或等于一个;
集成芯片于集成芯片的数量大于一个时,包括一个主集成芯片和至少一个从集成芯片;
主集成芯片的晶振输入引脚通过无源滤波器选择系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接,以接收时钟信号;
每个从集成芯片的晶振输入引脚通过无源滤波器与被主集成芯片选择的系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接,以接收时钟信号;或
每个从集成芯片的晶振输入引脚通过无源滤波器与主集成芯片的晶振输出引脚连接,以接收时钟信号。
优选的,无源晶振共用电路,其中,
无源滤波器通过第一电阻选择与系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接;
无源滤波器包括依次串联的第四电阻、第三电容和第五电阻;
第四电阻于无源滤波器设置在第一电阻和主集成芯片之间时,与第一电阻连接;
第四电阻于无源滤波器设置在第一电阻和从集成芯片之间时,与第一电阻连接,或
第四电阻于无源滤波器设置在主集成芯片和从集成芯片之间时,与主集成芯片的晶振输出引脚连接;
第五电阻于无源滤波器设置在第一电阻和主集成芯片之间时,与主集成芯片的晶振输入引脚连接;
第五电阻于无源滤波器设置在第一电阻和从集成芯片之间时,与从集成芯片的晶振输入引脚连接,或
第五电阻于无源滤波器设置在主集成芯片和从集成芯片之间时,与从集成芯片的晶振输入引脚连接。
优选的,无源晶振共用电路,其中,
无源滤波器包括:
第四电容于无源滤波器设置在第一电阻和主集成芯片之间时,与第一电阻连接;
第四电阻于无源滤波器设置在第一电阻和从集成芯片之间时,与第一电阻连接,或
第四电容于无源滤波器设置在主集成芯片和从集成芯片之间时,与主集成芯片的晶振输出引脚连接;
第五电容,与第四电容连接;
电感于无源滤波器设置在第一电阻和主集成芯片之间时,设置在第五电容和主集成芯片的晶振输入引脚之间;
电感于无源滤波器设置在第一电阻和从集成芯片之间时,设置在第五电容和从集成芯片的晶振输入引脚之间,或
电感于无源滤波器设置在主集成芯片和从集成芯片之间时,设置在第五电容和从集成芯片的晶振输入引脚之间;
第六电容,设置在第五电容与接地端之间;和/或
第七电容,设置在第四电容与接地端之间。
上述技术方案具有如下优点或有益效果:通过无源滤波器减少干扰,使得系统级芯片和集成芯片的时钟信号的频率一致,减少了晶振数量;并且在有多个集成芯片时,可以使得系统级芯片和多个从集成芯片接收到的时钟信号同步,进而保证了系统级芯片和多个从集成芯片的时钟信号的频率一致,并且上述实施例减少了晶振数量,有效节省了空间,同时降低了电路成本。
附图说明
参考所附附图,以更加充分的描述本发明的实施例。然而,所附附图仅用于说明和阐述,并不构成对本发明范围的限制。
图1为本发明现有技术的原理图;
图2为本发明无源晶振共用电路实施例的结构示意图一;
图3为本发明无源晶振共用电路实施例的结构示意图二;
图4为本发明无源晶振共用电路实施例的晶振电路与系统级芯片之间的结构示意图一;
图5为本发明无源晶振共用电路实施例的晶振电路与系统级芯片之间的结构示意图二;
图6为本发明无源晶振共用电路实施例的无源滤波器的结构示意图一;
图7为本发明无源晶振共用电路实施例的无源滤波器的结构示意图二;
图8为本发明无源晶振共用电路实施例的无源滤波器的结构示意图三;
图9为本发明无源晶振共用电路实施例一的结构示意图一;
图10为本发明无源晶振共用电路实施例一的结构示意图二;
图11为本发明无源晶振共用电路实施例二的结构示意图一;
图12为本发明无源晶振共用电路实施例二的结构示意图二。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。
下面结合附图和具体实施例对本发明作进一步说明,但不作为本发明的限定。
本发明提供一种无源晶振共用电路,如图2-3所示,包括:
晶振电路10,用于输出时钟信号CLK;
系统级芯片11,系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT均连接晶振电路10,用于接收时钟信号CLK;
集成芯片12,集成芯片12的晶振输入引脚OSC_IN通过无源滤波器41选择与系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT中的一个连接,以接收时钟信号CLK。
在上述实施例中,可以实线系统级芯片11和集成芯片12共用一个晶振电路10,以及集成芯片12的晶振输入引脚OSC_IN通过无源滤波器41选择与系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT中的一个连接,从而减少集成芯片12接收时钟信号CLK的过程中受到的干扰情况,以使得系统级芯片11和集成芯片12接收到的时钟信号CLK同步,进而保证了系统级芯片11和集成芯片12的时钟信号CLK的频率一致,并且上述实施例减少了晶振数量,有效节省了空间,同时降低了电路成本。
进一步地,在上述实施例中,晶振电路10输出的时钟信号CLK的频率可以为24MHz。
进一步地,在上述实施例中,当集成芯片12需求高电平的时钟信号CLK时,集成芯片12的晶振输入引脚OSC_IN连接系统级芯片11的晶振输入引脚OSC_IN,以接收晶振电路10输出的高电平的时钟信号CLK;
例如,如图2所示,当集成芯片12需求高电平的时钟信号CLK时,集成芯片12的晶振输入引脚OSC_IN通过无源滤波器41选择与系统级芯片11的晶振输入引脚OSC_IN连接,以接收晶振电路10输出的高电平的时钟信号CLK。
进一步地,在上述实施例中,当集成芯片12需求低电平的时钟信号CLK时,集成芯片12的晶振输入引脚OSC_IN连接系统级芯片11的晶振输出引脚OSC_OUT,以接收晶振电路10输出的低电平的时钟信号CLK;
例如,如图3所示,当集成芯片12需求低电平的时钟信号CLK时,集成芯片12的晶振输入引脚OSC_IN通过无源滤波器41选择与系统级芯片11的晶振输出引脚OSC_OUT连接,以接收晶振电路10输出的高电平的时钟信号CLK。
进一步地,在上述实施例中,如图4-5所示,晶振电路10包括:
晶振芯片51,晶振芯片51用于生成时钟信号CLK,晶振芯片51的第一端1和第三端3分别通过第一电容C1和第二电容C2与接地端GND连接,晶振芯片51的第三端3还与系统级芯片11的晶振输入引脚OSC_IN连接,晶振芯片51的第二端2和第四端4与接地端GND连接;
第二电阻R2,设置在晶振芯片51的第一端1和第三端3之间;
第三电阻R3,设置在系统级芯片11的晶振输出引脚OSC_OUT和晶振芯片51的第一端1之间。
进一步地,作为优选的实施方式,当集成芯片12会受到外围干扰时,如图6所示,无源滤波器41可以包括依次串联的第四电阻R4、第三电容C3和第五电阻R5;
第四电阻R4与第一电阻R1连接;
第五电阻R5与集成芯片12的晶振输入引脚OSC_IN连接。
在上述实施方式中,可以通过依次串联的第四电阻R4、第三电容C3和第五电阻R5去除外围干扰,上述第三电容C3可以为1nF的隔直电容,可以实现去除直流分量和滤除低频干扰的作用。
其中,第四电阻R4的阻值可以在200Ω到2000Ω之间,第三电容C3的电容值可以为1nF,第五电阻R5的阻值可以为0Ω。
进一步地,作为优选的实施方式,当无源滤波器41处于过长的走线中时,例如集成芯片12和系统级芯片11之间的走线过长,如图7所示,无源滤波器41可以包括:
第四电容C4,与第一电阻R1连接;
第五电容C5,与第四电容C4连接;
电感L,设置在第五电容C5和集成芯片12的晶振输入引脚OSC_IN之间;
第六电容C6,设置在第五电容C5与接地端GND之间。
通过上述无源滤波器41可以去除走线上的干扰,从而使得集成芯片12和系统级芯片11的时钟信号CLK的频率一致。
需要说明的是,如图8所示,可以根据实际需求在上述无源滤波器41的第四电容C4与接地端GND之间可以设置有第七电容C7。
其中,上述无源滤波器41中的第四电容C4的电容值可以为10nF,第五电容C5的电容值可以为18pF,第六电容C6的电容值可以为4.7pF,电感L的电感L值可以为270nH。
进一步地,作为优选的实施方式,无源滤波器41中的电感L可以为线圈电感L或磁珠。
进一步地,在上述实施例中,如图9-12所示,集成芯片12的数量可以大于或等于一个。
进一步地,在上述实施例中,如图9-12所示,当集成芯片12于集成芯片12的数量大于一个时,集成芯片12可以包括一个主集成芯片21和至少一个从集成芯片31。
作为优选的实施例一,如图9-10所示,一种无源晶振共用电路,可以包括:
晶振电路10,用于输出时钟信号CLK;
系统级芯片11,系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT均连接晶振电路10,用于接收时钟信号CLK;
主集成芯片21的晶振输入引脚OSC_IN通过无源滤波器41选择系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT中的一个连接,以接收时钟信号CLK;
每个从集成芯片31的晶振输入引脚OSC_IN通过无源滤波器41与被主集成芯片21选择的系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT中的一个连接,以接收时钟信号CLK。
在上述实施例一中,主集成芯片21的晶振输入引脚OSC_IN和每个从集成芯片31的晶振输入引脚OSC_IN均选择系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT中的同一个连接。
在上述实施例一中,可以通过将主集成芯片21和每个从集成芯片31均通过无源滤波器41与系统级芯片11连接,使得系统级芯片11主集成芯片21和每个从集成芯片31均接收晶振电路10输出的时钟信号CLK,从而减少干扰,使得系统级芯片11、主集成芯片21和每个从集成芯片31接收到的时钟信号CLK同步,进而保证了系统级芯片11、主集成芯片21和每个从集成芯片31的时钟信号CLK的频率一致,并且上述实施例减少了晶振数量,有效节省了空间,同时降低了电路成本。
进一步地,在上述实施例一中,作为优选的实施方式,当主集成芯片21和从集成芯片31中的任何一个会受到外围干扰时,无源滤波器41可以包括依次串联的第四电阻R4、第三电容C3和第五电阻R5;
当无源滤波器41设置在第一电阻R1和主集成芯片21之间时,无源滤波器41中的第四电阻R4与第一电阻R1连接,第五电阻R5与主集成芯片21的晶振输入引脚OSC_IN连接;
当无源滤波器41设置在第一电阻R1和从集成芯片31之间时,无源滤波器41中的第四电阻R4与第一电阻R1连接,第五电阻R5与从集成芯片31的晶振输入引脚OSC_IN连接。
通过上述实施方式去除外围干扰,以及去除直流分量和滤除低频干扰。
其中,上述无源滤波器41中的第四电阻R4的阻值可以在200Ω到2000Ω之间,第三电容C3的电容值可以为1nF,第五电阻R5的阻值可以为0Ω。
进一步地,在上述实施例一中,作为优选的实施方式,当无源滤波器41处于过长的走线中时;
例如系统级芯片11和主集成芯片21之间的走线过长,即无源滤波器41设置在第一电阻R1和主集成芯片21之间时,无源滤波器41包括:
第四电容C4,与第一电阻R1连接;
第五电容C5,与第四电容C4连接;
电感L,设置在第五电容C5和主集成芯片21的晶振输入引脚OSC_IN之间;
第六电容C6,设置在第五电容C5与接地端GND之间。
通过上述无源滤波器41可以去除走线上的干扰,从而使得主集成芯片21和系统级芯片11的时钟信号CLK的频率一致。
例如系统级芯片11和从集成芯片31之间的走线过长,即无源滤波器41设置在第一电阻R1和从集成芯片31之间时,无源滤波器41包括:
第四电容C4,与第一电阻R1连接;
第五电容C5,与第四电容C4连接;
电感L,设置在第五电容C5和从集成芯片31的晶振输入引脚OSC_IN之间;
第六电容C6,设置在第五电容C5与接地端GND之间。
通过上述无源滤波器41可以去除走线上的干扰,从而使得从集成芯片31和系统级芯片11的时钟信号CLK的频率一致。
需要说明的是,可以根据实际需求在上述无源滤波器41的第四电容C4与接地端GND之间可以设置有第七电容C7。
其中,实施例一中的无源滤波器41中的第四电容C4的电容值可以为10nF,第五电容C5的电容值可以为18pF,第六电容C6的电容值可以为4.7pF,电感L的电感L值可以为270nH。
作为优选的实施例二,当主集成芯片21设置有晶振输出引脚OSC_OUT时,一种无源晶振共用电路,如图11-12所示,可以包括:
晶振电路10,用于输出时钟信号CLK;
系统级芯片11,系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT均连接晶振电路10,用于接收时钟信号CLK;
主集成芯片21的晶振输入引脚OSC_IN通过无源滤波器41选择系统级芯片11的晶振输入引脚OSC_IN和晶振输出引脚OSC_OUT中的一个连接,以接收时钟信号CLK;
每个从集成芯片31的晶振输入引脚OSC_IN通过无源滤波器41与主集成芯片21的晶振输出引脚OSC_OUT连接,以接收时钟信号CLK。
在上述实施例二中,可以通过将主集成芯片21通过无源滤波器41与系统级芯片11连接,以及每个从集成芯片31均通过无源滤波器41与主集成芯片21连接,使得系统级芯片11和主集成芯片21接收晶振电路10输出的时钟信号CLK、以及每个从集成芯片31均接收主集成芯片21输出的时钟信号CLK,从而通过无源滤波器41来减少干扰,使得系统级芯片11、主集成芯片21和每个从集成芯片31接收到的时钟信号CLK同步,进而保证了系统级芯片11、主集成芯片21和每个从集成芯片31的时钟信号CLK的频率一致,并且上述实施例减少了晶振数量,有效节省了空间,同时降低了电路成本。
进一步地,在上述实施例二中,作为优选的实施方式,当主集成芯片21和从集成芯片31中的任何一个会受到外围干扰时,无源滤波器41包括依次串联的第四电阻R4、第三电容C3和第五电阻R5;
当无源滤波器41设置在第一电阻R1和主集成芯片21之间时,第四电阻R4与第一电阻R1连接,第五电阻R5与主集成芯片21的晶振输入引脚OSC_IN连接;
当无源滤波器41设置在主集成芯片21和从集成芯片31之间时,第四电阻R4与主集成芯片21的晶振输出引脚OSC_OUT连接,第五电阻R5与从集成芯片31的晶振输入引脚OSC_IN连接。
通过上述实施方式去除外围干扰,以及去除直流分量和滤除低频干扰。
其中,上述无源滤波器41中的第四电阻R4的阻值可以选择在200Ω到2000Ω之间,第三电容C3的电容值可以为1nF,第五电阻R5的阻值可以为0Ω。
进一步地,在上述实施例二中,作为优选的实施方式,当无源滤波器41处于过长的走线中时;
例如系统级芯片11和主集成芯片21之间的走线过长,即无源滤波器41设置在第一电阻R1和主集成芯片21之间时,无源滤波器41包括:
第四电容C4,与第一电阻R1连接;
第五电容C5,与第四电容C4连接;
电感L,设置在第五电容C5和主集成芯片21的晶振输入引脚OSC_IN之间;
第六电容C6,设置在第五电容C5与接地端GND之间。
通过上述无源滤波器41可以去除走线上的干扰,从而使得上述主集成芯片21和系统级芯片11的时钟信号CLK的频率一致。
例如主集成芯片21和从集成芯片31之间的走线过长,即无源滤波器41设置在主集成芯片21和从集成芯片31之间时,无源滤波器41包括:
第四电容C4,与主集成芯片21的晶振输出引脚OSC_OUT连接;
第五电容C5,与第四电容C4连接;
电感L,设置在第五电容C5和从集成芯片31的晶振输入引脚OSC_IN之间;
第六电容C6,设置在第五电容C5与接地端GND之间;
通过上述无源滤波器41可以去除走线上的干扰,从而使得主集成芯片21和从集成芯片31的时钟信号CLK的频率一致。
其中,实施例二中的无源滤波器41中的第四电容C4的电容值可以为10nF,第五电容C5的电容值可以为18pF,第六电容C6的电容值可以为4.7pF,电感L的电感L值可以为270nH。
需要说明的是,可以根据实际需求在上述无源滤波器41的第四电容C4与接地端GND之间可以设置有第七电容C7。
以上所述仅为本发明较佳的实施例,并非因此限制本发明的实施方式及保护范围,对于本领域技术人员而言,应当能够意识到凡运用本发明说明书及图示内容所作出的等同替换和显而易见的变化所得到的方案,均应当包含在本发明的保护范围内。
Claims (8)
1.一种无源晶振共用电路,其特征在于,包括:
晶振电路,用于输出一时钟信号;
系统级芯片,所述系统级芯片的晶振输入引脚和晶振输出引脚均连接所述晶振电路,用于接收所述时钟信号;
集成芯片,所述集成芯片的晶振输入引脚通过无源滤波器选择与所述系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接,以接收所述时钟信号;
当所述集成芯片需求高电平的所述时钟信号时,所述集成芯片的晶振输入引脚通过所述无源滤波器选择与所述系统级芯片的晶振输入引脚连接,以接收所述晶振电路输出的高电平的所述时钟信号;
当所述集成芯片需求低电平的所述时钟信号时,所述集成芯片的晶振输入引脚连接所述系统级芯片的晶振输出引脚,以接收所述晶振电路输出的低电平的所述时钟信号;
所述无源滤波器通过一第一电阻选择与所述系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接;
当任何一个所述集成芯片会受到外围干扰时,所述无源滤波器包括依次串联的第四电阻、第三电容和第五电阻;
所述第四电阻与所述第一电阻连接;
所述第五电阻与所述集成芯片的晶振输入引脚连接;
当所述无源滤波器处于过长的走线中时,所述无源滤波器通过一第一电阻选择与所述系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接;
所述无源滤波器包括:
第四电容,与所述第一电阻连接;
第五电容,与所述第四电容连接;
电感,设置在所述第五电容和所述集成芯片的晶振输入引脚之间;
第六电容,设置在所述第五电容与接地端之间;和/或
第七电容,设置在所述第四电容与接地端之间。
2.如权利要求1所述的无源晶振共用电路,其特征在于,所述晶振电路包括:
一晶振芯片,所述晶振芯片用于生成所述时钟信号,所述晶振芯片的第一端和第三端分别通过第一电容和第二电容与接地端连接,所述晶振芯片的所述第三端还与所述系统级芯片的晶振输入引脚连接,所述晶振芯片的第二端和第四端与所述接地端连接;
一第二电阻,设置在所述晶振芯片的所述第一端和所述第三端之间;
一第三电阻,设置在所述系统级芯片的晶振输出引脚和所述晶振芯片的所述第一端之间。
3.如权利要求1所述的无源晶振共用电路,其特征在于,所述第四电阻的阻值在200Ω到2000Ω之间,所述第三电容的电容值为1nF,所述第五电阻的阻值为0Ω。
4.如权利要求1所述的无源晶振共用电路,其特征在于,所述第四电容的电容值为10nF,所述第五电容的电容值为18pF,所述第六电容的电容值为4.7pF,所述电感的电感值为270nH。
5.如权利要求1所述的无源晶振共用电路,其特征在于,所述电感为线圈电感或磁珠。
6.如权利要求1所述的无源晶振共用电路,其特征在于,所述集成芯片的数量大于或等于一个;
所述集成芯片于所述集成芯片的数量大于一个时,包括一个主集成芯片和至少一个从集成芯片;
所述主集成芯片的晶振输入引脚通过所述无源滤波器选择所述系统级芯片的所述晶振输入引脚和所述晶振输出引脚中的一个连接,以接收所述时钟信号;
每个所述从集成芯片的晶振输入引脚通过所述无源滤波器与被所述主集成芯片选择的所述系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接,以接收所述时钟信号;或
每个所述从集成芯片的晶振输入引脚通过所述无源滤波器与所述主集成芯片的晶振输出引脚连接,以接收所述时钟信号。
7.如权利要求6所述的无源晶振共用电路,其特征在于,
所述无源滤波器通过一第一电阻选择与所述系统级芯片的晶振输入引脚和晶振输出引脚中的一个连接;
所述无源滤波器包括依次串联的第四电阻、第三电容和第五电阻;
所述第四电阻于所述无源滤波器设置在所述第一电阻和所述主集成芯片之间时,与所述第一电阻连接;
所述第四电阻于所述无源滤波器设置在所述第一电阻和所述从集成芯片之间时,与所述第一电阻连接,或
所述第四电阻于所述无源滤波器设置在所述主集成芯片和所述从集成芯片之间时,与所述主集成芯片的晶振输出引脚连接;
所述第五电阻于所述无源滤波器设置在所述第一电阻和所述主集成芯片之间时,与所述主集成芯片的晶振输入引脚连接;
所述第五电阻于所述无源滤波器设置在所述第一电阻和所述从集成芯片之间时,与所述从集成芯片的晶振输入引脚连接,或
所述第五电阻于所述无源滤波器设置在所述主集成芯片和所述从集成芯片之间时,与所述从集成芯片的晶振输入引脚连接。
8.如权利要求6所述的无源晶振共用电路,其特征在于,所述无源滤波器包括:
第四电容于所述无源滤波器设置在所述第一电阻和所述主集成芯片之间时,与所述第一电阻连接;
所述第四电阻于所述无源滤波器设置在所述第一电阻和所述从集成芯片之间时,与所述第一电阻连接,或
所述第四电容于所述无源滤波器设置在所述主集成芯片和所述从集成芯片之间时,与所述主集成芯片的晶振输出引脚连接;
第五电容,与所述第四电容连接;
电感于所述无源滤波器设置在所述第一电阻和所述主集成芯片之间时,设置在所述第五电容和所述主集成芯片的晶振输入引脚之间;
电感于所述无源滤波器设置在所述第一电阻和所述从集成芯片之间时,设置在所述第五电容和所述从集成芯片的晶振输入引脚之间,或
电感于所述无源滤波器设置在所述主集成芯片和所述从集成芯片之间时,设置在所述第五电容和所述从集成芯片的晶振输入引脚之间;
第六电容,设置在所述第五电容与所述接地端之间;和/或
第七电容,设置在所述第四电容与所述接地端之间。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910632013.3A CN110471490B (zh) | 2019-07-12 | 2019-07-12 | 一种无源晶振共用电路 |
PCT/CN2020/099549 WO2021008363A1 (zh) | 2019-07-12 | 2020-06-30 | 一种无源晶振共用电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910632013.3A CN110471490B (zh) | 2019-07-12 | 2019-07-12 | 一种无源晶振共用电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110471490A CN110471490A (zh) | 2019-11-19 |
CN110471490B true CN110471490B (zh) | 2023-07-28 |
Family
ID=68508730
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910632013.3A Active CN110471490B (zh) | 2019-07-12 | 2019-07-12 | 一种无源晶振共用电路 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN110471490B (zh) |
WO (1) | WO2021008363A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110471490B (zh) * | 2019-07-12 | 2023-07-28 | 晶晨半导体(上海)股份有限公司 | 一种无源晶振共用电路 |
CN111030677A (zh) * | 2019-12-23 | 2020-04-17 | 康佳集团股份有限公司 | 一种复用处理电路、晶振复用电路以及电视机 |
CN115242192B (zh) * | 2022-09-23 | 2022-12-23 | 深圳市磐鼎科技有限公司 | 频率可调节的多路差分时钟输出电路及装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102314404A (zh) * | 2010-07-01 | 2012-01-11 | 鸿富锦精密工业(深圳)有限公司 | I2c设备通信电路 |
CN207380603U (zh) * | 2017-08-16 | 2018-05-18 | 深圳市芯智科技有限公司 | 一种用于实现时钟同步的晶振共用电路 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7924108B2 (en) * | 2009-08-14 | 2011-04-12 | Freescale Semiconductor, Inc. | Oscillator amplifier with input clock detection and method therefor |
CN103825552A (zh) * | 2012-11-19 | 2014-05-28 | 苏州工业园区新宏博通讯科技有限公司 | 一种多芯片共用晶振电路 |
CN206251057U (zh) * | 2016-11-29 | 2017-06-13 | 四川长虹电器股份有限公司 | 系统SOC及Tuner SOC晶振电路 |
CN108039886A (zh) * | 2017-12-12 | 2018-05-15 | 晶晨半导体(上海)股份有限公司 | 一种通过中央处理器内部环路来校准晶体频偏的方法 |
CN207677708U (zh) * | 2018-03-05 | 2018-07-31 | 安图实验仪器(郑州)有限公司 | 有源晶振滤波电路模块 |
CN110471490B (zh) * | 2019-07-12 | 2023-07-28 | 晶晨半导体(上海)股份有限公司 | 一种无源晶振共用电路 |
-
2019
- 2019-07-12 CN CN201910632013.3A patent/CN110471490B/zh active Active
-
2020
- 2020-06-30 WO PCT/CN2020/099549 patent/WO2021008363A1/zh active Application Filing
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102314404A (zh) * | 2010-07-01 | 2012-01-11 | 鸿富锦精密工业(深圳)有限公司 | I2c设备通信电路 |
CN207380603U (zh) * | 2017-08-16 | 2018-05-18 | 深圳市芯智科技有限公司 | 一种用于实现时钟同步的晶振共用电路 |
Also Published As
Publication number | Publication date |
---|---|
CN110471490A (zh) | 2019-11-19 |
WO2021008363A1 (zh) | 2021-01-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110471490B (zh) | 一种无源晶振共用电路 | |
US5399996A (en) | Circuit and method for minimizing electromagnetic emissions | |
CN106657715B (zh) | 一种车载模拟视频信号抗干扰系统 | |
EP0274784B1 (en) | Filter arrangement | |
US11869700B2 (en) | Inductor device | |
CN109565098A (zh) | 一种滤波器 | |
US9832037B2 (en) | Method and apparatus for register setting via multiplexed chip contacts | |
CN105659496A (zh) | 利用转移滤波器的前馈滤波器 | |
CN112866837B (zh) | 一种用于olt设备网口辐射抑制电路及设计方法 | |
CN214798045U (zh) | 接插件接口处理电路及两个电路板装置 | |
US10097154B2 (en) | Power dividing circuit and power divider | |
CN114679147A (zh) | 一种电源及信号一体式组合滤波器 | |
EP1168607A2 (en) | An on-chip signal filter with bond wire inductors | |
US20080188196A1 (en) | Adapter for the RF front end processor chip | |
CN112272043A (zh) | 减小干扰的无线通信电路 | |
CN111030677A (zh) | 一种复用处理电路、晶振复用电路以及电视机 | |
CN215527387U (zh) | 分立式变压器 | |
CN210274031U (zh) | 一种频差接近高抑制锁相环晶体振荡器 | |
CN211236948U (zh) | 一种低成本射频识别读写器模块 | |
US20070152765A1 (en) | Clock signal generating circuit | |
CN216057052U (zh) | 一种LoRa网关及控制电路 | |
CN109582635A (zh) | Hbs芯片数据发送兼容电路 | |
CN220342306U (zh) | 一种双通道if采样电路 | |
CN215300601U (zh) | 一种用于电力卫星授时系统的整形电路 | |
CN203589372U (zh) | 一种信号传输装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |