CN110456900A - 一种接口电路、显示驱动器、终端设备和显示控制方法 - Google Patents
一种接口电路、显示驱动器、终端设备和显示控制方法 Download PDFInfo
- Publication number
- CN110456900A CN110456900A CN201910616165.4A CN201910616165A CN110456900A CN 110456900 A CN110456900 A CN 110456900A CN 201910616165 A CN201910616165 A CN 201910616165A CN 110456900 A CN110456900 A CN 110456900A
- Authority
- CN
- China
- Prior art keywords
- interface
- coprocessor
- image data
- cpu
- data group
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例公开了接口电路,所述接口电路包括与CPU连接的第一接口、与第一协处理器连接的第二接口、第一读取单元、第二读取单元和控制模块;第一读取单元用于按照CPU的传输协议读取第一接口接收的CPU的图像显示数据组;第二读取单元用于按照第一协处理器的传输协议读取第二接口接收的第一协处理器的图像显示数据组;控制模块用于根据CPU或第一协处理器发送的指令控制第一接口开启或关闭数据传输功能,和/或,用于根据指令控制第二接口关闭或开启数据传输功能,以便利用CPU或第一协处理器的图像显示数据组进行显示。本发明实施例还公开了显示驱动器、终端设备和显示控制方法,实现了第一协处理器为CPU分担显示功耗的目的。
Description
技术领域
本发明涉及显示领域,特别是涉及一种接口电路、显示驱动器、终端设备和显示控制方法。
背景技术
随着科技的快速发展,智能电子产品层出不穷,例如手机、智能穿戴设备等。为了能够实现较为复杂的功能,这种智能电子产品一般配置有CPU(Central Processing Unit,中央处理器),CPU与通讯系统、定位系统、传感器等连接,通过运行高级操作系统,如IOS、Android Wear等,经过复杂的运算,形成用户界面输出到智能电子产品的显示屏幕上,以向用户展示信息,甚至与用户形成互动。
为了减少CPU的功耗,现有技术采用功耗较低的协处理器(例如MCU、DSP等)协处理器协助CPU完成一些简单的功能,例如负责接收传感器的检测数据,并将传感器的检测数据进行简单的处理后发送给CPU进行进一步处理。随着科技的进步,一些协处理器也具有显示数据处理单元,可以处理图像显示数据,并可以通过显示驱动在显示屏幕上进行一些简单图像的显示,而不需要CPU的参与。但是现有技术中所述显示驱动只能支持一路输入,因此这些具有处理图像显示数据功能的协处理器无法为CPU分担显示的功耗。
发明内容
为了解决上述技术问题,本发明实施例提供了一种接口电路、显示驱动器和显示控制方法,实现了协处理器为CPU分担显示功耗的目的。
第一方面,本发明实施例提供了一种接口电路,所述接口电路应用于显示驱动器,所述接口电路包括第一接口、第二接口、第一读取单元、第二读取单元和控制模块;
所述第一接口与CPU连接,所述第二接口与第一协处理器连接;所述第一读取单元和所述第一接口连接,所述第二读取单元和所述第二接口连接;所述控制模块分别与所述第一接口和所述第二接口连接;
所述第一读取单元,用于按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述第二读取单元,用于按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述控制模块,用于根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示。
在第一方面的第一种可能的实现方式中,所述控制模块具体用于:
若显示模式为CPU显示模式,且所述第一接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启数据传输功能;
若显示模式为CPU显示模式,且所述第二接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭数据传输功能。
在第一方面的第二种可能的实现方式中,所述控制模块具体用于:
若显示模式为第一协处理器显示模式,且所述第二接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启数据传输功能;
若显示模式为第一协处理器显示模式,且所述第一接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在第一方面的第三种可能的实现方式中,所述控制模块具体用于:
若系统电量低于或等于阈值,且所述第一接口为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在第一方面的第四种可能的实现方式中,所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述控制模块,还用于根据所述CPU或所述第一协处理器发送的指令控制所述第三接口开启或关闭数据传输功能。
第二方面,本发明实施例提供了一种显示驱动器,所述显示驱动器包括接口电路和图像数据合成模块,所述接口电路包括第一接口、第二接口、第一读取单元和第二读取单元;所述第一接口与CPU连接,所述第二接口与第一协处理器连接,所述第一读取单元与所述第一接口连接,所述第二读取单元与所述第二接口连接,所述第一读取单元和所述第二读取单元分别与所述图像数据合成模块连接;
所述第一读取单元,用于按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述第二读取单元,用于按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述图像数据合成模块,用于将所述第一读取单元读取的所述CPU的图像显示数据组或第二读取单元读取的所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
在第二方面的第一种可能的实现方式中,所述第一读取单元读取的所述CPU的图像显示数据组或所述第二读取单元读取的所述第一协处理器的图像显示数据组称为替换图像显示数据组,所述与显示屏幕显示的图像对应的图像显示数据组称为被替换图像显示数据组;
所述图像数据合成模块,具体用于:
遍历所述替换图像显示数据组的像素坐标,每个像素坐标对应有替换图像显示数据,从所述被替换图像显示数据组中查找与所述像素坐标对应的被替换图像显示数据,将所述被替换图像显示数据替换为所述替换图像显示数据,以便在所述替换图像显示数据组的所有像素坐标均遍历完毕后,利用替换后的被替换图像显示数据组进行显示。
结合第二方面和第二方面的第一种可能的实现方式,在第二种可能的实现方式中,所述图像数据合成模块为复用器或内存。
在第二方面的第三种可能的实现方式中,所述显示驱动器还包括存储单元和合成控制单元,所述存储单元分别与所述第一读取单元和所述第二读取单元连接,所述合成控制单元与所述CPU或所述第一协处理器连接,所述图像数据合成模块与所述合成控制单元连接;
所述存储单元,用于存储所述第一读取单元读取的所述CPU的图像显示数据组或所述第二读取单元读取的所述第一协处理器的图像显示数据组,以利用所述存储的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示;
所述合成控制单元,用于根据所述CPU或所述第一协处理器的控制指令禁能所述图像数据合成模块。
在第二方面的第四种可能的实现方式中,所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述图像数据合成模块,具体用于将所述第一读取单元读取的所述CPU的图像显示数据组、所述第二读取单元读取的所述第一协处理器的图像显示数据组或所述第三读取单元读取的所述第二协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
第三方面,本发明实施例提供了一种终端设备,所述终端设备包括CPU、第一协处理器以及显示驱动器,其中,所述显示驱动器包括接口电路,所述接口电路包括第一接口、第二接口、第一读取单元、第二读取单元和控制模块;
所述第一接口与所述CPU连接,所述第二接口与所述第一协处理器连接;所述第一读取单元和所述第一接口连接,所述第二读取单元和所述第二接口连接;所述控制模块分别与所述第一接口和所述第二接口连接;
所述第一读取单元,用于按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述第二读取单元,用于按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述控制模块,用于根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示。
在第三方面的第一种可能的实现方式中,所述控制模块具体用于:
若显示模式为CPU显示模式,且所述第一接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启数据传输功能;
若显示模式为CPU显示模式,且所述第二接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭数据传输功能。
在第三方面的第二种可能的实现方式中,所述控制模块具体用于:
若显示模式为第一协处理器显示模式,且所述第二接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启数据传输功能;
若显示模式为第一协处理器显示模式,且所述第一接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在第三方面的第三种可能的实现方式中,所述控制模块具体用于:
若系统电量低于或等于阈值,且所述第一接口为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在第三方面的第四种可能的实现方式中,所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述控制模块,还用于根据所述CPU或所述第一协处理器发送的指令控制所述第三接口开启或关闭数据传输功能。
在第三方面的第五种可能的实现方式中,所述终端设备为移动终端或可穿戴设备。
第四方面,本发明实施例公开了另一种终端设备,所述终端设备包括CPU、第一协处理器以及显示驱动器,所述显示驱动器包括接口电路和图像数据合成模块,所述接口电路包括第一接口、第二接口、第一读取单元和第二读取单元;所述第一接口与所述CPU连接,所述第二接口与所述第一协处理器连接,所述第一读取单元与所述第一接口连接,所述第二读取单元与所述第二接口连接,所述第一读取单元和所述第二读取单元分别与所述图像数据合成模块连接;
所述第一读取单元,用于按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述第二读取单元,用于按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述图像数据合成模块,用于将所述第一读取单元读取的所述CPU的图像显示数据组或第二读取单元读取的所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
在第四方面的第一种可能的实现方式中,所述第一读取单元读取的所述CPU的图像显示数据组或所述第二读取单元读取的所述第一协处理器的图像显示数据组称为替换图像显示数据组,所述与显示屏幕显示的图像对应的图像显示数据组称为被替换图像显示数据组;
所述图像数据合成模块,具体用于:
遍历所述替换图像显示数据组的像素坐标,每个像素坐标对应有替换图像显示数据,从所述被替换图像显示数据组中查找与所述像素坐标对应的被替换图像显示数据,将所述被替换图像显示数据替换为所述替换图像显示数据,以便在所述替换图像显示数据组的所有像素坐标均遍历完毕后,利用替换后的被替换图像显示数据组进行显示。
结合第四方面以及第四方面的第一种可能的实现方式,在第二种可能的实现方式中,所述图像数据合成模块为复用器或内存。
在第四方面的第三种可能的实现方式中,所述显示驱动器还包括存储单元和合成控制单元,所述存储单元分别与所述第一读取单元和所述第二读取单元连接,所述合成控制单元与所述CPU或所述第一协处理器连接,所述图像数据合成模块与所述合成控制单元连接;
所述存储单元,用于存储所述第一读取单元读取的所述CPU的图像显示数据组或所述第二读取单元读取的所述第一协处理器的图像显示数据组,以利用所述存储的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示;
所述合成控制单元,用于根据所述CPU或所述第一协处理器的控制指令禁能所述图像数据合成模块。
在第四方面的第三种可能的实现方式中,所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述图像数据合成模块,具体用于将所述第一读取单元读取的所述CPU的图像显示数据组、所述第二读取单元读取的所述第一协处理器的图像显示数据组或所述第三读取单元读取的所述第二协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
在第四方面的第四种可能的实现方式中,所述终端设备为移动终端或可穿戴设备。
第五方面,本发明实施例还提供一种显示控制方法,应用于具有显示驱动器的终端设备,所述显示驱动器包括接口电路,所述接口电路包括第一接口和第二接口,所述方法包括:
所述接口电路按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述接口电路按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示。
在第五方面的第一种可能的实现方式中,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若显示模式为CPU显示模式,且所述第一接口的数据传输功能为关闭状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启所述第一接口的数据传输功能;
若显示模式为CPU显示模式,且所述第二接口的数据传输功能为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭所述第二接口的数据传输功能。
在第五方面的第二种可能的实现方式中,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若显示模式为第一协处理器显示模式,且所述第二接口的数据传输功能为关闭状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启数据传输功能;
若显示模式为第一协处理器显示模式,且所述第一接口的数据传输功能为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在第五方面的第三种可能的实现方式中,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若系统电量低于或等于阈值,且所述第一接口为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在第五方面的第四种可能的实现方式中,所述接口电路还包括所述第三接口,所述方法还包括:
所述接口电路按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第三接口开启或关闭数据传输功能。
第六方面,本发明实施例还提供另外一种显示控制方法,所述方法应用于具有显示驱动器的终端设备,所述显示驱动器包括接口电路,所述接口电路包括第一接口和第二接口,,所述方法包括:
所述接口电路按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述接口电路按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
在第六方面的第一种可能的实现方式中,所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组称为替换图像显示数据组,所述与显示屏幕显示的图像对应的图像显示数据组称为被替换图像显示数据组;
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示包括:
所述显示驱动器遍历所述替换图像显示数据组的像素坐标,每个像素坐标对应有替换图像显示数据,从所述被替换图像显示数据组中查找与所述像素坐标对应的被替换图像显示数据,将所述被替换图像显示数据替换为所述替换图像显示数据,以便在所述替换图像显示数据组的所有像素坐标均遍历完毕后,利用替换后的被替换图像显示数据组进行显示。
在第六方面的第二种可能的实现方式中,所述方法还包括:
所述显示驱动器存储所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,以利用所述存储的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示,并根据所述CPU或所述第一协处理器的控制指令禁能所述图像数据合成模块。
在第六方面的第三种可能的实现方式中,所述接口电路还包括第三接口,所述方法还包括:
所述接口电路按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示包括:
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组、所述第一协处理器的图像显示数据组或所述第二协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
由上述技术方案可以看出,本发明的接口电路包括第一接口和第二接口,通过第一读取单元按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组,第二读取单元按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组,实现了所述CPU和所述第一协处理器同时接入显示驱动器的目的。并且所述控制模块根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示,使得所述显示驱动器有序接收来自所述CPU和来自所述第一协处理器的图像显示数据组,克服了所述CPU和所述第一协处理器争夺显示控制权的问题,实现了所述第一协处理器为所述CPU分担显示功耗目的。
另外,在本发明的另外一个技术思路中,所述显示驱动器除了包括接口电路,还包括图像数据合成模块,所述图像数据合成模块将所述第一读取单元读取的所述CPU的图像显示数据组或第二读取单元读取的所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示,克服了所述CPU和所述第一协处理器争夺显示控制权的问题,实现了所述第一协处理器为所述CPU分担显示功耗目的。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中CPU、协处理器与显示控制的硬件连接示意图;
图2为本发明提供的一种接口电路实施例的结构框图;
图3为本发明提供的一种接口电路另一个实施例的结构框图;
图4为本发明提供的一种显示控制方法实施例一的流程图;
图5为本发明提供的一种显示驱动器实施例的结构框图;
图6为本发明提供的一种显示驱动器实施例中显示屏幕显示内容的示意图;
图7为本发明提供的一种显示驱动器另一个实施例的结构框图;
图8为本发明提供的一种显示驱动器另一个实施例的结构框图;
图9为本发明提供的一种显示控制方法实施例二的流程图。
具体实施方式
协处理器是指协助CPU工作的处理器,例如MCU(Microcontroller Unit,微处理器,又称单片机)、DSP(Digital Signal Processing,数字信号处理器)等。参见图1,现有技术的电子产品中若CPU和协处理器同时存在的情况下,通常由CPU控制显示驱动在显示屏幕上显示图像,而协处理器则负责一些简单的功能,例如负责接收传感器的检测数据,并将传感器的检测数据进行简单处理后发送给CPU进行进一步处理,以实现替所述CPU分担功耗的目的。而随着科技的发展,一些协处理器也具有显示数据处理单元,可以通过显示驱动在显示屏幕上进行一些简单图像的显示,例如时间、日期、计步等,但是目前的显示驱动只能支持一路输入,即要么只支持CPU输入,要么只支持协处理器输出,无法同时支持CPU和协处理器的输入。因此,这些具有显示数据处理单元的协处理器无法进CPU分担由控制显示驱动显示而产生的功耗。
为了解决上述技术问题,本发明实施例提供一种接口电路、一种显示驱动器以及一种显示控制方法。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整的描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参见图2,该图为本发明实施例提供的一种接口电路的结构框图。
本发明实施例提供的接口电路应用于显示驱动器,所述接口电路包括第一接口11、第二接口12、第一读取单元13和第二读取单元14和控制模块15。
所述第一接口11与CPU21连接,所述第二接口12与第一协处理器22连接;所述第一读取单元13和所述第一接口11连接,所述第二读取单元14和所述第二接口12连接;所述控制模块15分别与所述第一接口11和所述第二接口12连接。
所述第一读取单元13,用于按照所述CPU21的传输协议读取所述第一接口11接收的来自所述CPU21的图像显示数据组。
在实际应用中,支持所述CPU21传输所述图像显示数据组的传输协议有很多种,例如MIPI协议等,本发明不做具体限定。
所述第二读取单元14,用于按照所述第一协处理器22的传输协议读取所述第二接口12接收的来自所述第一协处理器22的图像显示数据组。
在实际应用中,支持所述第一协处理器22传输所述图像显示数据组的传输协议有很多种,例如SPI协议等,本发明也不做具体限定。
若所述接口电路只有所述第一接口11、所述第二接口12、所述第一读取单元13和所述第二读取单元14,虽然实现了显示驱动器同时连接所述CPU21和所述第一协处理器22的目的,但是若所述CPU21和所述第一协处理器22同时传输图像显示数据组时,所述显示器驱动器无法确定到底根据哪个接口传输的图像显示数据组来进行显示,即存在所述CPU21和所述第一协处理器22争夺显示控制权的问题。例如,所述第一协处理器22负责实时监控用户的心率,并周期性的向所述第二接口12发送图像显示数据组,以使用户实时了解到自己当前的心率。但是,若用户打开qq的应用程序,该应用程序需要所述CPU21负责显示,若在所述CPU21传输图像显示数据组的间隙,所述第二接口21接收到来自第一协处理器22传输的关于心率的图像显示数据,并利用所述关于心率的图像显示数据组进行显示,则用户看到的显示屏幕的画面就会不停的在qq画面和心率画面之间切换,严重影响用户的正常使用。
为了解决该技术问题,本实施例提供的接口电路还包括所述控制模块15,用于根据所述CPU21或所述第一协处理器22发送的指令控制所述第一接口11开启或关闭数据传输功能,和/或,用于根据所述CPU21或所述第一协处理器22发送的指令控制所述第二接口12关闭或开启数据传输功能。
若当前需要根据CPU21的图像显示数据组进行显示,则所述CPU21或所述第一协处理器22向所述控制模块15发送开启第一接口传输功能的指令和关闭第二接口传输功能的指令。所述控制模块15根据所述开启第一接口数据传输功能的指令开启所述第一接口11的数据传输功能,以使所述第一接口11能够接收来自所述CPU21的图像显示数据组;并根据所述关闭第二接口传输功能的指令关闭所述第二接口12的数据传输功能,以使所述第二接口12不接收来自所述第一协处理器22的图像显示数据组。
若当前需要根据所述第一协处理器22的图像显示数据组进行显示,则所述CPU21或所述第一协处理器22向所述控制模块15发送开启第二接口传输功能的指令和关闭第一接口传输功能的指令,所述控制模块15根据所述开启第二接口数据传输功能的指令开启所述第二接口12的数据传输功能,以使所述第二接口12能够接收来自所述第一协处理器22的图像显示数据组;并根据所述关闭第一接口传输功能的指令关闭所述第一接口11的数据传输功能,以使所述第一接口11不接收来自所述CPU21的图像显示数据组。
本实施例通过所述第一接口11、所述第二接口12、所述第一读取单元13、所述第二读取单元14,实现了所述CPU21和所述第一协处理器22同时接入显示驱动器的目的,并且通过所述控制模块15使得所述显示驱动器有序接收来自所述CPU21和来自所述第一协处理器22的图像显示数据组,克服了所述CPU21和所述第一协处理器22争夺显示控制权的问题,实现了所述第一协处理器22为所述CPU21分担显示功耗目的。
在实际应用中,可以根据用户的指令判断是需要CPU21负责显示还是所述第一协处理器22负责显示,例如当接收到用户打开微信的应用程序的指令,由于微信的功能是由CPU21负责实现,因此判断结果为需要所述CPU21负责显示,并且向所述控制模块15发送相应指令,以在所述CPU21负责显示的过程中不被所述第一协处理器22抢夺显示控制权。再例如,当CPU接收到用户退出微信的应用程序的指令,系统自动恢复到桌面的显示,由于桌面的显示是所述第一协处理器22负责的,因此CPU21向所述第一协处理器22发送桌面显示指令,以使所述第一协处理器22负责显示桌面。所述CPU21或所述第一协处理器22向所述控制模块15发送相应指令,以保证在所述第一协处理器22负责显示的过程中不被所述CPU21抢夺显示控制权。
具体的,若根据用户的指令判断出显示模式为CPU显示模式,即只由所述CPU21负责显示屏幕的显示,这时需要所述显示驱动器只接收所述CPU21传输的图像显示数据组。在这种情况下,若所述第一接口11的数据传输功能为关闭状态,则所述控制模块15根据所述CPU21或所述第一协处理器22发送的指令控制所述第一接口11开启所述第一接口11的数据传输功能。若所述第二接口12的数据传输功能为开启状态,则根据所述CPU21或所述第一协处理器22发送的指令控制所述第二接口12关闭所述第二接口12的数据传输功能。
若根据用户的指令判断出所述显示模式为第一协处理器显示模式,即只由所述第一协处理器22负责显示屏幕的显示,这时需要所述显示驱动器只接收所述第一协处理器22发送的图像显示数据组。在这种情况下,若所述第二接口12的数据传输功能为关闭状态,则所述控制模块15根据所述CPU21或所述第一协处理器22发送的指令控制所述第二接口12开启数据传输功能。若所述第一接口11的数据传输功能为开启状态,则根据所述CPU21或所述第一协处理器22发送的指令控制所述第一接口11关闭数据传输功能。
在实际应用中,还可以根据系统电量的高低来确定所述CPU21和所述第一协处理器22的显示控制权。具体的,若系统电量低于或等于阈值,且所述第一接口11为开启状态,为了延长电池供电时间,则所述控制模块根据所述CPU21或所述第一协处理器22发送的指令控制所述第一接口11关闭数据传输功能,即强行剥夺高功耗的CPU21的显示控制权。当然,在实际应用场景中,在强行剥夺所述CPU21的显示控制权之前,可以先征求用户的许可,在用户同意的情况下,再中断所述CPU21的显示图像数据组的传输。在剥夺所述CPU21的显示控制权的同时,还可以开启所述第一协处理器22的数据传输功能,由低功耗的第一协处理器22负责一些简单功能的显示,例如表盘、日期、计步、心率等。
在实际应用中,为了进一步为所述CPU21分担功耗,电子产品中可能还设置另外一个协处理器,即第二协处理器23,所述第二协处理器23也可以负责一些简单功能的显示。因此,在另外一个实施例中,参见图3,所述接口电路还包括第三接口16和第三读取单元17,所述第三接口16与所述第二协处理器23连接,所述第三读取单元17与所述第三接口16连接。
所述第三读取单元17,用于按照所述第二协处理器23的传输协议读取所述第三接口16接收的来自所述第二协处理器23的图像显示数据组。
所述控制模块15,还用于根据所述CPU21或所述第一协处理器22发送的指令控制所述第三接口16开启或关闭数据传输功能。
在本实施中,当存在两个协处理器的情况下,以其中一个协处理器(在本实施例中是所述第一协处理器22)作为主协处理器,另外一个协处理器(在本实施例中为所述第二协处理器23)为辅协处理器,辅协处理器的开启或关闭数据传输功能的控制指令由所述CPU21或主协处理器来控制。当然在实际应用中,所述协处理器的数量可能不止两个,在所述协处理器存在多个的情况下,其控制原理与本实施例中两个协处理器的控制原理相同,在此不再赘述。
基于上述关于接口电路的实施例,本发明还提供一种终端设备实施例一,所述终端包括CPU、第一协处理器以及显示驱动器,其中,所述显示驱动器包括接口电路,所述接口电路包括第一接口、第二接口、第一读取单元、第二读取单元和控制模块;
所述第一接口与所述CPU连接,所述第二接口与所述第一协处理器连接;所述第一读取单元和所述第一接口连接,所述第二读取单元和所述第二接口连接;所述控制模块分别与所述第一接口和所述第二接口连接;
所述第一读取单元,用于按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述第二读取单元,用于按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述控制模块,用于根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能。
在本实施中,所述终端设备可以为手机、平板电脑、PDA(Personal DigitalAssistant,个人数字助理)、车载电脑或可穿戴设备等。
本实施例通过所述第一接口、所述第二接口、所述第一读取单元、所述第二读取单元,实现了所述CPU和所述第一协处理器同时接入显示驱动器的目的,并且通过所述控制模块使得所述显示驱动器有序接收来自所述CPU和来自所述第一协处理器的图像显示数据组,克服了所述CPU和所述第一协处理器争夺显示控制权的问题,实现了所述第一协处理器为所述CPU分担显示功耗目的。
在另外一种可能的实现方式中,所述控制模块具体用于:
若显示模式为CPU显示模式,且所述第一接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启数据传输功能;
若显示模式为CPU显示模式,且所述第二接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭数据传输功能。
在另外一种可能的实现方式中,所述控制模块具体用于:
若显示模式为第一协处理器显示模式,且所述第二接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启数据传输功能;
若显示模式为第一协处理器显示模式,且所述第一接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在另外一种可能的实现方式中,所述控制模块具体用于:
若系统电量低于或等于阈值,且所述第一接口为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在实际应用中,为了进一步为所述CPU21分担功耗,电子产品中可能还设置另外一个协处理器,即第二协处理器。所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述控制模块,还用于根据所述CPU或所述第一协处理器发送的指令控制所述第三接口开启或关闭数据传输功能。
基于上述关于接口电路和具有所述接口电路的终端设备的实施例,本发明还提供一种显示控制方法实施例一,参见图4,所述方法应用于具有显示驱动器的终端设备,所述显示驱动器包括接口电路,所述接口电路包括第一接口和第二接口,所述方法包括:
步骤S101:所述接口电路按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
步骤S102:所述接口电路按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
步骤S103:所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示。
本实施例通过所述接口电路按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组,所述接口电路按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组,实现了所述CPU和所述第一协处理器同时接入显示驱动器的目的,并且通过所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示,实现了所述显示驱动器有序接收来自所述CPU和来自所述第一协处理器的图像显示数据组,克服了所述CPU和所述第一协处理器争夺显示控制权的问题,实现了所述第一协处理器为所述CPU分担显示功耗目的。
在另外一个实施例中,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若显示模式为CPU显示模式,且所述第一接口的数据传输功能为关闭状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启所述第一接口的数据传输功能;
若显示模式为CPU显示模式,且所述第二接口的数据传输功能为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭所述第二接口的数据传输功能。
在另外一个实施例中,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若显示模式为第一协处理器显示模式,且所述第二接口的数据传输功能为关闭状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启数据传输功能;
若显示模式为第一协处理器显示模式,且所述第一接口的数据传输功能为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
在另外一个实施例中,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若系统电量低于或等于阈值,且所述第一接口为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
为了进一步为所述CPU分担功耗,在另外一个实施例中,所述接口电路还包括所述第三接口,所述方法还包括:
所述接口电路按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第三接口开启或关闭数据传输功能。
上述实施例是通过所述CPU21或所述第一协处理器22向控制模块15发送开启或关闭所述第一接口11的数据传输功能或所述第二接口12的数据传输功能的控制指令,以实现显示驱动器有序接收来自所述CPU21和所述第一协处理器22的图像显示数据组,从而实现所述CPU21和所述第一协处理器22通过显示驱动控制显示屏幕的显示。
下面提供另外一种显示控制方案,参见图5,该图为本发明提供的一种显示驱动器实施例的示意图。
本实施例提供的显示驱动器包括接口电路31和图像数据合成模块32,所述接口电路包括第一接口301、第二接口302、第一读取单元303和第二读取单元304;所述第一接口301与CPU41连接,所述第二接口302与第一协处理器42连接,所述第一读取单元303与所述第一接口301连接,所述第二读取单元304与所述第二接口302连接,所述第一读取单元303和所述第二读取单元304分别与所述图像数据合成模块32连接。
所述第一读取单元303,用于按照所述CPU41的传输协议读取所述第一接口301接收的来自所述CPU41的图像显示数据组。
在实际应用中,支持所述CPU21传输所述图像显示数据组的传输协议有很多种,例如MIPI协议等,本发明不做具体限定。
所述第二读取单元304,用于按照所述第一协处理器42的传输协议读取所述第二接口302接收的来自所述第一协处理器42的图像显示数据组。
在实际应用中,支持所述第一协处理器22传输所述图像显示数据组的传输协议有很多种,例如SPI协议等,本发明也不做具体限定。
所述图像数据合成模块32,用于将所述第一读取单元303读取的所述CPU41的图像显示数据组或第二读取单元304读取的所述第一协处理器42的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
在本实施例中,所述将所述第一读取单元303读取的所述CPU41的图像显示数据组或第二读取单元304读取的所述第一协处理器42的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成包括三种情形:
第一种:若CPU41产生图像显示数据组,并将其发送至所述第一接口301,经由所述第一读取单元303读取后传输至所述图像数据合成模块32,当前显示屏幕显示的图像的图像显示数据组也来源于CPU41,因此所述图像数据合成模块32将来自所述CPU41的图像显示数据组与目前显示屏幕显示的图像显示数据组进行合成。这种情况常见于由CPU41负责控制屏幕显示,例如当用户打开qq应用程序,并且与该应用程序进行交互。
第二种:若所述第一协处理器42产生图像显示数据组,并将其发送至所述第二接口302,经由所述第二读取单元304读取后传输至所述图像合成模块32,当前显示屏幕显示的图像的图像显示数据组也来源于所述第一协处理器42,因此所述图像合成模块32将来自所述第一协处理器42的图像显示数据组与目前显示屏幕显示的图像显示数据组进行合成。这种情况常见于由所述第一协处理器42负责控制屏幕显示,例如在待机模式下,所述第一协处理器42周期性的将传感器检测的数据显示在显示屏幕上,例如时速、心率等,一般不需要与用户进行互动。
第三种,在所述CPU41和所述第一协处理器42其中一个主要负责控制屏幕显示的过程中,另外一个产生了图像显示数据组,这时所述图像合成模块32将新产生的图像显示数据组与目前显示屏幕显示的图像显示数据组进行合成。合成的实质是图像显示数据的替换,这种替换可以是全部替换,也可以部分替换,因此可以实现所述CPU41和所述第一协处理器42同时控制显示屏幕的显示。例如参见图6,所述第一协处理器42负责显示表盘,此时CPU接收到的微信的新信息,CPU可以将关于所述信息的提醒显示在显示屏幕上。由于该显示提醒不需要全屏显示,因此只需要将需要显示的区域的图像显示数据组替换为所述信息提醒的图像显示数据组即可。再例如,当用户在通过微信应用程序进行人机交互时,可以将所述第一协处理器42发送的关于时速、心率等信息显示在屏幕上方或下方。或者是,当用户在跑步过程中,所述显示屏幕由所述第一协处理器42主要负责控制显示当前的时速、心率等,若所述CPU41检测到有短信产生,可以通过图像数据合成模块32将该短信提醒的图像显示在显示屏幕的上方或下方,以提醒用户。若不需要所述短信提醒的图像一直显示,则可以利用下一次所述第一协处理器42推送的图像显示数据组与显示屏幕当前图像的图像显示数据组的合成,以将所述显示有所述短信提醒的图像替换为没有所述短信提醒图像的新图像。
本实施例通过所述第一接口301、第二接口302、第一读取单元303和第二读取单元304实现了所述CPU41和所述第一协处理器42同时接入所述显示驱动器的目的,并且,通过所述图像数据合成模块32克服了所述CPU21和所述第一协处理器22争夺显示控制权的问题,实现了所述第一协处理器42为所述CPU41分担显示功耗目的。
下面介绍所述图像数据合成模块32对图像显示数据组合成的具体工作原理:
所述第一读取单元303读取的所述CPU41的图像显示数据组或所述第二读取单元304读取的所述第一协处理器42的图像显示数据组称为替换图像显示数据组,所述与显示屏幕显示的图像对应的图像显示数据组称为被替换图像显示数据组;
所述图像数据合成模块32,具体用于:
遍历所述替换图像显示数据组的像素坐标,每个像素坐标对应有替换图像显示数据,从所述被替换图像显示数据组中查找与所述像素坐标对应的被替换图像显示数据,将所述被替换图像显示数据替换为所述替换图像显示数据,以便在所述替换图像显示数据组的所有像素坐标均遍历完毕后,利用替换后的被替换图像显示数据组进行显示。
可以理解的是,上述图像显示数据组合成的方法并不构成对本发明的限定,本领域技术人员还可以根据实际情况自行设计。
在实际应用中,所述图像数据合成模块32的功能可以利用复用器或内存等硬件实现,本发明不做具体限定。
在另外一个实施例中,参见图7,所述显示驱动器还包括存储单元33和合成控制单元34,所述存储单元33分别与所述第一读取单元302和所述第二读取单元304连接,所述合成控制单元34与所述CPU41或所述第一协处理器42连接,所述图像数据合成模块32与所述合成控制单元34连接;
所述存储单元33,用于存储所述第一读取单元302读取的所述CPU41的图像显示数据组或所述第二读取单元304读取的所述第一协处理器42的图像显示数据组,以利用所述存储的所述CPU41的图像显示数据组或所述第一协处理器42的图像显示数据组进行显示;
所述合成控制单元34,用于根据所述CPU41或所述第一协处理器42的控制指令禁能所述图像数据合成模块32。
在上述对所述图像数据合成模块32介绍的三种情况中,前两种情况可以不需要进行显示图像数据组的合成,而是通过将第一读取单元302读取的所述CPU41的图像显示数据组或所述第二读取单元304读取的所述第一协处理器42的图像显示数据组存放在所述存储单元33中,以便通过读取存放在所述存储单元33中的图像显示数据组来进行显示,目的是为了节约由于进行图像数据组合成而耗费的电量。例如,若当前电子产品进入待机状态,显示屏幕上只需要显示时间和日期,而该功能由所述第一协处理器42单独负责显示。此时,所述CPU41或所述第一协处理器42向所述合成控制单元34发送禁能指令,所述合成控制单元34根据所述禁能指令禁能所述图像数据合成模块32,即所述图像数据合成模块32停止工作。同时,所述第二接口302接收所述第一协处理器42发送的携带有时间和日期的图像显示数据组,并将所述图像显示数据组存储在所述存储单元33中,以便显示驱动器的显示驱动模块直接从所述存储单元33中提取所述图像显示数据进行显示。
另外,所述存储单元可以为NVRAM非易失存储器、DRAM动态随机存储器、SRAM静态随机存储器、Flash闪存等其中之一。
在另外一个实施例中,参见图8,所述接口电路31还包括第三接口305和第三读取单元306,所述第三接口305与第二协处理器43连接,所述第三读取单元306与所述第三接口305连接。
所述第三读取单元306,用于按照所述第二协处理器43的传输协议读取所述第三接口305接收的来自所述第二协处理器43的图像显示数据组;
所述图像数据合成模块32,具体用于将所述第一读取单元303读取的所述CPU41的图像显示数据组、所述第二读取单元304读取的所述第一协处理器42的图像显示数据组或所述第三读取单元306读取的所述第二协处理器43的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
在本实施中,当存在两个协处理器的情况下,以其中一个协处理器(在本实施例中是所述第一协处理器42)作为主协处理器,另外一个协处理器(在本实施例中为所述第二协处理器43)为辅协处理器,无论是主协处理器还是辅协处理器,所述图像数据合成模块32都可以将其发送的图像显示数据组与显示屏幕显示的图像对应的图像显示数据组进行合成,以实现所述辅协处理器替所述CPU41分担功耗的目的。当然在实际应用中,所述协处理器的数量可能不止两个,在所述协处理器存在多个的情况下,其控制原理与本实施例中两个协处理器的控制原理相同,在此不再赘述。
基于上述关于显示驱动器的实施例,本发明还提供一种终端设备实施例二,所述终端设备包括CPU、第一协处理器以及显示驱动器,所述显示驱动器包括接口电路和图像数据合成模块,所述接口电路包括第一接口、第二接口、第一读取单元和第二读取单元;所述第一接口与所述CPU连接,所述第二接口与所述第一协处理器连接,所述第一读取单元与所述第一接口连接,所述第二读取单元与所述第二接口连接,所述第一读取单元和所述第二读取单元分别与所述图像数据合成模块连接;
所述第一读取单元,用于按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述第二读取单元,用于按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述图像数据合成模块,用于将所述第一读取单元读取的所述CPU的图像显示数据组或第二读取单元读取的所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
在实际应用中,所述终端设备可以为手机、平板电脑、PDA(Personal DigitalAssistant,个人数字助理)、车载电脑或可穿戴设备等。
本实施例通过所述第一接口、第二接口、第一读取单元和第二读取单元实现了所述CPU和所述第一协处理器同时接入所述显示驱动器的目的,并且,通过所述图像数据合成模块克服了所述CPU和所述第一协处理器争夺显示控制权的问题,实现了所述第一协处理器为所述CPU41分担显示功耗目的。
下面介绍所述图像数据合成模块对图像显示数据组合成的具体工作原理:
所述第一读取单元读取的所述CPU的图像显示数据组或所述第二读取单元读取的所述第一协处理器的图像显示数据组称为替换图像显示数据组,所述与显示屏幕显示的图像对应的图像显示数据组称为被替换图像显示数据组;
所述图像数据合成模块,具体用于:
遍历所述替换图像显示数据组的像素坐标,每个像素坐标对应有替换图像显示数据,从所述被替换图像显示数据组中查找与所述像素坐标对应的被替换图像显示数据,将所述被替换图像显示数据替换为所述替换图像显示数据,以便在所述替换图像显示数据组的所有像素坐标均遍历完毕后,利用替换后的被替换图像显示数据组进行显示。
在实际应用中,所述图像数据合成模块的功能可以利用复用器或内存等硬件实现,本发明不做具体限定。
在另外一个实施例中,所述显示驱动器还包括存储单元和合成控制单元,所述存储单元分别与所述第一读取单元和所述第二读取单元连接,所述合成控制单元与所述CPU或所述第一协处理器连接,所述图像数据合成模块与所述合成控制单元连接;
所述存储单元,用于存储所述第一读取单元读取的所述CPU的图像显示数据组或所述第二读取单元读取的所述第一协处理器的图像显示数据组,以利用所述存储的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示;
所述合成控制单元,用于根据所述CPU或所述第一协处理器的控制指令禁能所述图像数据合成模块。
所述存储单元可以为NVRAM非易失存储器、DRAM动态随机存储器、SRAM静态随机存储器、Flash闪存等其中之一。
在另外一个实施例中,为了进一步为所述CPU分担功耗,所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述图像数据合成模块,具体用于将所述第一读取单元读取的所述CPU的图像显示数据组、所述第二读取单元读取的所述第一协处理器的图像显示数据组或所述第三读取单元读取的所述第二协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
基于上述关于所述显示驱动器的实施例和具有所述显示驱动器的终端设备实施例二,本发明还提供一种显示控制方法实施例二,所述方法应用于具有显示驱动器的终端设备,所述接口电路包括第一接口和第二接口,参见图9,所述方法包括:
步骤S201:所述接口电路按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
步骤S202:所述接口电路按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
步骤S203:所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
本实施例通过所述接口电路按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组、按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组实现了所述CPU和所述第一协处理器同时接入所述显示驱动器的目的。并且,通过所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示,克服了所述CPU和所述第一协处理器争夺显示控制权的问题,实现了所述第一协处理器为所述CPU分担显示功耗目的。
在另外一个实施例中,所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组称为替换图像显示数据组,所述与显示屏幕显示的图像对应的图像显示数据组称为被替换图像显示数据组;
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示包括:
所述显示驱动器遍历所述替换图像显示数据组的像素坐标,每个像素坐标对应有替换图像显示数据,从所述被替换图像显示数据组中查找与所述像素坐标对应的被替换图像显示数据,将所述被替换图像显示数据替换为所述替换图像显示数据,以便在所述替换图像显示数据组的所有像素坐标均遍历完毕后,利用替换后的被替换图像显示数据组进行显示。
在另外一个实施例中,则所述方法还包括:
所述显示驱动器存储所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,以利用所述存储的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示,并根据所述CPU或所述第一协处理器的控制指令禁能所述图像数据合成模块。
为了进一步为所述CPU分担功耗,在另外一个实施例中,所述接口电路还包括第三接口,所述方法还包括:
所述接口电路按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示包括:
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组、所述第一协处理器的图像显示数据组或所述第二协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
本发明实施例中提到的第一读取单元的“第一”只是用来做名字标识,并不代表顺序上的第一。该规则同样适用于“第二”。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质可以是下述介质中的至少一种:只读存储器(英文:read-only memory,缩写:ROM)、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于设备及系统实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的设备及系统实施例仅仅是示意性的,其中作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。
Claims (24)
1.一种接口电路,所述接口电路应用于显示驱动器,所述接口电路包括第一接口、第二接口、和控制模块;
所述第一接口与CPU连接,所述第二接口与第一协处理器连接;所述控制模块分别与所述第一接口和所述第二接口连接;
所述控制模块,用于根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示。
2.根据权利要求1所述的接口电路,其特征在于,所述控制模块具体用于:
若显示模式为CPU显示模式,且所述第一接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启数据传输功能;
若显示模式为CPU显示模式,且所述第二接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭数据传输功能。
3.根据权利要求1所述的接口电路,其特征在于,所述控制模块具体用于:
若显示模式为第一协处理器显示模式,且所述第二接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启数据传输功能;
若显示模式为第一协处理器显示模式,且所述第一接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
4.根据权利要求1所述的接口电路,其特征在于,所述控制模块具体用于:
若系统电量低于或等于阈值,且所述第一接口为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
5.根据权利要求1所述的接口电路,其特征在于,所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述控制模块,还用于根据所述CPU或所述第一协处理器发送的指令控制所述第三接口开启或关闭数据传输功能。
6.一种显示驱动器,其特征在于,所述显示驱动器包括接口电路和图像数据合成模块,所述接口电路包括第一接口、第二接口、第一读取单元和第二读取单元;所述第一接口与CPU连接,所述第二接口与第一协处理器连接,所述第一读取单元与所述第一接口连接,所述第二读取单元与所述第二接口连接,所述第一读取单元和所述第二读取单元分别与所述图像数据合成模块连接;
所述第一读取单元,用于按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述第二读取单元,用于按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述图像数据合成模块,用于将所述第一读取单元读取的所述CPU的图像显示数据组或第二读取单元读取的所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
7.根据权利要求6所述的显示驱动器,其特征在于,所述第一读取单元读取的所述CPU的图像显示数据组或所述第二读取单元读取的所述第一协处理器的图像显示数据组称为替换图像显示数据组,所述与显示屏幕显示的图像对应的图像显示数据组称为被替换图像显示数据组;
所述图像数据合成模块,具体用于:
遍历所述替换图像显示数据组的像素坐标,每个像素坐标对应有替换图像显示数据,从所述被替换图像显示数据组中查找与所述像素坐标对应的被替换图像显示数据,将所述被替换图像显示数据替换为所述替换图像显示数据,以便在所述替换图像显示数据组的所有像素坐标均遍历完毕后,利用替换后的被替换图像显示数据组进行显示。
8.根据权利要求6或7所述的显示驱动器,其特征在于,所述图像数据合成模块为复用器或内存。
9.根据权利要求6所述的显示驱动器,其特征在于,所述显示驱动器还包括存储单元和合成控制单元,所述存储单元分别与所述第一读取单元和所述第二读取单元连接,所述合成控制单元与所述CPU或所述第一协处理器连接,所述图像数据合成模块与所述合成控制单元连接;
所述存储单元,用于存储所述第一读取单元读取的所述CPU的图像显示数据组或所述第二读取单元读取的所述第一协处理器的图像显示数据组,以利用所述存储的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示;
所述合成控制单元,用于根据所述CPU或所述第一协处理器的控制指令禁能所述图像数据合成模块。
10.根据权利要求6所述的显示驱动器,其特征在于,所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述图像数据合成模块,具体用于将所述第一读取单元读取的所述CPU的图像显示数据组、所述第二读取单元读取的所述第一协处理器的图像显示数据组或所述第三读取单元读取的所述第二协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
11.一种终端设备,其特征在于,所述终端设备包括CPU、第一协处理器、和接口电路,其中,所述接口电路包括第一接口、第二接口、和控制模块;
所述第一接口与所述CPU连接,所述第二接口与所述第一协处理器连接;所述控制模块分别与所述第一接口和所述第二接口连接;
所述控制模块,用于根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示。
12.根据权利要求11所述的终端设备,其特征在于,所述控制模块具体用于:
若显示模式为CPU显示模式,且所述第一接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启数据传输功能;
若显示模式为CPU显示模式,且所述第二接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭数据传输功能。
13.根据权利要求11所述的终端设备,其特征在于,所述控制模块具体用于:
若显示模式为第一协处理器显示模式,且所述第二接口的数据传输功能为关闭状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启数据传输功能;
若显示模式为第一协处理器显示模式,且所述第一接口的数据传输功能为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
14.根据权利要求11所述的终端设备,其特征在于,所述控制模块具体用于:
若系统电量低于或等于阈值,且所述第一接口为开启状态,则根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
15.根据权利要求11所述的终端设备,其特征在于,所述接口电路还包括第三接口和第三读取单元,所述第三接口与第二协处理器连接,所述第三读取单元与所述第三接口连接;
所述第三读取单元,用于按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述控制模块,还用于根据所述CPU或所述第一协处理器发送的指令控制所述第三接口开启或关闭数据传输功能。
16.一种显示控制方法,应用于装置,所述装置包括接口电路,所述接口电路包括第一接口和第二接口,所述方法包括:
根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能;和/或,
根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭或开启数据传输功能,以便利用所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示。
17.根据权利要求16所述的方法,其特征在于,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若显示模式为CPU显示模式,且所述第一接口的数据传输功能为关闭状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启所述第一接口的数据传输功能;
若显示模式为CPU显示模式,且所述第二接口的数据传输功能为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第二接口关闭所述第二接口的数据传输功能。
18.根据权利要求16所述的方法,其特征在于,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若显示模式为第一协处理器显示模式,且所述第二接口的数据传输功能为关闭状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启数据传输功能;
若显示模式为第一协处理器显示模式,且所述第一接口的数据传输功能为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
19.根据权利要求16所述的方法,其特征在于,所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口开启或关闭数据传输功能,和/或,用于根据所述CPU或所述第一协处理器发送的指令控制所述第二接口开启或关闭数据传输功能包括:
若系统电量低于或等于阈值,且所述第一接口为开启状态,则所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第一接口关闭数据传输功能。
20.根据权利要求16所述的方法,其特征在于,所述接口电路还包括所述第三接口,所述方法还包括:
所述接口电路按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述接口电路根据所述CPU或所述第一协处理器发送的指令控制所述第三接口开启或关闭数据传输功能。
21.一种显示控制方法,其特征在于,所述方法应用于具有显示驱动器的终端设备,所述显示驱动器包括接口电路,所述接口电路包括第一接口和第二接口,,所述方法包括:
所述接口电路按照所述CPU的传输协议读取所述第一接口接收的来自所述CPU的图像显示数据组;
所述接口电路按照所述第一协处理器的传输协议读取所述第二接口接收的来自所述第一协处理器的图像显示数据组;
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
22.根据权利要求21所述的显示控制方法,其特征在于,所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组称为替换图像显示数据组,所述与显示屏幕显示的图像对应的图像显示数据组称为被替换图像显示数据组;
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示包括:
所述显示驱动器遍历所述替换图像显示数据组的像素坐标,每个像素坐标对应有替换图像显示数据,从所述被替换图像显示数据组中查找与所述像素坐标对应的被替换图像显示数据,将所述被替换图像显示数据替换为所述替换图像显示数据,以便在所述替换图像显示数据组的所有像素坐标均遍历完毕后,利用替换后的被替换图像显示数据组进行显示。
23.根据权利要求21所述的方法,其特征在于,所述方法还包括:
所述显示驱动器存储所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,以利用所述存储的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组进行显示,并根据所述CPU或所述第一协处理器的控制指令禁能所述图像数据合成模块。
24.根据权利要求21所述的方法,其特征在于,所述接口电路还包括第三接口,所述方法还包括:
所述接口电路按照所述第二协处理器的传输协议读取所述第三接口接收的来自所述第二协处理器的图像显示数据组;
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组或所述第一协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示包括:
所述显示驱动器将所述接口电路读取的所述CPU的图像显示数据组、所述第一协处理器的图像显示数据组或所述第二协处理器的图像显示数据组,与显示屏幕显示的图像对应的图像显示数据组进行合成,以便利用合成后的图像显示数据组进行显示。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910616165.4A CN110456900B (zh) | 2015-09-28 | 2015-09-28 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910616165.4A CN110456900B (zh) | 2015-09-28 | 2015-09-28 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
CN201510639632.7A CN106557148B (zh) | 2015-09-28 | 2015-09-28 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510639632.7A Division CN106557148B (zh) | 2015-09-28 | 2015-09-28 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110456900A true CN110456900A (zh) | 2019-11-15 |
CN110456900B CN110456900B (zh) | 2021-06-29 |
Family
ID=58417688
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510639632.7A Active CN106557148B (zh) | 2015-09-28 | 2015-09-28 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
CN201910616165.4A Active CN110456900B (zh) | 2015-09-28 | 2015-09-28 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510639632.7A Active CN106557148B (zh) | 2015-09-28 | 2015-09-28 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (2) | CN106557148B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022246626A1 (zh) * | 2021-05-25 | 2022-12-01 | 京东方科技集团股份有限公司 | 数据处理装置及其控制方法、显示装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106557148B (zh) * | 2015-09-28 | 2019-06-28 | 华为终端有限公司 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
CN108845781B (zh) * | 2018-06-26 | 2024-08-09 | 维沃移动通信有限公司 | 一种显示方法及移动终端 |
CN110187856B (zh) * | 2019-05-31 | 2021-02-19 | 联想(北京)有限公司 | 控制方法、电子设备和计算机可读介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101751114A (zh) * | 2008-12-22 | 2010-06-23 | 联想(北京)有限公司 | 移动终端的显示切换方法及移动终端 |
CN101772202A (zh) * | 2008-12-31 | 2010-07-07 | 鸿富锦精密工业(深圳)有限公司 | 处理器系统及使用该处理器系统的智能电子设备 |
US20130002596A1 (en) * | 2010-03-12 | 2013-01-03 | Haibin Ke | Computer, display card, display device and method for updating display information |
CN104851409A (zh) * | 2014-02-17 | 2015-08-19 | 联想(北京)有限公司 | 一种数据处理方法、装置及一种显示屏驱动芯片 |
CN106557148A (zh) * | 2015-09-28 | 2017-04-05 | 华为终端(东莞)有限公司 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2462860B (en) * | 2008-08-22 | 2012-05-16 | Advanced Risc Mach Ltd | Apparatus and method for communicating between a central processing unit and a graphics processing unit |
US8316255B2 (en) * | 2009-09-09 | 2012-11-20 | Ati Technologies Ulc | Method and apparatus for responding to signals from a disabling device while in a disabled state |
CN102759983A (zh) * | 2011-05-10 | 2012-10-31 | 任少华 | 具有多个工作模式的计算机及其操作系统 |
CN102760050A (zh) * | 2012-06-06 | 2012-10-31 | 天津三星电子有限公司 | 一种显示系统 |
CN102799489B (zh) * | 2012-07-19 | 2014-04-16 | 腾讯科技(深圳)有限公司 | 对终端进行控制的方法、装置及终端 |
CN102866921B (zh) * | 2012-08-29 | 2016-05-11 | 惠州Tcl移动通信有限公司 | 一种多核cpu的调控方法及系统 |
US9292293B2 (en) * | 2013-08-08 | 2016-03-22 | Qualcomm Incorporated | Intelligent multicore control for optimal performance per watt |
CN103795953A (zh) * | 2013-12-27 | 2014-05-14 | 天津三星电子有限公司 | 一种显示接口卡及显示系统 |
-
2015
- 2015-09-28 CN CN201510639632.7A patent/CN106557148B/zh active Active
- 2015-09-28 CN CN201910616165.4A patent/CN110456900B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101751114A (zh) * | 2008-12-22 | 2010-06-23 | 联想(北京)有限公司 | 移动终端的显示切换方法及移动终端 |
CN101772202A (zh) * | 2008-12-31 | 2010-07-07 | 鸿富锦精密工业(深圳)有限公司 | 处理器系统及使用该处理器系统的智能电子设备 |
US20130002596A1 (en) * | 2010-03-12 | 2013-01-03 | Haibin Ke | Computer, display card, display device and method for updating display information |
CN104851409A (zh) * | 2014-02-17 | 2015-08-19 | 联想(北京)有限公司 | 一种数据处理方法、装置及一种显示屏驱动芯片 |
CN106557148A (zh) * | 2015-09-28 | 2017-04-05 | 华为终端(东莞)有限公司 | 一种接口电路、显示驱动器、终端设备和显示控制方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022246626A1 (zh) * | 2021-05-25 | 2022-12-01 | 京东方科技集团股份有限公司 | 数据处理装置及其控制方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN110456900B (zh) | 2021-06-29 |
CN106557148A (zh) | 2017-04-05 |
CN106557148B (zh) | 2019-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106557148B (zh) | 一种接口电路、显示驱动器、终端设备和显示控制方法 | |
US9059906B1 (en) | Data communication interface | |
CN114461051B (zh) | 帧率切换方法、装置及存储介质 | |
CN102541791A (zh) | 数据传送装置及其控制方法 | |
US10194389B2 (en) | Data processing device, data processing method, and program for sampling rate control of sensors | |
CN109634599A (zh) | 页面视图的显示方法、装置、设备及存储介质 | |
CN108495043A (zh) | 图像数据处理方法及相关装置 | |
CN117278890B (zh) | 光模块访问方法、装置、系统、电子设备及可读存储介质 | |
CN117040672A (zh) | 基于自动时钟同步的芯片通讯电路、方法及装置 | |
CN112134337A (zh) | 电源适配器、终端设备、电子设备及其充电控制方法 | |
CN108984339A (zh) | 数据恢复方法及相关产品 | |
CN112667332B (zh) | 数据处理方法及装置、存储介质、电子装置 | |
CN103593239B (zh) | Linux系统中应用进程命令处理的方法及装置 | |
CN112769196B (zh) | 一种充电控制方法、装置、电子设备及充电器 | |
CN109933435A (zh) | 控制方法、装置及计算机设备 | |
CN108874699A (zh) | 多系统使用mtp功能的方法、装置及电子设备 | |
CN110704201A (zh) | 多媒体数据共享方法及终端设备 | |
CN103885813A (zh) | 一种虚拟机环境下的抓包方法 | |
CN108628780A (zh) | 一种数据通信方法、系统及电动车 | |
CN104851409B (zh) | 一种数据处理方法、装置及一种显示屏驱动芯片 | |
CN105446863A (zh) | 具有记录能力的电子装置与电路状态记录方法 | |
CN107168227B (zh) | 多内核嵌入式plc的通讯控制方法和装置 | |
CN101676891A (zh) | 具有切换器的电子装置 | |
CN207397273U (zh) | 一种基于fpga_ros的可重构计算系统 | |
CN108427577A (zh) | 一种通信方法、装置及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |