CN110381273B - 一种液晶电视电路系统及接口 - Google Patents

一种液晶电视电路系统及接口 Download PDF

Info

Publication number
CN110381273B
CN110381273B CN201910492595.XA CN201910492595A CN110381273B CN 110381273 B CN110381273 B CN 110381273B CN 201910492595 A CN201910492595 A CN 201910492595A CN 110381273 B CN110381273 B CN 110381273B
Authority
CN
China
Prior art keywords
pin
ffc interface
interface
ffc
gnd
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910492595.XA
Other languages
English (en)
Other versions
CN110381273A (zh
Inventor
杨泽煌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Konka Electronic Technology Co Ltd
Original Assignee
Shenzhen Konka Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Konka Electronic Technology Co Ltd filed Critical Shenzhen Konka Electronic Technology Co Ltd
Priority to CN201910492595.XA priority Critical patent/CN110381273B/zh
Publication of CN110381273A publication Critical patent/CN110381273A/zh
Application granted granted Critical
Publication of CN110381273B publication Critical patent/CN110381273B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明公开了一种液晶电视电路系统及接口,所述液晶电视电路系统包括TCON驱动模块和机芯板,所述TCON驱动模块集成了TCON驱动部分、上屏接口和FFC接口,所述机芯板包括机芯主控SOC芯片,并集成有FFC接口;所述FFC接口用于连接机芯板和TCON驱动模块,所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区;本发明通过设置含有80个PIN脚的FFC接口,使得所述FFC接口能够适配不同的液晶显示屏,且能够与现有标准的VBO接口在PCB板上兼容放置,节省电路设计面积,拓展了应用范围。

Description

一种液晶电视电路系统及接口
技术领域
本发明涉及液晶电视技术领域,特别涉及一种液晶电视电路系统及接口。
背景技术
TCON板为液晶电视内部必备的功能模块,其功能为将机芯板发送的数据信号格式(V-By-One、LVDS、EDP等格式)转化为液晶屏上Source IC能识别的数据信号格式(MiniLVDS、USI-T、ISP、EPI等格式),并提供上屏时序控制信号,保证机芯板发送的图像数据能被液晶屏正确的显示。TCON模块主要功能区域包括TCON主控部分和TCON驱动部分,传统方式上,TCON主控部分由专用的TCON主控IC实现,主要功能为将数据信号格式进行转换以及产生TCON控制信号,TCON驱动部分由专用的驱动IC实现,主要功能为产生屏正常工作需要的各路电压并将主控IC提供的TCON控制信号转换为屏能识别的控制信号。
在传统的液晶电视中,该TCON模块板往往由液晶屏厂家提供,从整机电路系统角度,搭配该TCON模块的机芯板可称为标准机芯板,其搭配的屏类型(Open Cell+TCON板)可称为标准屏。传统的电路系统架构如图1所示(以液晶电视为例,机芯输出上屏接口一般为V-By-One,简写为VBO接口)。
而随着液晶电视行业的技术发展,当前很多机芯主控SOC芯片已集成了TCON主控功能,从电视整机系统角度,可省掉单独的TCON主控IC,实现系统的有效降本。由于TCON控制信号及上屏数据信号均由机芯主控SOC产生,故普遍的开发方式是将TCON驱动部分与机芯主体排版在同一块PCB上。该种方式将TCON模块集成在机芯板上,从电路系统角度,该直接搭配Open Cell的机芯板可称为TCONless机芯板,其搭配的屏类型(仅Open Cell)可称为TCONless屏。
当前,不同屏厂家制造的液晶屏技术方案各异,导致配不同屏厂玻璃的TCON驱动方案和上屏数据格式均不同。而在电视整机项目的实际开发中,同一个机芯方案往往会搭配不同屏厂的玻璃,由于国内外显示屏玻璃厂家对于屏输入端接口未形成统一的标准,导致驱动电路实现方案接口不一;而采用集成电路板信号处理+屏驱动模式,需要开发不一样接口的电路,导致开发效率低下、集成电路板通用型差,开发成本过高。
因而现有技术还有待改进和提高。
发明内容
鉴于上述现有技术的不足之处,本发明的目的在于提供一种液晶电视电路系统及接口,通过设置含有80个PIN脚的FFC接口,使得所述FFC接口能够适配不同的液晶显示屏,且能够与现有标准的VBO接口在PCB板上兼容放置,节省电路设计面积,拓展了应用范围。
为了达到上述目的,本发明采取了以下技术方案:
一种液晶电视电路系统,包括TCON驱动模块和机芯板,所述TCON驱动模块集成了TCON驱动部分、上屏接口和FFC接口,所述机芯板包括机芯主控SOC芯片,并集成有FFC接口;所述上屏接口用于连接TCON驱动模块和TCONless屏,所述FFC接口用于连接TCON驱动模块和机芯板。
所述的液晶电视电路系统中,所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区。
所述电平转换区用于输入MCLK信号、GCLK信号、STV信号、CLK1信号和CLK2信号;所述接口检测区用于将外部屏驱动数据转换成V-By-one接口数据;所述SPI区用于与具有DEMURA功能的屏进行SPI通信;所述I2C区用于机芯主控SOC芯片与TCON驱动部分的芯片I2C通信;所述显示数据区用于输出屏接口所需的显示数据;所述LOCK区用于输入LOCK信号;所述TBD区用于输入自定义信号;所述VIN区用于TCON驱动模块供电输入;所述GND区用于接地。
所述的液晶电视电路系统中,所述FFC接口的PIN脚定义中,所述FFC接口的第1脚的定义为GND,所述FFC接口的第2脚定义为CLK2,所述FFC接口的第3脚定义为CLK1,所述FFC接口的第4脚定义为GCLK,所述FFC接口的第5脚定义为STV,所述FFC接口的第6脚定义为GND,所述FFC接口的第7脚定义为MCLK,所述FFC接口的第8脚定义为GND,所述FFC接口的第9脚定义为TBD,所述FFC接口的第10脚定义为HPTDN_VBO,所述FFC接口的第11脚定义为LOCKN_VBO,所述FFC接口的第12脚定义为GND,所述FFC接口的第13脚定义为SPI_DCK,所述FFC接口的第14脚定义为GND,所述FFC接口的第15脚定义为SPI_DO,所述FFC接口的第16脚定义为GND,所述FFC接口的第17脚定义为SPI_DI,所述FFC接口的第18脚定义为GND,所述FFC接口的第19脚定义为SPI_CS,所述FFC接口的第20脚定义为GND,所述FFC接口的第21脚定义为SPI_WP, 所述FFC接口的第22脚定义为GND, 所述FFC接口的第23脚定义为IIC_SCL,所述FFC接口的第24脚定义为IIC_SCL,所述FFC接口的第25脚定义为GND,所述FFC接口的第26脚定义为TBD,所述FFC接口的第27脚定义为TBD,所述FFC接口的第28脚定义为GND,所述FFC接口的第29脚定义为DATA1+,所述FFC接口的第30脚定义为DATA1-,所述FFC接口的第31脚定义为GND,所述FFC接口的第32脚定义为DATA2+,所述FFC接口的第33脚定义为DATA2-,所述FFC接口的第34脚定义为GND,所述FFC接口的第35脚定义为DATA3+,所述FFC接口的第36脚定义为DATA3-,所述FFC接口的第37脚定义为GND,所述FFC接口的第38脚定义为DATA4+,所述FFC接口的第39脚定义为DATA4-,所述FFC接口的第40脚定义为GND,所述FFC接口的第41脚定义为DATA5+,所述FFC接口的第42脚定义为DATA5-,所述FFC接口的第43脚定义为GND,所述FFC接口的第44脚定义为DATA6+,所述FFC接口的第45脚定义为DATA6-,所述FFC接口的第46脚定义为GND,所述FFC接口的第47脚定义为GND,所述FFC接口的第48脚定义为DATA7+,所述FFC接口的第49脚定义为DATA7-,所述FFC接口的第50脚定义为GND,所述FFC接口的第51脚定义为DATA8+,所述FFC接口的第52脚定义为DATA8-,所述FFC接口的第53脚定义为GND,所述FFC接口的第54脚定义为DATA9+,所述FFC接口的第55脚定义为DATA9-,所述FFC接口的第56脚定义为GND,所述FFC接口的第57脚定义为DATA10+,所述FFC接口的第58脚定义为DATA10-,所述FFC接口的第59脚定义为GND,所述FFC接口的第60脚定义为DATA11+,所述FFC接口的第61脚定义为DATA11-,所述FFC接口的第62脚定义为GND,所述FFC接口的第63脚定义为DATA12+,所述FFC接口的第64脚定义为DATA12-,所述FFC接口的第65脚定义为GND,所述FFC接口的第66脚定义为LOCK,所述FFC接口的第67脚定义为GND,所述FFC接口的第68脚定义为GND,所述FFC接口的第69脚定义为GND,所述FFC接口的第70脚定义为GND,所述FFC接口的第71脚定义为GND,所述FFC接口的第72脚定义为NC,所述FFC接口的第73脚定义为VDD_12,所述FFC接口的第74脚定义为VDD_12,所述FFC接口的第75脚定义为VDD_12,所述FFC接口的第76脚定义为VDD_12,所述FFC接口的第77脚定义为VDD_12,所述FFC接口的第78脚定义为VDD_12,所述FFC接口的第79脚定义为VDD_12,所述FFC接口的第80脚定义为VDD_12。
所述的液晶电视电路系统中,所述TCON驱动部分包括PMIC、Pgamma IC、Levelshifter IC配屏驱动专用IC及配套外围电路。
所述的液晶电视电路系统中,所述TCON驱动模块和机芯板之间通过缆线连接。
所述的液晶电视电路系统中,所述缆线为FFC线。
所述的液晶电视电路系统中,所述机芯板还集成有VBO接口。
一种FFC接口,所述FFC接口应用于如上所述的液晶电视电路系统,用于连接机芯板和TCON驱动模块。
所述的FFC接口,所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区。
所述电平转换区用于输入MCLK信号、GCLK信号、STV信号、CLK1信号和CLK2信号;所述接口检测区用于将外部屏驱动数据转换成V-By-one接口数据;所述SPI区用于与具有DEMURA功能的屏进行SPI通信;所述I2C区用于机芯主控SOC芯片与TCON驱动部分的芯片I2C通信;所述显示数据区用于输出屏接口所需的显示数据;所述LOCK区用于输出LOCK信号;所述TBD区用于输出自定义信号;所述VIN区用于TCON驱动模块供电输入;所述GND区用于接地。
所述的FFC接口中,所述FFC接口的PIN脚定义中,所述FFC接口的第1脚的定义为GND,所述FFC接口的第2脚定义为CLK2,所述FFC接口的第3脚定义为CLK1,所述FFC接口的第4脚定义为GCLK,所述FFC接口的第5脚定义为STV,所述FFC接口的第6脚定义为GND,所述FFC接口的第7脚定义为MCLK,所述FFC接口的第8脚定义为GND,所述FFC接口的第9脚定义为TBD,所述FFC接口的第10脚定义为HPTDN_VBO,所述FFC接口的第11脚定义为LOCKN_VBO,所述FFC接口的第12脚定义为GND,所述FFC接口的第13脚定义为SPI_DCK,所述FFC接口的第14脚定义为GND,所述FFC接口的第15脚定义为SPI_DO,所述FFC接口的第16脚定义为GND,所述FFC接口的第17脚定义为SPI_DI,所述FFC接口的第18脚定义为GND,所述FFC接口的第19脚定义为SPI_CS,所述FFC接口的第20脚定义为GND,所述FFC接口的第21脚定义为SPI_WP, 所述FFC接口的第22脚定义为GND, 所述FFC接口的第23脚定义为IIC_SCL,所述FFC接口的第24脚定义为IIC_SCL,所述FFC接口的第25脚定义为GND,所述FFC接口的第26脚定义为TBD,所述FFC接口的第27脚定义为TBD,所述FFC接口的第28脚定义为GND,所述FFC接口的第29脚定义为DATA1+,所述FFC接口的第30脚定义为DATA1-,所述FFC接口的第31脚定义为GND,所述FFC接口的第32脚定义为DATA2+,所述FFC接口的第33脚定义为DATA2-,所述FFC接口的第34脚定义为GND,所述FFC接口的第35脚定义为DATA3+,所述FFC接口的第36脚定义为DATA3-,所述FFC接口的第37脚定义为GND,所述FFC接口的第38脚定义为DATA4+,所述FFC接口的第39脚定义为DATA4-,所述FFC接口的第40脚定义为GND,所述FFC接口的第41脚定义为DATA5+,所述FFC接口的第42脚定义为DATA5-,所述FFC接口的第43脚定义为GND,所述FFC接口的第44脚定义为DATA6+,所述FFC接口的第45脚定义为DATA6-,所述FFC接口的第46脚定义为GND,所述FFC接口的第47脚定义为GND,所述FFC接口的第48脚定义为DATA7+,所述FFC接口的第49脚定义为DATA7-,所述FFC接口的第50脚定义为GND,所述FFC接口的第51脚定义为DATA8+,所述FFC接口的第52脚定义为DATA8-,所述FFC接口的第53脚定义为GND,所述FFC接口的第54脚定义为DATA9+,所述FFC接口的第55脚定义为DATA9-,所述FFC接口的第56脚定义为GND,所述FFC接口的第57脚定义为DATA10+,所述FFC接口的第58脚定义为DATA10-,所述FFC接口的第59脚定义为GND,所述FFC接口的第60脚定义为DATA11+,所述FFC接口的第61脚定义为DATA11-,所述FFC接口的第62脚定义为GND,所述FFC接口的第63脚定义为DATA12+,所述FFC接口的第64脚定义为DATA12-,所述FFC接口的第65脚定义为GND,所述FFC接口的第66脚定义为LOCK,所述FFC接口的第67脚定义为GND,所述FFC接口的第68脚定义为GND,所述FFC接口的第69脚定义为GND,所述FFC接口的第70脚定义为GND,所述FFC接口的第71脚定义为GND,所述FFC接口的第72脚定义为NC,所述FFC接口的第73脚定义为VDD_12,所述FFC接口的第74脚定义为VDD_12,所述FFC接口的第75脚定义为VDD_12,所述FFC接口的第76脚定义为VDD_12,所述FFC接口的第77脚定义为VDD_12,所述FFC接口的第78脚定义为VDD_12,所述FFC接口的第79脚定义为VDD_12,所述FFC接口的第80脚定义为VDD_12。
相较于现有技术,本发明提供的液晶电视电路系统及接口,所述液晶电视电路系统包括TCON驱动模块和机芯板,所述TCON驱动模块集成了TCON驱动部分、上屏接口和FFC接口,所述机芯板包括机芯主控SOC芯片,并集成有FFC接口;所述上屏接口用于连接TCON驱动部分和TCONless屏,所述FFC接口用于连接TCON驱动模块和机芯板,所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区;本发明通过设置含有80个PIN脚的FFC接口,将所述FFC接口与TCON驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,且能够与现有标准的VBO接口在PCB板上兼容放置,节省电路设计面积,拓展了应用范围。
附图说明
图1为现有液晶电视电路系统框架图;
图2为本发明提供的液晶电视电路系统框架图;
图3为本发明提供的FFC接口及其外围电路的电路原理图。
具体实施方式
本发明提供的液晶电视电路系统及接口,通过设置含有80个PIN脚的FFC接口,将所述FFC接口与TCON驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,且能够与现有标准的VBO接口在PCB板上兼容放置,节省电路设计面积,拓展了应用范围。
为使本发明的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本发明进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
请参阅图2,本发明提供的液晶电视电路系统,包括TCON驱动模块和机芯板,所述TCON驱动模块集成了TCON驱动部分、上屏接口和FFC接口,所述机芯板包括机芯主控SOC芯片,并集成有FFC接口;所述上屏接口用于连接TCON驱动部分和TCONless屏,所述FFC接口用于连接TCON驱动模块和机芯板,通过使用一种全新的FFC接口,将所述FFC接口与TCON驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,即能够应用于现有任何的TCONless显示屏方案,进而拓展了应用范围,且所述FFC接口能够与现有标准的VBO接口在PCB板上兼容放置,能够有效的节省电路设计面积。
进一步地,请一并参阅图3,所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区;所述电平转换区用于输入MCLK信号、GCLK信号、STV信号、CLK1信号和CLK2信号;所述接口检测区用于将外部屏驱动数据转换成V-By-one接口数据;所述SPI区用于与具有DEMURA功能的屏进行SPI通信;所述I2C区用于机芯主控SOC芯片与TCON驱动部分的芯片I2C通信;所述显示数据区用于输出屏接口所需的显示数据;所述LOCK区用于输入LOCK信号;所述TBD区用于输入自定义信号;所述VIN区用于TCON驱动模块供电输入;所述GND区用于接地。
具体实施时,PIN2~PIN8定义为电平转换区,具体可为屏驱动控制Level Shift所需的5个信号,即分别为MCLK信号、GCLK信号、STV信号、CLK1信号和CLK2信号;PIN10~PIN11定义为接口检测区,作为机芯主控SOC芯片的接口检测脚,可通过外部模块做不同屏驱动数据转换,即将外部屏驱动数据转换成V-By-one接口数据,用于电路检测;PIN12~PIN22定义为SPI区,具体为SPI通信协议信号脚,可用于与具有DEMURA功能的屏进行SPI通信;PIN23~PIN24定义为I2C区,可用于机芯主控SOC芯片与TCON驱动部分的芯片I2C通信,可对外围电路进行数据烧录;PIN9、PIN26和PIN27定义为TBD区,作为可扩展引脚,用户可以自定义使用;PIN28~PIN65定义为显示数据区,能够兼容EPI、CEDS、CHPI、USI-T、CSPI等屏接口所需的全部12组数据对,并且能够支持1.5Gbps、3.0Gbps、4.0Gbps传输速率;PIN66定义为LOCK区,具体为LOCK信号脚;PIN73~PIN80定义为VIN区,具体用于TCON驱动模块供电输入,PIN1、PIN25、PIN67~PIN71为GND区,具体为接地引脚,所述FFC接口包含了可支持EPI、CEDS、CHPI、USI-T、CSPI等接口所需的数据信号、CLK信号和驱动控制信号,以及驱动电路所需的供电线路,能够支持43寸~65寸的液晶显示屏的应用,通用性广。
进一步地,所述FFC接口的第1脚的定义为GND,所述FFC接口的第2脚定义为CLK2,所述FFC接口的第3脚定义为CLK1,所述FFC接口的第4脚定义为GCLK,所述FFC接口的第5脚定义为STV,所述FFC接口的第6脚定义为GND,所述FFC接口的第7脚定义为MCLK,所述FFC接口的第8脚定义为GND,所述FFC接口的第9脚定义为TBD,所述FFC接口的第10脚定义为HPTDN_VBO,所述FFC接口的第11脚定义为LOCKN_VBO,所述FFC接口的第12脚定义为GND,所述FFC接口的第13脚定义为SPI_DCK,所述FFC接口的第14脚定义为GND,所述FFC接口的第15脚定义为SPI_DO,所述FFC接口的第16脚定义为GND,所述FFC接口的第17脚定义为SPI_DI,所述FFC接口的第18脚定义为GND,所述FFC接口的第19脚定义为SPI_CS,所述FFC接口的第20脚定义为GND,所述FFC接口的第21脚定义为SPI_WP, 所述FFC接口的第22脚定义为GND,所述FFC接口的第23脚定义为IIC_SCL, 所述FFC接口的第24脚定义为IIC_SCL,所述FFC接口的第25脚定义为GND,所述FFC接口的第26脚定义为TBD,所述FFC接口的第27脚定义为TBD,所述FFC接口的第28脚定义为GND,所述FFC接口的第29脚定义为DATA1+,所述FFC接口的第30脚定义为DATA1-,所述FFC接口的第31脚定义为GND,所述FFC接口的第32脚定义为DATA2+,所述FFC接口的第33脚定义为DATA2-,所述FFC接口的第34脚定义为GND,所述FFC接口的第35脚定义为DATA3+,所述FFC接口的第36脚定义为DATA3-,所述FFC接口的第37脚定义为GND,所述FFC接口的第38脚定义为DATA4+,所述FFC接口的第39脚定义为DATA4-,所述FFC接口的第40脚定义为GND,所述FFC接口的第41脚定义为DATA5+,所述FFC接口的第42脚定义为DATA5-,所述FFC接口的第43脚定义为GND,所述FFC接口的第44脚定义为DATA6+,所述FFC接口的第45脚定义为DATA6-,所述FFC接口的第46脚定义为GND,所述FFC接口的第47脚定义为GND,所述FFC接口的第48脚定义为DATA7+,所述FFC接口的第49脚定义为DATA7-,所述FFC接口的第50脚定义为GND,所述FFC接口的第51脚定义为DATA8+,所述FFC接口的第52脚定义为DATA8-,所述FFC接口的第53脚定义为GND,所述FFC接口的第54脚定义为DATA9+,所述FFC接口的第55脚定义为DATA9-,所述FFC接口的第56脚定义为GND,所述FFC接口的第57脚定义为DATA10+,所述FFC接口的第58脚定义为DATA10-,所述FFC接口的第59脚定义为GND,所述FFC接口的第60脚定义为DATA11+,所述FFC接口的第61脚定义为DATA11-,所述FFC接口的第62脚定义为GND,所述FFC接口的第63脚定义为DATA12+,所述FFC接口的第64脚定义为DATA12-,所述FFC接口的第65脚定义为GND,所述FFC接口的第66脚定义为LOCK,所述FFC接口的第67脚定义为GND,所述FFC接口的第68脚定义为GND,所述FFC接口的第69脚定义为GND,所述FFC接口的第70脚定义为GND,所述FFC接口的第71脚定义为GND,所述FFC接口的第72脚定义为NC,所述FFC接口的第73脚定义为VDD_12,所述FFC接口的第74脚定义为VDD_12,所述FFC接口的第75脚定义为VDD_12,所述FFC接口的第76脚定义为VDD_12,所述FFC接口的第77脚定义为VDD_12,所述FFC接口的第78脚定义为VDD_12,所述FFC接口的第79脚定义为VDD_12,所述FFC接口的第80脚定义为VDD_12,具体地如下表所示:
Figure 157955DEST_PATH_IMAGE001
进一步地,所述FFC接口的外围设置有第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6和第七电阻R7,所述第一电阻R1的一端连接所述FFC接口的第2脚,所述第一电阻R1的另一端连接CLK2信号端,所述第二电阻R2的一端连接所述FFC接口的第9脚,所述第二电阻R2的另一端连接3V3_nomal信号端;所述第三电阻R3的一端连接所述FFC接口的第10脚,所述第三电阻R3的另一端连接HTPDN_VBO信号端;所述第四电阻R4的一端连接所述FFC接口的第26脚,所述第四电阻R4的另一端连接TBD2信号端,所述第五电阻R5的一端和第六电阻R6的一端连接所述FFC接口的第27脚,所述第五电阻R5的另一端连接TBD1信号端,所述第六电阻R6的另一端接地;所述第七电阻R7的一端连接所述FFC接口的第66脚,所述第七电阻R7的另一端连接3V3_nomal信号端,采用包含有80个PIN脚的FFC接口,能够有效地解决主板使用不同显示屏驱动显示兼容性问题,在选配屏应用时,无需再更改接口电路;并且,所述FFC接口能够与现有行业标准V-BY-ONE接口在PCB上兼容放置,能够节省电路设计面积。
进一步地,所述TCON驱动部分包括PMIC、Pgamma IC、Levelshifter IC配屏驱动专用IC及配套外围电路,所述TCON驱动部分的输出端通过两个上屏接口与各家屏连接,其中所述上屏接口的PIN脚数量均为68;所述TOCN驱动部分的另一端通过FFC接口与机芯板连接,且对应的所述机芯板上也集成有FFC接口,优选地,TCON驱动模块和机芯板之间通过缆线连接,即TCON驱动模块中的TCON驱动部分的FFC接口通过缆线与机芯板中的FFC接口连接;进一步优选地,所述缆线为FFC线;同样,所述TCON驱动部分中的两个上屏接口通过FFC线与TCONless屏连接,通过将所述FFC接口与TCON驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,进而拓展了应用范围。
更进一步地,所述机芯板还集成有VBO接口,所述FFC接口能够与VBO接口在PCB板上兼容放置,进而可有效节省电路设计面积。
本发明还对应提供了一种FFC接口,所述FFC接口应用于上述液晶电视电路系统中,用于连接通用FCC机芯板和TCON驱动模块;所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区;所述电平转换区用于输入MCLK信号、GCLK信号、STV信号、CLK1信号和CLK2信号;所述接口检测区用于将外部屏驱动数据转换成V-By-one接口数据;所述SPI区用于与具有DEMURA功能的屏进行SPI通信;所述I2C区用于机芯主控SOC芯片与TCON驱动部分的芯片I2C通信;所述显示数据区用于输出屏接口所需的显示数据;所述LOCK区用于输出LOCK信号;所述TBD区用于输出自定义信号;所述VIN区用于TCON驱动模块供电输入;所述GND区用于接地,通过设计包含有80个PIN脚的FFC接口,将所述FFC接口与TCON驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏。
进一步地,所述FFC接口的第1脚的定义为GND,所述FFC接口的第2脚定义为CLK2,所述FFC接口的第3脚定义为CLK1,所述FFC接口的第4脚定义为GCLK,所述FFC接口的第5脚定义为STV,所述FFC接口的第6脚定义为GND,所述FFC接口的第7脚定义为MCLK,所述FFC接口的第8脚定义为GND,所述FFC接口的第9脚定义为TBD,所述FFC接口的第10脚定义为HPTDN_VBO,所述FFC接口的第11脚定义为LOCKN_VBO,所述FFC接口的第12脚定义为GND,所述FFC接口的第13脚定义为SPI_DCK,所述FFC接口的第14脚定义为GND,所述FFC接口的第15脚定义为SPI_DO,所述FFC接口的第16脚定义为GND,所述FFC接口的第17脚定义为SPI_DI,所述FFC接口的第18脚定义为GND,所述FFC接口的第19脚定义为SPI_CS,所述FFC接口的第20脚定义为GND,所述FFC接口的第21脚定义为SPI_WP, 所述FFC接口的第22脚定义为GND,所述FFC接口的第23脚定义为IIC_SCL, 所述FFC接口的第24脚定义为IIC_SCL,所述FFC接口的第25脚定义为GND,所述FFC接口的第26脚定义为TBD,所述FFC接口的第27脚定义为TBD,所述FFC接口的第28脚定义为GND,所述FFC接口的第29脚定义为DATA1+,所述FFC接口的第30脚定义为DATA1-,所述FFC接口的第31脚定义为GND,所述FFC接口的第32脚定义为DATA2+,所述FFC接口的第33脚定义为DATA2-,所述FFC接口的第34脚定义为GND,所述FFC接口的第35脚定义为DATA3+,所述FFC接口的第36脚定义为DATA3-,所述FFC接口的第37脚定义为GND,所述FFC接口的第38脚定义为DATA4+,所述FFC接口的第39脚定义为DATA4-,所述FFC接口的第40脚定义为GND,所述FFC接口的第41脚定义为DATA5+,所述FFC接口的第42脚定义为DATA5-,所述FFC接口的第43脚定义为GND,所述FFC接口的第44脚定义为DATA6+,所述FFC接口的第45脚定义为DATA6-,所述FFC接口的第46脚定义为GND,所述FFC接口的第47脚定义为GND,所述FFC接口的第48脚定义为DATA7+,所述FFC接口的第49脚定义为DATA7-,所述FFC接口的第50脚定义为GND,所述FFC接口的第51脚定义为DATA8+,所述FFC接口的第52脚定义为DATA8-,所述FFC接口的第53脚定义为GND,所述FFC接口的第54脚定义为DATA9+,所述FFC接口的第55脚定义为DATA9-,所述FFC接口的第56脚定义为GND,所述FFC接口的第57脚定义为DATA10+,所述FFC接口的第58脚定义为DATA10-,所述FFC接口的第59脚定义为GND,所述FFC接口的第60脚定义为DATA11+,所述FFC接口的第61脚定义为DATA11-,所述FFC接口的第62脚定义为GND,所述FFC接口的第63脚定义为DATA12+,所述FFC接口的第64脚定义为DATA12-,所述FFC接口的第65脚定义为GND,所述FFC接口的第66脚定义为LOCK,所述FFC接口的第67脚定义为GND,所述FFC接口的第68脚定义为GND,所述FFC接口的第69脚定义为GND,所述FFC接口的第70脚定义为GND,所述FFC接口的第71脚定义为GND,所述FFC接口的第72脚定义为NC,所述FFC接口的第73脚定义为VDD_12,所述FFC接口的第74脚定义为VDD_12,所述FFC接口的第75脚定义为VDD_12,所述FFC接口的第76脚定义为VDD_12,所述FFC接口的第77脚定义为VDD_12,所述FFC接口的第78脚定义为VDD_12,所述FFC接口的第79脚定义为VDD_12,所述FFC接口的第80脚定义为VDD_12。
综上所述,本发明提供的液晶电视电路系统及接口,所述液晶电视电路系统包括TCON驱动模块和机芯板,所述TCON驱动模块集成了TCON驱动部分、上屏接口和FFC接口,所述机芯板包括机芯主控SOC芯片,并集成有FFC接口;所述上屏接口用于连接TCON驱动部分和TCONless屏,所述FFC接口用于连接TCON驱动模块和机芯板,所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区;本发明通过设置含有80个PIN脚的FFC接口,将所述FFC接口与TCON驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,且能够与现有标准的VBO接口在PCB板上兼容放置,节省电路设计面积,拓展了应用范围。
可以理解的是,对本领域普通技术人员来说,可以根据本发明的技术方案及其发明构思加以等同替换或改变,而所有这些改变或替换都应属于本发明所附的权利要求的保护范围。

Claims (6)

1.一种液晶电视电路系统,其特征在于,包括TCON驱动模块和机芯板,所述TCON驱动模块集成了TCON驱动部分、上屏接口和FFC接口,所述机芯板集成有FFC接口;所述上屏接口用于连接TCON驱动模块和TCONless屏,所述FFC接口用于连接TCON驱动模块和机芯板;
所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区;
所述电平转换区用于输入MCLK信号、GCLK信号、STV信号、CLK1信号和CLK2信号;所述接口检测区用于将外部屏驱动数据转换成V-By-one接口数据;所述SPI区用于与具有DEMURA功能的屏进行SPI通信;所述I2C区用于机芯主控SOC芯片与TCON驱动部分的芯片I2C通信;所述显示数据区用于输出屏接口所需的显示数据;所述LOCK区用于输入LOCK信号;所述TBD区用于输入自定义信号;所述VIN区用于TCON驱动模块供电输入;所述GND区用于接地;
所述FFC接口的PIN脚定义中,所述FFC接口的第1脚的定义为GND,所述FFC接口的第2脚定义为CLK2,所述FFC接口的第3脚定义为CLK1,所述FFC接口的第4脚定义为GCLK,所述FFC接口的第5脚定义为STV,所述FFC接口的第6脚定义为GND,所述FFC接口的第7脚定义为MCLK,所述FFC接口的第8脚定义为GND,所述FFC接口的第9脚定义为TBD,所述FFC接口的第10脚定义为HPTDN_VBO,所述FFC接口的第11脚定义为LOCKN_VBO,所述FFC接口的第12脚定义为GND,所述FFC接口的第13脚定义为SPI_DCK,所述FFC接口的第14脚定义为GND,所述FFC接口的第15脚定义为SPI_DO,所述FFC接口的第16脚定义为GND,所述FFC接口的第17脚定义为SPI_DI,所述FFC接口的第18脚定义为GND,所述FFC接口的第19脚定义为SPI_CS,所述FFC接口的第20脚定义为GND,所述FFC接口的第21脚定义为SPI_WP,所述FFC接口的第22脚定义为GND,所述FFC接口的第23脚定义为IIC_SCL,所述FFC接口的第24脚定义为IIC_SCL,所述FFC接口的第25脚定义为GND,所述FFC接口的第26脚定义为TBD,所述FFC接口的第27脚定义为TBD,所述FFC接口的第28脚定义为GND,所述FFC接口的第29脚定义为DATA1+,所述FFC接口的第30脚定义为DATA1-,所述FFC接口的第31脚定义为GND,所述FFC接口的第32脚定义为DATA2+,所述FFC接口的第33脚定义为DATA2-,所述FFC接口的第34脚定义为GND,所述FFC接口的第35脚定义为DATA3+,所述FFC接口的第36脚定义为DATA3-,所述FFC接口的第37脚定义为GND,所述FFC接口的第38脚定义为DATA4+,所述FFC接口的第39脚定义为DATA4-,所述FFC接口的第40脚定义为GND,所述FFC接口的第41脚定义为DATA5+,所述FFC接口的第42脚定义为DATA5-,所述FFC接口的第43脚定义为GND,所述FFC接口的第44脚定义为DATA6+,所述FFC接口的第45脚定义为DATA6-,所述FFC接口的第46脚定义为GND,所述FFC接口的第47脚定义为GND,所述FFC接口的第48脚定义为DATA7+,所述FFC接口的第49脚定义为DATA7-,所述FFC接口的第50脚定义为GND,所述FFC接口的第51脚定义为DATA8+,所述FFC接口的第52脚定义为DATA8-,所述FFC接口的第53脚定义为GND,所述FFC接口的第54脚定义为DATA9+,所述FFC接口的第55脚定义为DATA9-,所述FFC接口的第56脚定义为GND,所述FFC接口的第57脚定义为DATA10+,所述FFC接口的第58脚定义为DATA10-,所述FFC接口的第59脚定义为GND,所述FFC接口的第60脚定义为DATA11+,所述FFC接口的第61脚定义为DATA11-,所述FFC接口的第62脚定义为GND,所述FFC接口的第63脚定义为DATA12+,所述FFC接口的第64脚定义为DATA12-,所述FFC接口的第65脚定义为GND,所述FFC接口的第66脚定义为LOCK,所述FFC接口的第67脚定义为GND,所述FFC接口的第68脚定义为GND,所述FFC接口的第69脚定义为GND,所述FFC接口的第70脚定义为GND,所述FFC接口的第71脚定义为GND,所述FFC接口的第72脚定义为NC,所述FFC接口的第73脚定义为VDD_12,所述FFC接口的第74脚定义为VDD_12,所述FFC接口的第75脚定义为VDD_12,所述FFC接口的第76脚定义为VDD_12,所述FFC接口的第77脚定义为VDD_12,所述FFC接口的第78脚定义为VDD_12,所述FFC接口的第79脚定义为VDD_12,所述FFC接口的第80脚定义为VDD_12。
2.根据权利要求1所述的液晶电视电路系统,其特征在于,所述TCON驱动部分包括PMIC、Pgamma IC、Levelshifter IC配屏驱动专用IC及配套外围电路。
3.根据权利要求1所述的液晶电视电路系统,其特征在于,所述TCON驱动模块和机芯板之间通过缆线连接。
4.根据权利要求3所述的液晶电视电路系统,其特征在于,所述缆线为FFC线。
5.根据权利要求3所述的液晶电视电路系统,其特征在于,所述机芯板还集成有VBO接口。
6.一种FFC接口,其特征在于,所述FFC接口应用于权利要求1-5任意一项权利要求所述的液晶电视电路系统,用于连接机芯板和TCON驱动模块;
所述FFC接口的PIN脚数量为80,PIN脚功能区域包括电平转换区、接口检测区、SPI区、I2C区、显示数据区、LOCK区、TBD区、VIN区和GND区;
所述电平转换区用于输入MCLK信号、GCLK信号、STV信号、CLK1信号和CLK2信号;所述接口检测区用于将外部屏驱动数据转换成V-By-one接口数据;所述SPI区用于与具有DEMURA功能的屏进行SPI通信;所述I2C区用于机芯主控SOC芯片与TCON驱动部分的芯片I2C通信;所述显示数据区用于输出屏接口所需的显示数据;所述LOCK区用于输出LOCK信号;所述TBD区用于输出自定义信号;所述VIN区用于TCON驱动模块供电输入;所述GND区用于接地;
所述FFC接口的PIN脚定义中,所述FFC接口的第1脚的定义为GND,所述FFC接口的第2脚定义为CLK2,所述FFC接口的第3脚定义为CLK1,所述FFC接口的第4脚定义为GCLK,所述FFC接口的第5脚定义为STV,所述FFC接口的第6脚定义为GND,所述FFC接口的第7脚定义为MCLK,所述FFC接口的第8脚定义为GND,所述FFC接口的第9脚定义为TBD,所述FFC接口的第10脚定义为HPTDN_VBO,所述FFC接口的第11脚定义为LOCKN_VBO,所述FFC接口的第12脚定义为GND,所述FFC接口的第13脚定义为SPI_DCK,所述FFC接口的第14脚定义为GND,所述FFC接口的第15脚定义为SPI_DO,所述FFC接口的第16脚定义为GND,所述FFC接口的第17脚定义为SPI_DI,所述FFC接口的第18脚定义为GND,所述FFC接口的第19脚定义为SPI_CS,所述FFC接口的第20脚定义为GND,所述FFC接口的第21脚定义为SPI_WP,所述FFC接口的第22脚定义为GND,所述FFC接口的第23脚定义为IIC_SCL,所述FFC接口的第24脚定义为IIC_SCL,所述FFC接口的第25脚定义为GND,所述FFC接口的第26脚定义为TBD,所述FFC接口的第27脚定义为TBD,所述FFC接口的第28脚定义为GND,所述FFC接口的第29脚定义为DATA1+,所述FFC接口的第30脚定义为DATA1-,所述FFC接口的第31脚定义为GND,所述FFC接口的第32脚定义为DATA2+,所述FFC接口的第33脚定义为DATA2-,所述FFC接口的第34脚定义为GND,所述FFC接口的第35脚定义为DATA3+,所述FFC接口的第36脚定义为DATA3-,所述FFC接口的第37脚定义为GND,所述FFC接口的第38脚定义为DATA4+,所述FFC接口的第39脚定义为DATA4-,所述FFC接口的第40脚定义为GND,所述FFC接口的第41脚定义为DATA5+,所述FFC接口的第42脚定义为DATA5-,所述FFC接口的第43脚定义为GND,所述FFC接口的第44脚定义为DATA6+,所述FFC接口的第45脚定义为DATA6-,所述FFC接口的第46脚定义为GND,所述FFC接口的第47脚定义为GND,所述FFC接口的第48脚定义为DATA7+,所述FFC接口的第49脚定义为DATA7-,所述FFC接口的第50脚定义为GND,所述FFC接口的第51脚定义为DATA8+,所述FFC接口的第52脚定义为DATA8-,所述FFC接口的第53脚定义为GND,所述FFC接口的第54脚定义为DATA9+,所述FFC接口的第55脚定义为DATA9-,所述FFC接口的第56脚定义为GND,所述FFC接口的第57脚定义为DATA10+,所述FFC接口的第58脚定义为DATA10-,所述FFC接口的第59脚定义为GND,所述FFC接口的第60脚定义为DATA11+,所述FFC接口的第61脚定义为DATA11-,所述FFC接口的第62脚定义为GND,所述FFC接口的第63脚定义为DATA12+,所述FFC接口的第64脚定义为DATA12-,所述FFC接口的第65脚定义为GND,所述FFC接口的第66脚定义为LOCK,所述FFC接口的第67脚定义为GND,所述FFC接口的第68脚定义为GND,所述FFC接口的第69脚定义为GND,所述FFC接口的第70脚定义为GND,所述FFC接口的第71脚定义为GND,所述FFC接口的第72脚定义为NC,所述FFC接口的第73脚定义为VDD_12,所述FFC接口的第74脚定义为VDD_12,所述FFC接口的第75脚定义为VDD_12,所述FFC接口的第76脚定义为VDD_12,所述FFC接口的第77脚定义为VDD_12,所述FFC接口的第78脚定义为VDD_12,所述FFC接口的第79脚定义为VDD_12,所述FFC接口的第80脚定义为VDD_12。
CN201910492595.XA 2019-06-06 2019-06-06 一种液晶电视电路系统及接口 Active CN110381273B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910492595.XA CN110381273B (zh) 2019-06-06 2019-06-06 一种液晶电视电路系统及接口

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910492595.XA CN110381273B (zh) 2019-06-06 2019-06-06 一种液晶电视电路系统及接口

Publications (2)

Publication Number Publication Date
CN110381273A CN110381273A (zh) 2019-10-25
CN110381273B true CN110381273B (zh) 2021-09-21

Family

ID=68249861

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910492595.XA Active CN110381273B (zh) 2019-06-06 2019-06-06 一种液晶电视电路系统及接口

Country Status (1)

Country Link
CN (1) CN110381273B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110890045B (zh) * 2019-11-26 2022-11-01 Tcl华星光电技术有限公司 显示装置测试结构及显示装置测试系统
CN112992086A (zh) * 2019-12-17 2021-06-18 咸阳彩虹光电科技有限公司 一种显示装置、连接组件
CN113539137B (zh) * 2020-04-09 2023-07-25 咸阳彩虹光电科技有限公司 新型显示装置、显示系统
CN111833797A (zh) * 2020-07-28 2020-10-27 重庆惠科金渝光电科技有限公司 时序控制板、驱动装置和显示装置
CN111883037A (zh) * 2020-07-28 2020-11-03 重庆惠科金渝光电科技有限公司 时序控制板、驱动装置和显示装置
CN114495851B (zh) * 2020-11-11 2023-12-08 咸阳彩虹光电科技有限公司 显示装置
CN114267310A (zh) * 2021-12-28 2022-04-01 冠捷显示科技(厦门)有限公司 一种Tconless显示屏的驱动装置
CN114999415B (zh) * 2022-05-23 2024-01-23 深圳康佳电子科技有限公司 一种液晶显示装置及其主板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105681700A (zh) * 2016-01-28 2016-06-15 四川长虹电器股份有限公司 液晶电视的Flicker调试方法及装置
CN107241562A (zh) * 2017-07-25 2017-10-10 四川长虹电器股份有限公司 超高清液晶电视电路系统及接口
KR20180003735A (ko) * 2016-06-30 2018-01-10 엘지디스플레이 주식회사 표시장치와 그 구동 방법
CN107613233A (zh) * 2017-09-30 2018-01-19 四川长虹电器股份有限公司 一种可兼容处理两种信号的电视处理系统
KR20180024974A (ko) * 2016-08-31 2018-03-08 엘지전자 주식회사 정수기의 제어방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105681700A (zh) * 2016-01-28 2016-06-15 四川长虹电器股份有限公司 液晶电视的Flicker调试方法及装置
KR20180003735A (ko) * 2016-06-30 2018-01-10 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR20180024974A (ko) * 2016-08-31 2018-03-08 엘지전자 주식회사 정수기의 제어방법
CN107241562A (zh) * 2017-07-25 2017-10-10 四川长虹电器股份有限公司 超高清液晶电视电路系统及接口
CN107613233A (zh) * 2017-09-30 2018-01-19 四川长虹电器股份有限公司 一种可兼容处理两种信号的电视处理系统

Also Published As

Publication number Publication date
CN110381273A (zh) 2019-10-25

Similar Documents

Publication Publication Date Title
CN110381273B (zh) 一种液晶电视电路系统及接口
CN107241562B (zh) 超高清液晶电视电路系统及接口
CN107613233B (zh) 一种可兼容处理两种信号的电视处理系统
US7621769B1 (en) Edge connector for field changeable graphics system
CN104239169A (zh) 信号测试卡及方法
US20080244141A1 (en) High bandwidth cable extensions
US20070075126A1 (en) Identification method and system
CN217904525U (zh) 一种信号转换器、拓展坞及电子设备
CN116136831A (zh) 一种能够驱动多种显示器的主板
CN114461555A (zh) 接口电路和主板
CN210488537U (zh) 一种基于type-c接口的数据传输电路、装置和电子设备
CN202041946U (zh) 显示电路模组
CN109388602B (zh) 电子装置、逻辑芯片与逻辑芯片的通讯方法
CN204697180U (zh) 机芯主板及电视机
CN114999415B (zh) 一种液晶显示装置及其主板
CN217333601U (zh) 一种多协议显示器兼容电路及显示终端
CN216212275U (zh) 一种液晶屏驱动电路及液晶显示模组
CN202364299U (zh) 电视电脑一体机显示驱动模块
CN214409978U (zh) 一种集成显卡、主板和电子设备
CN218004378U (zh) 一种信号转换装置
CN219419782U (zh) 一种转接板和显示装置
CN206353307U (zh) 用于调试外设的移动终端
CN216355214U (zh) 一种基于国产显卡的笔记本电脑显示接口转换电路
CN112181122B (zh) 数字电源芯片的管理装置以及方法
CN202210832U (zh) 一种电视电脑一体机显示驱动模块

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant