CN110032446A - 一种应用于嵌入式系统中分配内存空间的方法及装置 - Google Patents

一种应用于嵌入式系统中分配内存空间的方法及装置 Download PDF

Info

Publication number
CN110032446A
CN110032446A CN201910238966.1A CN201910238966A CN110032446A CN 110032446 A CN110032446 A CN 110032446A CN 201910238966 A CN201910238966 A CN 201910238966A CN 110032446 A CN110032446 A CN 110032446A
Authority
CN
China
Prior art keywords
target
program
memory
data segment
target program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910238966.1A
Other languages
English (en)
Other versions
CN110032446B (zh
Inventor
曲良
陈岚
郝晓冉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN201910238966.1A priority Critical patent/CN110032446B/zh
Publication of CN110032446A publication Critical patent/CN110032446A/zh
Application granted granted Critical
Publication of CN110032446B publication Critical patent/CN110032446B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/40Transformation of program code
    • G06F8/41Compilation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5011Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
    • G06F9/5016Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals the resource being the memory
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)
  • Devices For Executing Special Programs (AREA)

Abstract

本申请公开了一种应用于嵌入式系统中分配内存空间的方法及装置。该方法包括:获取嵌入式系统中的目标源代码;对目标源代码进行处理,生成目标程序;将目标程序加载至存储器中,其中,存储器包括DRAM和NVM。通过本申请,解决了相关技术中嵌入式设备系统中使用单一的DRAM内存,由于DRAM的静态功耗较高,导致嵌入式系统功耗增大的问题。

Description

一种应用于嵌入式系统中分配内存空间的方法及装置
技术领域
本申请涉及计算机系统的嵌入式系统领域,具体而言,涉及一种应用于嵌入式系统中分配内存空间的方法及装置。
背景技术
随着物联网的兴起和通信手段的进步,嵌入式系统的应用场景大大拓展,嵌入式系统的数量快速增长,然而资源受限的嵌入式终端在系统功耗和处理性能等方面已难以满足应用场景对终端日益增长的需求。
对于一部分的现实应用场景,如野外环境监测、可穿戴设备、面向智慧城市的物联网应用等,嵌入式设备一般是通过电池供电,在这类应用场景中,系统对功耗极其敏感,只有较低的功耗才能保证嵌入式设备的长时间运行。因而,功耗是决定嵌入式设备的应用广度和深度的重要因素之一。嵌入式设备的功耗由多部分构成,其中存储体系的功耗是主要部分之一。嵌入式设备中的内存通常为DRAM,DRAM静态功耗较高,在没有信息读取和写入的情况下依然消耗了大量的能量,增加了系统的功耗。
针对相关技术中存在的上述问题,目前尚未提出有效的解决方案。
发明内容
本申请的主要目的在于提供一种应用于嵌入式系统中分配内存空间的方法及装置,以解决相关技术中嵌入式设备系统中使用单一的DRAM内存,由于DRAM的静态功耗较高,导致嵌入式系统功耗增大的问题。
为了实现上述目的,根据本申请的一个方面,提供了一种应用于嵌入式系统中分配内存空间的方法。该方法包括:获取嵌入式系统中的目标源代码;对目标源代码进行处理,生成目标程序;将目标程序加载至存储器中,其中,存储器包括DRAM和NVM。
进一步地,目标程序包括:程序头、第一目标数据段和第二目标数据段,其中,程序头记录有目标程序中的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,程序头不会加载至存储器中,第一目标数据段具有第一属性,第一属性为读和写,第二目标数据段具有第二属性,第二属性为只读。
进一步地,对目标源代码进行处理,生成目标程序包括:将目标源代码通过编译器处理成为目标程序汇编代码;将目标程序汇编代码通过汇编器处理成为可重新定位的目标程序;将可重新定位的目标程序通过链接器处理成为目标程序。
进一步地,将可重新定位的目标程序通过链接器处理成为目标程序包括:获取配置文件,其中,配置文件是链接器中的目标部分;依据配置文件将可重新定位的目标程序处理成为目标程序。
进一步地,在获取配置文件之前,该方法还包括:将DRAM的内存物理信息与NVM的内存物理信息写入到配置文件中;将目标程序中各个目标数据段分配需求写入到配置文件中,其中,目标数据段的属性不同对应的分配需求不同。
进一步地,将目标程序加载至存储器中包括:将第一目标数据段加载至DRAM中,其中,DRAM是第一属性的目标数据段对应的存储器;将第二目标数据段加载至NVM中,其中,NVM是第二属性的目标数据段对应的存储器。
进一步地,将目标程序加载至存储器中之后,该方法还包括:在嵌入式系统初始化时,根据程序头记录的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,将第一目标数据段加载至DRAM中,将第二目标数据段加载至NVM中。
为了实现上述目的,根据本申请的另一方面,提供了一种应用于嵌入式系统中分配内存空间的装置。该装置包括:获取单元,用于获取嵌入式系统中的目标源代码;处理单元,用于对目标源代码进行处理,生成目标程序;第一加载单元,用于将目标程序加载至存储器中,其中,存储器包括DRAM和NVM。
为了实现上述目的,根据本申请的另一方面,提供了一种存储介质,存储介质包括存储的程序,其中,该程序执行上述任意一项的一种应用于嵌入式系统中分配内存空间的方法。
为了实现上述目的,根据本申请的另一方面,提供了一种处理器,存储介质包括存储的程序,其中,该程序执行上述任意一项的一种应用于嵌入式系统中分配内存空间的方法。
通过本申请,采用以下步骤:获取嵌入式系统中的目标源代码;对目标源代码进行处理,生成目标程序;将目标程序加载至存储器中,其中,存储器包括DRAM和NVM,解决了相关技术中嵌入式设备系统中使用单一的DRAM内存,由于DRAM的静态功耗较高,导致嵌入式系统功耗增大的问题,通过DRAM和NVM结合作为嵌入式系统的内存器,进而达到了提高嵌入式设备的运行时间的效果。
附图说明
构成本申请的一部分的附图用来提供对本申请的进一步理解,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1是根据本申请实施例提供的一种应用于嵌入式系统中分配内存空间的方法的流程图;
图2根据本申请实施例提供的可执行目标程序(即目标程序)生成、执行过程的示意图;
图3是根据本申请实施例提供的可执行目标程序的结构图;
图4是根据本申请实施例提供的可执行目标程序的加载示意图;
图5是根据本申请实施例的一种应用于嵌入式系统中分配内存空间的装置的示意图。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
为了便于描述,以下对本申请实施例涉及的部分名词或术语进行说明:
NVM:non-volatile memory,非易失存储器。
DRAM:Dynamic Random Access Memory,动态随机存储器。
根据本申请的实施例,提供了一种应用于嵌入式系统中分配内存空间的方法。
图1是根据本申请实施例提供的一种应用于嵌入式系统中分配内存空间的方法的流程图。如图1所示,该方法包括以下步骤:
步骤S101,获取嵌入式系统中的目标源代码。
可选地,在嵌入式系统中,源代码包含两个部分,一个是用户为完成自身目的而编写的代码,另一部分为嵌入式系统所使用的操作系统的源代码。首先获取嵌入式系统中的目标源代码。
步骤S102,对目标源代码进行处理,生成目标程序。
具体地,在嵌入式设备系统中,需要将首先获得的目标源代码进行处理以生成可执行的目标程序。
可选地,对目标源代码进行处理,生成目标程序包括:将目标源代码通过编译器处理成为目标程序汇编代码;将目标程序汇编代码通过汇编器处理成为可重新定位的目标程序;将可重新定位的目标程序通过链接器处理成为目标程序。
具体地,图2为可执行目标程序(即目标程序)生成、执行过程的示意图。如图2所示,目标源代码通过以下几个步骤生成可执行目标程序:步骤一,程序目标源代码、操作系统目标源代码通过编译器处理成为程序目标汇编代码、操作系统目标汇编代码;步骤二,程序目标汇编代码、操作系统目标汇编代码通过汇编器处理为程序可重新定位目标程序、操作系统可重新定位目标程序;步骤三,程序可重新定位目标程序、操作系统可重新定位目标程序通过链接器处理成为可执行目标程序。
上述地,多个源代码经过编译、汇编和链接后最终生成一个可执行目标程序,这个可执行目标程序最终运行在嵌入式系统的硬件上,完成用户所需要的功能。
可选地,目标程序包括:程序头、第一目标数据段和第二目标数据段,其中,程序头记录有目标程序中的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,程序头不会加载至存储器中,第一目标数据段具有第一属性,第一属性为读和写,第二目标数据段具有第二属性,第二属性为只读。
具体地,可执行目标程序由多个段组成,常见的段如图3所示,图3为可执行目标程序结构图,不同的段代表着程序的不同部分,其中.init_bootstrap段包含着嵌入式系统启动时的相关代码,.stack和.heap段包括局部变量、程序动态分配的存储空间等,.data段用于存放已初始化的全局变量,.bss段用来存放未初始化的全局变量,.text段包括程序的代码部分,会被频繁地读,.rodata段则用于存放只读数据,如字符串常量等。不同的段具有不同的读写权限,其中,.init_bootstrap段具有读、写和执行权限;.stack,.heap,.data和.bss段具有读和写的权限;.text和.rodata具有读和执行的权限,因为是代码或只读数据,所以不需要写权限。此外,可执行目标程序中还包含一个称为程序头(Program Header)的部分,该部分描述了程序的各个段将被加载到内存中的哪个物理地址范围内,这个部分是辅助信息,不会被加载到内存中。
可选地,将可重新定位的目标程序通过链接器处理成为目标程序包括:获取配置文件,其中,配置文件是链接器中的目标部分;依据配置文件将可重新定位的目标程序处理成为目标程序。
具体地,本实施例中选择性的内存分配通过修改链接器和加载器来实现的,其中,链接器包括可执行目标程序的配置文件,链接器通过可执行目标程序的配置文件将程序重新可定位目标程序、操作系统可重新定位目标程序链接成为可执行目标程序。
需要说明的是,因为配置文件是针对可执行目标程序的需求的文件。
可选地,在获取配置文件之前,该方法还包括:将DRAM的内存物理信息与NVM的内存物理信息写入到配置文件中;将目标程序中各个目标数据段分配需求写入到配置文件中,其中,目标数据段的属性不同对应的分配需求不同。
具体地,因为在本申请实施例中使用的是DRAM+NVM混合内存,在获取到可执行目标程序的配置文件之前,首先,分别得到DRAM和NVM内存物理地址的起始地址和长度,将这两个信息写入到配置文件中,同时,将程序中的各个段的分配需求写入到配置文件中,具体为将只读的.text和.rodata分配到NVM中,将其余的段除了程序头分配到DRAM中。
步骤S103,将目标程序加载至存储器中,其中,存储器包括DRAM和NVM。
NVM是一类新型的存储器件,常见的器件有:PCM、FeRAM、MRAM和RRAM等。这类器件除了具有接近于DRAM的读写速度、高于DRAM的存储密度外,还具有静态功耗低、非易失、可按字节访问等特性。但同时,NVM相比于DRAM还有一些不足,主要表现在其写速度慢、写功耗高、写次数有限。因此研究者们通常利用DRAM和NVM构成混合内存,以充分发挥两种存储器件的优势。
具体地,本实施例中,将嵌入式设备系统中的可执行目标程序通过加载器将可执行目标程序中的各个段根据分配需求加载至相应的存储器中,如图2所示。
可选地,将目标程序加载至存储器中包括:将第一目标数据段加载至DRAM中,其中,DRAM是第一属性的目标数据段对应的存储器;将第二目标数据段加载至NVM中,其中,NVM是第二属性的目标数据段对应的存储器。
具体地,通过加载器将可执行目标程序中的各个段加载至对应的存储器中。其中,将.init_bootstrap、.stack、.heap、.data和.bss加载至DRAM中,将.text和.rodata加载至NVM中,如图4所示,图4是可执行目标程序的加载示意图。
可选地,将目标程序加载至存储器中之后,该方法还包括:在嵌入式系统初始化时,根据程序头记录的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,将第一目标数据段加载至DRAM中,将第二目标数据段加载至NVM中。
具体地,在嵌入式系统初始化时,需要将可执行目标程序加载到内存中。在这一过程中,可执行程序是根据程序头的信息,以段为单位被加载到内存中的,每一个段都被加载到一个连续的地址范围内,因此,内存的布局结构图与图3的可执行目标程序的结构图是相对应的,读写权限也是相同的。
通过本实施例提供一种应用在嵌入式系统中的DRAM+NVM混合内存,将可执行目标程序的只读部分选择性分配到NVM,而将可读可写部分分配的DRAM中的方法。充分利用了DRAM读写速度较快与NVM静态功耗低的优势,规避了DRAM动态功耗高和NVM写功耗高、写速度慢的劣势,通过合理使用两种不同的内存空间,在保证系统性能基本不下降的前提下,有效降低了系统功耗。
本申请实施例提供的一种应用于嵌入式系统中分配内存空间的方法,通过获取嵌入式系统中的目标源代码;对目标源代码进行处理,生成目标程序;将目标程序加载至存储器中,其中,存储器包括DRAM和NVM,解决了嵌入式设备系统中使用单一的DRAM内存,由于DRAM的静态功耗,导致嵌入式系统功耗增大的问题,通过DRAM和NVM结合作为嵌入式系统的内存器,进而达到了提高嵌入式设备的运行时间的效果。
需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
本申请实施例还提供了一种应用于嵌入式系统中分配内存空间的装置,需要说明的是,本申请实施例的一种应用于嵌入式系统中分配内存空间的装置可以用于执行本申请实施例所提供的用于一种应用于嵌入式系统中分配内存空间的方法。以下对本申请实施例提供的一种应用于嵌入式系统中分配内存空间的装置进行介绍。
图5是根据本申请实施例的一种应用于嵌入式系统中分配内存空间的装置的示意图。如图5所示,该装置包括:获取单元501,用于获取嵌入式系统中的目标源代码;处理单元502,用于对目标源代码进行处理,生成目标程序;第一加载单元503,用于将目标程序加载至存储器中,其中,存储器包括DRAM和NVM。
本申请实施例提供的一种应用于嵌入式系统中分配内存空间的装置,通过获取单元501,用于获取嵌入式系统中的目标源代码;处理单元502,用于对目标源代码进行处理,生成目标程序;第一加载单元503,用于将目标程序加载至存储器中,其中,存储器包括DRAM和NVM,解决了嵌入式设备系统中使用单一的DRAM内存,由于DRAM的静态功耗,导致嵌入式系统功耗增大的问题,通过DRAM和NVM结合作为嵌入式系统的内存器,进而达到了提高嵌入式设备的运行时间的效果。
可选地,目标程序包括:程序头、第一目标数据段和第二目标数据段,其中,程序头记录有目标程序中的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,程序头不会加载至存储器中,第一目标数据段具有第一属性,第一属性为读和写,第二目标数据段具有第二属性,第二属性为只读。
可选地,处理单元502包括:第一处理子单元,用于将目标源代码通过编译器处理成为目标程序汇编代码;第二处理子单元,用于将目标程序汇编代码通过汇编器处理成为可重新定位的目标程序;第三处理子单元,用于将可重新定位的目标程序通过链接器处理成为目标程序。
可选地,第三处理子单元包括:获取模块,用于获取配置文件,其中,配置文件是链接器中的目标部分;处理模块,用于依据配置文件将可重新定位的目标程序处理成为目标程序。
可选地,该装置还包括:第一写入单元,用于在获取配置文件之前,装置将DRAM的内存物理信息与NVM的内存物理信息写入到配置文件中;第二写入单元,用于将目标程序中各个目标数据段分配需求写入到配置文件中,其中,目标数据段的属性不同对应的分配需求不同。
可选地,第一加载单元503包括:第一加载子单元,用于将第一目标数据段加载至DRAM中,其中,DRAM是第一属性的目标数据段对应的存储器;第二加载子单元,用于将第二目标数据段加载至NVM中,其中,NVM是第二属性的目标数据段对应的存储器。
可选地,该装置还包括:第二加载单元,用于将目标程序加载至存储器中之后,在嵌入式系统初始化时,根据程序头记录的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,将第一目标数据段加载至DRAM中,将第二目标数据段加载至NVM中。
所述一种应用于嵌入式系统中分配内存空间的装置包括处理器和存储器,上述获取单元501、处理单元502和第一加载单元503等均作为程序单元存储在存储器中,由处理器执行存储在存储器中的上述程序单元来实现相应的功能。
处理器中包含内核,由内核去存储器中调取相应的程序单元。内核可以设置一个或以上,通过调整内核参数来嵌入式设备系统中使用单一的DRAM内存,由于DRAM的静态功耗,导致嵌入式系统功耗增大的问题。
存储器可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)或相变存储器(PCM),存储器包括至少一个存储芯片。
本发明实施例提供了一种存储介质,其上存储有程序,该程序被处理器执行时实现所述一种应用于嵌入式系统中分配内存空间的方法。
本发明实施例提供了一种处理器,所述处理器用于运行程序,其中,所述程序运行时执行所述一种应用于嵌入式系统中分配内存空间的方法。
本发明实施例提供了一种设备,设备包括处理器、存储器及存储在存储器上并可在处理器上运行的程序,处理器执行程序时实现以下步骤:获取嵌入式系统中的目标源代码;对目标源代码进行处理,生成目标程序;将目标程序加载至存储器中,其中,存储器包括DRAM和NVM。
可选地,目标程序包括:程序头、第一目标数据段和第二目标数据段,其中,程序头记录有目标程序中的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,程序头不会加载至存储器中,第一目标数据段具有第一属性,第一属性为读和写,第二目标数据段具有第二属性,第二属性为只读。
可选地,对目标源代码进行处理,生成目标程序包括:将目标源代码通过编译器处理成为目标程序汇编代码;将目标程序汇编代码通过汇编器处理成为可重新定位的目标程序;将可重新定位的目标程序通过链接器处理成为目标程序。
可选地,将可重新定位的目标程序通过链接器处理成为目标程序包括:获取配置文件,其中,配置文件是链接器中的目标部分;依据配置文件将可重新定位的目标程序处理成为目标程序。
可选地,在获取配置文件之前,该方法还包括:将DRAM的内存物理信息与NVM的内存物理信息写入到配置文件中;将目标程序中各个目标数据段分配需求写入到配置文件中,其中,目标数据段的属性不同对应的分配需求不同。
可选地,将目标程序加载至存储器中包括:将第一目标数据段加载至DRAM中,其中,DRAM是第一属性的目标数据段对应的存储器;将第二目标数据段加载至NVM中,其中,NVM是第二属性的目标数据段对应的存储器。
可选地,将目标程序加载至存储器中之后,该方法还包括:在嵌入式系统初始化时,根据程序头记录的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,将第一目标数据段加载至DRAM中,将第二目标数据段加载至NVM中。
本文中的设备可以是MCU、嵌入式设备、开发板等。
本申请还提供了一种计算机程序产品,当在数据处理设备上执行时,适于执行初始化有如下方法步骤的程序:获取嵌入式系统中的目标源代码;对目标源代码进行处理,生成目标程序;将目标程序加载至存储器中,其中,存储器包括DRAM和NVM。
可选地,目标程序包括:程序头、第一目标数据段和第二目标数据段,其中,程序头记录有目标程序中的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,程序头不会加载至存储器中,第一目标数据段具有第一属性,第一属性为读和写,第二目标数据段具有第二属性,第二属性为只读。
可选地,对目标源代码进行处理,生成目标程序包括:将目标源代码通过编译器处理成为目标程序汇编代码;将目标程序汇编代码通过汇编器处理成为可重新定位的目标程序;将可重新定位的目标程序通过链接器处理成为目标程序。
可选地,将可重新定位的目标程序通过链接器处理成为目标程序包括:获取配置文件,其中,配置文件是链接器中的目标部分;依据配置文件将可重新定位的目标程序处理成为目标程序。
可选地,在获取配置文件之前,该方法还包括:将DRAM的内存物理信息与NVM的内存物理信息写入到配置文件中;将目标程序中各个目标数据段分配需求写入到配置文件中,其中,目标数据段的属性不同对应的分配需求不同。
可选地,将目标程序加载至存储器中包括:将第一目标数据段加载至DRAM中,其中,DRAM是第一属性的目标数据段对应的存储器;将第二目标数据段加载至NVM中,其中,NVM是第二属性的目标数据段对应的存储器。
可选地,将目标程序加载至存储器中之后,该方法还包括:在嵌入式系统初始化时,根据程序头记录的第一目标数据段与第二目标数据段在存储器中对应的物理地址范围,将第一目标数据段加载至DRAM中,将第二目标数据段加载至NVM中。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
在一个典型的配置中,计算设备包括一个或多个处理器(CPU)、输入/输出接口、网络接口和内存。
存储器可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)或相变存储器(PCM)。存储器是计算机可读介质的示例。
计算机可读介质包括永久性和非永久性、可移动和非可移动媒体可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变存储器(PCM)、静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、其他类型的随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器(CD-ROM)、数字多功能光盘(DVD)或其他光学存储、磁盒式磁带,磁带磁磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。按照本文中的界定,计算机可读介质不包括暂存电脑可读媒体(transitory media),如调制的数据信号和载波。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、商品或者设备中还存在另外的相同要素。
本领域技术人员应明白,本申请的实施例可提供为方法、系统或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
以上仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。

Claims (10)

1.一种应用于嵌入式系统中分配内存空间的方法,其特征在于,包括:
获取嵌入式系统中的目标源代码;
对所述目标源代码进行处理,生成目标程序;
将所述目标程序加载至存储器中,其中,所述存储器包括DRAM和NVM。
2.根据权利要求1所述的方法,其特征在于,所述目标程序包括:程序头、第一目标数据段和第二目标数据段,其中,所述程序头记录有所述目标程序中的第一目标数据段与第二目标数据段在所述存储器中对应的物理地址范围,所述程序头不会加载至所述存储器中,所述第一目标数据段具有第一属性,所述第一属性为读和写,所述第二目标数据段具有第二属性,所述第二属性为只读。
3.根据权利要求1所述的方法,其特征在于,对所述目标源代码进行处理,生成目标程序包括:
将所述目标源代码通过编译器处理成为目标程序汇编代码;
将所述目标程序汇编代码通过汇编器处理成为可重新定位的目标程序;
将所述可重新定位的目标程序通过链接器处理成为所述目标程序。
4.根据权利要求3所述的方法,其特征在于,将所述可重新定位的目标程序通过链接器处理成为所述目标程序包括:
获取配置文件,其中,所述配置文件是所述链接器中的目标部分;
依据所述配置文件将所述可重新定位的目标程序处理成为所述目标程序。
5.根据权利要求4所述的方法,其特征在于,在获取配置文件之前,所述方法还包括:
将所述DRAM的内存物理信息与所述NVM的内存物理信息写入到所述配置文件中;
将所述目标程序中各个目标数据段分配需求写入到所述配置文件中,其中,目标数据段的属性不同对应的分配需求不同。
6.根据权利要求2所述的方法,其特征在于,将所述目标程序加载至存储器中包括:
将所述第一目标数据段加载至所述DRAM中,其中,所述DRAM是所述第一属性的目标数据段对应的存储器;
将所述第二目标数据段加载至所述NVM中,其中,所述NVM是所述第二属性的目标数据段对应的存储器。
7.根据权利要求6所述的方法,其特征在于,将所述目标程序加载至所述存储器中之后,所述方法还包括:在嵌入式系统初始化时,根据所述程序头记录的所述第一目标数据段与所述第二目标数据段在所述存储器中对应的所述物理地址范围,将所述第一目标数据段加载至所述DRAM中,将所述第二目标数据段加载至所述NVM中。
8.一种应用于嵌入式系统中分配内存空间的装置,其特征在于,包括:
获取单元,用于获取嵌入式系统中的目标源代码;
处理单元,用于对所述目标源代码进行处理,生成目标程序;
第一加载单元,用于将所述目标程序加载至存储器中,其中,所述存储器包括DRAM和NVM。
9.一种存储介质,其特征在于,所述存储介质包括存储的程序,其中,所述程序执行权利要求1至7中任意一项所述的一种应用于嵌入式系统中分配内存空间的方法。
10.一种处理器,其特征在于,所述处理器用于运行程序,其中,所述程序运行时执行权利要求1至7中任意一项所述的一种应用于嵌入式系统中分配内存空间的方法。
CN201910238966.1A 2019-03-27 2019-03-27 一种应用于嵌入式系统中分配内存空间的方法及装置 Active CN110032446B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910238966.1A CN110032446B (zh) 2019-03-27 2019-03-27 一种应用于嵌入式系统中分配内存空间的方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910238966.1A CN110032446B (zh) 2019-03-27 2019-03-27 一种应用于嵌入式系统中分配内存空间的方法及装置

Publications (2)

Publication Number Publication Date
CN110032446A true CN110032446A (zh) 2019-07-19
CN110032446B CN110032446B (zh) 2021-05-04

Family

ID=67236751

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910238966.1A Active CN110032446B (zh) 2019-03-27 2019-03-27 一种应用于嵌入式系统中分配内存空间的方法及装置

Country Status (1)

Country Link
CN (1) CN110032446B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116700833A (zh) * 2023-07-27 2023-09-05 北京智芯微电子科技有限公司 应用后下载方法、装置、片上系统、终端及存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6931580B1 (en) * 2000-03-13 2005-08-16 International Business Machines Corporation Rapid fail analysis of embedded objects
US20090157950A1 (en) * 2007-12-14 2009-06-18 Robert David Selinger NAND flash module replacement for DRAM module
CN101706754A (zh) * 2009-09-08 2010-05-12 厦门敏讯信息技术股份有限公司 嵌入式系统中连续物理内存分配方法和装置
CN103202045A (zh) * 2010-11-05 2013-07-10 交互数字专利控股公司 设备检验、遇险指示和补救
CN103853665A (zh) * 2012-12-03 2014-06-11 华为技术有限公司 存储空间分配方法及设备
CN108268220A (zh) * 2018-02-08 2018-07-10 重庆邮电大学 实时嵌入式系统中基于非易失性混合式内存的软件优化方法
CN108874417A (zh) * 2018-05-22 2018-11-23 上海康斐信息技术有限公司 一种嵌入式设备的软件升级方法及系统

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6931580B1 (en) * 2000-03-13 2005-08-16 International Business Machines Corporation Rapid fail analysis of embedded objects
US20090157950A1 (en) * 2007-12-14 2009-06-18 Robert David Selinger NAND flash module replacement for DRAM module
CN101706754A (zh) * 2009-09-08 2010-05-12 厦门敏讯信息技术股份有限公司 嵌入式系统中连续物理内存分配方法和装置
CN103202045A (zh) * 2010-11-05 2013-07-10 交互数字专利控股公司 设备检验、遇险指示和补救
CN103853665A (zh) * 2012-12-03 2014-06-11 华为技术有限公司 存储空间分配方法及设备
CN108268220A (zh) * 2018-02-08 2018-07-10 重庆邮电大学 实时嵌入式系统中基于非易失性混合式内存的软件优化方法
CN108874417A (zh) * 2018-05-22 2018-11-23 上海康斐信息技术有限公司 一种嵌入式设备的软件升级方法及系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
陈俊熹: "混合内存页面管理策略的性能和能耗研究", 《现代计算机》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116700833A (zh) * 2023-07-27 2023-09-05 北京智芯微电子科技有限公司 应用后下载方法、装置、片上系统、终端及存储介质
CN116700833B (zh) * 2023-07-27 2023-11-28 北京智芯微电子科技有限公司 应用后下载方法、装置、片上系统、终端及存储介质

Also Published As

Publication number Publication date
CN110032446B (zh) 2021-05-04

Similar Documents

Publication Publication Date Title
CN109299587A (zh) 基于go语言的算法保护方法、装置、设备及存储介质
CN107463668B (zh) 序列化和反序列化的方法及装置、计算机设备及存储介质
US20090327377A1 (en) Copying entire subgraphs of objects without traversing individual objects
CN103647850B (zh) 一种分布式版本控制系统的数据处理方法、设备及系统
CN106933610A (zh) 一种应用程序安装包生成方法、装置及电子设备
WO2023184900A1 (zh) 处理器、芯片、电子设备及数据处理方法
CN104424030A (zh) 多进程操作共享内存的方法和装置
JP2011118909A (ja) メモリアクセス命令のベクトル化
CN108733324A (zh) 一种固态硬盘的数据读写方法、装置、设备及存储介质
CN109033365A (zh) 一种数据处理方法及相关设备
CN111090438A (zh) 一种基于kubernetes的FPGA虚拟化训练的方法、设备及介质
CN106325759A (zh) 一种可动态配置端口带宽的ddr控制方法及装置
CN109446754A (zh) 智能合约中算法的保护方法、装置、设备及存储介质
CN110032446A (zh) 一种应用于嵌入式系统中分配内存空间的方法及装置
CN114328315A (zh) 基于dma的数据预处理方法、dma部件及芯片结构
CN111429974A (zh) 超级计算机平台上的分子动力学模拟短程力并行优化方法
CN106294423A (zh) 数据库分表的写入方法及装置
CN108874379A (zh) 页面的处理方法及装置
CN104765775B (zh) 一种日志保存方法及装置
CN107451070A (zh) 一种数据的处理方法和服务器
CN108874491A (zh) 信息加载的方法及装置
US20140013087A1 (en) Processor system with predicate register, computer system, method for managing predicates and computer program product
CN111208950B (zh) 一种基于单片机的提升norflash使用周期的方法
CN102902629B (zh) 存储空间映射方法及装置
CN110221984A (zh) 存储系统的建立方法、装置、存储系统和访问方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant