CN110008152A - 存储控制器节点间数据传输方法、装置、设备及存储介质 - Google Patents

存储控制器节点间数据传输方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN110008152A
CN110008152A CN201910286440.0A CN201910286440A CN110008152A CN 110008152 A CN110008152 A CN 110008152A CN 201910286440 A CN201910286440 A CN 201910286440A CN 110008152 A CN110008152 A CN 110008152A
Authority
CN
China
Prior art keywords
transparent bridge
link
data
storage control
bridge link
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910286440.0A
Other languages
English (en)
Inventor
王孝鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910286440.0A priority Critical patent/CN110008152A/zh
Publication of CN110008152A publication Critical patent/CN110008152A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0727Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a storage system, e.g. in a DASD or network based storage system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/3476Data logging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computer Hardware Design (AREA)
  • Communication Control (AREA)

Abstract

本发明公开了一种存储控制器节点间数据传输方法,该方法包括以下步骤:当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路;将数据传输请求对应的目标数据按负载均衡原理分配给各可用非透明桥链路;利用各可用非透明桥链路将目标数据发送给目标存储器节点。应用本发明实施例所提供的技术方案,较大地提升了存储控制器节点间的数据传输速率,降低了对存储控制器整体性能的影响。本发明还公开了一种存储控制器节点间数据传输装置、设备及存储介质,具有相应技术效果。

Description

存储控制器节点间数据传输方法、装置、设备及存储介质
技术领域
本发明涉及计算机应用技术领域,特别是涉及一种存储控制器节点间数据传输方法、装置、设备及计算机可读存储介质。
背景技术
为了提高数据传输的速率,保障存储控制器的稳定,目前的存储控制器大多采用双控方案,即一个控制器机箱中安装两个存储控制器节点,两个存储控制器节点互为备份,当一个存储控制器节点发生故障时,另一个存储控制器节点能够无缝得接替其数据传输任务,因此需要两个存储控制器节点要互相备份对方的数据缓存,才能保证随时接替对方。
两个存储控制器节点间的数据传输目前都是采用非透明桥(NTB)链路来进行承载。随着数据传输对速率的需求不断增加,两个存储控制器节点间非透明桥链路对数据的传输速率较低,影响存储控制器的整体性能。
综上所述,如何有效地解决两个存储控制器节点间非透明桥链路对数据的传输速率较低,影响存储控制器的整体性能等问题,是目前本领域技术人员急需解决的问题。
发明内容
本发明的目的是提供一种存储控制器节点间数据传输方法,该方法较大地提升了存储控制器节点间的数据传输速率,降低了对存储控制器整体性能的影响;本发明的另一目的是提供一种存储控制器节点间数据传输装置、设备及计算机可读存储介质。
为解决上述技术问题,本发明提供如下技术方案:
一种存储控制器节点间数据传输方法,包括:
当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路;
将所述数据传输请求对应的目标数据按负载均衡原理分配给各所述可用非透明桥链路;
利用各所述可用非透明桥链路将所述目标数据发送给目标存储器节点。
在本发明的一种具体实施方式中,在接收到数据传输请求之后,还包括:
若当前不存在可用非透明桥链路,则将所述目标数据缓存到数据队列中;
当接收到非透明桥链路释放信号时,将所述目标数据发送给对应的可用非透明桥链路,以利用所述可用非透明桥链路进行数据传输。
在本发明的一种具体实施方式中,还包括:
当检测到存在非透明桥链路故障时,向通信层发送链路断开指令,以利用所述通信层将故障非透明桥链路断开。
在本发明的一种具体实施方式中,在向通信层发送链路断开指令之后,还包括:
当接收到通信层返回的链路断开反馈信息时,对本次链路故障进行记录。
一种存储控制器节点间数据传输装置,包括:
链路获得模块,用于当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路;
数据分配模块,用于将所述数据传输请求对应的目标数据按负载均衡原理分配给各所述可用非透明桥链路;
数据发送模块,用于利用各所述可用非透明桥链路将所述目标数据发送给目标存储器节点。
在本发明的一种具体实施方式中,还包括:
数据缓存模块,用于在接收到数据传输请求之后,若当前不存在可用非透明桥链路,则将所述目标数据缓存到数据队列中;
所述数据发送模块,还用于当接收到非透明桥链路释放信号时,将所述目标数据发送给对应的可用非透明桥链路,以利用所述可用非透明桥链路进行数据传输。
在本发明的一种具体实施方式中,还包括:
指令发送模块,用于当检测到存在非透明桥链路故障时,向通信层发送链路断开指令,以利用所述通信层将故障非透明桥链路断开。
在本发明的一种具体实施方式中,还包括:
故障记录模块,用于在向通信层发送链路断开指令之后,当接收到通信层返回的链路断开反馈信息时,对本次链路故障进行记录。
一种存储控制器节点间数据传输设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如前所述存储控制器节点间数据传输方法的步骤。
一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如前所述存储控制器节点间数据传输方法的步骤。
应用本发明实施例所提供的存储控制器节点间数据传输方法,通过预先在两个互为备份的存储控制器节点间设置多条非透明桥链路,当接收到数据传输请求时,通过遍历非透明桥链路,得到全部可用非透明桥链路,将需要传输的目标数据按负载均衡原理分配给各可用非透明桥链路,利用各可用非透明桥链路将目标数据发送给目标存储器节点。通过利用负载均衡原则将目标数据分配给各可用非透明桥链路进行传输,较大地提升了存储控制器节点间的数据传输速率,降低了对存储控制器整体性能的影响。
相应的,本发明实施例还提供了与上述存储控制器节点间数据传输方法相对应的存储控制器节点间数据传输装置、设备和计算机可读存储介质,具有上述技术效果,在此不再赘述。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例中一种存储控制器节点间数据传输方法的实施流程图;
图2为本发明实施例中一种存储控制器节点间数据传输装置的结构框图;
图3为本发明实施例中一种存储控制器节点间数据传输设备的结构框图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一:
参见图1,图1为本发明实施例中存储控制器节点间数据传输方法的一种实施流程图,该方法可以包括以下步骤:
S101:当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路。
当一个存储控制器节点需要向与其互为备份的另一个存储控制器节点备份数据时,即双控控制器中的其中一个存储控制器节点需要向另一个存储控制器节点备份数据时,需要进行数据发送的存储控制器节点中的管理中心可以向当前存储控制器节点的底层驱动发送数据传输请求,底层驱动接收该数据传输请求,并遍历与发送数据和传输请求的存储控制器节点之间的非透明桥链路,根据各非透明桥链路的忙闲情况,得到可用非透明桥链路。
两个互为备份的存储控制器节点间的非透明桥链路可以设置为三条,具体的可以一条链路在双控控制器间的中板上实现,另两条链路以扩展组件互联总线PCIe接口卡的形式实现,在两个存储控制器节点的PCIe X16插槽上各插两个PCIe接口卡,将两对PCIe接口卡连通,从而实现另两条非透明桥链路。
S102:将数据传输请求对应的目标数据按负载均衡原理分配给各可用非透明桥链路。
在接收到数据传输请求之后,可以对数据传输请求进行解析,得到数据传输请求对应的需要传输的目标数据。并在获得可用非透明桥链路之后,可以将目标数据按负载均衡原理分配给各可用非透明桥链路,从而可以使得各非透明桥链路所需传输的数据大小相同,保证了存储控制器节点的稳定性。
S103:利用各可用非透明桥链路将目标数据发送给目标存储器节点。
在将目标数据按负载均衡原理分配给各可用非透明桥链路之后,可以利用各可用非透明桥链路将目标数据发送给目标存储器节点,目标存储器节点接收目标数据,保证了存储控制器节点的稳定性,提高了数据传输速率。
应用本发明实施例所提供的存储控制器节点间数据传输方法,通过预先在两个互为备份的存储控制器节点间设置多条非透明桥链路,当接收到数据传输请求时,通过遍历非透明桥链路,得到全部可用非透明桥链路,将需要传输的目标数据按负载均衡原理分配给各可用非透明桥链路,利用各可用非透明桥链路将目标数据发送给目标存储器节点。通过利用负载均衡原理将目标数据分配给各可用非透明桥链路进行传输,较大地提升了存储控制器节点间的数据传输速率,降低了对存储控制器整体性能的影响。
在本发明的一种具体实施方式中,在接收到数据传输请求之后,该方法还可以包括以下步骤:
步骤一:若当前不存在可用非透明桥链路,则将目标数据缓存到数据队列中;
步骤二:当接收到非透明桥链路释放信号时,将目标数据发送给对应的可用非透明桥链路,以利用可用非透明桥链路进行数据传输。
为方便描述,可以将上述两个步骤结合起来进行说明。
当遍历非透明桥链路后,若当前不存在可用非透明桥链路,说明当前存储控制器节点与目标存储控制器节点间的所有非透明桥链路目前均被占用,可以将目标数据缓存到数据队列中进行排队等候。当接收到非透明桥链路释放信号时,可以将目标数据发送给对应的可用非透明桥链路,以利用可用非透明桥链路进行数据传输。可以保证目标数据的有序传输,避免由于数据间进行传输链路争夺造成的数据传输错误现象。
在本发明的一种具体实施方式中,该方法还可以包括以下步骤:
当检测到存在非透明桥链路故障时,向通信层发送链路断开指令,以利用通信层将故障非透明桥链路断开。
当检测到存在非透明桥链路故障时,可以向通信层发送链路断开指令,通信层在接收到链路断开指令之后,可以将存在故障的非透明桥链路断开。在这种情况下,当下次需要进行数据传输时,不需要对该故障非透明桥链路进行遍历,使得目标数据仅在正常的非透明桥链路中进行传输,剩余非透明桥链路仍然能够独立工作,承担所有负载,保证数据传输过程中的完整性。
在本发明的一种具体实施方式中,在向通信层发送链路断开指令之后,还包括:
当接收到通信层返回的链路断开反馈信息时,对本次链路故障进行记录。
当通信层对故障非透明桥链路断开之后,可以生成链路断开反馈信息,并向驱动层发送该链路断开反馈信息。驱动层接收到链路断开反馈信息之后,可以对本次链路故障进行记录,从而方便管理人员对故障非透明桥链路进行故障修复。为方便管理人员及时发现存在非透明桥链路故障,可以设置报警装置,当存在非透明桥链路故障时,通过报警装置进行报警提示。
相应于上面的方法实施例,本发明实施例还提供了一种存储控制器节点间数据传输装置,下文描述的存储控制器节点间数据传输装置与上文描述的存储控制器节点间数据传输方法可相互对应参照。
参见图2,图2为本发明实施例中一种存储控制器节点间数据传输装置的结构框图,该装置可以包括:
链路获得模块21,用于当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路;
数据分配模块22,用于将所述数据传输请求对应的目标数据按负载均衡原理分配给各所述可用非透明桥链路;
数据发送模块23,用于利用各所述可用非透明桥链路将所述目标数据发送给目标存储器节点。
应用本发明实施例所提供的存储控制器节点间数据传输装置,通过预先在两个互为备份的存储控制器节点间设置多条非透明桥链路,当接收到数据传输请求时,通过遍历非透明桥链路,得到全部可用非透明桥链路,将需要传输的目标数据按负载均衡原理分配给各可用非透明桥链路,利用各可用非透明桥链路将目标数据发送给目标存储器节点。通过利用负载均衡原理将目标数据分配给各可用非透明桥链路进行传输,较大地提升了存储控制器节点间的数据传输速率,降低了对存储控制器整体性能的影响。
在本发明的一种具体实施方式中,该装置还可以包括:
数据缓存模块,用于在接收到数据传输请求之后,若当前不存在可用非透明桥链路,则将目标数据缓存到数据队列中;
数据发送模块23,还用于当接收到非透明桥链路释放信号时,将目标数据发送给对应的可用非透明桥链路,以利用可用非透明桥链路进行数据传输。
在本发明的一种具体实施方式中,该装置还可以包括:
指令发送模块,用于当检测到存在非透明桥链路故障时,向通信层发送链路断开指令,以利用通信层将故障非透明桥链路断开。
在本发明的一种具体实施方式中,该装置还可以包括:
故障记录模块,用于在向通信层发送链路断开指令之后,当接收到通信层返回的链路断开反馈信息时,对本次链路故障进行记录。
相应于上面的方法实施例,参见图3,图3为本发明所提供的存储控制器节点间数据传输设备的示意图,该设备可以包括:
存储器31,用于存储计算机程序;
处理器32,用于执行上述存储器31存储的计算机程序时可实现如下步骤:
当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路;将数据传输请求对应的目标数据按负载均衡原理分配给各可用非透明桥链路;利用各可用非透明桥链路将目标数据发送给目标存储器节点。
对于本发明提供的设备的介绍请参照上述方法实施例,本发明在此不做赘述。
相应于上面的方法实施例,本发明还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时可实现如下步骤:
当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路;将数据传输请求对应的目标数据按负载均衡原理分配给各可用非透明桥链路;利用各可用非透明桥链路将目标数据发送给目标存储器节点。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
对于本发明提供的计算机可读存储介质的介绍请参照上述方法实施例,本发明在此不做赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置、设备及计算机可读存储介质而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。

Claims (10)

1.一种存储控制器节点间数据传输方法,其特征在于,包括:
当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路;
将所述数据传输请求对应的目标数据按负载均衡原理分配给各所述可用非透明桥链路;
利用各所述可用非透明桥链路将所述目标数据发送给目标存储器节点。
2.根据权利要求1所述的存储控制器节点间数据传输方法,其特征在于,在接收到数据传输请求之后,还包括:
若当前不存在可用非透明桥链路,则将所述目标数据缓存到数据队列中;
当接收到非透明桥链路释放信号时,将所述目标数据发送给对应的可用非透明桥链路,以利用所述可用非透明桥链路进行数据传输。
3.根据权利要求1或2所述的存储控制器节点间数据传输方法,其特征在于,还包括:
当检测到存在非透明桥链路故障时,向通信层发送链路断开指令,以利用所述通信层将故障非透明桥链路断开。
4.根据权利要求3所述的存储控制器节点间数据传输方法,其特征在于,在向通信层发送链路断开指令之后,还包括:
当接收到通信层返回的链路断开反馈信息时,对本次链路故障进行记录。
5.一种存储控制器节点间数据传输装置,其特征在于,包括:
链路获得模块,用于当接收到数据传输请求时,遍历非透明桥链路,得到可用非透明桥链路;
数据分配模块,用于将所述数据传输请求对应的目标数据按负载均衡原理分配给各所述可用非透明桥链路;
数据发送模块,用于利用各所述可用非透明桥链路将所述目标数据发送给目标存储器节点。
6.根据权利要求5所述的存储控制器节点间数据传输装置,其特征在于,还包括:
数据缓存模块,用于在接收到数据传输请求之后,若当前不存在可用非透明桥链路,则将所述目标数据缓存到数据队列中;
所述数据发送模块,还用于当接收到非透明桥链路释放信号时,将所述目标数据发送给对应的可用非透明桥链路,以利用所述可用非透明桥链路进行数据传输。
7.根据权利要求5或6所述的存储控制器节点间数据传输装置,其特征在于,还包括:
指令发送模块,用于当检测到存在非透明桥链路故障时,向通信层发送链路断开指令,以利用所述通信层将故障非透明桥链路断开。
8.根据权利要求7所述的存储控制器节点间数据传输装置,其特征在于,还包括:
故障记录模块,用于在向通信层发送链路断开指令之后,当接收到通信层返回的链路断开反馈信息时,对本次链路故障进行记录。
9.一种存储控制器节点间数据传输设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至4任一项所述存储控制器节点间数据传输方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至4任一项所述存储控制器节点间数据传输方法的步骤。
CN201910286440.0A 2019-04-10 2019-04-10 存储控制器节点间数据传输方法、装置、设备及存储介质 Pending CN110008152A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910286440.0A CN110008152A (zh) 2019-04-10 2019-04-10 存储控制器节点间数据传输方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910286440.0A CN110008152A (zh) 2019-04-10 2019-04-10 存储控制器节点间数据传输方法、装置、设备及存储介质

Publications (1)

Publication Number Publication Date
CN110008152A true CN110008152A (zh) 2019-07-12

Family

ID=67170940

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910286440.0A Pending CN110008152A (zh) 2019-04-10 2019-04-10 存储控制器节点间数据传输方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN110008152A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110532202A (zh) * 2019-08-21 2019-12-03 苏州浪潮智能科技有限公司 一种存储集群系统、数据传输方法和装置
CN112835519A (zh) * 2021-01-29 2021-05-25 杭州海康威视数字技术股份有限公司 一种数据读取方法、装置、电子设备及存储介质
WO2024055543A1 (zh) * 2022-09-13 2024-03-21 苏州元脑智能科技有限公司 一种非透明桥管理方法、装置、控制器及介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030110330A1 (en) * 2001-12-12 2003-06-12 Fujie Yoshihiro H. System and method of transferring data from a secondary storage controller to a storage media after failure of a primary storage controller
CN108494676A (zh) * 2018-03-21 2018-09-04 广州多益网络股份有限公司 数据传输方法、装置、数据收发设备、系统及存储介质
CN108683528A (zh) * 2018-04-26 2018-10-19 深圳银澎云计算有限公司 一种数据传输方法、中心服务器、服务器及数据传输系统
CN108924008A (zh) * 2018-07-10 2018-11-30 郑州云海信息技术有限公司 一种双控制器数据通信方法、装置、设备及可读存储介质
CN109117393A (zh) * 2018-08-06 2019-01-01 郑州云海信息技术有限公司 一种双路ntb通信方法、装置及系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030110330A1 (en) * 2001-12-12 2003-06-12 Fujie Yoshihiro H. System and method of transferring data from a secondary storage controller to a storage media after failure of a primary storage controller
CN108494676A (zh) * 2018-03-21 2018-09-04 广州多益网络股份有限公司 数据传输方法、装置、数据收发设备、系统及存储介质
CN108683528A (zh) * 2018-04-26 2018-10-19 深圳银澎云计算有限公司 一种数据传输方法、中心服务器、服务器及数据传输系统
CN108924008A (zh) * 2018-07-10 2018-11-30 郑州云海信息技术有限公司 一种双控制器数据通信方法、装置、设备及可读存储介质
CN109117393A (zh) * 2018-08-06 2019-01-01 郑州云海信息技术有限公司 一种双路ntb通信方法、装置及系统

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110532202A (zh) * 2019-08-21 2019-12-03 苏州浪潮智能科技有限公司 一种存储集群系统、数据传输方法和装置
CN112835519A (zh) * 2021-01-29 2021-05-25 杭州海康威视数字技术股份有限公司 一种数据读取方法、装置、电子设备及存储介质
CN112835519B (zh) * 2021-01-29 2023-03-14 杭州海康威视数字技术股份有限公司 一种数据读取方法、装置、电子设备及存储介质
WO2024055543A1 (zh) * 2022-09-13 2024-03-21 苏州元脑智能科技有限公司 一种非透明桥管理方法、装置、控制器及介质

Similar Documents

Publication Publication Date Title
CN110008152A (zh) 存储控制器节点间数据传输方法、装置、设备及存储介质
CN104123198B (zh) 管理数据复制模式的方法和装置
US10659292B2 (en) Arbitration method, apparatus, and system used in active-active data centers
CN103488435B (zh) Raid子系统及其数据读写方法
CN104243196B (zh) 一种sdn架构下的虚拟网络映射保护方法及系统
US9753756B2 (en) Information processing system, information processing method, and computer readable recording medium storing a program
CN109302466A (zh) 数据处理方法、相关设备及计算机存储介质
CN102571554A (zh) 在分布式控制平面上传送转发状态的方法和装置
CN103562895B (zh) 通过选择性聚合相邻数据单元来便于路由
CN107124469A (zh) 一种集群节点通信方法及系统
CN102014153A (zh) 一种数据存储系统及其数据存储方法
CN105164980B (zh) 众核下网络数据的分发方法及系统
CN109117393A (zh) 一种双路ntb通信方法、装置及系统
CN105187256A (zh) 一种容灾方法、设备和系统
CN108199976A (zh) RapidIO网络的交换设备、交换系统和数据发送方法
CN110383766A (zh) 保护倒换方法、设备及系统
CN107291395A (zh) 一种lun在线扩容方法及系统
CN110300024A (zh) 一种服务器任务处理方法、装置及其相关设备
CN105808374A (zh) 一种快照处理方法及相关设备
CN108369575A (zh) 电子存储系统
CN110532202A (zh) 一种存储集群系统、数据传输方法和装置
CN107704206A (zh) 在线迁移异构系统数据的方法、装置、设备和存储介质
CN106293509A (zh) 数据存储方法及系统
CN103150127A (zh) 一种存储多路径的访问系统及其配置和访问方法
CN106209933A (zh) 源主机、迁移架构及数据迁移方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190712