CN109951322A - 一种基于芯片实现oam告警抑制的方法及装置 - Google Patents
一种基于芯片实现oam告警抑制的方法及装置 Download PDFInfo
- Publication number
- CN109951322A CN109951322A CN201910142490.1A CN201910142490A CN109951322A CN 109951322 A CN109951322 A CN 109951322A CN 201910142490 A CN201910142490 A CN 201910142490A CN 109951322 A CN109951322 A CN 109951322A
- Authority
- CN
- China
- Prior art keywords
- eth
- mep
- chip
- distal end
- ais frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Maintenance And Management Of Digital Transmission (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本发明揭示了一种基于芯片实现OAM告警抑制的方法及装置,方法包括配置一MEP,使其在监测到故障时能够通过芯片发送ETH‑AIS帧至其他MEP中,其他MEP接收到ETH‑AIS帧后通过芯片抑制自己产生告警,在未收到新的ETH‑AIS帧时,退出告警抑制。本发明通过芯片实现ETH‑AIS帧的发送、接收及告警抑制,能够降低软件实现告警抑制功能的复杂程度,提高了告警抑制的效率。
Description
技术领域
本发明涉及网络通信技术领域,尤其是涉及一种基于芯片实现OAM告警抑制的方法及装置。
背景技术
以太网OAM(Operation Administration and Maintenance,操作、管理和维护)是一种用于监测网络故障的工具,能够有效提高以太网的管理和维护能力,保障网络的稳定运行。当设备厂商在线更新软件或者固件,或者MEG(Maintenance Entity Group,实体管理组)中新增一新的MEP(Maintenance Entity Group End of Point,管理实体组端点)时,此时本地MEP需停止发送CCM(Continuity Check Message,连续性检测消息)报文,对端MEP会产生DLOC(Loss of Continuity,链接丢失诊断)等OAM中断,但实际的数据业务流处于正常状态,而产生的OAM告警信息应忽略不计。为忽略上述告警,对端MEP收到ETH-AIS帧后通过软件进入中断忽略状态,停止CCM报文的接收,忽略DLOC等告警。然而通过软件忽略DLOC等中断,效率低下,并且实现相对复杂。另外,本端MEP基于CPU向对端MEP发送ETH-AIS告警,效率低下。
发明内容
本发明的目的在于克服现有技术的缺陷,提供一种基于芯片实现OAM告警抑制的方法及装置。
为实现上述目的,本发明提出如下技术方案:一种基于芯片实现OAM告警抑制的方法,包括
已配置成可发送ETH-AIS帧的本端MEP在监测到故障时,通过所述本端MEP上的芯片向与所述本端MEP属于同一MEG的远端MEP发送ETH-AIS帧;
远端MEP在接收到ETH-AIS帧时,通过所述远端MEP上的芯片进行告警抑制,并在未接收到新的ETH-AIS帧时退出告警抑制。
优选地,所述本端MEP上的芯片单次或周期性地向远端MEP发送ETH-AIS帧。
优选地,所述本端MEP向远端MEP发送ETH-AIS帧后进一步等待第一预设时间,时间到期后监测是否仍存在故障,并在存在故障时继续向远端MEP发送ETH-AIS帧。
优选地,所述远端MEP进入告警抑制后进一步等待第二预设时间,时间到期后监测是否收到新的ETH-AIS帧,并在未接收到新的ETH-AIS帧时退出告警抑制。
优选地,所述芯片至少包括FPGA芯片或NP芯片或ASIC芯片。
本发明还揭示了一种基于芯片实现OAM告警抑制的装置,包括已配置成可发送ETH-AIS帧的本端MEP和与所述本端MEP属于同一MEG的远端MEP,所述本端MEP用于在监测到故障时,通过所述本端MEP上的芯片向与远端MEP发送ETH-AIS帧;所述远端MEP用于在接收到ETH-AIS帧时,通过所述远端MEP上的芯片进行告警抑制,并在未接收到新的ETH-AIS帧时退出告警抑制。
优选地,所述本端MEP上的芯片单次或周期性地向远端MEP发送ETH-AIS帧。
优选地,所述本端MEP向远端MEP发送ETH-AIS帧后进一步等待第一预设时间,时间到期后监测是否仍存在故障,并在存在故障时继续向远端MEP发送ETH-AIS帧。
优选地,所述远端MEP进入告警抑制后进一步等待第二预设时间,时间到期后监测是否收到新的ETH-AIS帧,并在未接收到新的ETH-AIS帧时退出告警抑制。
优选地,所述芯片至少包括FPGA芯片或NP芯片或ASIC芯片。
本发明的有益效果是:
本发明通过芯片实现ETH-AIS帧的发送、接收及告警抑制,能够降低软件实现告警抑制功能的复杂程度,提高了告警抑制的效率。
附图说明
图1是本发明的方法流程图示意图;
图2是本发明的本端MEP发送ETH-AIS帧处理流程图示意图;
图3是本发明的远端MEP接收ETH-AIS帧处理流程图示意图;
图4是本发明的装置结构框图示意图。
具体实施方式
下面将结合本发明的附图,对本发明实施例的技术方案进行清楚、完整的描述。
结合图1~图3所示,本发明所揭示的一种基于芯片实现OAM告警抑制的方法,包括
S100,已配置成可发送ETH-AIS帧的本端MEP在监测到故障时,通过所述本端MEP上的芯片向与所述本端MEP属于同一MEG的远端MEP发送ETH-AIS帧;
具体地,维护端点MEP(Maintenance association End Point)是ETHOAM机制的执行主体,在一个MEG(Maintenance association End Poin)中通常包括多个MEP。为了实现告警抑制功能,实施时,仅需在一个MEP(记为本端MEP)上进行配置,使其能够向与本端MEP属于同一MEG的其他MEP(记为远端MEP)发送ETH-AIS(Ethernet Alarm IndicationSignal,以太网告警指示信号)帧即可,远端MEP接收到ETH-AIS帧后停止接收ETH-CCM报文,并抑制自己产生告警,如抑制自己产生失去连续性告警等。实施时,远端MEP的数量为多个,可根据实际需求设置其数量。
具体实施时,本端MEP通过芯片向远端MEP发送ETH-AIS帧,远端MEP通过芯片接收ETH-AIS帧,并在接收到ETH-AIS帧后抑制告警的产生。本发明通过芯片进行ETH-AIS帧的发送与接收,及抑制告警,简化软件的复杂度,提高效率。芯片可选择ASIC(ApplicationSpecific Integrated Circuit,专用集成电路)芯片或者FPGA(Field Programmable GateArray,现场可编程门阵列)芯片或者NP(Network Processor,网络处理器)芯片等等。
进一步地,当本端MEP监测到故障时,还需判断本端MEP上的芯片是否使能ETH-AIS帧发送功能,若使能,则进一步通过芯片发送ETH-AIS帧。实施时,可通过配置芯片的表项配置芯片使能EHT-AIS帧发送功能,如通过配置DsEthMep.AISTxEn表项配置芯片是否使能ETH-AIS接收功能,当DsEthMep.AISTxEn=1时表示使能ETH-AIS帧发送功能。
进一步地,本端MEP通过芯片周期性地向远端MEP发送ETH-AIS帧,或者本端MEP通过芯片单次向远端MEP发送ETH-AIS帧。实施时,可通过配置芯片的表项控制芯片是单次还是周期性地发送ETH-AIS帧。如通过配置芯片的DsEthMep.AISTxEn和DsEthMep.AISTxInterval表项来控制芯片单次或是周期性地发送ETH-AIS帧,即DsEthMep.AISTxEn=1,DsEth Mep.AISTxInterval=0时,芯片单次发送ETH-AIS帧;DsEthMep.AISTxEn=1,DsEthMep.AISTxInterval=1~7时,芯片周期性地发送ETH-AIS帧。
具体地,当DsEthMep.AISTxInterval=1时表示每隔3.33ms发送ETH-AIS帧;DsEthMep.AISTxInterval=2时表示每隔10ms发送ETH-AIS帧;DsEthMep.AISTxInterval=3时表示每隔100ms发送ETH-AIS帧;DsEthMep.AISTxInterval=4时表示每隔1s发送ETH-AIS帧;DsEthMep.AISTxInterval=5时表示每隔10s发送ETH-AIS帧;DsEthMep.AISTxInterval=6时表示每隔1min发送ETH-AIS帧;DsEthMep.AISTxInterval=7时表示每隔10min发送ETH-AIS帧。当然,也可以根据实际需求设置ETH-AIS帧的发送周期。
如图2所示,本端MEP向远端MEP发送ETH-AIS帧后,本端MEP还需每隔第一预设时间监测是否发生故障,当时间到期后,若是仍存在故障,则继续通过芯片向远端MEP发送ETH-AIS帧。
S200,远端MEP在接收到ETH-AIS帧时,通过所述远端MEP上的芯片进行告警抑制,并在未接收新的ETH-AIS帧时退出告警抑制。
具体地,本端MEP单次或周期性地向远端MEP发送ETH-AIS帧,当远端MEP接收到ETH-AIS帧时,远端MEP立即通过其上的芯片抑制告警的产生,并停止接收ETH-CCM报文。芯片可选择ASIC(Application Spe cific Integrated Circuit,专用集成电路)芯片或者FPGA(Field Programm able Gate Array,现场可编程门阵列)芯片或者NP(NetworkProcessor,网络处理器)芯片等等。
进一步地,远端MEP接收到ETH-AIS帧时还需进一步判断远端MEP上的芯片是否使能了接收ETH-AIS功能,若是,则通过芯片进行告警抑制。实施时,可通过配置芯片的表项配置芯片使能EHT-AIS帧接收功能,如通过配置DsEthMep.AISRxEn表项配置芯片是否使能ETH-AIS接收功能,当DsEthMep.AISTxEn=1时表示使能ETH-AIS帧发送功能。
更进一步地,如图3所示,当远端MEP使能了ETH-AIS接收功能时,远端MEP进入告警抑制并等待第二预设时间,时间到期后监测是否接收到新的ETH-AIS帧,若接收到新的ETH-AIS帧,则远端MEP继续进行告警抑制,直到不再接收到新的ETH-AIS帧。当远端MEP不再接收到新的ETH-AIS帧时,表明远端MEP无需进行告警抑制,远端MEP退出告警抑制,并继续接收ETH-CCM报文。
如图4所示,本发明还揭示了一种基于芯片实现OAM ETH-AIS告警抑制的装置,包括本端MEP和多个远端MEP,其中,本端MEP已配置成能够发送ETH-AIS帧,远端MEP与本端MEP属于同一MEG。本端MEP用于在监测到故障时,通过本端MEP上的芯片向远端MEP发送ETH-AIS帧;远端MEP用于在接收到EHT-AIS帧时,通过远端MEP上的芯片进行告警抑制,并在未收到新的ETH-AIS帧时退出告警抑制。
具体地,维护端点MEP(Maintenance association End Point)是ETHOAM机制的执行主体,在一个MEG(Maintenance association End Poin)中通常包括多个MEP。实施时,仅需在一个MEP(记为本端MEP)上进行配置,使其能够向与本端MEP属于同一MEG的其他MEP(记为远端MEP)发送ETH-AIS(Ethernet Alarm Indication Signal,以太网告警指示信号)帧即可,远端MEP接收到ETH-AIS帧后停止接收ETH-CCM报文,并抑制自己产生告警,如抑制自己产生失去连续性告警等。
进一步地,本端MEP通过芯片向远端MEP发送ETH-AIS帧,远端MEP通过芯片接收ETH-AIS帧,并在接收到ETH-AIS帧后抑制告警的产生。本发明通过芯片进行ETH-AIS帧的发送与接收,及抑制告警,简化软件的复杂度,提高效率。芯片可选择ASIC(ApplicationSpecific Integrated Circuit,专用集成电路)芯片或者FPGA(Field Programmable GateArray,现场可编程门阵列)芯片或者NP(Network Processor,网络处理器)芯片等等。
更进一步地,当本端MEP监测到故障时,还需判断本端MEP上的芯片是否使能ETH-AIS帧发送功能,若使能,则进一步通过芯片发送ETH-AIS帧。实施时,可通过配置芯片的表项配置芯片使能EHT-AIS帧发送功能,如通过配置DsEthMep.AISTxEn表项配置芯片是否使能ETH-AIS接收功能,当DsEthMep.AISTxEn=1时表示使能ETH-AIS帧发送功能。
实施时,本端MEP通过芯片周期性地向远端MEP发送ETH-AIS帧,或者本端MEP通过芯片单次向远端MEP发送ETH-AIS帧。可通过配置芯片的表项控制芯片是单次还是周期性地发送ETH-AIS帧。如通过配置芯片的DsEthMep.AISTxEn和DsEthMep.AISTxInterval表项来控制芯片单次或是周期性地发送ETH-AIS帧,即DsEthMep.AISTxEn=1,DsEthMep.AISTxInterval=0时,芯片单次发送ETH-AIS帧;DsEthMep.AISTxEn=1,DsEthMep.AISTxInterval=1~7时,芯片周期性地发送ETH-AIS帧。
具体地,当DsEthMep.AISTxInterval=1时表示每隔3.33ms发送ETH-AIS帧;DsEthMep.AISTxInterval=2时表示每隔10ms发送ETH-AIS帧;DsEthMep.AISTxInterval=3时表示每隔100ms发送ETH-AIS帧;DsEthMep.AISTxInterval=4时表示每隔1s发送ETH-AIS帧;DsEthMep.AISTxInterval=5时表示每隔10s发送ETH-AIS帧;DsEthMep.AISTxInterval=6时表示每隔1min发送ETH-AIS帧;DsEthMep.AISTxInterval=7时表示每隔10min发送ETH-AIS帧。当然,也可以根据实际需求设置ETH-AIS帧的发送周期。
本端MEP向远端MEP发送ETH-AIS帧后,本端MEP还需每隔第一预设时间监测是否发生故障,当时间到期后,若是仍存在故障,则继续通过芯片向远端MEP发送ETH-AIS帧。
本端MEP单次或周期性地向远端MEP发送ETH-AIS帧,当远端MEP接收到ETH-AIS帧时,远端MEP立即通过其上的芯片抑制告警的产生,并停止接收ETH-CCM报文。芯片可选择ASIC(Application Specific Inte grated Circuit,专用集成电路)芯片或者FPGA(FieldProgrammable Gate Array,现场可编程门阵列)芯片或者NP(Network Processor,网络处理器)芯片等等。
进一步地,远端MEP接收到ETH-AIS帧时还需进一步判断远端MEP上的芯片是否使能了接收ETH-AIS功能,若是,则通过芯片进行告警抑制。实施时,可通过配置芯片的表项配置芯片使能EHT-AIS帧接收功能,如通过配置DsEthMep.AISRxEn表项配置芯片是否使能ETH-AIS接收功能,当DsEthMep.AISTxEn=1时表示使能ETH-AIS帧发送功能。
更进一步地,当远端MEP使能了ETH-AIS接收功能时,远端MEP进入告警抑制并等待第二预设时间,当时间到期后监测是否接收到新的ETH-AIS帧,若接收到新的ETH-AIS帧,则远端MEP继续进行告警抑制,直到不再接收到新的ETH-AIS帧。当远端MEP不再接收到新的ETH-AIS帧时,表明远端MEP无需进行告警抑制,远端MEP退出告警抑制,并继续接收ETH-CCM报文。
本发明的技术内容及技术特征已揭示如上,然而熟悉本领域的技术人员仍可能基于本发明的教示及揭示而作种种不背离本发明精神的替换及修饰,因此,本发明保护范围应不限于实施例所揭示的内容,而应包括各种不背离本发明的替换及修饰,并为本专利申请权利要求所涵盖。
Claims (10)
1.一种基于芯片实现OAM告警抑制的方法,其特征在于,包括
已配置成可发送ETH-AIS帧的本端MEP在监测到故障时,通过所述本端MEP上的芯片向与所述本端MEP属于同一MEG的远端MEP发送ETH-AIS帧;
远端MEP在接收到ETH-AIS帧时,通过所述远端MEP上的芯片进行告警抑制,并在未接收到新的ETH-AIS帧时退出告警抑制。
2.根据权利要求1所述的方法,其特征在于,所述本端MEP上的芯片单次或周期性地向远端MEP发送ETH-AIS帧。
3.根据权利要求1所述的方法,其特征在于,所述本端MEP向远端MEP发送ETH-AIS帧后进一步等待第一预设时间,时间到期后监测是否仍存在故障,并在存在故障时继续向远端MEP发送ETH-AIS帧。
4.根据权利要求1所述的方法,其特征在于,所述远端MEP进入告警抑制后进一步等待第二预设时间,时间到期后监测是否收到新的ETH-AIS帧,并在未接收到新的ETH-AIS帧时退出告警抑制。
5.根据权利要求1所述的方法,其特征在于,所述芯片至少包括FPGA芯片或NP芯片或ASIC芯片。
6.一种基于芯片实现OAM告警抑制的装置,其特征在于,包括已配置成可发送ETH-AIS帧的本端MEP和与所述本端MEP属于同一MEG的远端MEP,所述本端MEP用于在监测到故障时,通过所述本端MEP上的芯片向与远端MEP发送ETH-AIS帧;所述远端MEP用于在接收到ETH-AIS帧时,通过所述远端MEP上的芯片进行告警抑制,并在未接收到新的ETH-AIS帧时退出告警抑制。
7.根据权利要求6所述的装置,其特征在于,所述本端MEP上的芯片单次或周期性地向远端MEP发送ETH-AIS帧。
8.根据权利要求6所述的装置,其特征在于,所述本端MEP向远端MEP发送ETH-AIS帧后进一步等待第一预设时间,时间到期后监测是否仍存在故障,并在存在故障时继续向远端MEP发送ETH-AIS帧。
9.根据权利要求6所述的装置,其特征在于,所述远端MEP进入告警抑制后进一步等待第二预设时间,时间到期后监测是否收到新的ETH-AIS帧,并在未接收到新的ETH-AIS帧时退出告警抑制。
10.根据权利要求6所述的装置,其特征在于,所述芯片至少包括FPGA芯片或NP芯片或ASIC芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910142490.1A CN109951322A (zh) | 2019-02-26 | 2019-02-26 | 一种基于芯片实现oam告警抑制的方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910142490.1A CN109951322A (zh) | 2019-02-26 | 2019-02-26 | 一种基于芯片实现oam告警抑制的方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109951322A true CN109951322A (zh) | 2019-06-28 |
Family
ID=67007080
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910142490.1A Pending CN109951322A (zh) | 2019-02-26 | 2019-02-26 | 一种基于芯片实现oam告警抑制的方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109951322A (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102215127A (zh) * | 2011-06-08 | 2011-10-12 | 中兴通讯股份有限公司 | 一种信号劣化处理方法、装置及节点设备 |
CN102546248A (zh) * | 2011-12-30 | 2012-07-04 | 华为技术有限公司 | 多协议标签交换环境下精确定位故障位置的方法、装置及系统 |
CN103780427A (zh) * | 2014-01-17 | 2014-05-07 | 加弘科技咨询(上海)有限公司 | 基于fpga生成多协议错误管理报文的方法及系统 |
CN105100020A (zh) * | 2014-05-16 | 2015-11-25 | 中兴通讯股份有限公司 | 数据的处理方法、装置及网络设备 |
-
2019
- 2019-02-26 CN CN201910142490.1A patent/CN109951322A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102215127A (zh) * | 2011-06-08 | 2011-10-12 | 中兴通讯股份有限公司 | 一种信号劣化处理方法、装置及节点设备 |
CN102546248A (zh) * | 2011-12-30 | 2012-07-04 | 华为技术有限公司 | 多协议标签交换环境下精确定位故障位置的方法、装置及系统 |
CN103780427A (zh) * | 2014-01-17 | 2014-05-07 | 加弘科技咨询(上海)有限公司 | 基于fpga生成多协议错误管理报文的方法及系统 |
CN105100020A (zh) * | 2014-05-16 | 2015-11-25 | 中兴通讯股份有限公司 | 数据的处理方法、装置及网络设备 |
Non-Patent Citations (1)
Title |
---|
陶映旭: ""ITU_T_Y.1731的软件实现与优化分析"", 《中国优秀硕士学位论文全文数据库(电子期刊),信息科技辑》 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102055525B (zh) | 环路检测和控制方法 | |
CN104301146A (zh) | 软件定义网络中的链路切换方法和装置 | |
CN105429814B (zh) | 利用多板卡保护bfd的方法和设备 | |
CN102594643B (zh) | 一种控制器局域网总线通讯控制方法、装置及系统 | |
EP3024160B1 (en) | Control method, device and optical transceiver | |
CN101394264A (zh) | 周期性报文传递的监控方法及装置 | |
CA2668671A1 (en) | Serial communications protocol for safety critical systems | |
US20080002569A1 (en) | Method and apparatus for identifying a fault in a communications link | |
CN109951322A (zh) | 一种基于芯片实现oam告警抑制的方法及装置 | |
CN105703967B (zh) | 一种检测标签交换路径连通性的方法及装置 | |
CN105897446B (zh) | 一种基于fpga的efm oam处理方法以及硬件实现装置 | |
JP2011010047A (ja) | パケットネットワークにおける障害監視システム | |
CN110011826A (zh) | 一种基于芯片实现oam eth-ed的方法及装置 | |
JP3576931B2 (ja) | 障害通報方式および方法 | |
CN103036724A (zh) | 状态信息传输方法、网络设备及组合设备 | |
CN112073270A (zh) | 一种链路故障检测方法及装置 | |
CN104601369A (zh) | It运维报警方法、装置和系统 | |
JP5369748B2 (ja) | 光インタフェース装置を含む通信装置 | |
KR20080067860A (ko) | 네트워크 관리 장치의 통신 제어 방법 | |
CN101686199A (zh) | 以太网保护系统中控制报文的处理方法、装置及系统 | |
US20090238083A1 (en) | Line monitoring apparatus and line monitoring method | |
JP2005268889A (ja) | 伝送路切替システムおよび伝送路切替システムの動作方法 | |
EP2833592B1 (en) | Communication system, transmission device, circuit control device, circuit condition monitoring method and non-temporary computer-readable medium storing a program | |
CN105871579B (zh) | 一种以太网供电过流检测的方法和装置 | |
US20110267974A1 (en) | Communication apparatus, communication system, and slave station apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: 215101 unit 13 / 16, 4th floor, building B, No. 5, Xinghan street, Suzhou Industrial Park, Jiangsu Province Applicant after: Suzhou Shengke Communication Co.,Ltd. Address before: Unit 13 / 16, 4th floor, building B, No.5 Xinghan street, Suzhou Industrial Park, 215000 Jiangsu Province Applicant before: CENTEC NETWORKS (SU ZHOU) Co.,Ltd. |
|
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20190628 |