CN109891756B - 可重置分段可缩放移位器 - Google Patents

可重置分段可缩放移位器 Download PDF

Info

Publication number
CN109891756B
CN109891756B CN201980000177.2A CN201980000177A CN109891756B CN 109891756 B CN109891756 B CN 109891756B CN 201980000177 A CN201980000177 A CN 201980000177A CN 109891756 B CN109891756 B CN 109891756B
Authority
CN
China
Prior art keywords
data
shift
shifter
segment
stage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980000177.2A
Other languages
English (en)
Other versions
CN109891756A (zh
Inventor
林兴武
关文伟
梁靖康
曾江州
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hong Kong Applied Science and Technology Research Institute ASTRI
Original Assignee
Hong Kong Applied Science and Technology Research Institute ASTRI
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/264,070 external-priority patent/US10877729B2/en
Priority claimed from US16/264,161 external-priority patent/US10826529B2/en
Application filed by Hong Kong Applied Science and Technology Research Institute ASTRI filed Critical Hong Kong Applied Science and Technology Research Institute ASTRI
Priority claimed from PCT/CN2019/074532 external-priority patent/WO2020155136A1/en
Publication of CN109891756A publication Critical patent/CN109891756A/zh
Application granted granted Critical
Publication of CN109891756B publication Critical patent/CN109891756B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Complex Calculations (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

描述了支持多指令多数据(MIMD)的可重置移位器配置的系统和方法。根据实施例实施的移位器支持有关数据移位的多个数据移位,其中多个单独不同数据移位是并行地一次性地实施。可重置分段可缩放移位器,除了可重置扩展性以支持各种比特长度数据的数据移位,还被配置以并行地支持不同比特长度的数据移位。数据移位器实施了分段,方便不同比特长度的数据移位。对于每个这种分段可以提供不同的数据移位命令,从而有助于各种比特长度数据并行地进行多个数据移位。可重置分段可缩放移位器配置为输入数据的每个消息提供完全可重置的数据宽度和移位命令。

Description

可重置分段可缩放移位器
【相关申请的交叉引用】
本申请涉及与本申请同时提交的标题为“并行LDPC解码器(PARALLEL LDPCDECODER)”的共同转让的美国专利申请号[HKAP.P0132US.10010543350],其整个内容以引用的方式并入本文中,用于所有的可适用的目的。
【技术领域】
本发明总体而言涉及数据移位,特别涉及可重置的移位器。
【背景技术】
移位器通常是数字信号处理中的重要元件。例如,移位器用于各种应用,如信道解码器(如5G准循环低密度奇偶校验(QC-LDPC)解码器)、CPU的算术逻辑单元(ALU)、坐标旋转数字计算机(CORDIC)处理器、数据加密(如Rijndael算法)等。
可以使用移位器来提供三种主要类型的数据移位。图1显示了用于数据移位的算术移位、逻辑移位和循环移位类型的8比特ALU的比特移位示例。图1的数据移位类型示例描述了数据移位的左移位和右移位。
从图1所示示例可以理解,移位器提供的数据移位不仅只涉及向左或向右的简单移位数据比特。例如,在实施算术移位时,输入是一个带符号的数字(如在所述8位示例中,比特[7]是一个符号比特),当比特向右移位时,插入符号比特作为最左比特。或者,在实施算术移位时,当比特向左移位时,插入“0”比特作为最右比特。在实施逻辑移位时,当比特向左移位时,插入“0”比特作为最右比特,当比特向右移位时,插入“0”比特作为最左比特。在实施循环移位时,当比特向左移位时,插入最左边的比特作为最右比特,而当比特向右移位时,插入最右边的比特作为最左比特。因此,配置用于实施数据移位的电路可能有些复杂,特别是如果被配置为适应多种类型的数据移位。
关于数据移位的例子,传统移位器支持单个移位命令。例如,传统移位器的常见配置是单指令单数据(SISD)实施,如图2A所示。在SISD移位器运行时,关于输入数据(X,如图1的包含八比特[7:0]的例子),提供单个移位命令(CMD),用于实施数据移位,产生相应的输出数据(Y,如根据CMD移位的比特[7:0])。传统移位器的另一种常见配置是单指令多数据(SIMD)实施,如图2B所示。在SIMD移位器运行时,关于多个输入数据(X_1、X_2、...、X_M,如每个输入数据都是图1的八比特[7:0]示例),提供单个移位命令(CMD),用于对每个输入都实施相同的数据移位,生成相应的输出数据(Y_1、Y_2、...、Y_M,如每个都是根据CMD移位的比特[7:0])。这种传统移位器不支持多个数据移位命令,该多个数据移位命令允许并行地实施单个、多个不同数据移位(例如,对多个输入数据如X_1、X_2、...、X_M中的每个输入数据提供不同的数据移位)。
已经有实施可重置可缩放(scalable)移位器配置来适应关于不同比特尺寸数据的数据移位。图3显示一个示例的典型可重置移位器的可缩放运行,其中移位器适应高达八比特数据移位,数据移位的例子涉及五比特数据。这种传统的可重置可缩放移位器的逻辑电路是基于移位器可以处理的最长比特长度的输入数据而设计的。在运行时,当处理较短比特长度的输入数据时,逻辑电路的一部分是空闲的。例如,如图3所示,尽管移位器可重置以适应小于移位器所支持全数据比特的数据移位,但在特别的数据移位期间(例如,关于数据比特位置[7:5]的电路保持空闲,而关于数据比特位置[4:0]的电路则对5比特输入数据执行移位),关于缩小输入的不需要数据移位的那部分移位器保持空闲。可以容易理解,由于输入数据的比特长度随应用而变化,所以移位器中的硬件资源可能明显地未被充分利用。
现有技术的移位器配置的具体示例可以在美国专利9,537,510和8,713,399中找到。美国专利9,537,510中的移位器提供了以下实施,即多个移位器阶段协作以提供SISD配置,支持关于M比特输入数据的可变移位值。但是,此移位器不支持可变大小的并行分段(segmented)数据。美国专利8,713,399中的移位器提供了以下实施,即SIMD配置支持预定数据大小的多个输入数据的数据移位。例如,对于一组三个输入消息(即n=3)、一组六个输入消息(即n=6)或一组九个输入消息(即n=9),执行一个相同的移位命令,提供数据移位。但是,此移位器不支持所有可能的数据大小值,而是仅支持预定的数据大小。此外,对于组中每个输入消息,执行相同的数据移位。
【发明内容】
本发明涉及支持多指令多数据(MIMD)的可重置移位器配置的系统和方法。根据本发明实施例而实施的移位器,支持有关数据移位的多个数据移位,其中多个单独的不同数据移位被并行一次性地实施。在根据实施例运行时,可以使用多个数据移位命令,使得多个数据(如输入数据的每个消息)可以有独自的移位命令,从而对于每个这种数据,实施不同的数据移位。
根据本发明实施例而实施的MIMD移位器,提供可重置分段可缩放移位器配置。可重置分段可缩放移位器,除了可重置扩展性以支持各种比特长度数据的数据移位,还被配置以并行地支持不同比特长度的数据移位。例如,可以并行地向不同比特长度的消息提供单独的数据移位。因此,可重置分段可缩放移位器的输入可以包括不同尺寸的混合输入。
实施例的数据移位器实施分段,方便不同比特长度的数据移位。例如,在可重置分段可缩放移位器的每个分段中,可以对来自输入数据的一个或多个消息提供数据移位。在根据实施例运行时,可重置分段可缩放移位器的分段利用逻辑的其他空闲部分来对其他输入数据进行数据移位。对于每个这种分段可以提供不同数据移位命令,从而有助于各种比特长度数据并行地进行多个数据移位。
可重置分段可缩放移位器配置为输入数据的每个消息提供完全可重置的数据宽度和移位命令。例如,移位器可关于分段数(M)(如1≤M≤N)、每个分段的尺寸(N_m)(如N≥N_m≥2)、每个分段的移位值(S)(0≤S≤N)、每个分段的移位方向(D)(如D是左或右)、和/或每个分段的移位类型(T)(如T是逻辑的、算术的或循环的)进行重置。根据本发明概念,这种可重置分段可缩放移位器灵活且有效利用硬件来并行处理各种比特长度的数据输入。
前面已经相当广泛地概述了本发明的特征和技术优点,以便可以更好地理解随后的本发明的详细描述。在下文中将描述本发明的其他特征和优点,其形成本发明权利要求的主题。本领域技术人员应该理解,所公开的概念和具体实施例可以容易地当作一个基础,用于修改或设计用于实现本发明相同目的的其他结构。本领域技术人员还应该认识到,这种等同构造不脱离所附权利要求中阐述的本发明精神和范围。当结合附图考虑时,从以下描述将更好地理解被认为是本发明特征的新颖特性,有关其组织和操作方法,以及其他目的和优点。然而,应该清楚地理解,提供每个附图仅仅是为了说明和描述的目的,而不是作为对本发明限制的定义。
【附图说明】
为了更完整地理解本发明,现参考以下结合附图的描述,其中:
图1显示数据左移和数据右移的数据移位类型示例;
图2A和2B显示现有技术的单指令移位器;
图3显示一种现有技术的典型可重置移位器实施的可缩放操作;
图4A和图4B显示本发明实施例的可重置分段可缩放移位器的多指令多数据实施;
图5A显示本发明实施例的可重置分段可缩放移位器实施单个分段提供循环移位;
图5B-图5D显示有关图5A的可重置分段可缩放移位器实施例的对数移位器配置的详情;
图6显示本发明实施例的输出阶段,其被配置以合并右移位器部分和左移位器部分来提供循环移位结果;
图7显示本发明实施例的可重置分段可缩放移位器实施两个分段提供循环数据移位;
图8显示本发明实施例的对数移位器配置的移位器阶段;
图9显示本发明实施例的可重置分段可缩放移位器实施两个分段提供算术数据右移;
图10显示本发明实施例的输出阶段,其被配置以将移位器结果替换为符号比特来提供算术移位结果;
图11显示本发明实施例的可重置分段可缩放移位器实施两个分段提供算术数据左移;
图12显示本发明实施例的输出阶段,其被配置以将移位器结果替换为0来提供算术移位结果;
图13显示本发明实施例的可重置分段可缩放移位器实施两个分段提供逻辑数据右移;
图14显示本发明实施例的输出阶段,其被配置以将移位器结果替换为0来提供逻辑移位结果;
图15显示本发明实施例的可重置分段可缩放移位器实施两个分段提供逻辑数据左移;
图16显示本发明实施例的可重置分段可缩放移位器的详情:
图17A-图17F显示本发明实施例的可控数据路径元件的配置,其可用于支持循环移位、算术移位和逻辑移位的可重置分段可缩放移位器的输出阶段中;
图18显示本发明实施例的可重置分段可缩放移位器的分节的(sectioned)移位器阶段配置;
图19显示本发明实施例的可重置分段可缩放移位器实施分节的详情;
图20显示本发明实施例的输出阶段,其被配置以合并右移位器部分和左移位器部分的结果来提供循环移位结果。
【具体实施方式】
图4A显示本发明实施例的可重置分段可缩放移位器400。可重置分段可缩放移位器400提供一种支持多指令多数据(MIMD)的可重置移位器配置。特别是,提供给可重置分段可缩放移位器400的输入数据(X)包括多个消息(M),显示为消息X_1、X_2、…、X_M,其中对于这些消息,可以并行一次性地实施多个单独的不同数据移位,以提供有移位数据的M个消息的输出数据(Y),显示为消息Y_1、Y_2、...、Y_M。因此,多个数据移位命令(如CMD_1、CMD_2、...、CMD_M)与输入数据消息相关联。根据实施例运行时,每个输入数据的消息(如X_1、X_2、...、X_M)都根据一个相应的数据移位命令(如CMD_1→X_1、CMD_2→X_2、...、CMD_M→X_M)来进行单个移位,从而促进每个输出消息(如Y_1、Y_2、...、Y_M)的不同数据移位。
根据可重置分段可缩放移位器400实施的分段配置,有助于利用逻辑的空闲部分来对其他输入数据进行移位。图4B显示本发明实施例的有关可重置分段可缩放移位器400的其他细节,包括其分段配置。特别地,图4B所示的可重置分段可缩放移位器400包括输入阶段410、移位器阶段420和输出阶段430,实施分段配置。
例如,输入阶段410可以包括可配置存储器元件(如随机存取存储器(RAM)、闪存、磁存储器、光存储器等)和/或可控数据路径(如可控数据路径元件),适于存储输入到可重置分段可缩放移位器400的消息数据,为其提供移位并可控地将这些数据与移位器阶段420的可重新配置分段相关联。从以下讨论可以更好地理解,输入阶段410用于将输入数据(X)的一个或多个消息(如X_1、X_2、...、X_M)与移位器阶段420的对应分段相关联。例如,在所述实施例中,输入数据(X)包括消息X_1、X_2、X_3、…、X_M,其中输入阶段410促进消息X_1的N_1个比特(如消息X_1的比特0到N_1-1)与移位器阶段420的分段1的对应关系,促进消息X_2的N_2个比特(如消息X_2的比特0到N_2-1)与移位器阶段420的分段2的对应关系,促进消息X_3的N_3个比特(如消息X_3的比特0到N_3-1)与移位器阶段420的分段3的对应关系,促进消息X_M的N_M个比特(如消息X_M的比特0到N_M-1)与移位器阶段420的分段M的对应关系。
例如,移位器阶段420可以包括适合实施数据移位的可控数据路径元件(如多路复用器和相关控制元件)。这种数据路径元件可以实施各种移位器架构,诸如对数移位器配置、桶形移位器配置、组合移位器配置等。从以下讨论将更好地理解,移位器阶段420提供可重置可缩放的分段,其可用于对输入数据的多个消息并行地实施数据移位。在所述实施例中,显示了移位器阶段420的控制器421,用于根据与输入数据(如X=X_1、X_2、X_3、...、X_M)相关联的数据移位命令(如CMD_1、CMD_2、...、CMD_M)向移位器阶段420的分段提供单独的移位命令。根据相应的数据移位命令,移位器阶段420的分段独立地提供数据移位(如分段1的左循环、分段2的左循环、以及分段M的右循环),因此并行地一次性地实施多个单独的不同数据移位。
应当理解,尽管在图4B示例中描述了循环移位的实施,但实施例可以实施各种数据移位类型(如算术移位、逻辑移位和/或循环移位),无论是通过所有分段还是以分段的各种不同组合。此外,在可重置分段可缩放移位器400的一些数据移位例子中,也可以配置一个或多个分段不提供任何数据移位操作。例如,在所述数据移位例子中,图4B示例性实施例中的分段3就未用于数据移位(如空闲或被配置为直接传递数据比特而不移位)。例如,这种未使用的分段可用于以下情况,如输入数据(X)的消息(X_1、X_2、...、X_M)总体包含更少比特,比可重置分段可缩放移位器400能容纳的比特更少。这些未使用分段的位置可以是可重置分段可缩放移位器内的任何位置,以方便适应各种消息长度,以促进一个以相应消息最低有效位(LSB)开始的分段等,这些将从以下讨论更好地理解。
可重置分段可缩放移位器400被配置以可重置有关输入数据的每个消息的数据宽度和/或移位命令。例如,如以下详细所示,移位器阶段420可重置有关分段数目(M)(如1≤M≤N)、每个分段的大小(N_m)(如N≥N_m≥2)、每个分段的移位值(S)(S_m)(0≤S_m≤N)、每个分段的移位方向(D)(D_m)(如D_m是左或右)、和/或每个分段的移位类型(T)(T_m)(如T_m是逻辑的、算术的或循环的),其任何一个或全部都可以由控制器421控制。提供给可重置分段可缩放移位器400(如给控制器421)的各个数据移位命令(如CMD_1、CMD_2、...、CMD_M)可以包括各种这样的信息(如各个分段的大小(N_m)、各个分段的移位值(S_m)、各个分段的移位方向(D_m)、各个分段的移位类型(T_m)等)。另外或替代地,包括各种这样信息(如分段数量(M)、每个分段的大小(N_m)、全局适用的移位值(S)、全局适用的移位方向(D)、全局适用的移位类型(T)等)的一个或多个通用数据移位命令(如CMD,在所示实施例中未显示),可被提供给可重置分段伸放缩移位器400(如给控制器421),用于控制移位器和/或分段的各个方面。
例如,输出阶段430可以包括可配置的存储器元件(如RAM、闪存、磁存储器、光学存储器等)和/或可控的数据路径(如可控数据路径元件),适于可控制地将移位器阶段420的可重置分段与输出数据消息相关联,用于存储移位的消息数据。从以下讨论可以更好地理解,输出阶段430用于将移位器阶段420的分段与输出数据(Y)的一个或多个消息(如Y_1、Y_2、...、Y_M)相关联。例如,在所述实施例中,输出数据(Y)包括消息Y_1、Y_2、Y_3、....、Y_M,其中输出阶段430促进消息Y_1的N_1个移位比特(如消息Y_1的比特0到N_1-1)与移位器阶段420的分段1的对应关系,促进消息Y_2的N_2个移位比特(如消息Y_2的比特0到N_2-1)与移位器阶段420的分段2的对应关系,促进消息Y_3的N_3个未移位比特(如消息Y_3的比特0到N_3-1)与移动器阶段420的分段3(在所述图示中是空闲的)的对应关系,以及促进消息Y_M的N_M个移位比特(如消息Y_M的位0到N_M-1)与移位器阶段420的分段M的对应关系。
为了帮助理解本发明概念,以下参考对数移位器配置,描述移位器实施例,其使用8比特长度的输入/输出数据的3阶段架构来提供数据移位,应该理解,这些只是示例性的实施方式,并不限制本发明。可重置分段可缩放移位器可以使用诸如对数移位器配置、桶形移位器配置、组合移位器配置或其组合来实施。为简化起见,这里提供8比特可重置分段可缩放移位器的示例,期望本发明的可重置分段可缩放移位器能够容纳极大的数据输入(如用于5G QC-LDPC解码器的384个数据输入)。同样地,为了简化在此讨论的概念,尽管提供了少量分段(如M=1或M=2)配置的分段示例,但可重置分段可缩放移位器能够采纳各种分段尺寸的广范围分段配置(如范围从2到384比特的分段,分段尺寸从384到2,用于上述5G QC-LDPC解码器实施)。
为了方便理解本发明概念,图5A显示以相对简单配置而实施的可重置分段可缩放移位器400的示例性实施例。图5A实施例的可重置分段可缩放移位器400被配置为8比特单分段实施,其提供3比特循环右移(如移位器大小N=8,分段数M=1,分段1尺寸N_1=8,分段1移位值S_1=3,分段1移位方向D_1=右,分段1移位类型T_1=循环)。
在所述示例中,输入数据(X)包括8比特。因此,输入数据可以表示为X[7:0],其中X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}。相应地,输出数据可以表示为Y[7:0],其中Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]}。如上所述,在该示例中,分段(M)的数量是1。因此,X_1[7:0]=X[7:0]和Y_1[7:0]=Y[7:0],其中X_1[7:0]是分段1的输入数据,而Y_1[7:0]]是分段1的输出数据。
如图5B-图5D所示,可以使用对数移位器配置来实施图5A的可重置分段可缩放移位器。对数移位器的阶段数是K=ceil[log2(N)]。在示例性实施例中,N=8,因此K=log2(8)=3。3阶段对数移位器,如图5B所示的移位器阶段420的右移位部分,其中YR_1[7:0]=阶段1的输出,YR_2[7:0]=阶段2的输出,YR_3[7:0]=阶段3的输出。
对数移位器的阶段在每个阶段实施对数递增移位(例如,在阶段1移位1比特,在阶段2移位2比特,在阶段4移位4比特)。由阶段提供的移位,可以被可控地组合,以提供移位值范围从0(即直接传递数据比特而不移位)到所有阶段的组合总移位值(如在3阶段示例中1+2+4=7)。在所述实施例的示例中,分段1移位值S_1=3,且分段1移位方向D_1=右。分段1的右移命令可以表示为SR1=3,其也可以表示为3比特二-十进制编码(BCD)3'b011。应当理解,3比特BCD移位命令表示对应于3阶段操作,以执行期望的数据移位。特别地,在BCD表示中,LSB(在该示例中为1)对应于被选中的阶段1的移位(阶段1提供右移1位),中间位(在该示例中为1)对应于被选中的阶段2的移位(阶段2提供右移2位),最高有效位(MSB)(本示例中为0)对应于未被选中的阶段3的移位(阶段3直接传递数据比特并不提供右移4比特),从而提供3比特右移。
对于移位器的每个阶段提供控制信号,以关于任何数据移位来实施前述命令。例如,如图5C所示,可以使用多路复用器架构来实施移位器各个阶段上的任何特定比特的数据移位。特别地,多路复用器501可以布置在每个阶段的路径结点处(例如,在阶段1的路径0和路径1、路径1和路径2、路径2和路径3、路径3和路径4、路径4和路径5、路径5和路径6、以及路径6和路径7的结点处,在阶段2的路径0和路径2、路径1和路径3、路径2和路径4、路径3和路径5、路径4和路径6、路径5和路径7的结点处,在右移位部分521(图5D)的阶段3上的路径0和路径4、路径1和路径5、路径2和路径6、以及路径3和路径7的结点处,在阶段1上的路径1和路径0、路径2和路径1、路径3和路径2、路径4和路径3、路径5和路径4、路径6和路径5、以及路径7和路径6的结点处,在阶段2上的路径2和路径0、路径3和路径1、路径4和路径2、路径5和路径3、路径6和路径4、以及路径7和路径5的结点处,在左移位部分522的阶段3上的路径4和路径0、路径5和路径1、路径6和路径2、路径7和路径3的结点处),并提供一个控制信号来选择输出移位数据或直接传递数据。
如图5C所示,前述实施例提供SR_k[n]作为阶段k路径n的控制信号。因此,在图5B所示的3阶段移位器阶段420的右移位部分中,SR_1[7:0]=右移位阶段1路径的控制信号,SR_2[7:0]=右移位阶段2路径的控制信号,SR_3[7:0]=右移位阶段3路径的控制信号。如果路径的控制信号是“0”,则数据将沿着相同路径传播到下一阶段。但是,如果路径的控制信号是“1”,则连接到多路复用器的另一路径的数据将沿着该路径传播到下一个阶段。因此,在上述SR1=3=3'b011的示例中,移位器阶段的控制信号可以表示为SR_1[7:0]=1111_1111(阶段1),SR_2[7:0]=1111_1111(阶段2),SR_3[7:0]=0000_0000(阶段3)。在图5D所示的右移位部分521的粗体路径上,描述了根据这些控制信号实施数据移位以提供从X[3]到Y[0]、X[4]到Y[1]、X[5]到Y[2]、X[6]到Y[3]、X[7]到Y[4]的3比特右移。
如前所述,图5A的可重置分段可缩放移位器400被配置为8比特单分段实施,其提供3比特循环右移。但是,图5B所示移位器阶段420的右移位部分并不提供实施数据移位循环方面的路径(例如,将数据从X[2]路由到Y[7]、从X[1]到Y[6]、从X[0]到Y[5])。因此,移位器阶段420还有另一个移位部分,用于这个目的。
图5D显示移位器阶段420的右移位部分521和左移位部分522。根据本发明实施例,在右循环移位操作中,右移位部分521可以提供数据右移,而左移位部分522可以用于实现数据移位的循环。类似地,在左循环移位操作中,左移位部分522可以提供数据左移,而右移位部分521可以用于实现数据移位的循环。此外,从下面讨论可以更好地理解,右移位部分521可以在算术右移和逻辑右移操作中提供右移。类似地,左移位部分522可以在算术左移和逻辑左移操作中提供左移。
如图5D所示,参看示例右侧的3比特循环移位,右移位部分521提供3比特右移,适当地将数据从X[3]路由到Y[0]、从X[4]路由到Y[1]、从X[5]路由到Y[2]、从X[6]路由到Y[3]、以及从X[7]路由到Y[4]。但是,右移位部分521并没有适当地将数据从X[2]路由到Y[7]、从X[1]路由到Y[6]、从X[0]路由到Y[5],用于3比特右移。数据移位循环可以实施为特定输入数据左移。特定右循环移位所需的左移位,可以从分段大小和分段移位值来计算获得(例如,左移位命令等于分段大小减去右移位值)。在以上示例中,SL1=N_1-S_1=8-3=5,其中SL是分段1左移位命令,N_1是分段1的分段大小,S_1是分段1的移位值。分段1的左移位命令可以表示为SL1=5,其也可以表示为3比特二-十进制编码(BCD)3'b011。
右移位部分提供的控制信号类似,前述实施例提供SL_k[n]作为阶段k路径n的控制信号。因此,在图5D所示3个阶段移位器阶段420的左移位部分中,SL_1[7:0]=左移位阶段1的路径的控制信号,SL_2[7:0]=左移位阶段2的路径的控制信号,SL_3[7:0]=左移位阶段3的路径的控制信号。因此,在上述SL1=5=3'b101的示例中,移位器阶段的控制信号可以表示为SL_1[7:0]=1111_1111(阶段1)、SL_2[7:0]=0000_0000(阶段2)、SL_3[7:0]=1111_1111(阶段3)。在图5D所示的左移位部分522的粗体路径上,描述了根据这些控制信号实现数据移位,提供从X[2]到Y[7]、X[1]到Y[6]、X[0]到Y[5]的5比特左移,以实现3比特循环右移。
应当理解,图5B和图5D显示了所有阶段的所有输出(即YR_3[7:0]、YR_2[7:0]、YR_1[7:0])的可选移位器路径的两个选择(即0选择值路径的虚线,1选择值路径的实线),以显示可以使用上述控制信号来选择各种可能路径。例如在图5B,分段1的一个输出YR_1[0]有两个源X[1]和X[0],其中如果选择值为0,则选择来自X[0]的源,但如果选择值为1,则选择X[1]的源。图5D中粗线覆盖的可能可选路径,显示了最终选择路径,贡献给移位器的最终输出。
输出阶段430合并右移位部分521和左移位部分522的结果,从而提供循环移位结果。例如,如图6所示,输出阶段430可以包括多路复用器602,其设置在右移位部分521和左移位部分522的每个路径的相应输出处(例如,两个部分的路径0,两个部分的路径1,两个部分的路径2,两个部分的路径3,两个部分的路径4,两个部分的路径5,两个部分的路径6,以及两个部分的路径7),并提供控制信号以选择右移位数据或左移位数据的输出。可以通过输出选择控制信号S[i]来控制移位器结果的合并,对于i≥SL1,S[i]=1,其中i={0,1,......7},SL1=N_1-S_1。应该理解,在该示例中,由输出阶段430存储和/或输出的数据Y[7:0](即Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]),对应于图5A中的3比特循环右移。
尽管前述示例是参考实施数据右移来描述的,但这些概念可以容易地应用于数据左移。例如,可重置分段可缩放移位器的右移位部分和左移位部分的角色可以颠倒(即,切换右移位部分为左移位部分,反之亦然),以便实现循环左移。
如前所述,图5A-图5D示例的可重置分段可缩放移位器400提供一个相对简单的配置,其中仅提供1个分段(M=1)以帮助理解本发明概念。根据本发明实施例,同一分段内的数据路径都共享同一控制信号值(即,控制分段的数据路径以实施相同的数据移位)。因此,在以上示例中,一个特定阶段内的所有8个路径的控制信号是相同的(例如,对于右移位阶段1,所有控制信号值是1或SR_1[7:0]=1111_1111,对于右移位阶段2,所有控制信号值为1或SR_2[7:0]=1111_1111,对于右移位阶段3,所有控制信号值均为0或SR_3[7:0]=0000_0000,对于左移位阶段1,所有控制信号值均为1或SL_1[7:0]=1111_1111,对于左移位阶段2,所有控制信号值都是0或SL_2[7:0]=0000_0000,对于左移位阶段3,所有控制信号都是1或SL_3[7:0]=1111_1111)。但是,应当理解,根据本发明实施例,前述示例的可重置分段可缩放移位器为每个路径提供单独的控制信号,从而有助于独立地控制分段。相反,传统移位器仅为所有路径提供1个控制信号。因此,这种传统移位器不能支持本发明实施例的分段。
为了更好地描述本发明可重置分段可缩放移位器的分段,请参考图7可重置分段可缩放移位器400实施的2分段(M=2)配置。特别地,图7显示的可重置分段可缩放移位器400,被配置为8比特2分段实施,其中分段1提供3比特循环右移,分段2提供2比特循环右移(例如,移位器大小N=8,分段数M=2,分段1大小N_1=5,分段1移位值S_1=3,分段1移位方向D_1=右,分段1移位类型T_1=循环,分段2大小N_2=3,分段2移位值S_2=2,分段2移位方向D_2=右,分段2移位类型T_2=循环)。
应当理解,尽管图7显示了两分段实施相同类型移位(例如,循环)和相同方向(例如,右)移位的配置,但本发明对这种配置没有任何限制。例如,可重置分段可缩放移位器可以被配置为提供不同尺寸的分段、分段的不同移位方向、分段的不同移位值、和/或分段的不同移位类型。
与图5A示例一样,图7的输入数据(X)包括8比特,其中输入数据可以表示为X[7:0](例如,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}),输出数据可以表示为Y[7:0](例如,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]})。但是,在图7示例中,分段(M)数是2,其中分段1包括5比特,分段2包括3比特,使得X_1[4:0]是分段1的输入,X_2[2:0]是分段2的输入,Y_1[4:0]是分段1的输出数据,Y_2[2:0]是分段2的输出数据。因此,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}={X_2[2:0],X_1[4]:0]},其中X_1[4:0]={X[4],X[3],X[2],X[1],X[0]}和X_2[2:0]={X[7],X[6],X[5]}。类似地,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]}={Y_2[2:0],Y_1[4:0]},其中Y_1[4:0]={Y[4],Y[3],Y[2],Y[1],Y[0]},Y_2[2:0]={Y[7],Y[6],Y[5]}。
图8显示一个可以用于图7可重置分段可缩放移位器中的移位器阶段的例子,其使用对数移位器配置。对数移位器的阶段数是K=ceil[log2(N)],其中如上所述,在示例性实施例中,N=8,因此K=log2(8)=3。在图8所示移位器阶段420的右移位部分521和左移位部分522上,显示3阶段对数移位器,其中YR_1[7:0]=右移位部分的阶段1的输出,YR_2[7:0]=右移位部分的阶段2的输出,YR_3[7:0]=右移位部分阶段3的输出,YL_1[7:0]=左移位部分阶段1的输出,YL_2[7]:0]=左移位部分阶段2的输出,YL_3[7:0]=左移位部分阶段3的输出。
如在先前示例中详细讨论的,可重置分段可缩放移位器可以提供SR_k[n]作为阶段k路径n的控制信号。因此,在图8所示的移位器阶段420的右移位部分的3个阶段中,SR_1[7:0]=右移位阶段1的路径的控制信号,SR_2[7:0]=右移位阶段2的路径的控制信号,SR_3[7:0]=右移位阶段2的路径的控制信号。相应地,在图8所示的移位器阶段420的左移位部分的3个阶段中,SL_1[7:0]=左移位阶段1的路径的控制信号,SL_2[7:0]=左移位阶段2的路径的控制信号,SL_3[7:0]=左移位阶段3的路径的控制信号。如果路径的控制信号为“0”,数据将沿同一路径传播到下一阶段。但是,如果路径的控制信号是“1”,连接到多路复用器的另一路径的数据将沿着该路径传播到下一阶段。
在该分段示例中,SR1=3=3'b011(即,分段1移位值S_1=3,分段1移位方向D_1=右)和SR2=2=3'b010(即,分段2移位值S_2=2,分段2移位方向D_2=右)。该分段提供循环移位,因此,使用数据左移来提供数据移位循环。在该示例中,SL1=5-3=2=3'b010(即,分段1大小N_1=5,分段1移位值S_1=3,分段1移位类型T_1=循环),SL2=3-2=1=3'b001(即,分段2大小N_2=3,分段2移位值S_2=2,分段2移位类型T_2=循环)。对于右移位部分,分段移位器阶段的控制信号可以表示为SR_1[7:0]=0001_1111(阶段1),SR_2[7:0]=1111_1111(阶段2),SR_3[7:0]=0000_0000(阶段3),对于左移位部分,分段移位器阶段的控制信号可以表示为SL_1[7:0]=1110_0000(阶段1),SL_2[7:0]=0001_1111(阶段2),SL_3[7:0]=0000_0000(阶段3)。可以理解,每个上述控制信号的最右边5比特,为分段1的5比特提供分段数据移位,每个上述控制信号的最左边3位,为分段2的3比特提供分段数据移位。如图8的右移位部分521的粗体路径所示,根据右移位控制信号(SR_1,SR_2和SR_3)实施数据移位,为分段1提供X[3]到Y[0]和X[4]到Y[1]的3比特右移,并为分段2提供X[7]到Y[5]的2比特右移。相应地,如图8的右移位部分521的粗体路径所示,根据左移位控制信号(SL_1,SL_2,和SL_3)实施数据移位,为分段1的循环方面提供X[0]到Y[2]、X[1]到Y[3]、X[2]到Y[4]的2比特左移,为分段2的循环方面提供X[5]至Y[6]、X[6]至Y[7]的1比特左移。
在图8中,未显示可选移位器路径的未选路径,而是仅显示了每个阶段的每个输出的选中路径,其中粗线表示最终选择路径,贡献于移位器的最终输出。应当理解,未显示未选路径的图8,与图5D形成对比,其中图5显示了可选移位路径的两个选择(即,虚线为选择值0的路径,实线为选择值1的路径),最终选择路径贡献于移位器的最终输出。
如前所述,输出阶段430合并右移位器部分521和左移位器部分522的结果,以提供循环移位结果,例如通过使用如图6所示的多路复用器602。在该分段示例中,合并移位器结果可以由输出选择控制信号S[i]控制,其中:对于i≥SL1,S[i]=1,其中i={0,1,...,4},SL1=N_1-S_1(分段1);对于i≥SL2+5,S[i]=1,其中i={5,6,7},SL2=N_2-S_2(分段2)。可以理解,由输出阶段430存储和/或控制的Y[7:0]数据(即Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0])对应于图7的分段1的3比特循环右移和分段2的2比特循环右移。
尽管参考实施数据右移来描述上述示例,但这些概念可以容易地应用于数据左移。例如,可重置分段可缩放移位器的右移位部分和左移位部分的角色可以调换(即,将右移位部分换为左移位部分,反之亦然),以便实现循环左移。
此外,尽管参考实施循环移位描述了上述两个示例,但这些概念可以容易地应用于其他类型的数据移位。例如,可以使用可重置分段可缩放移位器架构来实施算术移位和/或逻辑移位。因此,图9和11显示了使用可重置分段可缩放移位器架构来实施算术移位的示例,图13和15显示了使用可重置分段可缩放移位器架构来实施逻辑移位的示例。
首先参见图9,显示一个分段算术数据移位的示例。特别地,图9显示可重置分段可缩放移位器400被配置为一个8比特2分段实施,其中分段1提供3比特算术右移,而分段2提供一个2比特算术右移(例如,移位器大小N=8,分段数M=2,分段1大小N_1=5,分段1移位值S_1=3,分段1移位方向D_1=右,分段1移位类型T_1=算术,分段2大小N_2=3,分段2移位值S_2=2,分段2移位方向D_2=右,分段2移位类型T_2=算术)。应当理解,尽管图9显示了两分段实施相同类型移位(例如,算术)和相同方向移位(例如,右)的配置,但本发明对于这种配置是没有任何限制的。
与先前示例一样,图9的输入数据(X)包括8比特,其中输入数据可以表示为X[7:0](例如,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}),输出数据可以表示为Y[7:0](例如,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]})。在图9中,分段数(M)是2,其中分段1包括5比特,分段2包括3比特,X_1[4:0]是分段1的输入,X_2[2:0]是分段2的输入,Y_1[4:0]是分段1的输出数据,Y_2[2:0]是分段2的输出数据。因此,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}={X_2[2:0],X_1[4:0]},其中X_1[4:0]={X[4],X[3],X[2],X[1],X[0]},X_2[2:0]={X[7],X[6],X[5]}。类似地,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]}={Y_2[2:0],Y_1[4:0]},其中Y_1[4:0]={Y[4],Y[3],Y[2],Y[1],Y[0]},Y_2[2:0]={Y[7],Y[6],Y[5]}。
图8显示的使用对数移位器配置来实施移位器阶段示例,可以用于图9的可重置分段可缩放移位器。对数移位器的阶段数是K=ceil[log2(N)],其中如上所述,在示例性实施例中,N=8,因此K=log2(8)=3。对数移位器的3阶段显示在图8移位器阶段420的右移位部分521中,其中YR_1[7:0]=右移位部分阶段1的输出,YR_2[7:0]=右移位部分阶段2的输出,YR_3[7:0]=右移位部分阶段3的输出。应当注意,鉴于不需要左移位部分的功能来实现算术右移,图8的移位器阶段420的左移位部分522未在图9中使用。
如先前所述,可重置分段可缩放移位器可以提供SR_k[n]作为右移位部分阶段k路径n的控制信号。因此,在图8所示移位器阶段420的右移位部分的3个阶段中,SR_1[7:0]=右移位阶段1的路径的控制信号,SR_2[7:0]=右移位阶段2的路径的控制信号,SR_3[7:0]=右移位阶段3的路径的控制信号。如果路径的控制信号是“0”,数据将沿着相同路径传播到下一个阶段。但是,如果路径的控制信号是“1”,连接到多路复用器的另一路径的数据将沿着该路径传播到下一个阶段。在该示例中,左移位部分控制信号SL_k[n]是不需要的,可以是任意值(即,“不关心”)。
在该分段示例中,SR1=3=3'b011(即,分段1移位值S_1=3,分段1移位方向D_1=右),SR2=2=3'b010(即,分段2移位值S_2=2,分段2移位方向D_2=右)。对于右移位部分,分段移位器阶段的控制信号可以表示为SR_1[7:0]=0001_1111(阶段1),SR_2[7:0]=1111_1111(阶段2),SR_3[7:0]=0000_0000(阶段3)。可以理解,每个上述控制信号的最右边5比特,为分段1的5比特提供分段数据移位,上述控制信号的最左边3比特,为分段2的3比特提供分段数据移位。如图8的右移位部分521的粗体路径所示,根据右移控制信号(SR_1,SR_2和SR_3)实施数据移位,为分段1提供X[3]到Y[0]和X[4]到Y[1]的3比特右移,为分段2提供X[7]到Y[5]的2比特右移。
该示例分段的可重置分段可缩放移位器配置提供算术移位,因此,尽管比特确实移位了(例如分段1的路径0和路径1的输出,以及分段2的路径5的输出,如图8的右移位部分521上被圈住的阶段3输出所示),但是插入一个符号比特(例如,分段2的符号比特X[7],分段1的符号比特X[4])作为每个右移操作的最左比特(例如,分段1的路径2、路径3和路径4的输出,分段2的路径6和路径7的输出,如图8的左移位部分522中被圈住的阶段3输出所示)。根据YL_K[N-1:0],可以确定与一个相应符号比特X[N]相连数据的输出位置,其中YL_K数据比特被相应符号比特替代,而不是之前循环移位示例中的左移位输出,用于与右移位部分的输出合并在一起。因此,输出阶段430合并右移位器部分521结果和相应分段的符号比特,来提供算术移位结果,例如通过使用如图10所示的多路复用器1003。在该分段示例中,合并移位器结果和符号比特可以由输出选择控制信号S[i]控制,其中:对于i≥SL1,S[i]=1,其中i={0,1,...,4},SL1=N_1-S_1(分段1);对于i≥SL2+5,S[i]=1,i={5,6,7},SL2=N_2-S_2(分段2)。可以理解,由输出阶段430存储和/或输出的数据Y[7:0](即Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0])对应于图9所示分段1的3比特算术右移和分段2的2比特算术右移。
现参见图11,显示了另一示例的分段算术数据移位。特别地,图11显示了可重置分段可缩放移位器400被配置为一个8比特2分段实施,其中分段1提供2比特算术左移,分段2提供1比特算术左移(例如,移位器大小N=8,分段数M=2,分段1大小N_1=5,分段1移位值S_1=2,分段1移位方向D_1=左,分段1移位类型T_1=算术,分段2大小N_2=3,分段2移位值S_2=1,分段2移位方向D_2=左,分段2移位类型T_2=算术)。应当理解,尽管图11显示了两分段实施相同类型的移位(例如,算术)和相同方向的移位(例如,左)配置,但本发明对这种配置没有任何限制。
与先前示例一样,图11的输入数据(X)包括8比特,其中输入数据可以表示为X[7:0](例如,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}),输出数据可以表示为Y[7:0](例如,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]})。在图11示例中,分段数(M)是2,其中分段1包括5比特,分段2包括3比特,X_1[4:0]是分段1的输入,X_2[2:0]是分段2的输入,Y_1[4:0]是分段1的输出数据,Y_2[2:0]是分段2的输出数据。因此,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}={X_2[2:0],X_1[4:0]},其中X_1[4:0]={X[4],X[3],X[2],X[1],X[0]},X_2[2:0]={X[7],X[6],X[5]}。类似地,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]}={Y_2[2:0],Y_1[4:0]},其中Y_1[4:0]={Y[4],Y[3],Y[2],Y[1],Y[0]},和Y_2[2:0]={Y[7],Y[6],Y[5]}。
图8显示的使用对数移位器配置来实施移位器阶段,可以用于图11的可重置分段可缩放移位器。对数移位器的阶段数是K=ceil[log2(N)],其中如上所述,在示例性实施例中,N=8,因此K=log2(8)=3。在图8所示移位器阶段420的左移位部分522中显示对数移位器的3个阶段,其中YL_1[7:0]=左移位部分的阶段1的输出,YL_2[7:0]=左移位部分的阶段2的输出,YL_3[7:0]=左移位部分的阶段3的输出。应当注意,鉴于不需要右移位部分的功能来实施算术左移,图8移位器阶段420的右移位部分521未在图11中使用。
如先前所述,可重置分段可缩放移位器可以提供SL_k[n]作为左移位部分阶段k路径n的控制信号。因此,在图8所示移位器阶段420的左移位部分的3个阶段中,SL_1[7:0]=左移位阶段1的路径的控制信号,SL_2[7:0]=左移位阶段2的路径的控制信号,SL_3[7:0]=左移位阶段2的路径的控制信号。如果路径的控制信号是“0”,数据将沿着相同路径传播到下一个阶段。但是,如果路径的控制信号是“1”,连接到多路复用器的另一路径的数据将沿着该路径传播到下一个阶段。在该示例中,右移位部分控制信号SR_k[n]是不需要的,可以是任意值(即,“不关心”)。
在该分段示例中,SL1=2=3'b010(即,分段1移位值S_1=2,分段1移位方向D_1=左),SL2=1=3'b001(即,分段2移位值S_2=1,分段2移位方向D_2=左)。对左移位部分,分段移位器阶段的控制信号可以表示为SL_1[7:0]=1110_0000(阶段1),SL_2[7:0]=0001_1111(阶段2),以及SL_3[7:0]=0000_0000(阶段3)。可以理解,每个上述控制信号的最右边5比特,为分段1的5比特提供分段数据移位,上述控制信号的最左边3比特,为分段2的3比特提供分段数据移位。如图8的左移位部分522的粗体路径所示,根据左移控制信号(SL_1,SL_2和SL_3)实施数据移位,为分段1提供X[0]到Y[2]、X[1]到Y[3]和X[2]到Y[4]的2比特左移,为分段2提供X[5]到Y[6]和X[6]到Y[7]的1比特左移。
该示例分段的可重置分段可缩放移位器配置提供算术移位,因此,尽管比特确实移位了(例如,分段1的路径2、路径3和路径4的输出,以及分段2的路径6和路径7的输出,如图8左移位部分522中被圈住阶段3输出所示),插入0作为每个左移操作的最右比特(例如,分段1的路径0和路径1的输出,以及分段2的路径5的输出,如图8右移位部分521中被圈住的阶段3输出所示)。与0相连的数据输出位置可以根据YR_K[N-1:0]来确定,其中YR_K的数据比特被替换为0,不是先前循环移位示例中的左移位部分的输出,用于与左移位部分的输出合并。因此,输出阶段430合并左移位器部分522的结果和0,以提供算术移位结果,例如通过使用如图12所示的多路复用器1204。在分段示例中,合并移位器结果和0可以通过输出选择控制信号S[i]来控制,其中:对于i≥SL1,S[i]=1,i={0,1,...,4},SL1=S_1(分段1);对于i≥SL2+5,S[i]=1,i={5,6,7},SL2=S_2(分段2)。可以理解,在该示例中,由输出阶段430存储和/或输出的Y[7:0]数据(即Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]),对应于图11的分段1的2比特算术左移和分段2的1比特算术左移。
已经描述了循环和算术移位器的示例,现参考图13描述一个使用可重置分段可缩放移位器架构来实现逻辑移位的示例。特别地,图13显示可配置分段可缩放移位器400被配置为8比特2分段实施,其中分段1提供3比特逻辑右移,分段2提供2比特逻辑右移(例如,移位器大小N=8,分段数M=2,分段1大小N_1=5,分段1移位值S_1=3,分段1移位方向D_1=右,分段1移位类型T_1=逻辑,分段2大小N_2=3,分段2移位值S_2=2,分段2移位方向D_2=右,分段2移位类型T_2=逻辑)。应当理解,尽管图13显示了两分段实施相同类型的移位(例如,逻辑)和相同方向的移位(例如,右)配置,但本发明对这种配置是没有任何限制的。
与先前示例一样,图13示例的输入数据(X)包括8比特,其中输入数据可以表示为X[7:0](例如,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}),输出数据可以表示为Y[7:0](例如,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]})。在图13示例中,分段数(M)是2,其中分段1包括5比特,分段2包括3比特,X_1[4:0]是分段1的输入,X_2[2:0]是分段2的输入,Y_1[4:0]是分段1的输出数据,Y_2[2:0]是分段2的输出数据。因此,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}={X_2[2:0],X_1[4:0]},其中X_1[4:0]={X[4],X[3],X[2],X[1],X[0]},X_2[2:0]={X[7],X[6],X[5]}。类似地,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]}={Y_2[2:0],Y_1[4:0]},其中Y_1[4:0]={Y[4],Y[3],Y[2],Y[1],Y[0]},和Y_2[2:0]={Y[7],Y[6],Y[5]}。
图8显示的使用对数移位器配置来实施移位器阶段的示例,可以用于图13可重置分段可缩放移位器。对数移位器的阶段数是K=ceil[log2(N)],其中如上所述,在示例性实施例中,N=8,因此K=log2(8)=3。在图8所示移位器阶段420的右移位部分521中显示对数移位器的3个阶段,其中YR_1[7:0]=右移位部分的阶段1的输出,YR_2[7:0]=右移位部分的阶段2的输出,YR_3[7:0]=右移位部分的阶段3的输出。应当注意,鉴于不需要左移位部分的功能来实施逻辑右移,图8的移位器阶段420的左移位部分522未在图13示例中使用。
如先前所述,可重置分段可缩放移位器可以提供SR_k[n]作为右移位部分阶段k路径n的控制信号。因此,在图8所示移位器阶段420的右移位部分的3个阶段中,SR_1[7:0]=右移位阶段1的路径的控制信号,SR_2[7:0]=右移位阶段2的路径的控制信号,SR_3[7:0]=右移位阶段3的路径的控制信号。如果路径的控制信号是“0”,数据将沿着相同路径传播到下一阶段。但是,如果路径的控制信号是“1”,连接到多路复用器的另一路径的数据将沿着该路径传播到下一阶段。在该示例中,左移位部分控制信号SL_k[n]是不需要的,可以是任意值(即,“不关心”)。
在该分段示例中,SR1=3=3'b011(即,分段1移位值S_1=3,分段1移位方向D_1=右),SR2=2=3'b010(即,分段2移位值S_2=2,分段2移位方向D_2=右)。对右移位部分,分段移位器阶段的控制信号可以表示为SR_1[7:0]=0001_1111(阶段1),SR_2[7:0]=1111_1111(阶段2),以及SR_3[7:0]=0000_0000(阶段3)。可以理解,每个上述控制信号的最右边5比特,为分段1的5比特提供分段数据移位,上述控制信号的最左边3比特,为分段2的3比特提供分段数据移位。如图8的右移位部分521的粗体路径所示,根据右移控制信号(SR_1,SR_2和SR_3)实施数据移位,为分段1提供X[3]到Y[0]和X[4]到Y[1]的3比特右移,为分段2提供X[7]到Y[5]的2比特右移。
该示例分段的可重置分段可缩放移位器配置提供逻辑移位,因此,尽管比特确实移位了(例如,分段1的路径0和路径1的输出,分段2的路径5的输出,如图8右移位部分521中被圈住阶段3输出所示),插入0作为每个右移操作的最左比特(例如,分段1的路径2、路径3和路径4的输出,分段2的路径6和路径7的输出,如图8左移位部分522中被圈住阶段3输出所示)。与0相连的数据输出位置可以根据YL_K[N-1:0]来确定,其中YL_K数据比特被替换为0,不是先前循环移位示例中的左移位部分的输出,用于与右移位部分的输出合并。因此,输出阶段430合并相应阶段的右移位器部分521的结果和0,来提供逻辑移位结果,例如通过使用如图14所示的多路复用器1405。在该分段实例中,合并移位器结果和0可以由输出选择控制信号S[i]来控制,其中:对于i≥SL1,S[i]=1,i={0,1,...,4},SL1=N_1-S_1(分段1);对于i≥SL2+5,S[i]=1,i={5,6,7},SL2=N_2-S_2(分段2)。可以理解,在该示例中由输出阶段430存储和/或输出的Y[7:0]数据(即Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0])对应于图13的分段1的3比特逻辑右移和分段2的2比特逻辑右移。
现参见图15,显示分段逻辑数据移位的另一示例。特别地,图15显示可重置分段可缩放移位器400被配置为8比特2分段实施,其中分段1提供2比特逻辑左移,分段2提供1比特逻辑左移(例如,移位器大小N=8,分段数M=2,分段1大小N_1=5,分段1移位值S_1=2,分段1移位方向D_1=左,分段1移位类型T_1=逻辑,分段2大小N_2=3,分段2移位值S_2=1,分段2移位方向D_2=左,分段2移位类型T_2=逻辑)。应当理解,尽管图15显示了两个分段实施相同类型的移位(例如,逻辑)和相同方向上的移位(例如,左)配置,但本发明对这种配置没有任何限制。
与先前示例一样,图15示例的输入数据(X)包括8比特,其中输入数据可以表示为X[7:0](例如,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}),输出数据可以表示为Y[7:0](例如,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]})。在图15示例中,分段数(M)是2,其中分段1包括5比特,分段2包括3比特,X_1[4:0]是分段1的输入,X_2[2:0]是分段2的输入,Y_1[4:0]是分段1的输出数据,Y_2[2:0]是分段2的输出数据。因此,X[7:0]={X[7],X[6],X[5],X[4],X[3],X[2],X[1],X[0]}={X_2[2:0],X_1[4:0]},其中X_1[4:0]={X[4],X[3],X[2],X[1],X[0]},X_2[2:0]={X[7],X[6],X[5]}。类似地,Y[7:0]={Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]}={Y_2[2:0],Y_1[4:0]},其中Y_1[4:0]={Y[4],Y[3],Y[2],Y[1],Y[0]},Y_2[2:0]={Y[7],Y[6],Y[5]}。
图8显示的使用对数移位器配置来实施移位器阶段的示例,可以用于图15的可重置分段可缩放移位器。对数移位器的阶段数是K=ceil[log2(N)],其中如上所述,在示例性实施例中,N=8,因此K=log2(8)=3。在图8所示移位器阶段420的左移位部分522中显示对数移位器的3个阶段,其中YL_1[7:0]=左移位部分的阶段1的输出,YL_2[7:0]=左移位部分的阶段2的输出,YL_3[7:0]=左移位部分的阶段3的输出。应当注意,鉴于不需要右移位部分的功能来实现逻辑左移,图8中移位器阶段420的右移位部分521未在图15示例中使用。
如先前所述,可重置分段可缩放移位器可以提供SL_k[n]作为左移位部分阶段k路径n的控制信号。因此,在图8所示移位器阶段420的左移位部分的3个阶段中,SL_1[7:0]=左移位阶段1的路径的控制信号,SL_2[7:0]=左移位阶段2的路径的控制信号,SL_3[7:0]=左移位阶段3的路径的控制信号。如果路径的控制信号是“0”,数据将沿着相同路径传播到下一阶段。但是,如果路径的控制信号是“1”,连接到多路复用器的另一路径的数据将沿着该路径传播到下一阶段。在该示例中,右移位部分控制信号SR_k[n]是不需要的,可以是任意值(即,“不关心”)。
在该分段示例中,SL1=2=3'b010(即,分段1移位值S_1=2,分段1移位方向D_1=左),SL2=1=3'b001(即,分段2移位值S_2=1,分段2移位方向D_2=左)。对于左移位部分,分段移位器阶段的控制信号可以表示为SL_1[7:0]=1110_0000(阶段1),SL_2[7:0]=0001_1111(阶段2),SL_3[7:0]=0000_0000(阶段3)。可以理解,每个上述控制信号的最右边5比特,为分段1的5比特提供分段数据移位,上述述控制信号的最左边3比特,为分段2的3比特提供分段数据移位。如图8的左移位部分522的粗体路径所示,根据左移控制信号(SL_1,SL_2和SL_3)来实现数据移位,为分段1提供X[0]到Y[2]、X[1]到Y[3]和X[2]到Y[4]的2比特左移,为分段2提供X[5]到Y[6]和X[6]到Y[7]的1比特左移。
该示例分段的可重置分段可缩放移位器配置提供逻辑移位,因此,尽管比特确实移位了(例如,分段1的路径2、路径3和路径4的输出,分段2的路径6和路径7的输出,如图8的左移位部分522中被圆圈住阶段3输出所示),插入0作为每个左移操作的最右比特(例如,分段1的路径0和路径1的输出,分段2的路径的输出,如图8右移位部分521中被圆圈住阶段3输出所示)。与0相连的数据输出位置可以根据YR_K[N-1:0]来确定,其中YR_K数据比特被替换为0,不是先前循环移位示例中的左移位部分的输出,用于与左移位部分的输出合并。因此,输出阶段430合并左移位器部分522的结果和0,来提供算术移位结果,例如通过使用如图12所示的多路复用器1204。在该分段示例中,合并移位器结果和0可以通过输出选择控制信号S[i]来控制,其中:对于i≥SL1,S[i]=1,i={0,1,...,4},SL1=S_1(分段1);对于i≥SL2+5,S[i]=1,i={5,6,7},SL2=S_2(分段2)。可以理解,在该示例中,由输出阶段430存储和/输出的Y[7:0]数据(即Y[7],Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]),对应于图15的分段1的2比特逻辑左移和分段2的1比特逻辑左移。
图16显示一个实施例的可重置分段可缩放移位器400的细节,其可被配置为根据上述示例来提供数据移位。特别地,图16的可重置分段可缩放移位器400显示了一个8比特移位器配置,其中输入阶段410被配置为向移位器阶段420的右移位器部分521和左移位器部分522两者提供输入数据,从而便于可重置移位器适合支持各种类型的数据移位(例如,循环移位、算术移位和/或逻辑移位,如以上示例所示)。图16的移位器阶段420包括多路复用器阵列501,其置于3阶段对数移位器配置中,并响应于由控制器421提供的控制信号(例如,SR和/或SL控制信号,如以上示例所示),以便于进行可重置数据移位操作。为了简化图16的可重置分段可缩放移位器400,输出阶段430显示为循环移位实施配置。即,所示实施例的输出阶段430包括多路复用器阵列602,其响应于由控制器421提供的控制信号(例如,如以上示例所示的S[i]输出选择控制信号),以便于合并右移位器部分521和左移位器部分522的结果来提供循环移位结果。
从上述循环移位、算术移位和逻辑移位示例应该容易理解,移位器阶段420的逻辑可以支持每种数据移位类型,其中输出阶段430适于将右移位部分和左移位部分的输出合并(例如,循环移位),将某些输出与符号比特(例如,算术右移)相连,在适当时(例如,基于移位类型和/或移位方向)将某些输出与0(例如,左算术移位和逻辑移位)相连。图17A显示了一个可以用于输出阶段430的可控数据路径元件的配置,以便可重置分段可缩放移位器400能够支持算术移位。例如,图17A的多路复用器电路可用于代替输出阶段430的每个多路复用器602,从而提供一个输出阶段配置支持循环移位、算术移位和逻辑移位(控制移位器阶段420的数据合并,和/或用相应符号比特或0替换特定比特,以适合要实施的移位类型)。因此,控制器421可以提供输出选择控制信号S[i],用于要实施的特定移位类型,如以上示例所示。如图17B-17F所示,可以控制图17A配置的移位器来提供循环移位(图17B)、算术移位(图17C和图17D)和逻辑移位(图17E和图17F)。
从以上示例可以看出,可重置分段可缩放移位器400可重置缩放性,以支持各种比特长度数据的数据移位,并支持不同比特长度的并行数据移位。例如,移位器对于分段数(M)(例如,1≤M≤N)、每个分段的大小(N_m)(例如,N≥N_m≥1)、每个分段的移位值(S)(1≤S≤N)、每个分段的移位方向(D)(例如,D是左或右)、和/或每个分段的移位类型(T)(例如,T是逻辑、算术或循环)可进行重置。在以上讨论的可重置分段可缩放移位器400示例中,分段(segmentation)是为了不同比特长度的数据移位而实施的,其中对于数据移位器阶段的每个路径,提供单独数据移位控制,以对于分段实施不同的数据移位命令,并行控制多个数据移位。根据本发明概念,可重置分段可缩放移位器适应相对较大的数据宽度(例如,对于5GQC-LDPC解码器,N=384)。因此,随着可重置分段可缩放移位器的配置被扩展放大,控制信号结构可能变得相当复杂。所以,实施例可以实施一种较不复杂的移位器阶段配置,但是,该移位器阶段配置仍可重置扩展性,以支持各种比特长度数据的数据移位,并支持不同位长度的并行数据移位。
图18显示了一个分节(sectioned)的移位器阶段配置,其易于扩展以适应大数据宽度。图18所示的移位器阶段420实施了一种分节(sectioned)配置,其中左移位和右移位部分中的每个移位部分(图示中的任何一个)被分成多节(section),其中每节的数据路径共享相同的控制信号。例如,移位器可以被划分为多节相等数据宽度、不同数据宽度或其组合,其中尽管可以单独地控制每节以提供不同的数据移位(例如,方向和/或移位值),但对于相同的数据移位(例如,方向和移位值),一节的所有数据可以被一起控制。例如,这种配置可以在分段数和硬件成本之间提供一个令人满意的折衷平衡。
对于不同比特长度数据移位的分段(segmentation),可以通过为每个分段(segment)配置一组分节(由一节或多节组成)来实施,其中用于一个特定分段的该组分节的聚合数据宽度等于或大于该分段数据宽度。因此,在由一个或多个分节组成的相应组服务(hosted)的每个分段上,对来自输入数据的各种数据宽度的一个或多个消息提供数据移位,其中通过适当地控制每个分段的节,可以并行地对消息提供单独数据移位。
分节数(Se)和分节数据宽度(W)优选地与移位器数据宽度(N)相关,使得总数据宽度被分节(例如,N=Se*W)。在图18所示的移位器阶段420中,移位器数据宽度N=384,分节数Se=24,每个分节的数据宽度W=16(例如,384=24*16)。M个分段可以由移位器段420的不同分节组服务,其中分段数小于或等于移位器数据宽度(例如,1≤M≤N),分段的总尺寸小于或等于移位器数据宽度(例如,N_1+N_2+...N_M≤N)。
根据本发明实施例,一个分段与相应分节组中第一分节的LSB对齐,该分节组聚合数据宽度超出相应分节比特宽度的任何部分,在该分节组最后一个分节的MSB末尾保持未使用。该配置显示在图18中,其中不同数据宽度的M个分段(例如,分段1,分段2,...分段M)由移位器阶段420的相应分节组所服务。
如图18示例所示,消息X_1的比特数N_1小于分节数据宽度W(例如,N_1=10和W=16),因此服务分段1的分节组包括分节1,其中消息X_1的LSB与分节1的LSB位置对齐,分节1的数据宽度大于消息X_1的比特数,超出那部分未被使用(例如,(1*16)-10=6个未使用比特)。使用相同控制信号,控制分节1的每个移位器数据路径。因此,使用单个控制信号来为分段1提供数据移位(例如,与以上示例使用10个单独数据移位路径控制信号相反)。
与示例性消息X_1相比,消息X_2的比特数N_2大于分节数据宽度W(例如,N_2=38和W=16),因此,服务分段2的分节组包括分节2、分节3、和分节4(例如,CEILING.MATH(38/16)=3节,其中CEILING.MATH函数是将数字向上舍入为最接近的整数),其中消息X_2的LSB与分节2的LSB位置(该分段的第一节)对齐,分节的聚合数据宽度大于消息X_2的比特数,超出部分在分节4(服务分段的最后一节)保持未被使用(例如,(3*16)-38=10个未使用比特)。使用相同的控制信号,控制分节2的每个移位器数据路径,使用相同的控制信号,控制分节3的每个移位器数据路径,使用相同的控制信号,控制分节4的每个移位器数据路径。因此,使用3个控制信号(例如,一个控制信号用于每个服务分段的分节)为分段2提供数据移位(例如,与以上示例使用38个单独数据移位路径控制信号相反)。
消息X_M的比特数N_M是分节数据宽度W的整数倍(例如,N_M=32,W=16),因此,服务分段M的分节组包括分节Se-2和分节Se-1(例如,CEILING.MATH(32/16)=2节),其中消息X_M的LSB与分节Se-2的LSB位置(该分段的第一节)对齐,消息X_M的MSB与分节Se-1(服务该分段的最后一节)的MSB位置对齐(例如,(2*16)-32=0个未使用比特)。使用相同的控制信号,控制分节Se-2的每个移位器数据路径,使用相同的控制信号,控制分节Se-1的每个移位器数据路径。因此,使用2个控制信号(例如,一个控制信号用于每个服务分段的分节)为分段M提供数据移位(例如,与以上示例使用32个单独数据移位路径控制信号相反)。
图19显示一个示例性的移位器阶段,其可以用于图18可重置分段可缩放移位器的分节实施例,使用对数移位器配置来实施。图19所示移位器的数据宽度是16,其中4比特的4个分节被实施(例如,N=16,Se=4,W=4)。对数移位器的阶段数是K=ceil[log2(N)],其中在示例性实施例中,N=16,因此K=log2(8)=4。对数移位器的4个阶段显示在图19所示的移位器阶段420的右移位部分1921和左移位部分1922中,其中YR_1[15:0]=右移位部分的阶段1的输出,YR_2[15:0]=右移位部分的阶段2的输出,YR_3[15:0]=右移位部分的阶段3的输出,YR_4[15:0]=右移位部分的阶段4的输出,YL_1[15:0]=左移位部分的阶段1的输出,YL_2[15:0]=左移位部分的阶段2的输出,YL_3[15:0]=左移位部分的阶段3的输出,YL_4[15:0]=左移位部分的阶段4的输出。
在图19所示实施例中,移位器阶段420被配置为一个16比特、4分节、3分段的实施,其中对于一个使用分节1和分节2的7比特消息,分段1提供4比特循环右移,对于一个使用分节3的4比特消息,分段2提供2比特循环右移,对于一个使用分节4的3比特消息,分段3提供1比特循环右移(例如,移位器大小N=16,分节数Se=4,分节数据宽度W=4,分段数M=3,分段1大小N_1=7,分段1移位值S_1=4,分段1移位方向D_1=右,分段1移位类型T_1=循环,分段1分节组=[分节1,分节2],分段2大小N_2=4,分段2移位值S_2=2,分段2移位方向D_2=右,分段2移位类型T_2=循环,分段2分节组=[分节3],分段3大小N_3=3,分段3移位值S_3=1,分段3移位方向D_3=右,分段3移位类型T_3=循环,分段3分节组=[分节4])。
应当理解,尽管图19显示了每个分段实施相同类型移位(例如,循环)和相同方向移位(例如,右)的配置,但本发明对这种配置没有限制。例如,可重置分段可缩放移位器可以被配置为提供不同尺寸的分段、分段的不同移位方向,分段的不同移位值、和/或分段的不同移位类型。
图19的输入数据(X)包括16比特,其中输入数据可以表示为X[15:0](例如,X[15:0]={X[15],X[14],...X[0]}),输出数据可以表示为Y[15:0](例如,Y[15:0]={Y[15],Y[14],....Y[0]})。在图19的示例中,分段数(M)是3,其中分段1包括7比特,分段2包括4比特,分段3包括3比特,X_1[6:0]是分段1的输入,X_2[3:0]是分段2的输入,X_3[2:0]是分段3的输入,Y_1[6:0]是分段1的输出数据,Y_2[3:0]是分段2的输出数据,Y_3[2:0]是分段3的输出数据。服务分段1的分节组是分节1和分节2,服务分段2的分节组是分节3,服务分段3的分节组是分节4。因此,实施分段和分节映射的偏移(例如,offset_m:offset_4,3,2,1,Nm:N_4,3,2,1,其中offset_m是每个分段的起始路径i的值),X_1[6:0]={X[6],X[5],X[4],X[3],X[2],X[1],X[0]},X_2[3:0]={X[11],X[10],X[9],X[8]},X_3[2:0]={X[14],X[13],X[12]}。类似地,再次实施分段和分节映射的偏移,Y_1[6:0]={Y[6],Y[5],Y[4],Y[3],Y[2],Y[1],Y[0]},Y_2[3:0]={Y[11],Y[10],Y[9],Y[8]},Y_3[2:0]={Y[14],Y[13],Y[12]}。
在该分段示例中,SR1=4=4'b0100(即,分段1移位值S_1=4,分段1移位方向D_1=右),SR2=2=4'b0010(即,分段2移位值S_2)=2,分段2移位方向D_2=右),SR3=1=4'b0001(即,分段3移位值S_3=1,分段3移位方向D_3=右)。该分段示例提供循环移位,因此数据左移用来提供数据移位的循环方面。在该示例中,SL1=7-4=3=4'b0011(即,分段1大小N_1=7,分段1移位值S_1=3,分段1移位类型T_1=循环),SL2=4-2=2=4'b0010(即,分段2大小N_2=4,分段2移位值S_2=2,分段2移位类型T_2=循环),SL3=3-1=2=4'b0010(即,分段3大小N_3=3,分段3移位值S_3=1,分段3移位类型T+3=循环)。使用先前示例的单独数据移位器路径控制,对于右移位部分,分段移位器阶段的控制信号可以表示为SR_1[15:0]=1111_0000_0000_0000(阶段1),SR_2[15:0]=0000_1111_0000_0000(阶段2),SR_3[15:0]=0000_0000_1111_1111(阶段3),SR_4[15:0]=0000_0000_0000_0000(阶段4),对于左移位部分,SL_1[15:0]=0000_0000_1111_1111(阶段1),SL_2[15:0]=1111_1111_1111_1111(阶段2),SL_3[15:0]=0000_0000_0000_0000(阶段3),SL_4[15:0]=0000_0000_0000_0000。
但是,该实施例实施分节组,因此,对于右移位部分,控制信号可以简化为SRG_1[3:0]=1000(阶段1),SRG_2[3:0]=0100(阶段2),SRG_3[3:0]=0011(阶段3),SRG_4[3:0]=0000(阶段4),对于左移位部分,SLG_1[3:0]=0011(阶段1),SLG_2[3:0]=1111(阶段2),SLG_3[3:0]=0000(阶段3),SLG_4[3:0]=0000(阶段4)。可以理解,对于由分节1和分节2服务的分段1的7比特,通过每个前述控制信号的最右边2比特提供分段数据移位;对于由分节3服务的分段2的4比特,通过每个前述控制信号的右三比特提供分段数据移位;对于由分节4服务的分段3的3比特,通过每个前述控制信号的最左边比特提供分段数据移位。
输出阶段430合并右移位器部分1921和左移位器部分1922的结果,以提供循环移位结果,其中任何分节的未使用部分将被丢弃。因此,输出阶段430可以包括多路复用器602,其设置在右移位部分1921和左移位部分1922的每个路径的相应输出处,并提供控制信号来选择输出右移位数据或左移位数据,如图20的输出阶段430版本所示,其是图19的移位器阶段420的16数据宽度缩放而来。合并移位器结果可以由输出选择控制信号S[i]控制,其中如果(SL+offset_m)≥SL,则S[i]=1。尽管为简化描述未加以显示,但应当理解,该实施例的输出阶段430可以包括一个对应于图17A的可控数据路径元件的配置,以便可重置分段可缩放移位器400能够支持循环移位、算术移位和逻辑移位。
尽管图18和19显示了可重置分段可缩放移位器对于输入数据的数据宽度或大小的配置(例如,图19的分段1输入X_1,分段2输入X_2,和分段3输入X_3)是不同的,应当理解,根据本发明实施例,所有输入数据的数据宽度或大小可以相同(例如,分段1输入X_1数据宽度=分段2输入X_2数据宽度=分段3输入X_3数据宽度)。根据为所有输入数据的相同数据宽度而配置的一些实施例,移位器阶段的所有分节的每个阶段的控制信号可以是相同的(例如,对于每个输入消息提供相同移位),或移位器阶段的所有分节的每个阶段的控制信号的大小可以是相同的,尽管控制信号本身可能不同(例如,对于一些或所有输入消息,提供不同移位)。
应当理解,尽管图18和19的分节可重置分段可缩放配置的分节包括相同的数据宽度,但实施例可以包括不同数据宽度的分节。例如,图18的分节1到分节Se中的每个分节有不同的数据宽度。作为另一个示例,从分节1到分节Se中的一些分节有不同的数据宽度,而从分节1到分节Se中的其他分节有相同的数据宽度。
从上述示例可以理解,可重置分段可缩放移位器的分节实施例可以合并多个连续分节以形成一个数据移位器,用于容纳大于各个分节的数据宽度。这种可重置分段可缩放移位器配置为输入数据的每个消息提供完全可重置数据宽度和移位命令,用于灵活和有效地利用硬件来并行处理各种比特长度的数据输入。
尽管已经详细描述了本发明及其优点,但应该理解,在不脱离由所附权利要求限定的本发明精神和范围的情况下,可以进行各种改变、替换和变更。此外,本申请范围不旨在限于说明书中描述的过程、机器、制造、物质组成、装置、方法和步骤的特定实施例。本领域普通技术人员从本发明的公开内容将容易理解,根据本发明可以使用目前存在的或稍后开发的、执行与本文所述相应实施例基本相同功能或获得基本相同结果的的方法、机器、制造、物质组合物、装置、方法或步骤。因此,所附权利要求旨在在其范围内包括这样的过程、机器、制造、物质组成、装置、方法或步骤。

Claims (34)

1.一种可重置分段可缩放移位器,包括:
移位器阶段,其有N比特数据输入、N比特数据输出和控制信号输入,
其中所述移位器阶段被配置以根据控制信号的多个单独移位命令,对于所述N比特数据输入的多个数据分段,并行地实施不同数据移位;
控制器,其连接到所述移位器阶段的所述控制信号输入,其中所述控制器被配置以向所述移位器阶段提供所述多个单独移位命令,其中所述多个单独移位命令中的每个移位命令,对于所述N比特数据输入的所述多个数据分段,实施所述不同数据移位中的一个不同数据移位,其中由所述移位器阶段根据所述多个单独移位命令而实施的所述不同数据移位,在所述N比特数据输出上提供移位的N比特数据,所述N比特数据输出有所述多个数据分段的所述不同数据移位。
2.根据权利要求1所述的可重置分段可缩放移位器,其中所述多个单独移位命令包括一个控制信号,用于单独控制所述移位器阶段的每个数据路径。
3.根据权利要求1所述的可重置分段可缩放移位器,其中所述移位器阶段的数据路径被细分为多个分节,每个分节包括多个数据路径,其中所述多个单独移位命令包括一个控制信号,用于单独控制所述多个分节中的每个分节,其中一个分节的所述多个数据路径中的每个数据路径是由所述多个单独移位命令的同一控制信号来控制。
4.根据权利要求3所述的可重置分段可缩放移位器,其中所述多个分节包括S个分节,其中每个分节的数据宽度是W位,其中N=S*W。
5.根据权利要求4所述的可重置分段可缩放移位器,其中所述多个数据分段中的每个数据分段是从一个分节的最低有效位(LSB)开始。
6.根据权利要求3所述的可重置分段可缩放移位器,其中所述多个分节中的两个或多个分节有互相不同的数据宽度。
7.根据权利要求1所述的可重置分段可缩放移位器,其中所述移位器阶段包括的移位器架构选自由以下构成的组:对数移位器配置、桶形移位器配置和组合移位器配置。
8.根据权利要求1所述的可重置分段可缩放移位器,其中所述并行实施的多个不同数据移位包括的不同数据移位,选自由以下构成的组:所述多个数据分段的第一分段和第二分段的不同数据移位方向、所述第一分段和所述第二分段的不同移位类型、所述第一分段和所述第二分段的不同移位值。
9.根据权利要求8所述的可重置分段可缩放移位器,其中所述第一分段和第二分段有不同的数据宽度。
10.根据权利要求1所述的可重置分段可缩放移位器,其中所述多个数据分段中的每个数据分段有相同的数据宽度。
11.根据权利要求1所述的可重置分段可缩放移位器,还包括:
N比特数据输出阶段,其连接到所述移位器阶段的所述N比特数据输出,其中所述N比特数据输出阶段被配置以基于多个不同数据移位的数据移位类型来选择数据输出。
12.根据权利要求11所述的可重置分段可缩放移位器,其中所述数据移位类型选自由以下构成的组:算术移位、逻辑移位和循环移位。
13.根据权利要求11所述的可重置分段可缩放移位器,其中所述控制信号的所述多个单独移位命令中的每个单独移位命令包括一个移位值信号和一个输出选择信号,其中用于单独移位命令的所述移位值指定由所述移位器阶段提供的一个移位量,用于所述多个不同数据移位中的一个相应数据移位,且其中所述输出选择信号选择数据输出,对应于一个数据移位类型,用于所述多个不同数据移位的相应数据移位。
14.根据权利要求13所述的可重置分段可缩放移位器,其中当所述数据移位类型为算术移位且移位方向为右时,所述输出选择信号控制所述输出阶段以选择一个符号比特用于输出,代替所述移位器阶段的输出;当所述数据移位类型是算术移位且所述移位方向为左时,选择一个0比特值用于输出,代替所述移位器阶段的输出;当所述数据移位类型是逻辑移位且所述移位方向为右时,选择一个0比特值用于输出,代替所述移位器阶段的输出;当所述数据移位类型是逻辑移位且所述移位方向为左时,选择一个0比特值用于输出,代替所述移位器阶段的输出。
15.根据权利要求13所述的可重置分段可缩放移位器,其中所述移位器阶段包括:
右移位部分,其中,用于所述多个单独移位命令中的每个单独移位命令的所述移位值信号包括一个右移位值,以控制所述右移位部分的右移位方面,用于所述多个不同数据移位中的一个相应数据移位;
左移位部分,其中,用于所述多个单独移位命令中的每个单独移位命令的所述移位值信号包括一个左移位值,以控制所述左移位部分的左移位方面,用于所述多个不同数据移位中的一个相应数据移位。
16.根据权利要求15所述的可重置分段可缩放移位器,其中所述右移位部分和所述左移位部分各自有K个阶段,其中K=ceiling(log2(N))。
17.根据权利要求15所述的可重置分段可缩放移位器,还包括:
N比特数据输入阶段,其连接到所述移位器阶段的所述N比特数据输入,其中所述N比特数据输入阶段被配置以,将包括所述多个数据分段的N比特输入数据提供给所述移位器阶段的所述右移位部分和所述左移位部分。
18.一种可重置分段可缩放移位方法,包括:
通过一个连接到可重置分段可缩放移位器的移位器阶段的控制信号输入的控制器,提供一个具有多个单独移位命令的控制信号到所述移位器阶段,每个所述移位命令控制N比特数据输入的多个数据分段的不同数据移位中的一个不同数据移位;
所述移位器阶段根据所述控制信号,对于所述N比特数据输入的所述多个数据分段,并行实施不同数据移位。
19.根据权利要求18所述的方法,其中所述多个单独移位命令包括一个控制信号,用于单独控制所述移位器阶段的每个数据路径。
20.根据权利要求18所述的方法,其中所述移位器阶段的数据路径被细分为多个分节,每个分节包括多个数据路径,其中所述多个单独移位命令包括一个控制信号,用于单独控制所述多个分节中的每个分节,其中一个分节的所述多个数据路径中的每个数据路径是由所述多个单独移位命令的同一控制信号控制。
21.根据权利要求20所述的方法,其中所述多个分节包括S个分节,其中每个分节的数据宽度是W比特,其中N=S*W。
22.根据权利要求21所述的方法,其中所述多个数据分段中的每个数据分段是从一个分节的最低有效位LSB开始。
23.根据权利要求20所述的方法,其中所述多个分节中的两个或多个分节都有一个互相不同的数据宽度。
24.根据权利要求18所述的方法,其中所述并行实施的多个不同数据移位包括的不同数据移位选自由以下构成的组:所述多个数据分段的第一分段和第二分段的不同数据移位方向、所述第一分段和所述第二分段的不同移位类型、所述第一分段和所述第二分段的不同移位值。
25.根据权利要求24所述的方法,其中所述第一分段和第二分段有不同的数据宽度。
26.根据权利要求18所述的方法,其中所述多个数据分段中的每个分段都有相同的数据宽度。
27.根据权利要求18所述的方法,还包括:
通过连接到所述移位器阶段的N比特数据输出阶段,基于多个不同数据移位的数据移位类型,选择数据输出。
28.根据权利要求27所述的方法,其中所述控制信号的所述多个单独移位命令中的每个单独移位命令包括:移位值信号和输出选择信号,其中一个单独移位命令的所述移位值指定所述移位器阶段提供的移位量,用于所述多个不同数据移位的一个相应数据移位,且其中所述输出选择信号选择数据输出,对应于一个数据移位类型,用于所述多个不同数据移位的相应数据移位。
29.根据权利要求28所述的方法,其中当所述数据移位类型为算术移位且移位方向为右时,所述输出选择信号控制所述输出阶段以选择一个符号比特用于输出,代替所述移位器阶段的输出;当所述数据移位类型是算术移位且所述移位方向为左时,选择一个0比特值用于输出,代替所述移位器阶段的输出;当所述数据移位类型是逻辑移位且所述移位方向为右时,选择一个0比特值用于输出,代替所述移位器阶段的输出;当所述数据移位类型是逻辑移位且所述移位方向为左时,选择一个0比特值用于输出,代替所述移位器阶段的输出。
30.根据权利要求28所述的方法,还包括:
通过连接到所述移位器阶段的N比特数据输入阶段,将包括所述多个数据分段的N比特输入数据提供给所述移位器阶段的右移位部分和左移位部分。
31.一种可重置分段可缩放移位系统,包括:
移位器阶段,其有N比特数据输入、N比特数据输出、控制信号输入、右移位部分、和左移位部分,其中所述移位器阶段被配置以根据控制信号的多个单独移位命令,对于所述N比特数据输入的多个数据分段,并行实施不同数据移位,
N比特数据输入阶段,其连接到所述移位器阶段的N比特数据输入,其中所述N比特数据输入阶段被配置以将包括所述多个数据分段的N比特输入数据提供给所述移位器阶段的所述右移位部分和所述左移位部分,
N比特数据输出阶段,其连接到所述移位器阶段的N比特数据输出,其中所述N比特数据输出阶段被配置以基于所述不同数据移位的数据移位类型来选择数据输出;
控制器,其连接到所述移位器阶段的所述控制信号输入端,其中所述控制器被配置以向所述移位器阶段提供所述多个单独移位命令,其中所述多个单独移位命令中的每个移位命令,对于所述N比特数据输入的所述多个数据分段,实施所述不同数据移位中的一个不同数据移位,且其中由所述移位器阶段根据所述多个单独移位命令而实施的所述不同数据移位,在所述N比特数据输出上提供移位的N比特数据,所述N比特数据输出有所述多个数据分段的所述不同数据移位。
32.根据权利要求31所述的系统,其中所述多个单独移位命令包括一个控制信号,用于单独控制所述移位器阶段的每个数据路径。
33.根据权利要求31所述的系统,其中所述移位器阶段的数据路径被细分为多个分节,每个分节包括多个数据路径,其中所述多个单独移位命令包括一个控制信号,用于单独控制所述多个分节中的每个分节,其中一个分节的所述多个数据路径中的每个数据路径是由所述多个单独移位命令的同一控制信号控制,且其中所述多个数据分段中的每个数据分段是从一个分节的最低有效位LSB开始。
34.根据权利要求31所述的系统,其中所述并行实施的多个不同数据移位包括的不同数据移位选自由以下构成的组:所述多个数据分段的第一分段和第二分段的不同数据移位方向、所述第一分段和所述第二分段的不同移位类型、所述第一分段和所述第二分段的不同移位值,其中所述第一分段和第二分段有不同的数据宽度。
CN201980000177.2A 2019-01-31 2019-02-02 可重置分段可缩放移位器 Active CN109891756B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US16/264,070 2019-01-31
US16/264,161 2019-01-31
US16/264,070 US10877729B2 (en) 2019-01-31 2019-01-31 Reconfigurable segmented scalable shifter
US16/264,161 US10826529B2 (en) 2019-01-31 2019-01-31 Parallel LDPC decoder
PCT/CN2019/074532 WO2020155136A1 (en) 2019-01-31 2019-02-02 Reconfigurable segmented scalable shifter

Publications (2)

Publication Number Publication Date
CN109891756A CN109891756A (zh) 2019-06-14
CN109891756B true CN109891756B (zh) 2023-03-28

Family

ID=66938491

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980000177.2A Active CN109891756B (zh) 2019-01-31 2019-02-02 可重置分段可缩放移位器

Country Status (1)

Country Link
CN (1) CN109891756B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1926511A (zh) * 2004-03-10 2007-03-07 Arm有限公司 在数据字内插入比特
CN101345604A (zh) * 2008-08-15 2009-01-14 北京理工大学 一种行列式分组交织器的并行实现方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007138386A1 (en) * 2006-05-29 2007-12-06 Freescale Semiconductor, Inc. Method for transmitting data and a device having data transmission capabilities
WO2007138385A1 (en) * 2006-05-29 2007-12-06 Freescale Semiconductor, Inc. Method for transmitting data from multiple clock domains and a device having data transmission capabilities
US8418023B2 (en) * 2007-05-01 2013-04-09 The Texas A&M University System Low density parity check decoder for irregular LDPC codes
JP5320964B2 (ja) * 2008-10-08 2013-10-23 ソニー株式会社 サイクリックシフト装置、サイクリックシフト方法、ldpc復号装置、テレビジョン受像機、及び、受信システム
US8248127B2 (en) * 2010-08-05 2012-08-21 Hong Kong Applied Science And Technology Research Institute Co., Ltd. Digital phase lock system with dithering pulse-width-modulation controller
US9933996B2 (en) * 2012-12-20 2018-04-03 Wave Computing, Inc. Selectively combinable shifters
JP6327605B2 (ja) * 2014-02-10 2018-05-23 パナソニックIpマネジメント株式会社 可変シフタ、ldpc復号器、及びデータシフト方法
KR20160068369A (ko) * 2014-12-05 2016-06-15 에스케이하이닉스 주식회사 패리티 체크 회로 및 이를 포함하는 메모리 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1926511A (zh) * 2004-03-10 2007-03-07 Arm有限公司 在数据字内插入比特
CN101345604A (zh) * 2008-08-15 2009-01-14 北京理工大学 一种行列式分组交织器的并行实现方法

Also Published As

Publication number Publication date
CN109891756A (zh) 2019-06-14

Similar Documents

Publication Publication Date Title
EP2202885B1 (en) Function block
US20050289323A1 (en) Barrel shifter for a microprocessor
TWI771373B (zh) 向量處理器的序列對齊方法
JP2014038640A (ja) 改善されたパイプライン化デジタル信号プロセッサ
KR20140131284A (ko) 스트리밍 메모리의 치환 동작
TW201636826A (zh) 在z順序曲線中計算下一點的座標的向量指令
TW202009917A (zh) 顯示器設備及其驅動方法
US20150124910A1 (en) Element Selection Unit and a Method Therein
US8356163B2 (en) SIMD microprocessor and method for controlling variable sized image data processing
US9933996B2 (en) Selectively combinable shifters
CN109891756B (zh) 可重置分段可缩放移位器
US10877729B2 (en) Reconfigurable segmented scalable shifter
US20120047355A1 (en) Information Processing Apparatus Performing Various Bit Operation and Information Processing Method Thereof
WO2020155136A1 (en) Reconfigurable segmented scalable shifter
EP0602337A1 (en) High-speed barrel shifter
CN104011617B (zh) 用于对数据字内的数据进行重新定位的可重配置设备
JP5853177B2 (ja) データ処理装置、及びデータ処理方法
JP6130058B2 (ja) 条件付きのチャネルルーティングおよびインプレースの機能性を持つ再設定可能な命令セルのアレイ
KR20170089678A (ko) 처리 유닛, 인-메모리 데이터 처리 장치 및 방법
GB2419706A (en) Permuting a vector using a permutation structure having random control bits
US8892623B2 (en) Data processing apparatus and method
JP5253406B2 (ja) デジタル電子バイナリ回転器及び反転器
US10289382B2 (en) Selectively combinable directional shifters
US7039795B2 (en) System and method for using a two-stage multiplexing architecture for performing combinations of passing, rearranging, and duplicating operations on data
GB2370384A (en) Shifter

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant