CN109799897A - 一种减少gpu二级缓存能耗的控制方法及装置 - Google Patents

一种减少gpu二级缓存能耗的控制方法及装置 Download PDF

Info

Publication number
CN109799897A
CN109799897A CN201910086199.7A CN201910086199A CN109799897A CN 109799897 A CN109799897 A CN 109799897A CN 201910086199 A CN201910086199 A CN 201910086199A CN 109799897 A CN109799897 A CN 109799897A
Authority
CN
China
Prior art keywords
cache
prediction
thread
value
cache lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910086199.7A
Other languages
English (en)
Other versions
CN109799897B (zh
Inventor
谭婧炜佳
平丽琪
阎凯歌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jilin University
Original Assignee
Jilin University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jilin University filed Critical Jilin University
Priority to CN201910086199.7A priority Critical patent/CN109799897B/zh
Publication of CN109799897A publication Critical patent/CN109799897A/zh
Application granted granted Critical
Publication of CN109799897B publication Critical patent/CN109799897B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本发明提供一种减少GPU二级缓存能耗的控制方法及装置,以减少GPU的L2cache的能耗。在本发明实施例中,在程序启动后分为两个阶段——预测阶段和正常运行阶段,在预测阶段会对L2cache中缓存行在正常运行阶段的访问次数进行预测,得到预测访问次数。在正常运行阶段,若某缓存行的实际访问次数等于预测访问次数后,会对该缓存行中的数据进行关闭处理。这样,在后续的程序运行过程中,就不消耗能量对该缓存行中的数据进行更新和保存,从而可减少存储无用数据的时间,进而降低了能耗。

Description

一种减少GPU二级缓存能耗的控制方法及装置
技术领域
本发明涉及计算机领域,特别涉及一种减少GPU二级缓存能耗的控制方法及装置。
背景技术
现代GPU(Graphics Processing Unit,图形处理器)的架构由多个SM(streamingMultiproeessor,流式多处理器)组成。GPU可通过SM并行运行多个线程,这多个线程执行的是同一段代码中的程序指令。
线程执行过程中,需要访问存储介质。GPU使用的存储介质包含内存和cache(高速缓存)。cache是分层组织的,可进一步包括L1cache(一级高速缓存)和L2cache(二级高速缓存)。其中,L1cache只能由来自同一SM的线程访问,而L2cache可由所有线程访问。L2cache保存的内容是内存内容的一个子集,且L2cache与主存的数据交换是以块或缓存行(cacheline)为单位的。
发明人发现:L2cache在使用过程中,存在低效利用的问题。L2cache的低效主要是因为:一般每隔一段时间,会使用内存中的数据刷新L2cache的缓存行,即使有些缓存行已不再被线程访问,也需要消耗能耗来存储无用的数据。这样,就产生了“死时间”,所谓的“死时间”即指存储无用数据的时间。L2cache的低效利用却显著增加了整体的GPU能耗。
发明内容
有鉴于此,本发明提供一种减少GPU二级缓存能耗的控制方法及装置,以减少L2cache的能耗。
为了实现上述发明目的,本发明提供以下技术方案:
一种减少GPU二级缓存能耗的控制方法,所述GPU包括多个流处理器SM,包括:程序启动后进入预测阶段;
在所述预测阶段执行的操作包括:对所述二级缓存中缓存行在正常运行阶段的访问次数进行预测;预测出的访问次数为预测访问次数;
所述预测阶段结束后,进入所述正常运行阶段;
在所述正常运行阶段执行的操作包括:在所述缓存行的实际访问次数等于预测访问次数后,对所述缓存行中存储的数据进行无效关闭处理。
可选的,在所述程序启动后,在所述预测阶段至所述正常运行阶段中,每一SM运行至少一个线程块,不同SM所运行的线程块中的线程执行同一段代码中的程序指令,所述SM每次从线程块中取一个线程簇执行操作,所取出的线程簇在同一时刻执行同一条程序指令;每一条程序指令对应一个程序计数器PC值;在所有线程块中的线程对所述同一段代码中的程序指令均执行完毕后,所述正常运行阶段结束;任一所述SM以SMe表示,所述对所述二级缓存中缓存行在正常运行阶段的访问次数进行预测包括:从所述SMe运行的至少一个线程块中,随机选择出一个线程块构建针对所述SMe的预测器,并创建针对所述SMe的空预测表;所述预测器中的线程相较于其他线程块中的线程有更高的执行优先级;所述预测表用于存储块地址、PC值和预测访问次数;在获取到来自所述预测器的程序指令时,将目标PC值和目标块地址插入所述SMe的预测表;其中,所述目标PC值为来自所述预测器的程序指令所对应的程序指令的PC值,所述目标块地址为来自所述预测器的程序指令所访问数据对应的缓存行的块地址;在满足预设条件时,使用所述二级缓存中的缓存行的实际访问次数,对所述SMe的预测表中的预测访问次数进行更新;其中,所述二级缓存中的缓存行被任一线程簇访问时,被访问缓存行的实际访问次数将会被更新;在各SM的预测表均更新完毕后,将所述二级缓存中的缓存行的实际访问次数置为0。
可选的,所述预测表包括至少一个条目,每一条目包括PC值字段、块地址字段和访问次数字段;其中,每一条目中的PC值字段用于存储PC值,所述块地址字段用于存储与所述PC值相关联的块地址,所述访问次数字段用于存储所述块地址的预测访问次数;一个PC值对应一个条目;在满足所述预设条件之前,访问次数字段为空;所述将目标PC值和目标块地址插入所述预测表包括:将所述目标PC值与所述预测表中的PC值进行比较;在所述预测表中的PC值与所述目标PC值均不相同时,向所述预测表中插入所述目标PC值和所述目标块地址。
可选的,所述二级缓存中的每一缓存行包括:数据字段,用于存储数据块;标记字段,用于存储所述数据块在内存中的位置;访问次数字段,用于存储各线程簇对所述数据块进行访问的实际访问次数;所述更新被访问缓存行的实际访问次数包括:将被访问缓存行的访问次数字段中的实际访问次数加1。
可选的,使用所述二级缓存中的缓存行的实际访问次数,对所述SMe的预测表中的预测访问次数进行更新包括:针对任一条目,使用所述任一条目中的块地址定位所述二级缓存中的缓存行;被定位的缓存行为目标缓存行;计算所述目标缓存行的实际访问次数与预设误差阈值的和值;在所述和值大于1时,将所述和值填入所述任一条目中的访问次数字段;在所述和值等于1时,删除所述任一条目。
可选的,在所述正常运行阶段执行的操作还包括:获取来自所述SMe的程序指令;使用所述程序指令所对应PC值,在所述SMe的预测表中查找相应的条目;若查找到,根据查找到的条目中的块地址,对所述二级缓存中的相应缓存行进行访问;将所述相应缓存行的访问次数字段中的实际访问次数加1;比较更新后的实际访问次数与查找到的条目中的预测访问次数;所述在所述缓存行的实际访问次数等于预测访问次数后,对所述缓存行中存储的数据进行关闭处理包括:在更新后的实际访问次数等于查找到的条目中的预测访问次数后,对相应缓存行中的数据字段进行关闭;其中,所述二级缓存中的所有缓存行中的数据字段在程序启动时处于关闭状态,并在首次访问时被唤醒。
可选的,在所述正常运行阶段执行的操作还包括:若访问相应缓存行失败,更新所述预设误差阈值;使用所述相应缓存行的标记字段中的位置访问内存。
可选的,所述预设条件包括:所有预测器中的线程均执行完毕,或者,所述二级缓存的累计访问次数到达预设次数阈值。
一种减少GPU二级缓存能耗的控制装置,所述GPU包括多个流处理器SM;所述控制装置包括与各SM一一对应的控制单元;各SM在程序启动后进入预测阶段,并在所述预测阶段结束后,进入正常运行阶段;
其中,在所述预测阶段,所述控制单元用于:对所述二级缓存中的缓存行在所述正常运行阶段的访问次数进行预测;预测出的访问次数为预测访问次数;
在所述正常预测阶段,所述控制单元用于:在所述缓存行的实际访问次数等于预测访问次数后,对所述缓存行中存储的数据进行关闭处理。
可选的,在所述程序启动后,在所述预测阶段至所述正常运行阶段中,每一SM运行至少一个线程块,不同SM所运行的线程块中的线程执行同一段代码中的程序指令,所述SM每次从线程块中取一个线程簇执行操作,所取出的线程簇在同一时刻执行同一条程序指令;每一条程序指令对应一个程序计数器PC值;在所有线程块中的线程对所述同一段代码中的程序指令均执行完毕后,所述正常运行阶段结束;任一所述SM以SMe表示,在所述对所述二级缓存中缓存行在正常运行阶段的访问次数进行预测的方面,所述SMe所对应的控制单元具体用于:从所述SMe分配的至少一个线程块中,随机选择出一个线程块构建针对所述SMe的预测器,并创建针对所述SMe的空预测表;所述预测器中的线程相较于其他线程块中的线程有更高的执行优先级;所述预测表用于存储块地址、PC值和预测访问次数;在获取到来自所述预测器的程序指令时,将目标PC值和目标块地址插入所述SMe的预测表;其中,来自所述预测器的程序指令所对应的程序指令的PC值,所述目标块地址为来自所述预测器的程序指令所访问数据对应的缓存行的块地址;在满足预设条件时,使用所述二级缓存中的缓存行的实际访问次数,对所述SMe的预测表中的预测访问次数进行更新;其中,所述二级缓存中的缓存行被任一线程簇访问时,被访问缓存行的实际访问次数将会被更新;所述控制装置还包括清零单元,用于在各SM的预测表均更新完毕后,将所述二级缓存中的缓存行的实际访问次数置为0。
可见,在本发明实施例中,在程序启动后分为两个阶段——预测阶段和正常运行阶段,在预测阶段会对L2cache中缓存行在正常运行阶段的访问次数进行预测,得到预测访问次数。在正常运行阶段,若某缓存行的实际访问次数等于预测访问次数后,会对该缓存行中的数据进行关闭处理。这样,在后续的程序运行过程中,就不消耗能量对该缓存行中的数据进行更新和保存,从而可减少存储无用数据的时间,进而降低了能耗。
附图说明
图1a为本发明实施例提供的GPU架构示意图;
图1b为本发明实施例提供的内存与L2cache的映射示意图;
图2a为本发明实施例提供的控制装置示例性结构图;
图2b为本发明实施例提供的预测表示意图;
图2c为本发明实施例提供的内存与L2cache行的结构示意图;
图3为本发明实施例提供的控制方法的一种示例性流程;
图4为本发明实施例提供的内存与L2cache行的另一结构示意图;
图5a为本发明实施例提供的预测阶段中控制单元的操作示意图;
图5b为本发明实施例提供的正常运行阶段中控制单元的操作示意图;
图6为本发明实施例提供的控制方法的另一种示例性流程。
具体实施方式
本发明实施例公开了一种减少GPU二级缓存能耗的控制方法及装置,以减少L2缓存的能耗。这种控制方法可称为LoSCache(LoS:Leverage Local Similarity)。
GPU使用SIMT(单指令多线程)编程模型,即同一个程序内核中的所有线程使用不同的操作数执行相同的程序指令。
GPU的架构可参见图1a:GPU包括多个SM,GPU可通过SM并行运行多个CTA(线程块),每个CTA由数百个线程组成。
CTA进一步被划分为多个线程簇(warp),线程簇的大小是固定的,例如,包括32个线程或16个线程。在SM流水线中,每次从CTA中取一个准备好的warp执行操作。
上述多个SM所运行的各线程块执行的是同一代码段中的程序指令(也即使用不同的操作数执行相同的程序指令)。代码段中包括许多程序指令,例如,第一条程序指令是两个数相加,第二条程序指令是两个数相乘,等等。在同一时刻,不同的SM可能正在执行不同的程序指令。另外,在同一SM中,不同的线程簇也可能在同一时刻执行不同的指令。
至于同一warp中的线程,是以SIMD(单指令多数据)模式执行,也即,同一warp中的线程在同一时刻执行同一程序指令。
举例来讲,在t0时刻,一个线程簇中的线程均会执行a+b赋值给c的程序指令,所不同的是,不同线程选择的a和b的值不同,进一步的,赋值给c的值也不同。
L2cache保存的内容是内存内容的一个子集,且L2 cache与主存的数据交换是以块或缓存行(cache line)为单位的(请参见图2b)。从访问顺序上看,SM会先访问L2cache,如果L2cache未命中,则会访问内存。
这里还需要介绍一下程序计数器(PC)。根据不同GPU地址空间的不同,PC可以具有不同的位数,例如16或32。PC用于存放和指示下一条要执行的程序指令的地址,其有自动加1功能,以实现程序的顺序执行。因此,每一条程序指令会对应一个PC值。
前述提及,在GPU中,同一个程序内核中的所有线程使用不同的操作数执行相同的指令。因此,当具有相同PC值的程序指令由不同的线程执行时,它们倾向于表现出类似的行为,从而导致不同线程执行同一程序指令所生成的数据访问请求也倾向于具有相似的数据局部性行为。也即,GPU应用程序中的数据局部性在不同线程之间具有独特的指令级相似性。
所谓的指令级相似性是指:
假定某一SM取了一个线程簇执行操作为例,该线程簇包括32线程,在L2cache的某一缓存行中,存储了这32个线程执行一条程序指令所要访问(读取和写入)的数据。
而另一SM在执行同一指令时,可能在同一缓存行的其他位置存储了其要访问的数据。换句话说,一个缓存行可能存储了所有SM执行同一程序指令所要访问的数据。
在本发明中,将利用上述指令级相似性来预测L2 cache缓存行的访问次数。本发明的核心思想是:
在程序启动后进入预测阶段。在预测阶段,会对L2缓存中的缓存行在正常运行阶段的访问次数进行预测(预测出的访问次数可称为预测访问次数);
在预测阶段结束后,进入正常运行阶段,会在缓存行的实际访问次数等于上述预测访问次数后,对缓存行中存储的数据进行关闭处理。这样,在后续的程序运行过程中,就不消耗能量对该缓存行中的数据进行更新和保存,从而可减少存储无用数据的时间,进而降低了能耗。
为了实现控制,请参见图2a,本发明提供的控制装置包括多个控制单元(CU1-CUN),其数量与SM相等,也即为每一SM提供一个控制单元。
上述N个控制单元共同参与完成本发明实施例所提供的控制方法。
在一个示例中,在现有架构中,每一SM对应一个LD/ST Unit(Load/Store Unit,存取单元),可对LD/ST Unit进行扩展,在LD/ST Unit中增加上述控制单元。
而为了存储预测访问次数等信息,每一控制单元可创建一预测表以存储块地址、PC值和预测访问次数。
示例性的,请参见图2b,预测表可包括至少一个条目(图2b以阴影表示一个条目),每一条目包括PC值字段、块地址字段和访问次数字段。
其中,每一条目中的PC值字段用于存储PC值,块地址字段用于存储与该PC值相关联的块地址,而访问次数字段用于存储该块地址的预测访问次数。
举例来讲,假定某一条目中的PC值为“c1”,块地址字段存储的值是“a1”,则其表示:c1代表的程序指令访问的缓存行的地址;在该条目中,若预测访问次数字段的数值是“5”则表示:对a1所代表的缓存行预测出的访问次数是5。
而为了存储缓存行的实际访问次数,请参见图2c,本发明对缓存行的结构也进行了扩展,除了数据字段和标记字段外,每个L2 cache的缓存行都增加了一个访问次数字段。
其中,数据字段用于存储数据块,标记字段用于存储该数据块在内存中的位置,而访问次数字段用于记录该缓存行中的数据块的实际访问计数。
下面将基于上面所述的本发明涉及的共性方面,对本发明实施例进行进一步详细说明。
前述提及了,每一SM对应一个控制单元,上述控制单元的动作是一致的,因此本实施例将以一个控制单元的操作为重点进行介绍。
为了便于称呼,可将任一SM称为SMe,将与之对应的控制单元称为CUe
图3示出了由上述控制装置执行的控制方法的一种示例性流程,至少可包括如下步骤:
S0:程序启动,进入预测阶段。
在程序启动后,所有L2缓存中的缓存行处于关闭状态,并在首次被访问时得到唤醒。
这样设计是因为观察到有一些应用程序在整个执行期间并没有使用全部的缓存行,而仅使用了其中的一小部分。
为了实现缓存行的关闭和唤醒,请参见图4,利用门控电源技术,在每个缓存行添加一个开关(例如睡眠晶体管),用以控制电源供应,从而可令缓存行的数据字段在开和关的模式之间进行切换。
S1:CUe从SMe运行的线程块中,随机选择出一个线程块构建预测器,并创建空预测表。
在程序执行期间,由于程序的SIMT执行模型和硬件调度的特性,即使是不同的线程在GPU上的执行速度也是大体相同的。同时,由于大量的线程交错执行,所以它们对相同存储器地址的访问间隔通常很长。因此,很难在当前调度策略下预测每个存储器请求的数据位置。
为解决上述问题,可先选择出一些线程构成“预测器”,并且优先执行它们,以便在运行其他线程块的线程时,做出相应的决策。
需要说明的是,每一SM都对应一个预测器,也对应一个预测表。
在预测阶段,预测器中的线程相较于其他线程块中的线程有更高的执行优先级。只有预测器中的所有线程都没有准备好时(例如,由于数据依赖导致的停顿),那些来自其他CTA中的就绪线程才会执行。
另外,之所以随机选择一个CTA,是因为某些CTA的特征可能与其他CTA的特征明显不同。例如,在BFS的一个内核中,某一CTA中的某些线程被分配了比其他线程更多的工作负载,这就导致了线程之间的内存访问不平衡。所以,使用来自一个特定CTA中的线程来预测其他CTA将是不准确的。而随机选择CTA则降低了选择某个具有特殊特性的CTA作为预测因子的可能性。
S2:CUe获取到来自SMe的程序指令。
前述提及了,在PC存放下一条要执行的程序指令的地址(也即PC值),则可读取PC值,获取要执行的程序指令。
S3:根据程序指令执行访问操作,进入S6。
需要说明的是,有可能L2缓存中并没有存储程序指令所要访问的数据,此时,可去访问内存,从内存中取出数据,并放入L2缓存的缓存行中。
步骤S3可由SMe执行。
S4:CUe判断上述程序指令是否来自预测器中的线程,若是,进入S5,否则进入S6。
需要说明的是,步骤S3与S4-S6是并行执行的。
S5:CUe将目标PC值和目标块地址插入SMe的预测表,进入S6。
其中,为称呼方便,将上述程序指令的PC值称为目标PC值,将上述程序指令所访问数据对应的缓存行的块地址称为目标块地址。
具体的,在预测表中,一个PC值仅对应一个条目。因此,在一个示例中,可将目标PC值与预测表中的PC值进行比较,在预测表中的PC值与目标PC值均不相同时,向预测表中插入上述目标PC值和目标块地址;而若预测表中已存在与目标PC值相等的PC值,则不会插入。
S6:更新L2缓存中相应缓存行的实际访问次数。
需要说明的是,在程序启动时,各缓存行的实际访问次数为零。
在预测阶段,无论上述程序指令是否来自预测器中的线程,都会更新被访问缓存行的实际访问次数。
前述提及了,每个L2 cache的缓存行都增加了一个访问次数字段,在程序启动时,访问次数字段中的值为零。之后,在缓存行被访问后,可通过将被访问缓存行的访问次数字段中的实际访问次数加1而实现对实际访问次数的更新。
步骤S6可由CUe执行,也可由LD/ST Unit中的其他单元或模块执行。
S7:在满足预设条件时,CUe获取L2cache中的缓存行的实际访问次数。
S8:CUe使用获取的实际访问次数对SMe的预测表中的预测访问次数进行更新。
在一个示例中,上述预设条件可包括:所有预测器中的线程均执行完毕。
在另一个示例中,考虑到对于具有大量对L2cache进行访问的应用程序来说,令所有预测器中的线程均执行完毕可能降低了预测的有效性,因为有可能比该时间更早地获得适当的预测结果。
因此,上述预设条件也可设计为包括:L2缓存的累计访问次数到达预设次数阈值。
本领域技术人员可根据实际灵活设计预设次数阈值的取值,例如,100、200等,在此不作赘述。
需要说明的是,在满足上述预设条件之前,预测表中的访问次数字段为空。也就是说,在未满足上述预测条件之前,只是向预测表插入PC值和块地址。在达到预测条件后,才根据缓存行的实际访问次数向预测表中加入预测访问次数。
在一个示例中,针对预测表中的任一条目,可使用该条目中的块地址定位L2缓存中的缓存行(被定位的缓存行可称为目标缓存行),读取出目标缓存行的实际访问次数,将该实际访问次数写入该条目的访问次数字段。
需要说明的是,若实际访问次数为1,则需要删除该条目。这是因为:相应的数据块只会被访问一次,根据预测它将不会再在L2cache中被引用。
在另一个示例中,考虑到预测阶段得到的实际访问次数可能偏小,也可将目标缓存行的实际访问次数与预设误差阈值相加,使用二者的和值作为预测访问次数,写入该条目的访问次数字段。
预测误差阈值的初始值为0,本文后续将介绍如何更新预测误差阈值。
同理,若实际访问次数与预设误差阈值的和值大于1,则将和值填入相应条目的访问次数字段。而若和值等于1,则删除该条目。
S9:在各SM的预测表均更新完毕后,将L2缓存中的缓存行的实际访问次数置为0。
更具体的,可将被访问缓存行的实际访问次数字段清零。
在一个示例中,可参见图2a,控制装置可包括清零单元,用于在各SM的预测表均更新完毕后,将L2cache中的缓存行的实际访问次数置为0。
预测阶段中,控制单元(LD/ST Unit)自身的操作,以及对L2cache的操作可参见图5a。
步骤S9后,预测阶段结束,预测表中的信息就可供其他的线程使用,将此阶段称为正常执行阶段。
正常运行阶段所执行的流程示例性得包括:
S10:CUe获取程序指令的PC值。
根据PC值可获取到程序指令。
S11:CUe使用上述PC值,在预测表中查找相应的条目。
具体的,可以比较获取的PC值与预测表中的各条目中的PC值,若相等,则查找到相应的条目。
S12:若查找到相应的条目,根据条目中的块地址访问L2缓存中相应的缓存行。
此外,若未查找到相应的条目,则可去访问内存,从内存中取出数据。
S13:更新L2缓存中相应缓存行的实际访问次数。
S13与S6相同,在此不作赘述。
另外,S13与S12的执行顺序可互换。
S14:比较更新后的实际访问次数和查找到的条目中的预测访问次数。
需要说明的是,若缓存行更新后的实际访问次数等于其预测访问次数,说明根据预测,当前访问是最后一个,后续应对该缓存行中存储的数据进行关闭处理。
而若缓存行更新后的实际访问次数小于其预测访问次数,说明当前访问并不是最后一个,还不应进行关闭处理。
S15:若更新后的实际访问次数等于查找到的条目中的预测访问次数,对相应缓存行中存储的数据进行关闭处理。
更具体的,可对相应缓存行中的数据字段进行断电,以实现对数据进行关闭处理。
前述提及了,可在每个缓存行添加一个开关(例如睡眠晶体管),用以控制电源供应,从而可令缓存行的数据字段在开和关的模式之间进行切换。
则可通过开关令相应缓存行的数据字段切换至关的模式,以实现对数据进行关闭处理。
此外,需要说明的是,进行关闭或断电,会造成数据无效,因此,也可理解为对数据进行“无效处理”。
正常运行阶段中,控制单元(LD/ST Unit)自身的操作,以及对L2cache的操作可参见图5b。
可见,在本发明实施例中,在程序启动后分为两个阶段——预测阶段和正常运行阶段,在预测阶段会对L2cache中缓存行在正常运行阶段的访问次数进行预测,得到预测访问次数。在正常运行阶段,若某缓存行的实际访问次数等于预测访问次数后,会对该缓存行中的数据进行关闭处理。这样,在后续的程序运行过程中,就不消耗能量对该缓存行中的数据进行更新和保存,从而可减少存储无用数据的时间,进而降低了能耗。
前述提及了,预测出的访问次数可能会偏小,假定预测表中条目A中的预测访问次数偏小,这会导致下述情况出现:
在根据条目A的块地址访问L2缓存中相应的缓存行时,缓存行中的数据已断电。
这说明本次预测得不够准确。这种情况会增加高速缓存的未命中率并损害性能。
针对上述情况,在本发明其他实施例中,请参见图6,上述控制方法还可包括如下步骤:
S16:若访问相应缓存行失败,使用相应缓存行的标记字段中的位置访问内存。
标记字段中有数据块在内存中的位置,因此可通过标记字段中的位置访问内存,以获取数据。
步骤S16可由CUe执行,或由其他单元执行。
S17:更新预设误差阈值。
步骤S17可由CUe执行,或由其他单元执行。
具体的,可将预设误差阈值加1。
当然,在一次预测中,只需要更新一次预设误差阈值即可。也即,每一次不准确的预测都会使阈值增1。
下一次程序启动后的预测阶段,可使用上一次预测中的预设误差阈值。
根据实验,最多三个阈值几乎涵盖了我们研究的所有应用。因此,可将该阈值的上限设置为3。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种减少GPU二级缓存能耗的控制方法,其特征在于,所述GPU包括多个流处理器SM,包括:
程序启动后进入预测阶段;
在所述预测阶段执行的操作包括:对所述二级缓存中缓存行在正常运行阶段的访问次数进行预测;预测出的访问次数为预测访问次数;
所述预测阶段结束后,进入所述正常运行阶段;
在所述正常运行阶段执行的操作包括:在所述缓存行的实际访问次数等于预测访问次数后,对所述缓存行中存储的数据进行关闭处理。
2.如权利要求1所述的方法,其特征在于,
在所述程序启动后,在所述预测阶段至所述正常运行阶段中,每一SM运行至少一个线程块,不同SM所运行的线程块中的线程执行同一段代码中的程序指令,所述SM每次从线程块中取一个线程簇执行操作,所取出的线程簇在同一时刻执行同一条程序指令;每一条程序指令对应一个程序计数器PC值;在所有线程块中的线程对所述同一段代码中的程序指令均执行完毕后,所述正常运行阶段结束;
任一所述SM以SMe表示,所述对所述二级缓存中缓存行在正常运行阶段的访问次数进行预测包括:
从所述SMe运行的至少一个线程块中,随机选择出一个线程块构建针对所述SMe的预测器,并创建针对所述SMe的空预测表;所述预测器中的线程相较于其他线程块中的线程有更高的执行优先级;所述预测表用于存储块地址、PC值和预测访问次数;
在获取到来自所述预测器的程序指令时,将目标PC值和目标块地址插入所述SMe的预测表;其中,所述目标PC值为来自所述预测器的程序指令所对应的程序指令的PC值,所述目标块地址为来自所述预测器的程序指令所访问数据对应的缓存行的块地址;
在满足预设条件时,使用所述二级缓存中的缓存行的实际访问次数,对所述SMe的预测表中的预测访问次数进行更新;其中,所述二级缓存中的缓存行被任一线程簇访问时,被访问缓存行的实际访问次数将会被更新;
在各SM的预测表均更新完毕后,将所述二级缓存中的缓存行的实际访问次数置为0。
3.如权利要求2所述的方法,其特征在于,
所述预测表包括至少一个条目,每一条目包括PC值字段、块地址字段和访问次数字段;
其中,每一条目中的PC值字段用于存储PC值,所述块地址字段用于存储与所述PC值相关联的块地址,所述访问次数字段用于存储所述块地址的预测访问次数;一个PC值对应一个条目;在满足所述预设条件之前,访问次数字段为空;
所述将目标PC值和目标块地址插入所述预测表包括:
将所述目标PC值与所述预测表中的PC值进行比较;
在所述预测表中的PC值与所述目标PC值均不相同时,向所述预测表中插入所述目标PC值和所述目标块地址。
4.如权利要求3所述的方法,
所述二级缓存中的每一缓存行包括:
数据字段,用于存储数据块;
标记字段,用于存储所述数据块在内存中的位置;
访问次数字段,用于存储各线程簇对所述数据块进行访问的实际访问次数;
所述更新被访问缓存行的实际访问次数包括:
将被访问缓存行的访问次数字段中的实际访问次数加1。
5.如权利要求3所述的方法,其特征在于,使用所述二级缓存中的缓存行的实际访问次数,对所述SMe的预测表中的预测访问次数进行更新包括:
针对任一条目,使用所述任一条目中的块地址定位所述二级缓存中的缓存行;被定位的缓存行为目标缓存行;
计算所述目标缓存行的实际访问次数与预设误差阈值的和值;
在所述和值大于1时,将所述和值填入所述任一条目中的访问次数字段;
在所述和值等于1时,删除所述任一条目。
6.如权利要求5所述的方法,其特征在于,
在所述正常运行阶段执行的操作还包括:
获取来自所述SMe的程序指令;
使用所述程序指令所对应PC值,在所述SMe的预测表中查找相应的条目;
若查找到,根据查找到的条目中的块地址,对所述二级缓存中的相应缓存行进行访问;
将所述相应缓存行的访问次数字段中的实际访问次数加1;
比较更新后的实际访问次数与查找到的条目中的预测访问次数;
所述在所述缓存行的实际访问次数等于预测访问次数后,对所述缓存行中存储的数据进行关闭处理包括:
在更新后的实际访问次数等于查找到的条目中的预测访问次数后,对相应缓存行中的数据字段进行关闭;
其中,所述二级缓存中的所有缓存行中的数据字段在程序启动时处于关闭状态,并在首次访问时被唤醒。
7.如权利要求6所述的方法,其特征在于,在所述正常运行阶段执行的操作还包括:
若访问相应缓存行失败,更新所述预设误差阈值;
使用所述相应缓存行的标记字段中的位置访问内存。
8.如权利要求2-7任一项所述的方法,其特征在于,所述预设条件包括:
所有预测器中的线程均执行完毕,或者,
所述二级缓存的累计访问次数到达预设次数阈值。
9.一种减少GPU二级缓存能耗的控制装置,其特征在于,所述GPU包括多个流处理器SM;
所述控制装置包括与各SM一一对应的控制单元;
各SM在程序启动后进入预测阶段,并在所述预测阶段结束后,进入正常运行阶段;
其中,在所述预测阶段,所述控制单元用于:对所述二级缓存中的缓存行在所述正常运行阶段的访问次数进行预测;预测出的访问次数为预测访问次数;
在所述正常预测阶段,所述控制单元用于:在所述缓存行的实际访问次数等于预测访问次数后,对所述缓存行中存储的数据进行关闭处理。
10.如权利要求9所述的装置,其特征在于,
在所述程序启动后,在所述预测阶段至所述正常运行阶段中,每一SM运行至少一个线程块,不同SM所运行的线程块中的线程执行同一段代码中的程序指令,所述SM每次从线程块中取一个线程簇执行操作,所取出的线程簇在同一时刻执行同一条程序指令;每一条程序指令对应一个程序计数器PC值;在所有线程块中的线程对所述同一段代码中的程序指令均执行完毕后,所述正常运行阶段结束;
任一所述SM以SMe表示,在所述对所述二级缓存中缓存行在正常运行阶段的访问次数进行预测的方面,所述SMe所对应的控制单元具体用于:
从所述SMe分配的至少一个线程块中,随机选择出一个线程块构建针对所述SMe的预测器,并创建针对所述SMe的空预测表;所述预测器中的线程相较于其他线程块中的线程有更高的执行优先级;所述预测表用于存储块地址、PC值和预测访问次数;
在获取到来自所述预测器的程序指令时,将目标PC值和目标块地址插入所述SMe的预测表;其中,来自所述预测器的程序指令所对应的程序指令的PC值,所述目标块地址为来自所述预测器的程序指令所访问数据对应的缓存行的块地址;
在满足预设条件时,使用所述二级缓存中的缓存行的实际访问次数,对所述SMe的预测表中的预测访问次数进行更新;其中,所述二级缓存中的缓存行被任一线程簇访问时,被访问缓存行的实际访问次数将会被更新;
所述控制装置还包括清零单元,用于在各SM的预测表均更新完毕后,将所述二级缓存中的缓存行的实际访问次数置为0。
CN201910086199.7A 2019-01-29 2019-01-29 一种减少gpu二级缓存能耗的控制方法及装置 Active CN109799897B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910086199.7A CN109799897B (zh) 2019-01-29 2019-01-29 一种减少gpu二级缓存能耗的控制方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910086199.7A CN109799897B (zh) 2019-01-29 2019-01-29 一种减少gpu二级缓存能耗的控制方法及装置

Publications (2)

Publication Number Publication Date
CN109799897A true CN109799897A (zh) 2019-05-24
CN109799897B CN109799897B (zh) 2019-11-26

Family

ID=66559138

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910086199.7A Active CN109799897B (zh) 2019-01-29 2019-01-29 一种减少gpu二级缓存能耗的控制方法及装置

Country Status (1)

Country Link
CN (1) CN109799897B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111538677A (zh) * 2020-04-26 2020-08-14 西安万像电子科技有限公司 数据处理方法及装置
CN116993574A (zh) * 2023-09-25 2023-11-03 苏州元脑智能科技有限公司 一种图形处理器架构、数据处理方法、设备和存储介质
CN117971728A (zh) * 2024-03-29 2024-05-03 北京象帝先计算技术有限公司 缓存器及缓存控制方法、集成电路系统、电子组件及设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110119446A1 (en) * 2009-11-13 2011-05-19 International Business Machines Corporation Conditional load and store in a shared cache
CN102156633A (zh) * 2011-04-18 2011-08-17 北京北大众志微系统科技有限责任公司 预执行指导的数据预取方法及系统
CN103744800A (zh) * 2013-12-30 2014-04-23 龙芯中科技术有限公司 面向重放机制的缓存操作方法及装置
US8818988B1 (en) * 2003-12-08 2014-08-26 Teradata Us, Inc. Database system having a regulator to provide feedback statistics to an optimizer
CN106649145A (zh) * 2016-12-15 2017-05-10 Tcl集团股份有限公司 一种自适应更新缓存策略的方法及系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8818988B1 (en) * 2003-12-08 2014-08-26 Teradata Us, Inc. Database system having a regulator to provide feedback statistics to an optimizer
US20110119446A1 (en) * 2009-11-13 2011-05-19 International Business Machines Corporation Conditional load and store in a shared cache
CN102156633A (zh) * 2011-04-18 2011-08-17 北京北大众志微系统科技有限责任公司 预执行指导的数据预取方法及系统
CN103744800A (zh) * 2013-12-30 2014-04-23 龙芯中科技术有限公司 面向重放机制的缓存操作方法及装置
CN106649145A (zh) * 2016-12-15 2017-05-10 Tcl集团股份有限公司 一种自适应更新缓存策略的方法及系统

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111538677A (zh) * 2020-04-26 2020-08-14 西安万像电子科技有限公司 数据处理方法及装置
CN111538677B (zh) * 2020-04-26 2023-09-05 西安万像电子科技有限公司 数据处理方法及装置
CN116993574A (zh) * 2023-09-25 2023-11-03 苏州元脑智能科技有限公司 一种图形处理器架构、数据处理方法、设备和存储介质
CN116993574B (zh) * 2023-09-25 2024-01-26 苏州元脑智能科技有限公司 一种图形处理器架构、数据处理方法、设备和存储介质
CN117971728A (zh) * 2024-03-29 2024-05-03 北京象帝先计算技术有限公司 缓存器及缓存控制方法、集成电路系统、电子组件及设备

Also Published As

Publication number Publication date
CN109799897B (zh) 2019-11-26

Similar Documents

Publication Publication Date Title
US8200949B1 (en) Policy based allocation of register file cache to threads in multi-threaded processor
TW554267B (en) Cache way prediction based on instruction base register
CN109799897B (zh) 一种减少gpu二级缓存能耗的控制方法及装置
US20110066830A1 (en) Cache prefill on thread migration
US7461205B2 (en) Performing useful computations while waiting for a line in a system with a software implemented cache
US10713054B2 (en) Multiple-table branch target buffer
US20120246408A1 (en) Arithmetic processing device and controlling method thereof
US20020116579A1 (en) Cyclically sequential memory prefetch
CN103198026A (zh) 指令高速缓存功耗降低
EP3850480B1 (en) Controlling accesses to a branch prediction unit for sequences of fetch groups
WO2020073641A1 (zh) 一种面向数据结构的图形处理器数据预取方法及装置
CN108549574A (zh) 线程调度管理方法、装置、计算机设备和存储介质
GB2577051A (en) Branch prediction circuitry
US20200150966A1 (en) Controlling Accesses to a Branch Prediction Unit for Sequences of Fetch Groups
US11550588B2 (en) Branch target filtering based on memory region access count
CN103514107B (zh) 高性能数据缓存系统和方法
Zhang et al. Locality protected dynamic cache allocation scheme on GPUs
US20050223203A1 (en) Segmented branch predictor
CN117472446B (zh) 基于处理器的多级取指目标缓冲器的分支预测方法
EP4202695A1 (en) Region aware delta prefetcher
KR20220113410A (ko) 페치 그룹들의 시퀀스들에 대한 분기 예측 유닛에의 액세스 제어
CN116244005A (zh) 一种多线程异步数据传输系统及方法
Chung et al. Combining Reused Frequency, Most Recently Used and Program Counter Predictor as Last Level Cache Replacement Policy
He et al. A new value based branch predictor for SMT processors
Gong et al. A novel configuration context cache structure of reconfigurable systems

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant