CN109716313B - 接口装置、控制接口装置的方法及计算机可读介质 - Google Patents

接口装置、控制接口装置的方法及计算机可读介质 Download PDF

Info

Publication number
CN109716313B
CN109716313B CN201680089410.5A CN201680089410A CN109716313B CN 109716313 B CN109716313 B CN 109716313B CN 201680089410 A CN201680089410 A CN 201680089410A CN 109716313 B CN109716313 B CN 109716313B
Authority
CN
China
Prior art keywords
interface
peripheral device
clock
interface device
host computer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201680089410.5A
Other languages
English (en)
Other versions
CN109716313A (zh
Inventor
李家扬
曾志伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Razer Asia Pacific Pte Ltd
Original Assignee
Razer Asia Pacific Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Razer Asia Pacific Pte Ltd filed Critical Razer Asia Pacific Pte Ltd
Publication of CN109716313A publication Critical patent/CN109716313A/zh
Application granted granted Critical
Publication of CN109716313B publication Critical patent/CN109716313B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/033Pointing devices displaced or positioned by the user, e.g. mice, trackballs, pens or joysticks; Accessories therefor

Abstract

根据各种实施例,提供一种接口装置。该接口装置可包括:对主计算机的接口;对周边装置的无线接口;差值确定电路,被配置为确定该主计算机中的时隙与该周边装置中的时隙之间的差值;以及通知电路,被配置为在所确定的差值大于预定阈值时,通知该周边装置关于该差值。

Description

接口装置、控制接口装置的方法及计算机可读介质
技术领域
各种实施例通常涉及一种接口装置、控制接口装置的方法及计算机可读介质。
背景技术
大多数市场上的无线鼠标(cordless mice)不能实现真正的1000Hz回报率(polling rate)。因此,可能需要用于实现真正的1000Hz回报率的装置和方法。
发明内容
根据各种实施例,可提供一种接口装置。该接口装置可包括:对主计算机的接口;对周边装置的无线接口;差值确定电路,被配置为确定该主计算机中的时隙(timeslot)与该周边装置中的时隙之间的差值;以及通知电路,被配置为在所确定的差值大于预定阈值时,通知该周边装置关于该差值。根据各种实施例,该阈值可通过计算电路的分辨率(且例如不通过该主计算机)确定。良好的计算电路(例如接口装置,例如通用串行总线(USB)配接器(dongle),其可连接到该主计算机,例如经由该接口)可以比1ppm的分辨率更好,并且为达到实际目的,该阈值可在10ppm至100ppm的范围内。
根据各种实施例,可提供一种控制接口装置的方法。该方法可包括:提供对主计算机的接口;提供对周边装置的无线接口;确定该主计算机中的时隙与该周边装置中的时隙之间的差值;以及在所确定的差值大于预定阈值时,通知该周边装置关于该差值。
根据各种实施例,可提供一种计算机可读介质。该计算机可读介质可包括指令,当由计算机执行该指令时,使得该计算机执行一种控制接口装置的方法。该方法可包括:提供对主计算机的接口;提供对周边装置的无线接口;确定该主计算机中的时隙与该周边装置中的时隙之间的差值;以及在所确定的差值大于预定阈值时,通知该周边装置关于该差值。
附图说明
在附图中,在所有不同视图中,相同附图标记通常表示相同部件。附图未必按比例绘制,而是通常着重于例示本发明的原理。为清晰起见,可任意扩大或缩小各种特征或组件的尺寸。在以下说明中,将参照以下附图来说明本发明的各种实施例。
图1A示出了根据各种实施例的接口装置。
图1B示出了根据各种实施例的控制接口装置的方法的流程图。
图2示出了根据各种实施例的计算系统。
图3示出了根据各种实施例的发射器与接收器之间的处理和通信的流程图,其中该发射器可以是(或可被设置在)无线鼠标,并且其中该接收器是对USB端口的配接器接口。
图4示出了根据各种实施例的时钟信号(clock signal)的图示。
图5示出了根据各种实施例的计算相对于接收器时钟偏移的计算机时钟偏移的图示。
图6示出了根据各种实施例的追踪计算机时钟的长期频率漂移的图示。
图7示出了根据各种实施例的追踪发射器时钟的长期频率漂移的图示。
具体实施方式
以下将参照附图进行详细说明,该附图以例示的方式示出了可用以实现本发明的具体细节及实施例。将足够详细地说明这些实施例,以使本领域技术人员能够实现本发明。可使用其他实施例,且可在不背离本发明的范围下作出结构及逻辑上的改变。各种实施例未必相互排斥,因为一些实施例可与一个或多个其他实施例组合而形成新的实施例。
在本文中,如在此说明书中所述的接口装置可包括存储器,该存储器例如用于在接口装置内所执行的处理。实施例中所使用的存储器可以是易失性存储器,例如动态随机存取存储器(Dynamic Random Access Memory;DRAM),或者是非易失性存储器,例如可编程只读存储器(Programmable Read Only Memory;PROM)、可擦除可编程只读存储器(Erasable PROM;EPROM)、电可擦除可编程只读存储器(Electrically Erasable PROM;EEPROM)、或闪存(例如,浮动门存储器(floating gate memory))、电荷捕获存储器、磁阻式随机存取存储器(Magnetoresistive Random Access Memory;MRAM)或相变随机存取存储器(Phase Change Random Access Memory;PCRAM)。
在实施例中,“电路”可理解为任一种逻辑执行实体,其可为专用电路或处理器,该处理器用于执行储存于存储器、固件、或他们的任何组合中的软件。因此,在实施例中,“电路”可以是硬接线逻辑电路或可编程逻辑电路,例如可编程处理器,例如微处理器(例如复杂指令集计算机(Complex Instruction Set Computer;CISC)处理器或精简指令集计算机(Reduced Instruction Set Computer;RISC)处理器)。“电路”也可为用于执行软件的处理器,该软件例如是任一种计算机程序,例如使用虚拟机程序代码(例如Java)的计算机程序。以下将更详细描述的各个功能的任何其他种类的实现方式也可根据替代实施例而被理解为“电路”。
说明书中的术语“包括(comprising)”应理解为具有广泛的含义,类似于术语“包含(including)”,且将理解为意味包含所述的整数或步骤、或整数或步骤的群组,但不排除任何其他整数或步骤、或整数或步骤的群组。此定义也适用于术语“包括(comprising)”例如“包括(comprise)”及“包括(comprises)”的变型。
在此说明书中参照的任何现有技术不是且不应被视为承认或以任何形式建议在澳大利亚(或任何其他国家)的公知常识所引用的现有技术组成的一部分。
为使本发明可易于理解并实际实行,现在将通过示例而非限制方式参照附图来说明特定实施例。
针对装置提供各种实施例,并针对方法提供各种实施例。应理解,装置的基本性质也适用于方法,反之亦然。因此,为简洁起见,将省略对此种性质的重复说明。
应理解,本文针对特定装置所述的任一性质也可适用于本文所述的任一种装置。应理解,本文针对特定方法所述的任一性质也可适用于本文所述的任一种方法。此外,应理解,对于本文所述的任一种装置或方法,在所述装置或方法中未必必须包含所有所述组件或步骤,而是也可包含仅某些(而非全部)组件或步骤。
本文的术语“耦接(coupled)”(或“连接(connected)”可理解为电气耦接或机械耦接,例如附接或固定,或仅仅接触而无任何固定,并且应理解,可以提供直接耦接或间接耦接(换言之,并未直接接触的耦接)。
大多数市场上的无线鼠标不能实现真正的1000Hz回报率(换言之,USB(通用串行总线)频率)。
在常用的鼠标中,主机系统与无线鼠标之间的操作时钟频率之间可能存在偏移,无线鼠标包括所有形式的无线鼠标或鼠标操作,而无需任何电缆连接到主机系统。
根据各种实施例,使用创新和功率有效的方法来解决此种时钟偏移问题。这能允许实现真正的1000Hz回报率。
常用的系统设置包括主计算机、接收器和无线发射器(例如在计算机鼠标中提供)。接收器可经由USB连接器附接到主计算机。发射器可将鼠标移动命令和按钮状态命令无线地发送到接收器,并且该接收器可将该鼠标命令发送到该主机系统。
在常用的系统中,主机系统、接收器和发射器各自使用独立的晶体时钟(crystalclock)来驱动它们各自的功能。用户可在发射器(例如,无线鼠标)上设置轮询频率(polling frequency),且鼠标可基于其自己的时钟频率对数据进行采样。所采样的数据可基于发射器操作频率发送到接收器。接收器可缓冲来自发射器的接收数据,并等待主机系统读取该数据。主机系统可具有其自己的时钟频率,并且可基于主机系统时钟频率读取该数据。
因为发射器不与主机系统同步,可能会发生数据的溢位(Overflow)和下溢(underflow)。主机系统允许的USB频率偏移量可能为+/-500ppm,这在最坏情况下可以每2秒转换一次采样溢位/下溢。这意味着典型的无线鼠标可能永远不会实现与有线鼠标相对应的稳定轮询频率,其中由主机直接轮询的数据。
实现从主计算机追踪时钟频率的常用方法可以是使用鼠标发射器侧的锁相回路电路(Phase Lock Loop circuit),该锁相回路电路可以不断地调整频率抖动和漂移。然而,这种实现可能消耗更高的功率,因为该鼠标发射器可能必须不断地使无线电路打开以追踪主计算机USB同步频率,通常是SOF(起始帧)信号。
根据各种实施例,提供装置和方法来解决当前使用的无线鼠标设计的此种缺陷。各种实施例可以降低功率并且因此可以提供低功率模式概念。
根据各种实施例,可提供将无线鼠标传输频率与计算机USB频率同步的系统和方法。
图1A示出了根据各种实施例的接口装置100。该接口装置100可包括对主计算机(未示出于图1A)的接口102(例如第一接口;例如有线接口;例如主计算机接口)。该接口装置100可进一步包括对周边装置(未示出于图1A)的无线接口104。该接口装置100可进一步包括差值确定电路106,被配置为确定该主计算机中的时隙(例如时钟信号)与该周边装置中的时隙(例如时钟信号)之间的差值。该接口装置100可进一步包括通知电路108,被配置为在所确定的差值大于预定阈值时,通知该周边装置关于该差值。该接口102、该无线接口104、该差值确定电路106及该通知电路108可彼此耦接,如由线110指示,例如电气耦接,例如使用线或电缆和/或机械耦接。
换言之,该接口装置100可监视主计算机与周边装置之间的时隙(或时钟偏移),并且可向周边装置通知有关时隙(或有关在时钟偏移时)的差值,使得周边装置可因此更新其内部时钟。
根据各种实施例,接口102可包括或可以是或可包括在通用串行总线接口。
根据各种实施例,该差值确定电路106可进一步被配置为确定该接口装置100通电时的差值。
根据各种实施例,该通知电路108可被配置为在该接口装置100通电时,通知该周边装置关于该差值。
根据各种实施例,该预定阈值可以是基于该主计算机中的时隙。
根据各种实施例,该预定阈值可以是基于该周边装置中的时隙。
根据各种实施例,该预定阈值可在10ppm至50ppm的范围内。
根据各种实施例,该差值确定电路106可被配置为基于起始帧信号确定该差值。
根据各种实施例,该接口装置100可包括或可以是或可包括在通用串行总线配接器。
根据各种实施例,该周边装置可包括或可以是或可包括在无线鼠标。
图1B示出了根据各种实施例的控制接口装置的方法的流程图112。在步骤114中,可提供对主计算机的接口。在步骤116中,可提供对周边装置的无线接口。在步骤118中,可确定该主计算机中的时隙与该周边装置中的时隙之间的差值。在步骤120中,在所确定的差值大于预定阈值时,可通知该周边装置关于该差值。
根据各种实施例,该接口可包括或可以是或可包括在通用串行总线接口。
根据各种实施例,该差值可在该接口装置通电时被确定。
根据各种实施例,该方法可进一步包括在该接口装置通电时,通知该周边装置关于该差值。
根据各种实施例,该预定阈值可以是基于该主计算机中的时隙。
根据各种实施例,该预定阈值可以是基于该周边装置中的时隙。
根据各种实施例,该预定阈值可在10ppm至50ppm的范围内。
根据各种实施例,该差值可以是基于起始帧信号(例如USB协议)被确定。
根据各种实施例,该接口装置可包括或可以是或可包括在通用串行总线配接器。
根据各种实施例,该周边装置可包括或可以是或可包括在无线鼠标。
根据各种实施例,可提供一种计算机可读介质。该计算机可读介质可包括指令,当由计算机执行该指令时,使得该计算机执行一种控制接口装置的方法。该方法可包括:提供对主计算机的接口;提供对周边装置的无线接口;确定该主计算机中的时隙与该周边装置中的时隙之间的差值;以及在所确定的差值大于预定阈值时,通知该周边装置关于该差值。
根据各种实施例,该接口可包括或可以是或可包括在通用串行总线接口。
根据各种实施例,该差值可在该接口装置通电时被确定。
根据各种实施例,该方法可进一步包括在该接口装置通电时,通知该周边装置关于该差值。
根据各种实施例,该预定阈值可以是基于该主计算机中的时隙。
根据各种实施例,该预定阈值可以是基于该周边装置中的时隙。
根据各种实施例,该预定阈值可在10ppm至50ppm的范围内。
根据各种实施例,该差值可以是基于起始帧信号被确定。
根据各种实施例,该接口装置可包括或可以是或可包括在通用串行总线配接器。
根据各种实施例,该周边装置可包括或可以是或可包括在无线鼠标。
图2示出了根据各种实施例的计算系统200。该计算系统200可包括主计算机202、接收器206和无线发射器210(例如在计算机鼠标中提供)。接收器206可经由USB连接器204附接到主计算机202。发射器210可将鼠标移动命令和按钮状态命令无线地(如由箭头208指示)发送到接收器206,并且该接收器206可将该鼠标命令经由该USB连接器204发送到该主计算机202。
根据各种实施例,可提供功率有效的方法来使发射器(无线鼠标)回报率与计算机USB时钟频率同步。
根据各种实施例,可提供三种方法来追踪计算机时钟和发射器时钟。
在第一种方法中,可在通电时计算主计算机与接收器之间的时钟偏移。第一种方法可称为USB时钟偏移追踪。
在第二种方法中,可在主动操作期间追踪计算机时钟。第二种方法可称为主动追踪。
在第三种方法中,可在主动操作期间追踪发射器时钟。第三种方法可称为TX(发射器)追踪。
图3示出了根据各种实施例的发射器与接收器之间的处理和通信的流程图300。图3的左侧302指示发射器的处理。图3的右侧304指示接收器的处理。在步骤312中,接收器可执行USB时钟偏移追踪。在步骤306中,发射器可宣布其存在。在步骤316中,接收器可扫描发射器。作为USB时钟偏移追踪的结果(如在步骤312中执行),偏移因子可(在步骤314中)被发送到发射器(TX)用于时隙间隔校准(timeslot interval calibration)。在步骤308中,发射器可执行连接程序。在步骤318中,接收器可执行连接程序。在步骤310中,发射器可能处于活动模式。在步骤320中,接收器可能处于活动模式。在步骤322中,接收器可执行USB时钟长期漂移追踪。在步骤324中,接收器可执行TX时钟追踪。作为USB时钟长期漂移追踪和TX时钟追踪的结果,接收器可在步骤326发送偏移因子到发射器进行时钟调整。
图4示出了根据各种实施例的频率信号的图示400。接收器和发射器的“心跳(heartbeat)”是相应的周期性时隙(periodic timeslot)(换言之,是相应的时钟信号)。该时隙(或时钟信号)可驱动接收器(例如USB配接器)和发射器(例如在无线鼠标中提供)的功能和状态。示出了RX时隙402和TX时隙404。在扫描和连接阶段406期间的RX时隙410可以比在活动阶段408期间的RX时隙412更长。在扫描和连接阶段406期间的TX时隙414可以比在活动阶段408期间的TX时隙416更长。
图5示出了根据各种实施例的计算相对于接收器时钟偏移的计算机时钟偏移的图示500。示出了多个USB SOF502,其为空间1ms+/-偏移空间,如由504指示。示出了SOF 506的N-周期。示出了多个RX时钟信号508、以及RX频率周期的总数510,总计为一时段的时间T0。常数偏移量F0(基于USB SOF间隔)可以如下计算:
F0=T0/N。
图6示出了根据各种实施例的追踪计算机时钟的长期频率漂移的图示600。示出了多个USB SOF602、以及SOF的-N周期606的USB SOF604的放大视图。示出了多个RX时钟信号608、以及RX时钟周期的总数610,总计为一时段的时间T1。平均USB SOF间隔F1可以如下计算:
F1=T1/N。
平均频率漂移可如下计算:
s=|F0–F1|。
图7示出了根据各种实施例的追踪发射器时钟的长期频率漂移的图示700。根据各种实施例,可追踪RX时隙702与TX时隙704之间的偏移量706。示出了多个RX时钟信号708。
根据各种实施例,USB配接器可计算USB时钟与配接器时钟之间的增量(delta),并可将该增量发送到鼠标以设置其操作时钟。配接器可追踪USB时钟,并可同时追踪自己的时钟的鼠标时钟。当增量大于预定阈值时,配接器可发送调整因子给鼠标。
各种实施例可提供低功率设计,因为追踪过程在由PC供电的USB配接器中执行。当被告知要这样做时,鼠标(其可作用为无源装置)可能只需要调整其时钟。
各种实施例可提供高度精度,因为USB配接器(作为集中式装置)可追踪PC时钟与鼠标时钟之间的时钟频率差异。
根据各种实施例,鼠标不需要追踪(USB)配接器和主机的时钟。可在(USB)配接器中执行追踪过程,该配接器可从PC主机获取电力。各种实施例可提供低功率设计(例如,对于电池供电的装置),因为(无线)装置(例如,鼠标)中的功率消耗被最小化。
根据各种实施例,对于与计算机时钟同步的无线鼠标,可以实现真正的1000Hz回报率。
各种实施例提供功率有效的追踪方法,因为追踪过程由从计算机USB端口获取电力的接收器执行。换言之,可以节省无线鼠标(换言之,无线鼠标(cordless mouse;wireless mouse))的功率。
根据各种实施例,可消除溢位/下溢问题而不会丢弃/添加任何数据样本。
根据各种实施例,可提供无线追踪鼠标系统。
以下实例关于另外的实施例。
实例1是一种接口装置,包括:对主计算机的接口;对周边装置的无线接口;差值确定电路,被配置为确定该主计算机中的时隙与该周边装置中的时隙之间的差值;以及通知电路,被配置为在所确定的差值大于预定阈值时,通知该周边装置关于该差值。
在实例2中,实例1的主题可以有选择地包括:该接口包括通用串行总线接口。
在实例3中,实例1至实例2中任一者的主题可以有选择地包括:该差值确定电路进一步被配置为确定该接口装置通电时的差值。
在实例4中,实例1至实例3中任一者的主题可以有选择地包括:该通知电路被配置为在该接口装置通电时,通知该周边装置关于该差值。
在实例5中,实例1至实例4中任一者的主题可以有选择地包括:该预定阈值是基于该主计算机中的时隙。
在实例6中,实例1至实例5中任一者的主题可以有选择地包括:该预定阈值是基于该周边装置中的时隙。
在实例7中,实例1至实例6中任一者的主题可以有选择地包括:该预定阈值在10ppm至50ppm的范围内。
在实例8中,实例1至实例7中任一者的主题可以有选择地包括:该差值确定电路被配置为基于起始帧信号确定该差值。
在实例9中,实例1至实例8中任一者的主题可以有选择地包括:该接口装置包括通用串行总线配接器。
在实例10中,实例1至实例9中任一者的主题可以有选择地包括:该周边装置包括无线鼠标。
实例11是一种控制接口装置的方法,该方法包括:提供对主计算机的接口;提供对周边装置的无线接口;确定该主计算机中的时隙与该周边装置中的时隙之间的差值;以及在所确定的差值大于预定阈值时,通知该周边装置关于该差值。
在实例12中,实例11的主题可以有选择地包括:该接口包括通用串行总线接口。
在实例13中,实例11至实例12中任一者的主题可以有选择地包括:该差值在该接口装置通电时被确定。
在实例14中,实例11至实例13中任一者的主题可以有选择地包括:在该接口装置通电时,通知该周边装置关于该差值。
在实例15中,实例11至实例14中任一者的主题可以有选择地包括:该预定阈值是基于该主计算机中的时隙。
在实例16中,实例11至实例15中任一者的主题可以有选择地包括:该预定阈值是基于该周边装置中的时隙。
在实例17中,实例11至实例16中任一者的主题可以有选择地包括:该预定阈值在10ppm至50ppm的范围内。
在实例18中,实例11至实例17中任一者的主题可以有选择地包括:该差值是基于起始帧信号被确定。
在实例19中,实例11至实例18中任一者的主题可以有选择地包括:该接口装置包括通用串行总线配接器。
在实例20中,实例11至实例19中任一者的主题可以有选择地包括:该周边装置包括无线鼠标。
实例21是一种计算机可读介质,包括指令,当由计算机执行该指令时,使得该计算机执行一种控制接口装置的方法,该方法包括:提供对主计算机的接口;提供对周边装置的无线接口;确定该主计算机中的时隙与该周边装置中的时隙之间的差值;以及在所确定的差值大于预定阈值时,通知该周边装置关于该差值。
在实例22中,实例21的主题可以有选择地包括:该接口包括通用串行总线接口。
在实例23中,实例21至实例22中任一者的主题可以有选择地包括:该差值在该接口装置通电时被确定。
在实例24中,实例21至实例23中任一者的主题可以有选择地包括指令,当由计算机执行该指令时,使得该计算机执行:在该接口装置通电时,通知该周边装置关于该差值。
在实例25中,实例21至实例24中任一者的主题可以有选择地包括:该预定阈值是基于该主计算机中的时隙。
在实例26中,实例21至实例25中任一者的主题可以有选择地包括:该预定阈值是基于该周边装置中的时隙。
在实例27中,实例21至实例26中任一者的主题可以有选择地包括:该预定阈值在10ppm至50ppm的范围内。
在实例28中,实例21至实例27中任一者的主题可以有选择地包括:该差值是基于起始帧信号被确定。
在实例29中,实例21至实例28中任一者的主题可以有选择地包括:该接口装置包括通用串行总线配接器。
在实例30中,实例21至实例29中任一者的主题可以有选择地包括:该周边装置包括无线鼠标。
尽管已参照具体实施例具体地示出并说明本发明,然而本领域技术人员应理解,在不背离由所附权利要求所界定的本发明的精神及范围的条件下,可对本发明作出形式及细节上的各种改变。本发明的范围因此由所附权利要求表示,且因此旨在包括处于权利要求的等效内容的意义及范围内的所有变化。

Claims (30)

1.一种接口装置,包括:
对主计算机的接口;
对周边装置的无线接口;
差值确定电路,被配置为:
确定所述主计算机与所述接口装置之间的第一时钟偏移;
基于所述主计算机的时钟和所述接口装置的时钟确定频率漂移;
确定所述接口装置与所述周边装置之间的第二时钟偏移;以及
确定所述主计算机中的时隙与所述周边装置中的时隙之间的差值;以及通知电路,被配置为:
将基于所述主计算机与所述接口装置之间的所述第一时钟偏移的第一偏移因子发送到所述周边装置;
将基于以所述主计算机的所述时钟和所述接口装置的所述时钟为基础的所述频率漂移以及所述接口装置与所述周边装置之间的所述第二时钟偏移二者的第二偏移因子发送到所述周边装置;以及
在所确定的差值大于预定阈值时,通知所述周边装置关于所确定的差值。
2.如权利要求1所述的接口装置,其中所述接口包括通用串行总线接口。
3.如权利要求1所述的接口装置,其中所述差值确定电路进一步被配置为确定所述接口装置通电时的所述差值。
4.如权利要求1所述的接口装置,其中所述通知电路被配置为在所述接口装置通电时,通知所述周边装置关于所述差值。
5.如权利要求1所述的接口装置,其中所述预定阈值是基于所述主计算机中的所述时隙。
6.如权利要求1所述的接口装置,其中所述预定阈值是基于所述周边装置中的所述时隙。
7.如权利要求1所述的接口装置,其中所述预定阈值在10ppm至50ppm的范围内。
8.如权利要求1所述的接口装置,其中所述差值确定电路被配置为基于起始帧信号确定所述差值。
9.如权利要求1所述的接口装置,其中所述接口装置包括通用串行总线配接器。
10.如权利要求1所述的接口装置,其中所述周边装置包括无线鼠标。
11.一种控制接口装置的方法,所述方法包括:
提供对主计算机的接口;
提供对周边装置的无线接口;
确定所述主计算机与所述接口装置之间的第一时钟偏移;
基于所述主计算机的时钟和所述接口装置的时钟确定频率漂移;
确定所述接口装置与所述周边装置之间的第二时钟偏移;
确定所述主计算机中的时隙与所述周边装置中的时隙之间的差值;
将基于所述主计算机与所述接口装置之间的所述第一时钟偏移的第一偏移因子发送到所述周边装置;
将基于以所述主计算机的所述时钟和所述接口装置的所述时钟为基础的所述频率漂移以及所述接口装置与所述周边装置之间的所述第二时钟偏移二者的第二偏移因子发送到所述周边装置;以及
在所确定的差值大于预定阈值时,通知所述周边装置关于所确定的差值。
12.如权利要求11所述的方法,其中所述接口包括通用串行总线接口。
13.如权利要求11所述的方法,其中所述差值在所述接口装置通电时被确定。
14.如权利要求11所述的方法,进一步包括:在所述接口装置通电时,通知所述周边装置关于所述差值。
15.如权利要求11所述的方法,其中所述预定阈值是基于所述主计算机中的所述时隙。
16.如权利要求11所述的方法,其中所述预定阈值是基于所述周边装置中的所述时隙。
17.如权利要求11所述的方法,其中所述预定阈值在10ppm至50ppm的范围内。
18.如权利要求11所述的方法,其中所述差值是基于起始帧信号被确定。
19.如权利要求11所述的方法,其中所述接口装置包括通用串行总线配接器。
20.如权利要求11所述的方法,其中所述周边装置包括无线鼠标。
21.一种计算机可读介质,包括指令,当由计算机执行所述指令时,使得所述计算机执行一种控制接口装置的方法,所述方法包括:
提供对主计算机的接口;
提供对周边装置的无线接口;
确定所述主计算机与所述接口装置之间的第一时钟偏移;
基于所述主计算机的时钟和所述接口装置的时钟确定频率漂移;
确定所述接口装置与所述周边装置之间的第二时钟偏移;
确定所述主计算机中的时隙与所述周边装置中的时隙之间的差值;
将基于所述主计算机与所述接口装置之间的所述第一时钟偏移的第一偏移因子发送到所述周边装置;
将基于以所述主计算机的所述时钟和所述接口装置的所述时钟为基础的所述频率漂移以及所述接口装置与所述周边装置之间的所述第二时钟偏移二者的第二偏移因子发送到所述周边装置;以及
在所确定的差值大于预定阈值时,通知所述周边装置关于所确定的差值。
22.如权利要求21所述的计算机可读介质,其中所述接口包括通用串行总线接口。
23.如权利要求21所述的计算机可读介质,其中所述差值在所述接口装置通电时被确定。
24.如权利要求21所述的计算机可读介质,进一步包括指令,当由计算机执行所述指令时,使得所述计算机执行:
在所述接口装置通电时,通知所述周边装置关于所述差值。
25.如权利要求21所述的计算机可读介质,其中所述预定阈值是基于所述主计算机中的所述时隙。
26.如权利要求21所述的计算机可读介质,其中所述预定阈值是基于所述周边装置中的所述时隙。
27.如权利要求21所述的计算机可读介质,其中所述预定阈值在10ppm至50ppm的范围内。
28.如权利要求21所述的计算机可读介质,其中所述差值是基于起始帧信号被确定。
29.如权利要求21所述的计算机可读介质,其中所述接口装置包括通用串行总线配接器。
30.如权利要求21所述的计算机可读介质,其中所述周边装置包括无线鼠标。
CN201680089410.5A 2016-07-29 2016-07-29 接口装置、控制接口装置的方法及计算机可读介质 Active CN109716313B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/SG2016/050367 WO2018021961A1 (en) 2016-07-29 2016-07-29 Interface devices, methods for controlling an interface device, and computer-readable media

Publications (2)

Publication Number Publication Date
CN109716313A CN109716313A (zh) 2019-05-03
CN109716313B true CN109716313B (zh) 2022-09-16

Family

ID=61017321

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680089410.5A Active CN109716313B (zh) 2016-07-29 2016-07-29 接口装置、控制接口装置的方法及计算机可读介质

Country Status (7)

Country Link
US (1) US10929314B2 (zh)
EP (1) EP3491531B1 (zh)
CN (1) CN109716313B (zh)
AU (1) AU2016416417B2 (zh)
SG (1) SG11201900499SA (zh)
TW (1) TWI754656B (zh)
WO (1) WO2018021961A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11870271B2 (en) * 2019-02-26 2024-01-09 Lg Electronics Inc. Apparatus and method for performing firmware update in wireless power transmission system
SG11202113228UA (en) * 2019-06-18 2021-12-30 Razer Asia Pacific Pte Ltd Method and apparatus for optimizing input latency in a wireless human interface device system

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4287593A (en) * 1977-06-20 1981-09-01 The United States Of America As Represented By The Secretary Of The Army Preservation of equal time delays for different paths through digital communications repeaters
US4258433A (en) * 1978-04-28 1981-03-24 L M Ericsson Pty. Ltd. Digital data communication network having differing data transmission rate capabilities
CA2047641C (en) * 1991-07-23 2000-01-11 Ed Gancarcik Basic rate interface
JP3045985B2 (ja) * 1997-08-07 2000-05-29 インターナショナル・ビジネス・マシーンズ・コーポレイション 接続確立方法、通信方法、状態変化伝達方法、状態変化実行方法、無線装置、無線デバイス、及びコンピュータ
US6912651B1 (en) * 1998-03-31 2005-06-28 Hewlett-Packard Development Company, L.P. Wireless universal serial bus link for a computer system
US6175604B1 (en) * 1998-07-27 2001-01-16 Raffaele Noro Clock synchronization over data transmission networks
US6587694B1 (en) 1999-09-24 2003-07-01 Agere Systems Inc. Clock synchronization between wireless devices during cradled time
DE10013313A1 (de) * 2000-03-20 2001-09-27 Alcatel Sa Verfahren, Module und Programm-Module zur Synchronisierung
AU2001257638A1 (en) 2000-05-08 2001-11-20 Transilica, Inc. Co-located frequency-agile system and method
US7254159B1 (en) 2002-02-20 2007-08-07 Logitech Europe S.A. High-frequency wireless peripheral device with auto-connection and auto-synchronization
ATE338301T1 (de) 2002-04-15 2006-09-15 Epos Technologies Ltd Verfahren und system zum erfassen von positionsdaten
ATE459053T1 (de) * 2002-07-17 2010-03-15 Chronologic Pty Ltd Synchronisierter multikanal-usb
US7321755B2 (en) 2002-07-31 2008-01-22 Broadcom Corporation Dual-mode clock for improved power management in a wireless device
US7433435B2 (en) * 2003-10-22 2008-10-07 Sasken Communication Technologies Limited Apparatus, methods, systems, and articles incorporating a clock correction technique
US7626576B2 (en) 2004-03-16 2009-12-01 Free Alliance Sdn Bhd Wireless transceiver system for computer input devices
US7664204B1 (en) * 2005-03-10 2010-02-16 Marvell International Ltd. Adaptive timing using clock recovery
US8634341B1 (en) * 2005-10-11 2014-01-21 Atmel Corporation Method and apparatus for iterative synchronization of two or more electronic devices
US7809973B2 (en) * 2005-11-16 2010-10-05 Cypress Semiconductor Corporation Spread spectrum clock for USB
CA2711046A1 (en) 2008-01-03 2009-07-09 Epos Development Ltd. Ultrasonic digitizer and host
KR20090095002A (ko) * 2008-03-04 2009-09-09 주식회사 모든넷 Uwb를 이용한 무선 인터페이스 시스템
TW201110603A (en) 2009-09-07 2011-03-16 guo-shu Zheng Method for wireless radio frequency synchronous communication
CN102012883B (zh) * 2009-09-07 2012-09-12 郑国书 无线电射频同步通讯的方法
CN102035639B (zh) * 2009-09-30 2014-09-17 华为技术有限公司 时间同步方法、装置和系统
US8566495B2 (en) * 2009-11-06 2013-10-22 Qualcomm Incorporated Systems, methods and apparatus for data communication
US8364649B2 (en) * 2010-05-21 2013-01-29 Research In Motion Limited Apparatus, and associated method, for facilitating synchronization of a wireless device
US9351322B2 (en) * 2010-09-24 2016-05-24 Nokia Technologies Oy Wireless communication link establishment
EP2608444B1 (en) * 2011-12-19 2014-10-22 GN Netcom A/S Method and system for synchronizing isochronous usb audio data to a rf communication device clock
US8938559B2 (en) * 2012-10-05 2015-01-20 National Instruments Corporation Isochronous data transfer between memory-mapped domains of a memory-mapped fabric
US9081666B2 (en) * 2013-02-15 2015-07-14 Seagate Technology Llc Non-volatile memory channel control using a general purpose programmable processor in combination with a low level programmable sequencer
US9830298B2 (en) * 2013-05-15 2017-11-28 Qualcomm Incorporated Media time based USB frame counter synchronization for Wi-Fi serial bus
WO2015031456A1 (en) 2013-08-29 2015-03-05 Interphase Corporation Rolling shutter synchronization of a pointing device in an interactive display system
CN105532053B (zh) 2013-09-27 2019-05-10 苹果公司 通过蓝牙进行设备同步
US9829913B2 (en) * 2015-06-02 2017-11-28 Goodrich Corporation System and method of realignment of read data by SPI controller

Also Published As

Publication number Publication date
WO2018021961A1 (en) 2018-02-01
EP3491531A1 (en) 2019-06-05
TW201812538A (zh) 2018-04-01
AU2016416417A1 (en) 2019-02-07
EP3491531B1 (en) 2021-04-21
US10929314B2 (en) 2021-02-23
US20190286579A1 (en) 2019-09-19
CN109716313A (zh) 2019-05-03
SG11201900499SA (en) 2019-02-27
TWI754656B (zh) 2022-02-11
EP3491531A4 (en) 2019-07-10
AU2016416417B2 (en) 2021-12-09

Similar Documents

Publication Publication Date Title
CN107092568B (zh) 在低功耗系统中处理数据的数据通信接口
TWI720008B (zh) 用於三相介面之多相位時脈資料回復
CN110870229B (zh) 用于使从设备同步的技术
CN107003781B (zh) 控制触摸屏的方法及支持该方法的电子设备
US6738917B2 (en) Low latency synchronization of asynchronous data
EP2856692A1 (en) Data interface synchronization
CN109716313B (zh) 接口装置、控制接口装置的方法及计算机可读介质
EP3284229B1 (en) Clock and data recovery for pulse based multi-wire link
WO2019018111A1 (en) USB DEVICE WITH CORRELATION OF CLOCK DOMAINS
CN106294221B (zh) 根据模式来控制信号强度的电子设备及方法
US10572438B1 (en) Dynamic optimal data sampling time on a multi-drop bus
CN112235370B (zh) 一种设备信息同步方法、同步装置、主设备及存储介质
US20130346835A1 (en) Detecting Data Transmission Errors In An Inter-Integrated Circuit ('I2C') System
CN108369565B (zh) 通信装置、通信方法、存储介质、以及通信系统
KR20160047484A (ko) 주변 장치들로부터 하나의 와이어로의 irq 라인들의 수를 최소화하는 방법
CN111786737A (zh) 数据的发送方法、装置、存储介质以及电子装置
WO2013089743A1 (en) Low power transmitter for generating pulse modulated signals
US20170310310A1 (en) Electronic circuit and method for transferring data
WO2017117123A1 (en) Solving unstable universal asynchronous receive transmit (uart) communication between a power manager and a universal serial bus (usb) - bridge device
KR102212080B1 (ko) 다수의 클라이언트의 주기적 픽스 요청을 위한 가변 간격
US10579197B2 (en) Touch sensitive processing method
JP2020048152A (ja) 無線センサ装置および無線センサシステム
CN114051711B (zh) 用于优化在无线人性化接口装置系统中的输入延迟的方法及设备
US20150317227A1 (en) Electronic Device and Detecting Method
US20120005518A1 (en) Host Controller, Semiconductor Device, Information Processing Apparatus, and Sampling Method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant