CN109639847A - 一种刷写mac地址的设备、方法以及系统 - Google Patents

一种刷写mac地址的设备、方法以及系统 Download PDF

Info

Publication number
CN109639847A
CN109639847A CN201811550690.2A CN201811550690A CN109639847A CN 109639847 A CN109639847 A CN 109639847A CN 201811550690 A CN201811550690 A CN 201811550690A CN 109639847 A CN109639847 A CN 109639847A
Authority
CN
China
Prior art keywords
mac address
chinese ink
brush dipped
write
writing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811550690.2A
Other languages
English (en)
Inventor
柳强
胡雷钧
李鹏翀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201811550690.2A priority Critical patent/CN109639847A/zh
Publication of CN109639847A publication Critical patent/CN109639847A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2101/00Indexing scheme associated with group H04L61/00
    • H04L2101/60Types of network addresses
    • H04L2101/618Details of network addresses
    • H04L2101/622Layer-2 addresses, e.g. medium access control [MAC] addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/08Configuration management of networks or network elements
    • H04L41/0803Configuration setting
    • H04L41/0806Configuration setting for initial configuration or provisioning, e.g. plug-and-play
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/08Configuration management of networks or network elements
    • H04L41/0889Techniques to speed-up the configuration process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/50Address allocation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Abstract

本发明公开了一种刷写MAC地址的设备,包括:嵌入式芯片、多路选择器;其中,嵌入式芯片用于接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号;多路选择器在接收到选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。本申请能够通过批量刷写的方式来对首次完成加工的服务器主板进行批量MAC地址的刷写,可以更加简单高效的完成主板MAC地址的刷写工作,提高了首次加工板卡的测试效率,并且大大地节省了研发测试人员的工作时间。此外,本申请还提供了一种刷写MAC地址的方法以及系统,同样具有上述技术效果。

Description

一种刷写MAC地址的设备、方法以及系统
技术领域
本发明涉及服务器技术领域,特别是涉及一种刷写MAC地址的设备、方法以及系统。
背景技术
MAC地址,直译为媒体访问控制地址,也称为局域网地址,以太网地址或物理地址,它是一个用来确认网上设备位置的地址。在OSI模型中,第三层网络层负责IP地址,第二层数据链接层负责MAC地址。MAC地址用于在网络中唯一标示一个网卡,一台设备若有一或多个网卡,则每个网卡都需要并会有一个唯一的MAC地址。
在服务器系统中,同样包含以太网接口(网络接口),每一个以太网接口都需要分配一个固定的MAC地址,以便对各个网口加以区分,并根据MAC地址和IP地址来进行寻址并完成网络通信。而对于首次完成加工的主板来说,它们的MAC地址需要研发人员根据已经分配好的MAC地址表手动进行刷写,对于服务器主板数量比较大的情况,这样重复性地逐个对主板进行MAC地址的刷写,极大地延缓了测试进度,浪费了研发人员的时间。
发明内容
本发明的目的是提供一种刷写MAC地址的设备、方法以及系统,以解决现有对首次完成加工的服务主板进行MAC地址刷写时速度较慢、浪费研发人员时间的问题。
为解决上述技术问题,本发明提供一种刷写MAC地址的设备,包括:嵌入式芯片、多路选择器;
其中,所述嵌入式芯片用于接收上位机发送的按照指定顺序排列的MAC地址序列后,对所述多路选择器发送选择信号;
所述多路选择器在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
可选地,所述嵌入式芯片具体用于:接收上位机从MAC地址序列中按照指定顺序依次发送的MAC地址,对所述多路选择器发送选择信号。
可选地,所述嵌入式芯片具体用于:接收上位机发送的对MAC地址按照指定顺序排列的MAC地址序列文件,根据所述MAC地址序列文件中的MAC地址依次对所述多路选择器发送选择信号;所述MAC地址序列文件为表格或文本类型的文件。
可选地,所述嵌入式芯片还用于:
在将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置之后,接收服务器主板返回的刷写完成的MAC地址,将所述MAC地址与MAC地址表中的对应数据进行比较,以判断刷写的MAC地址是否正确。
可选地,所述嵌入式芯片为ARM芯片。
可选地,所述ARM芯片还用于为所述多路选择器提供时钟信号,以实现数据同步。
可选地,所述多路选择器为2选4、或3选8、或4选16的选择器。
本申请还提供了一种刷写MAC地址的方法,包括:
接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号;
多路选择器在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;
将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
可选地,在所述将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置之后还包括:
接收服务器主板返回的刷写完成的MAC地址,将所述MAC地址与MAC地址表中的对应数据进行比较,以判断刷写的MAC地址是否正确。
本申请还提供了一种刷写MAC地址的系统,包括:上位机、嵌入式芯片、多路选择器以及多个服务器主板;
其中,所述上位机用于发送按照指定顺序排列的MAC地址序列;
所述嵌入式芯片用于接收上位机发送的按照指定顺序排列的MAC地址序列后,对所述多路选择器发送选择信号;
所述多路选择器在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
本发明所提供的刷写MAC地址的设备,包括:嵌入式芯片、多路选择器;其中,嵌入式芯片用于接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号;多路选择器在接收到选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。本申请能够通过批量刷写的方式来对首次完成加工的服务器主板进行批量MAC地址的刷写,可以更加简单高效的完成主板MAC地址的刷写工作,提高了首次加工板卡的网络测试效率,并且大大地节省了研发测试人员的工作时间。此外,本申请还提供了一种刷写MAC地址的方法以及系统,同样具有上述技术效果。
附图说明
为了更清楚的说明本发明实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请所提供的刷写MAC地址的设备的一种具体实施方式的结构框图;
图2为本申请所提供的刷写MAC地址的方法的一种具体实施方式的流程图;
图3为本申请所提供的刷写MAC地址的方法的另一种具体实施方式的流程图;
图4为本申请所提供的刷写MAC地址的系统的结构框图;
图5为本申请所提供的刷写MAC地址的系统的工作示意图。
具体实施方式
在服务器主板中,对于以太网接口需要进行MAC地址的刷写,而现有技术通常采用人工刷写的方法,研发人员重复性地逐个对主板进行MAC地址的刷写,极大的延缓了测试进度,浪费研发人员的时间。鉴于此,本发明的核心是提供一种刷写MAC地址的设备、方法以及系统,以解决上述技术问题。
为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本申请所提供的刷写MAC地址的设备的一种具体实施方式的结构框图如图1所示,该设备具体包括:嵌入式芯片1、多路选择器2;
其中,所述嵌入式芯片1用于接收上位机发送的按照指定顺序排列的MAC地址序列后,对所述多路选择器发送选择信号;
所述多路选择器2在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
在一种具体实施方式中,嵌入式芯片1接收上位机从MAC地址序列中按照指定顺序依次发送的MAC地址,对所述多路选择器发送选择信号。即,在批量刷写的过程中,可以将MAC地址按照指定顺序输入到上位机中,再由上位机通过网络通信的方式将该MAC地址数据依次发送给后端,从而进行后续的刷写操作。
在另一种具体实施方式中,嵌入式芯片1具体用于:接收上位机发送的对MAC地址按照指定顺序排列的MAC地址序列文件,根据所述MAC地址序列文件中的MAC地址依次对所述多路选择器发送选择信号;所述MAC地址序列文件为表格或文本类型的文件。将已经分配好的MAC地址按指定顺序进行排列,然后将其保存到excel表格或者文本文档中,然后以文档的形式上传到上位机中,之后再由上位机进行发送,文件可以通过网络通信的形式传输给后端的嵌入式芯片,嵌入式芯片对接收到的文件进行读取,获取到MAC地址序列,从而进行后续的刷写操作。
嵌入式芯片可以为成本较低的单片机,也可以为ARM芯片,本申请并不做限定。本实施例可以以ARM芯片为例进行进一步说明。本申请采用ARM芯片的设计,能够将PC端的上位机与多路选择器通过网络来进行通信,以便上位机发出通信请求,ARM芯片在空闲时可以及时应答,从而提高了通信效率。
当ARM芯片端接收到上位机发送的已经排列好顺序的MAC地址序列后,可以对该MAC地址序列进行读取并加以编译。该MAC地址序列可以为MAC地址表,下面以MAC地址表为例进行进一步说明。ARM芯片将MAC地址表的数据拼接到MAC地址的刷写指令中,而MAC地址表中的数据是逐一向各个主板上进行烧录的。对于ARM芯片的另一个使用,就是控制其后端的多路选择器的输出,ARM芯片与多路选择器之间,首先是进行数据的传递,同时ARM芯片还可以给多路选择器提供时钟信号,从而实现数据同步。另外,ARM芯片还会向多路选择器发送选择信号,来对后续所要刷写MAC地址的主板进行选择,
对于多路选择器的选型,可以根据主板总量的不同来进行针对性选取,例如2选4、3选8或4选16等等,在此并不做限定。多路选择器可以扩展多个串行接口,根据选择信号的不同,选择不同的通道进行数据输出,此时,输出的数据通过串口通信的方式传递给对应的服务器主板,服务器主板接收到MAC地址刷写指令后,开始进行MAC地址的刷写配置。
在上述实施例的基础上,本申请所提供的刷写MAC地址的设备中,所述嵌入式芯片还用于:在将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置之后,接收服务器主板返回的刷写完成的MAC地址,将所述MAC地址与MAC地址表中的对应数据进行比较,以判断刷写的MAC地址是否正确。
当MAC地址数据以指令的形式通过串口发送给指定的服务器主板时,当前服务器主板就会进行MAC地址的刷写,当刷写结束后,服务器主板会将完成刷写的MAC地址值返回,而此时ARM芯片需要根据这个返回值,与MAC地址表中的对应数据进行比较,如果数据一致,证明当前主板的MAC地址刷写无误,则可以继续发出下一个服务器主板的选择信号,对下一个服务器主板进行MAC地址的刷写,以此类推,最后可以完成对所有服务器主板的MAC地址刷写工作。
本发明所提供的刷写MAC地址的设备,包括:嵌入式芯片、多路选择器;其中,嵌入式芯片用于接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号;多路选择器在接收到选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。本申请能够通过批量刷写的方式来对首次完成加工的服务器主板进行批量MAC地址的刷写,可以更加简单高效的完成主板MAC地址的刷写工作,提高了首次加工板卡的网络测试效率,并且大大地节省了研发测试人员的工作时间。
本申请还提供了一种刷写MAC地址的方法,如图2本申请所提供的刷写MAC地址的方法的一种具体实施方式的流程图所示,该方法应用于嵌入式芯片,嵌入式芯片可以为成本较低的单片机,也可以为ARM芯片,本申请并不做限定。其具体包括:
步骤S101:接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号;
步骤S102:多路选择器在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;
步骤S103:将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
在一种具体实施方式中,所述接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号包括:
接收上位机从MAC地址序列中按照指定顺序依次发送的MAC地址,对所述多路选择器发送选择信号。
在另一种具体实施方式中,所述接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号包括:
接收上位机发送的对MAC地址按照指定顺序排列的MAC地址序列文件,根据所述MAC地址序列文件中的MAC地址依次对所述多路选择器发送选择信号;所述MAC地址序列文件为表格或文本类型的文件。
进一步地,本申请所提供的刷写MAC地址的方法,在所述将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置之后还包括:接收服务器主板返回的刷写完成的MAC地址,将所述MAC地址与MAC地址表中的对应数据进行比较,以判断刷写的MAC地址是否正确。
参照图3本申请所提供的刷写MAC地址的方法的另一种具体实施方式的流程图,该方法具体包括:
步骤S201:接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号;
步骤S202:多路选择器在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;
步骤S203:将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
步骤S204:接收服务器主板返回的刷写完成的MAC地址,将所述MAC地址与MAC地址表中的对应数据进行比较,以判断刷写的MAC地址是否正确。
本申请所提供的刷写MAC地址的方法与上述刷写MAC地址的设备相对应,其具体实施方式的描述部分可以相互参照,在此不再赘述。
现有的服务器主板MAC地址烧录的方法,采用对各个服务器主板进行逐一烧录,这种方法的弊端就是对于服务器主板数量较大的情况而言,大大地延缓了测试工作,并且浪费研发人员的时间。而本申请通过服务器批量刷写MAC的方法,可以更加简单高效的完成主板MAC地址的刷写工作,提高了首次加工板卡的网络测试效率,并且大大地节省了研发测试人员的工作时间。
此外,本申请还提供了一种刷写MAC地址的系统,如图4本申请所提供的刷写MAC地址的系统的结构框图所示,该系统具体包括:上位机3、嵌入式芯片1、多路选择器2以及多个服务器主板4;
其中,所述上位机3用于发送按照指定顺序排列的MAC地址序列;
所述嵌入式芯片1用于接收上位机3发送的按照指定顺序排列的MAC地址序列后,对所述多路选择器2发送选择信号;
所述多路选择器2在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板4进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板4上,以进行MAC地址的配置。
在一种具体实施方式中,嵌入式芯片1接收上位机从MAC地址序列中按照指定顺序依次发送的MAC地址,对所述多路选择器发送选择信号。即,在批量刷写的过程中,可以将MAC地址按照指定顺序输入到上位机中,再由上位机通过网络通信的方式将该MAC地址数据依次发送给后端,从而进行后续的刷写操作。
在另一种具体实施方式中,嵌入式芯片1具体用于:接收上位机发送的对MAC地址按照指定顺序排列的MAC地址序列文件,根据所述MAC地址序列文件中的MAC地址依次对所述多路选择器发送选择信号;所述MAC地址序列文件为表格或文本类型的文件。将已经分配好的MAC地址按指定顺序进行排列,然后将其保存到excel表格或者文本文档中,然后以文档的形式上传到上位机中,之后再由上位机进行发送,文件可以通过网络通信的形式传输给后端的嵌入式芯片,嵌入式芯片对接收到的文件进行读取,获取到MAC地址序列,从而进行后续的刷写操作。
嵌入式芯片可以为成本较低的单片机,也可以为ARM芯片,本申请并不做限定。本实施例可以以ARM芯片为例进行进一步说明。本申请采用ARM芯片的设计,能够将PC端的上位机与多路选择器通过网络来进行通信,以便上位机发出通信请求,ARM芯片在空闲时可以及时应答,从而提高了通信效率。
参照图5本申请所提供的刷写MAC地址的系统的工作示意图,当ARM芯片端接收到上位机发送的已经排列好顺序的MAC地址序列后,可以对该MAC地址序列进行读取并加以编译。该MAC地址序列可以为MAC地址表,下面以MAC地址表为例进行进一步说明。ARM芯片将MAC地址表的数据拼接到MAC地址的刷写指令中,而MAC地址表中的数据是逐一向各个主板上进行烧录的。对于ARM芯片的另一个使用,就是控制其后端的多路选择器的输出,ARM芯片与多路选择器之间,首先是进行数据的传递,同时ARM芯片还可以给多路选择器提供时钟信号,从而实现数据同步。另外,ARM芯片还会向多路选择器发送选择信号,来对后续所要刷写MAC地址的主板进行选择,
对于多路选择器的选型,可以根据主板总量的不同来进行针对性选取,例如2选4、3选8或4选16等等,在此并不做限定。多路选择器可以扩展多个串行接口,根据选择信号的不同,选择不同的通道进行数据输出,此时,输出的数据通过串口通信的方式传递给对应的服务器主板,服务器主板接收到MAC地址刷写指令后,开始进行MAC地址的刷写配置。
在上述实施例的基础上,本申请所提供的刷写MAC地址的设备中,所述嵌入式芯片还用于:在将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置之后,接收服务器主板返回的刷写完成的MAC地址,将所述MAC地址与MAC地址表中的对应数据进行比较,以判断刷写的MAC地址是否正确。
当MAC地址数据以指令的形式通过串口发送给指定的服务器主板时,当前服务器主板就会进行MAC地址的刷写,当刷写结束后,服务器主板会将完成刷写的MAC地址值返回,而此时ARM芯片需要根据这个返回值,与MAC地址表中的对应数据进行比较,如果数据一致,证明当前主板的MAC地址刷写无误,则可以继续发出下一个服务器主板的选择信号,对下一个服务器主板进行MAC地址的刷写,以此类推,最后可以完成对所有服务器主板的MAC地址刷写工作。
本申请所提供的刷写MAC地址的系统与上述刷写MAC地址的设备相对应,其具体实施方式的描述部分可以相互参照,在此不再赘述。
本申请采用ARM芯片与多路选择器的组合,对需要进行MAC地址配置的主板进行选择,然后向其发出对应的MAC地址和刷写命令。本申请能够通过批量刷写的方式来对首次完成加工的服务器主板进行批量MAC地址的刷写,可以更加简单高效的完成主板MAC地址的刷写工作,提高了首次加工板卡的网络测试效率,并且大大地节省了研发测试人员的工作时间。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本发明所提供的刷写MAC地址的设备、方法以及系统进行了详细介绍。本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。

Claims (10)

1.一种刷写MAC地址的设备,其特征在于,包括:嵌入式芯片、多路选择器;
其中,所述嵌入式芯片用于接收上位机发送的按照指定顺序排列的MAC地址序列后,对所述多路选择器发送选择信号;
所述多路选择器在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
2.如权利要求1所述的刷写MAC地址的设备,其特征在于,所述嵌入式芯片具体用于:接收上位机从MAC地址序列中按照指定顺序依次发送的MAC地址,对所述多路选择器发送选择信号。
3.如权利要求2所述的刷写MAC地址的设备,其特征在于,所述嵌入式芯片具体用于:接收上位机发送的对MAC地址按照指定顺序排列的MAC地址序列文件,根据所述MAC地址序列文件中的MAC地址依次对所述多路选择器发送选择信号;所述MAC地址序列文件为表格或文本类型的文件。
4.如权利要求1至3任一项所述的刷写MAC地址的设备,其特征在于,所述嵌入式芯片还用于:
在将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置之后,接收服务器主板返回的刷写完成的MAC地址,将所述MAC地址与MAC地址表中的对应数据进行比较,以判断刷写的MAC地址是否正确。
5.如权利要求4所述的刷写MAC地址的设备,其特征在于,所述嵌入式芯片为ARM芯片。
6.如权利要求5所述的刷写MAC地址的设备,其特征在于,所述ARM芯片还用于为所述多路选择器提供时钟信号,以实现数据同步。
7.如权利要求4所述的刷写MAC地址的设备,其特征在于,所述多路选择器为2选4、或3选8、或4选16的选择器。
8.一种刷写MAC地址的方法,其特征在于,包括:
接收上位机发送的按照指定顺序排列的MAC地址序列后,对多路选择器发送选择信号;
多路选择器在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;
将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
9.如权利要求8所述的刷写MAC地址的方法,其特征在于,在所述将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置之后还包括:
接收服务器主板返回的刷写完成的MAC地址,将所述MAC地址与MAC地址表中的对应数据进行比较,以判断刷写的MAC地址是否正确。
10.一种刷写MAC地址的系统,其特征在于,包括:上位机、嵌入式芯片、多路选择器以及多个服务器主板;
其中,所述上位机用于发送按照指定顺序排列的MAC地址序列;
所述嵌入式芯片用于接收上位机发送的按照指定顺序排列的MAC地址序列后,对所述多路选择器发送选择信号;
所述多路选择器在接收到所述选择信号之后,对后续所要刷写MAC地址的服务器主板进行选择;将待刷写的MAC地址发送至对应所要刷写的服务器主板上,以进行MAC地址的配置。
CN201811550690.2A 2018-12-18 2018-12-18 一种刷写mac地址的设备、方法以及系统 Pending CN109639847A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811550690.2A CN109639847A (zh) 2018-12-18 2018-12-18 一种刷写mac地址的设备、方法以及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811550690.2A CN109639847A (zh) 2018-12-18 2018-12-18 一种刷写mac地址的设备、方法以及系统

Publications (1)

Publication Number Publication Date
CN109639847A true CN109639847A (zh) 2019-04-16

Family

ID=66075093

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811550690.2A Pending CN109639847A (zh) 2018-12-18 2018-12-18 一种刷写mac地址的设备、方法以及系统

Country Status (1)

Country Link
CN (1) CN109639847A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113626821A (zh) * 2021-06-28 2021-11-09 苏州浪潮智能科技有限公司 服务器mac地址无线刷录方法、系统、终端及存储介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101179604A (zh) * 2007-11-27 2008-05-14 华为技术有限公司 一种mac地址分配的方法、设备及系统
CN102185727A (zh) * 2011-06-09 2011-09-14 深圳市共进电子有限公司 一种实现对产品固件批量写序列号的系统及方法
CN102508685A (zh) * 2011-11-21 2012-06-20 浪潮电子信息产业股份有限公司 一种刀片服务器快速烧录Firmware的方法
US8775582B2 (en) * 2010-10-01 2014-07-08 Mitsumi Electric Co., Ltd. Communication device setting apparatus, communication device setting method, and recording medium
CN104425001A (zh) * 2013-08-22 2015-03-18 北京卓越信通电子股份有限公司 一种同时对多台交换机烧录的系统、方法及相应交换机
CN105959429A (zh) * 2016-04-28 2016-09-21 浪潮电子信息产业股份有限公司 一种在计算机整机系统批量生产中确保网卡mac地址唯一性的方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101179604A (zh) * 2007-11-27 2008-05-14 华为技术有限公司 一种mac地址分配的方法、设备及系统
US8775582B2 (en) * 2010-10-01 2014-07-08 Mitsumi Electric Co., Ltd. Communication device setting apparatus, communication device setting method, and recording medium
CN102185727A (zh) * 2011-06-09 2011-09-14 深圳市共进电子有限公司 一种实现对产品固件批量写序列号的系统及方法
CN102508685A (zh) * 2011-11-21 2012-06-20 浪潮电子信息产业股份有限公司 一种刀片服务器快速烧录Firmware的方法
CN104425001A (zh) * 2013-08-22 2015-03-18 北京卓越信通电子股份有限公司 一种同时对多台交换机烧录的系统、方法及相应交换机
CN105959429A (zh) * 2016-04-28 2016-09-21 浪潮电子信息产业股份有限公司 一种在计算机整机系统批量生产中确保网卡mac地址唯一性的方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113626821A (zh) * 2021-06-28 2021-11-09 苏州浪潮智能科技有限公司 服务器mac地址无线刷录方法、系统、终端及存储介质
CN113626821B (zh) * 2021-06-28 2023-07-21 苏州浪潮智能科技有限公司 服务器mac地址无线刷录方法、系统、终端及存储介质

Similar Documents

Publication Publication Date Title
CN102880532B (zh) 以云端技术为基础的测试系统与方法
CN106776196A (zh) 一种服务器硬盘状态监控方法及系统
CN103946828A (zh) 数据处理系统和数据处理的方法
CN103559152A (zh) 基于pcie协议的cpu访问本地总线的装置及方法
CN106970810A (zh) 固件烧录方法和系统
CN107770299A (zh) 一种mac地址刷写方法、系统、装置及存储介质
CN102750249B (zh) 上位机与下位机通信的方法、装置及系统
CN110049137A (zh) 一种指令传输方法、数据采集方法及相关装置
CN103176913B (zh) 硬盘动态映射方法与应用其的服务器
CN102388357A (zh) 访问存储设备的方法及系统
CN103577119B (zh) 用于下一代固态硬盘控制器中乱序传输数据的系统和方法
CN102147780B (zh) 一种基于串行数据传输方式的链路接口电路
CN105260332A (zh) 一种对cpld数据包进行有序存储的方法及系统
CN111294413A (zh) 一种互联网协议ip地址的确定方法、装置和可读介质
CN109639847A (zh) 一种刷写mac地址的设备、方法以及系统
CN111756858A (zh) 嵌入式设备的远程开发处理系统、方法及装置
CN101526925B (zh) 一种缓存数据的处理方法及数据存储系统
CN106598548A (zh) 存储单元读写冲突的解决方法及装置
CN104836636A (zh) 基于新型can帧进行通信的方法、装置及系统
CN109901664A (zh) 提供时钟信号的方法、装置、系统、设备及可读存储介质
CN104346310B (zh) 一种高性能i2c从机数据交换电路及方法
CN108322482A (zh) 一种协议转换的方法及装置
CN100462936C (zh) 通用串行总线主机控制器快速测试系统及其方法
WO2023155698A1 (zh) 基于半虚拟化设备的数据处理方法、装置和系统
CN105634635A (zh) 一种共享rtc的方法、装置和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20190416

RJ01 Rejection of invention patent application after publication