CN109388511B - 一种信息处理方法、电子设备及计算机存储介质 - Google Patents

一种信息处理方法、电子设备及计算机存储介质 Download PDF

Info

Publication number
CN109388511B
CN109388511B CN201811075896.4A CN201811075896A CN109388511B CN 109388511 B CN109388511 B CN 109388511B CN 201811075896 A CN201811075896 A CN 201811075896A CN 109388511 B CN109388511 B CN 109388511B
Authority
CN
China
Prior art keywords
address
fault
memory
read
write data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811075896.4A
Other languages
English (en)
Other versions
CN109388511A (zh
Inventor
黄凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN201811075896.4A priority Critical patent/CN109388511B/zh
Publication of CN109388511A publication Critical patent/CN109388511A/zh
Application granted granted Critical
Publication of CN109388511B publication Critical patent/CN109388511B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/073Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a memory management context, e.g. virtual memory or cache management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明实施例公开了一种信息处理方法、设备及装置,其中,所述方法包括:获取第一指令,其中,所述第一指令用于指示从内存中读/写数据;如果所述第一指令所对应的地址中存在故障地址,根据所述故障地址确定第二起始地址;基于所述第二起始地址,进行读/写数据操作。

Description

一种信息处理方法、电子设备及计算机存储介质
技术领域
本发明涉及信息处理技术领域,尤其涉及一种信息处理方法、电子设备及计算机存储介质。
背景技术
目前,服务器的应用已经渗透到社会中的众多领域,关键业务的持续应用和数据的安全性、可靠性已经成为服务器需要保证的第一要素。大容量,高效能的内存优化使用方案才能够让服务器在IT行业保持强有力的竞争力。而在相关技术中,服务器在对读写内存中的数据时并没有考虑到内存故障而造成的读写失败的问题,因此内存的故障发现以及隔离是一项亟待解决的技术问题。
发明内容
有鉴于此,本发明实施例为解决现有技术中存在的问题而提供一种信息处理方法、设备及装置,能够提高系统可靠性,并且进一步降低因内存问题引起宕机风险。
本发明实施例的技术方案是这样实现的:
一方面,本发明实施例提供一种信息处理方法,所述方法包括:
获取第一指令,其中,所述第一指令用于指示从内存中读/写数据;
如果所述第一指令所对应的地址中存在故障地址,根据所述故障地址确定第二起始地址;
基于所述第二起始地址,进行读/写数据操作。
另一方面,本发明实施例再提供一种信息处理方法,所述方法包括;
监测处理器从内存中读/写数据的操作;
如果监测到所述读/写数据的操作失败,确定第二地址,其中,所述第二地址为所述读/写数据操作中无数据响应的地址;
将所述第二地址确定为内存中的故障地址,并记录所述故障地址。
再一方面,本发明实施例提供一种电子设备,所述电子设备至少包括:存储器、通信总线和处理器,其中:
所述存储器,用于存储信息处理程序;
所述通信总线,用于实现处理器和存储器之间的连接通信;
所述处理器,用于执行存储器中存储的信息处理程序,以实现以下步骤:
监测处理器从内存中读/写数据的操作;
如果监测到所述读/写数据的操作失败,确定第二地址,其中,所述第二地址为所述读/写数据操作中无数据响应的地址;
将所述第二地址确定为内存中的故障地址,并记录所述故障地址。
再一方面,本发明实施例提供一种计算机存储介质,所述计算机存储介质中存储有计算机可执行指令,该计算机可执行指令配置为执行本发明其他实施例提供的信息处理方法中的步骤。
本发明实施例提供一种信息处理方法、电子设备及计算机存储介质,其中,首先获取第一指令,其中,所述第一指令用于指示从内存中读/写数据;如果所述第一指令所对应的地址中存在故障地址,根据所述故障地址确定第二起始地址;基于所述第二起始地址,进行读/写数据操作;如此,能够通过提高内存的可靠性从而提高系统的可靠性,并且进一步降低因内存问题引起宕机风险。
附图说明
图1为本发明实施例一种信息处理方法的实现流程示意图;
图2为本发明实施例另一种信息处理方法的实现流程示意图;
图3为本发明实施例在CPU和内存中间设置监测控制器的示意图;
图4为本发明实施例监测控制器向内存传输故障地址的示意图;
图5为本发明实施例监测控制器中的EEPROM向内存的RCD传输故障地址的示意图;
图6为本发明实施例电子设备的组成结构示意图。
具体实施方式
下面结合附图和具体实施例对本发明的技术方案进一步详细阐述。
本实施例提供一种信息处理方法,该方法应用于电子设备,该信息处理方法所实现的功能可以通过电子设备中的处理器调用程序代码来实现,当然程序代码可以保存在计算机存储介质中,可见,该电子设备至少包括处理器和存储介质。
图1为本发明实施例一种信息处理方法的实现流程示意图,如图1所示,该方法包括以下步骤:
步骤S101,获取第一指令。
这里,所述步骤S101可以是由电子设备实现的,所述电子设备可以是对数据安全、可靠性要求较高的智能终端,例如可以服务器,当然也可以是移动电话(手机)、平板电脑、笔记本电脑等具有无线通信能力的移动终端设备。
在实际实现过程中,所述步骤S101可以是电子设备中的内存控制器实现的,内存控制器是计算机系统内部控制内存并且通过内存控制器使内存与CPU之间交换数据的重要组成部分。内存控制器决定了计算机系统所能使用的最大内存容量、内存BANK数、内存类型和速度、内存颗粒数据深度和数据宽度等等重要参数,也就是说决定了计算机系统的内存性能,从而也对计算机系统的整体性能产生较大影响。
所述第一指令用于指示从内存中读/写数据。
步骤S102,如果所述第一指令所对应的地址中存在故障地址,根据所述故障地址确定第二起始地址。
这里,在所述步骤S102之前,所述方法还包括:判断所述第一指令所对应的地址中是否存在有故障地址;其中,如果所述第一指令所对应的地址中存在有故障地址,则进入步骤S102;如果所述第一指令中所对应的地址中不存在故障地址,则基于所述第一指令进行读/写数据操作。
所述第一指令所对应的地址可以是根据第一起始地址和所述读/写操作所需的内存空间大小确定的。所述故障地址可以是在读/写数据过程中无数据响应的地址,如果所述第一指令所对应的地址中存在有故障地址,说明基于所述第一指令进行读/写数据操作时会有出现读/写数据失败的风险;因此,此时需要进入步骤S103。
步骤S103,基于所述第二起始地址,进行读/写数据操作。
在本发明实施例提供的信息处理方法中,首先获取第一指令,其中,所述第一指令用于指示从内存中读/写数据;如果所述第一指令所对应的地址中存在故障地址,根据所述故障地址确定第二起始地址;基于所述第二起始地址,进行读/写数据操作;如此,能够通过提高内存的可靠性从而提高系统的可靠性,并且进一步降低因内存问题引起宕机风险。
基于前述的实施例,本发明实施例再提供一种信息处理方法,图2为本发明实施例信息处理方法的实现流程示意图,如图2所示,所述方法包括以下步骤:
步骤S201,内存控制器获取第一指令。
这里,所述第一指令用于指示从内存中读/写数据,其中,所述第一指令中至少携带有读/写数据操作的第一起始地址和所述读/写数据操作所需要的存储空间大小。
步骤S202,所述内存控制器判断所述第一起始地址是否为故障地址。
这里,所述内存控制器中存储有已经预先确定是故障地址的故障地址信息表,所述步骤S202在实现过程中,可以是判读所述第一起始地址是否在所述故障地址信息表中,如果所述第一起始地址在所述故障地址信息表中,表明所述第一起始地址为故障地址,此时进入步骤S205;如果所述第一起始地址不在所述故障地址信息表中,表明所述第一起始地址不是故障地址,此时进入步骤S203。
步骤S203,所述内存控制器根据所述第一起始地址和所述读/写数据操作所需的内存空间大小确定所述读/写数据操作对应的地址区间。
这里,所述步骤S203在实现时,可以首先根据第一起始地址和所述读/写数据操作所需的内存空间大小确定第一结束地址,将以第一起始地址和第一结束地址之间的地址确定为所述读/写数据操作对应的地址区间;当然,所述地址区间包括第一结束地址,由于进入步骤S203的前提是在步骤S202中已经确定第一起始地址不是故障地址,因此所述地址区间可以不包括第一起始地址。
步骤S204,所述内存控制器判断所述地址区间中是否存在故障地址。
这里,所述步骤S204在实现时,可以是依次判断所述地址区间中的各个地址是否存在于所述故障地址信息表中,如果地址A在所述故障地址信息表中,表明所述地址区间中存在故障地址,进而确定所述第一指令所对应的地址中存在故障地址,即地址A为故障地址,此时进入步骤S205;如果将所述地址区间中的各个地址都判断完后,没有一个地址存在于所述故障地址信息表中,那么表明所述地址区间中不存在故障地址,此时基于所述第一起始地址进行读/写操作。
步骤S205,所述内存控制器获取所述故障地址之后的第一个非故障地址的第三地址和所述第三地址之后的第一个是故障地址的第四地址。
这里,所述故障地址为所述第一起始地址,或者是所述第一起始地址之后的第一个存在于故障地址信息表中的地址。
所述内存控制器在确定出故障地址以后,对故障地址之后的各个地址进行判断,并获取故障地址之后的第一个非故障地址的第三地址和所述第三地址之后第一个是故障地址的第四地址,这样可以通过第三地址和第四地址确定故障地址之后的能够正常进行读/写操作的空间大小。在实际实现过程中,将可以根据第三地址和第四地址确定两者之间的内存空间大小。
步骤S206,所述内存控制器判断所述第三地址和第四地址之间的内存空间能否完成所述读/写数据操作。
这里,所述步骤S206在实现时,可以是将第三地址和第四地址之间的内存空间与所述读/写数据操作所需的内存空间进行比较,判断第三地址和第四地址之间的内存空间是否小于所述读/写数据操作所需的内存空间;如果第三地址和第四地址之间的内存空间大于或者等于所述读/写数据操作所需的内存空间,说明所述第三地址和第四地址之间的内存空间能够完成所述读/写数据操作,此时进入步骤S207;如果第三地址和第四地址之间的内存空间小于所述读/写数据操作所需的内存空间,说明所述第三地址和第四地址之间的内存空间不能完成所述读/写数据操作,此时进入步骤S208。
步骤S207,所述内存控制器将所述第三地址确定为第二起始地址。
步骤S208,所述内存控制器获取所述第四地址之后的第一个不是故障地址的第五地址和所述第五地址之后的第一个是故障地址的第六地址。
这里,如果第三地址和第四地址之间的内存空间不能完成所述读/写数据操作,那么需要再重新寻找起始地址,在实现时,可以是在进一步获取第四地址之后的第一个不是故障地址的第五地址和所述第五地址之后的第一个是故障地址的第六地址,并确定第五地址和第六地址之间的内存空间。
步骤S209,所述内存控制器判断所述第五地址和第六地址之间的内存空间能否完成所述读/写数据操作。
这里,所述步骤S209在实现时,可以是将第五地址和第六地址之间的内存空间与所述读/写数据操作所需的内存空间进行比较,判断第五地址和第六地址之间的内存空间是否小于所述读/写数据操作所需的内存空间;如果第五地址和第六地址之间的内存空间大于或者等于所述读/写数据操作所需的内存空间,说明所述第五地址和第六地址之间的内存空间能够完成所述读/写数据操作,此时进入步骤S210;如果第五地址和第六地址之间的内存空间小于所述读/写数据操作所需的内存空间,说明所述第五地址和第六地址之间的内存空间不能完成所述读/写数据操作,此时,将第六地址确定为故障地址,再循环进入步骤S205。
步骤S210,所述内存控制器将所述第五地址确定为第二起始地址。
步骤S211,所述内存控制器进行读/写数据操作。
这里,所述步骤S211在实现时,当第一起始地址不是故障地址且所述读/写数据操作对应的地址区间中不存在故障地址时,所述内存控制器基于所述第一起始地址进行读写数据操作;当所述第一起始地址为故障地址时,基于第二起始地址进行读写数据操作。
步骤S212,监测控制器监测处理器从内存中读/写数据的操作。
这里,所述步骤S212在实现时,如图3所示,可以是在CPU301与内存302互联中间引入监测控制器303,也可以通过控制侦测软件实现。在电子设备工作过程中,每一个时钟周期监测控制器轮询侦测内存工作状态,并记录双倍速率同步动态随机存储器(Double DataRate Synchronous Dynamic Random Access Memory,DDR SDRAM)在读/写时是否有无数据响应的SDRAM。
步骤S213,判断所述读/写数据操作是否失败。
这里,虽然在读/写数据操作前已经确定出读/写数据操作对应的地址区间中没有一个是包括在故障地址信息表中的,但是也不能保证所述读/写数据操作对应的地址区间中不存在故障地址,因为可能在之前的读/写数据操作中并没有用到这些地址,因此需要监测所述读/写数据操作是否失败,以确定所述读/写数据操作对应的地址区间中是否确实没有故障地址。
步骤S214,如果监测控制器监测到所述读/写数据的操作失败,确定第二地址,并将所述第二地址确定为内存中的故障地址,并记录所述故障地址。
这里,所述第二地址为所述读/写数据操作中无数据响应的地址,也就是所述读/写数据操作对应的地址区间中存在故障地址。
所述步骤S214在实现时,当监测控制器监测到故障地址(问题颗粒地址)时,将故障地址信息动态加入自身的软件存储器中。
在其他实施例中,如图4和图5所示,监测控制器401在下一次传输时会将上述记录的问题地址信息从带电可擦可编程只读存储器(Electrically Erasable ProgrammableRead Only Memory,EEPROM)4011中传递给内存402中的寄存时钟驱动器RCD(RegisterClock Driver)芯片4021。
步骤S215,内存控制器接收并存储监测控制器发送的故障地址。
这里,所述内存控制器在接收到监测控制器发送的故障地址后,判断所述故障地址是否已经存储于故障地址信息表中,如果所述故障地址没有存储于故障地址信息表中,将所述故障地址加入故障地址信息表;如果所述故障地址已存储于故障地址信息表,则结束流程。
这样,内存控制器在每次寻址和识别读写命令时,读取经过RCD“净化”锁存的有效地址信息,让内存控制器跳过故障地址,从而避免因为问题颗粒导致的异常问题。
在本发明实施例提供的信息处理方法中,首先内存控制器获取第一指令,如果第一指令中携带的读/写数据操作的第一起始地址不为故障地址,内存控制器再根据所述第一起始地址和所述读/写数据操作所需的内存空间大小确定所述读/写数据操作对应的地址区间;如果地址区间中存在故障地址,或者第一起始地址为故障地址时,内存控制器获取所述故障地址之后的第一个非故障地址的第三地址和所述第三地址之后的第一个是故障地址的第四地址;如果所述第三地址和第四地址之间的内存空间能够完成所述读/写数据操作,将所述第三地址确定为第二起始地址;如果所述第三地址和第四地址之间的内存空间不能完成所述读/写数据操作,再进一步获取所述第四地址之后的第一个不是故障地址的第五地址和所述第五地址之后的第一个是故障地址的第六地址,如果所述第五地址和第六地址之间的内存空间能够完成所述读/写数据操作,将所述第五地址确定为第二起始地址;进而内存控制器进行读/写数据操作;监测控制器监测处理器从内存中读/写数据的操作,如果所述读/写数据操作失败,确定读/写数据操作中无数据响应的第二地址,再由监测控制器将所述第二地址确定为内存中的故障地址,并发送所述故障地址给内存控制器,内存控制器接收并存储监测控制器发送的故障地址;如此,在读/写操作之前内存控制器会根据预先存储的故障地址信息表确保读/写数据所需的内存地址中是不存在已知的故障地址的,从而可以提高读/写数据操作的成功率,并且在读/写数据过程中中监测控制器会监测是否有无数据响应的地址,在监测到无数据响应的地址后,发送给内存控制器,以便对故障地址信息表进行更新,从而进一步保障读/写数据操作的成功率。
基于前述的实施例,本发明实施例提供一种电子设备,图6为本发明实施例电子设备的组成结构示意图,如图6所示,该电子设备600包括存储器601、通信总线602和处理器603,其中:
所述存储器601,用于存储信息处理程序;
所述通信总线602,用于实现处理器和存储器之间的连接通信;
所述处理器603,用于执行存储器中存储的信息处理程序,以实现以下步骤:
获取第一指令,其中,所述第一指令用于指示从内存中读/写数据;
如果所述第一指令所对应的地址中存在故障地址,根据所述故障地址确定第二起始地址;
基于所述第二起始地址,进行读/写数据操作。
在其他实施例中,所述第一指令中至少携带有所述读/写数据操作对应的第一起始地址和所述读/写数据操作所需的内存空间大小,相应地,所述处理器603,还用于执行存储器中存储的信息处理程序,以实现以下步骤:
如果所述第一起始地址为故障地址,确定所述第一指令所对应的地址中存在故障地址;或者,
根据所述第一起始地址和所述读/写数据操作所需的内存空间大小确定所述读/写数据操作对应的地址区间;
如果所述地址区间中包括故障地址,确定所述第一指令所对应的地址中存在故障地址。
在其他实施例中,所述根据所述故障地址确定第二起始地址,包括:
获取所述故障地址之后的第一个非故障地址的第三地址和所述第三地址之后的第一个是故障地址的第四地址;
判断所述第三地址和第四地址之间的内存空间能否完成所述读/写数据操作;
如果所述内存空间能够完成所述读/写数据操作,将所述第三地址确定为第二起始地址。
在其他实施例中,所述根据所述故障地址确定第二起始地址,还包括:
如果所述内存空间不能完成所述读/写数据操作,获取所述故障地址之后的第二个不是故障地址的第五地址和所述第五地址之后的第一个是故障地址的第六地址;
判断所述第五地址和第六地址之间的内存空间能否完成所述读/写数据操作;
如果所述内存空间能够完成所述读/写数据操作,将所述第五地址确定为第二起始地址。
在其他实施例中,所述处理器603,还用于执行存储器中存储的信息处理程序,以实现以下步骤:
判断所述读/写数据操作是否失败;
如果所述读/写数据操作失败,接收并存储监测控制器发送的故障地址。
这里需要指出的是:以上电子设备实施例项的描述,与上述方法描述是类似的,具有同方法实施例相同的有益效果。对于本发明电子设备实施例中未披露的技术细节,本领域的技术人员请参照本发明方法实施例的描述而理解。
相应地,本发明实施例再提供一种计算机存储介质,所述计算机存储介质中存储有计算机可执行指令,所述该计算机可执行指令被处理器执行时实现上述实施例提供的信息处理方法的步骤。
基于前述的实施例,本发明实施例提供一种电子设备,该电子设备包括存储器、通信总线和处理器,其中:
所述存储器,用于存储信息处理程序;
所述通信总线,用于实现处理器和存储器之间的连接通信;
所述处理器,用于执行存储器中存储的信息处理程序,以实现以下步骤:
监测处理器从内存中读/写数据的操作;
如果监测到所述读/写数据的操作失败,确定第二地址,其中,所述第二地址为所述读/写数据操作中无数据响应的地址;
将所述第二地址确定为内存中的故障地址,并记录所述故障地址。
这里需要指出的是:以上电子设备实施例项的描述,与上述方法描述是类似的,具有同方法实施例相同的有益效果。对于本发明电子设备实施例中未披露的技术细节,本领域的技术人员请参照本发明方法实施例的描述而理解。
相应地,本发明实施例再提供一种计算机存储介质,所述计算机存储介质中存储有计算机可执行指令,所述该计算机可执行指令被处理器执行时实现上述实施例提供的信息处理方法的步骤。
应理解,说明书通篇中提到的“一个实施例”或“一实施例”意味着与实施例有关的特定特征、结构或特性包括在本发明的至少一个实施例中。因此,在整个说明书各处出现的“在一个实施例中”或“在一实施例中”未必一定指相同的实施例。此外,这些特定的特征、结构或特性可以任意适合的方式结合在一个或多个实施例中。应理解,在本发明的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。以上所描述的设备实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,如:多个单元或组件可以结合,或可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的各组成部分相互之间的耦合、或直接耦合、或通信连接可以是通过一些接口,设备或单元的间接耦合或通信连接,可以是电性的、机械的或其它形式的。
上述作为分离部件说明的单元可以是、或也可以不是物理上分开的,作为单元显示的部件可以是、或也可以不是物理单元;既可以位于一个地方,也可以分布到多个网络单元上;可以根据实际的需要选择其中的部分或全部单元来实现本实施例方案的目的。
另外,在本发明各实施例中的各功能单元可以全部集成在一个处理单元中,也可以是各单元分别单独作为一个单元,也可以两个或两个以上单元集成在一个单元中;上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:移动存储设备、只读存储器(Read Only Memory,ROM)、磁碟或者光盘等各种可以存储程序代码的介质。
或者,本发明上述集成的单元如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实施例的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机、服务器、或者网络设备等)执行本发明各个实施例所述方法的全部或部分。而前述的存储介质包括:移动存储设备、ROM、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (7)

1.一种信息处理方法,所述方法包括:
获取第一指令,其中,所述第一指令用于指示从内存中读/写数据;
如果所述第一指令所对应的地址中存在故障地址,获取所述故障地址之后的第一个非故障地址的第三地址和所述第三地址之后的第一个是故障地址的第四地址;所述故障地址预先存储在故障地址信息表中;
判断所述第三地址和第四地址之间的内存空间能否完成所述读/写数据操作;
如果所述内存空间能够完成所述读/写数据操作,将所述第三地址确定为第二起始地址;
基于所述第二起始地址,进行读/写数据操作;
如果所述读/写数据操作失败,接收并存储监测控制器发送的故障地址。
2.根据权利要求1中所述的方法,所述第一指令中至少携带有所述读/写数据操作对应的第一起始地址和所述读/写数据操作所需的内存空间大小,相应地,所述方法还包括:
如果所述第一起始地址为故障地址,确定所述第一指令所对应的地址中存在故障地址;或者,
根据所述第一起始地址和所述读/写数据操作所需的内存空间大小确定所述读/写数据操作对应的地址区间;
如果所述地址区间中包括故障地址,确定所述第一指令所对应的地址中存在故障地址。
3.根据权利要求1中所述的方法,所述方法还包括:
如果所述内存空间不能完成所述读/写数据操作,获取所述故障地址之后的第二个不是故障地址的第五地址和所述第五地址之后的第一个是故障地址的第六地址;
判断所述第五地址和第六地址之间的内存空间能否完成所述读/写数据操作;
如果所述内存空间能够完成所述读/写数据操作,将所述第五地址确定为第二起始地址。
4.一种信息处理方法,所述方法包括:
监测处理器从内存中读/写数据的操作;所述读/写数据的操作是通过第一指令进行指示的;其中,如果所述第一指令所对应的地址中存在故障地址,获取所述故障地址之后的第一个非故障地址的第三地址和所述第三地址之后的第一个是故障地址的第四地址;所述故障地址预先存储在故障地址信息表中;判断所述第三地址和第四地址之间的内存空间能否完成所述读/写数据操作;如果所述内存空间能够完成所述读/写数据操作,将所述第三地址确定为第二起始地址;基于所述第二起始地址,进行读/写数据操作;
如果监测到所述读/写数据的操作失败,确定第二地址,其中,所述第二地址为所述读/写数据操作中无数据响应的地址;
将所述第二地址确定为内存中的故障地址,并记录所述故障地址。
5.一种电子设备,所述电子设备至少包括:存储器、通信总线和处理器,其中:
所述存储器,用于存储信息处理程序;
所述通信总线,用于实现处理器和存储器之间的连接通信;
所述处理器,用于执行存储器中存储的信息处理程序,以实现权利要求1至3中任一项中所述的信息处理方法的步骤。
6.一种电子设备,所述电子设备至少包括:存储器、通信总线和处理器,其中:
所述存储器,用于存储信息处理程序;
所述通信总线,用于实现处理器和存储器之间的连接通信;
所述处理器,用于执行存储器中存储的信息处理程序,以实现以下步骤:
监测从内存中读/写数据的操作;所述读/写数据的操作是通过第一指令进行控制的,如果所述第一指令所对应的地址中存在故障地址,获取所述故障地址之后的第一个非故障地址的第三地址和所述第三地址之后的第一个是故障地址的第四地址;所述故障地址预先存储在故障地址信息表中;判断所述第三地址和第四地址之间的内存空间能否完成所述读/写数据操作;如果所述内存空间能够完成所述读/写数据操作,将所述第三地址确定为第二起始地址;基于所述第二起始地址,进行读/写数据操作;
如果监测到所述读/写数据的操作失败,确定第二地址,其中,所述第二地址为所述读/写数据操作中无数据响应的地址;
将所述第二地址确定为内存中的故障地址,并记录所述故障地址。
7.一种计算机存储介质,所述计算机存储介质中存储有计算机可执行指令,该计算机可执行指令配置为执行上述权利要求1至3中任一项或权利要求4中提供的信息处理方法中的步骤。
CN201811075896.4A 2018-09-14 2018-09-14 一种信息处理方法、电子设备及计算机存储介质 Active CN109388511B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811075896.4A CN109388511B (zh) 2018-09-14 2018-09-14 一种信息处理方法、电子设备及计算机存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811075896.4A CN109388511B (zh) 2018-09-14 2018-09-14 一种信息处理方法、电子设备及计算机存储介质

Publications (2)

Publication Number Publication Date
CN109388511A CN109388511A (zh) 2019-02-26
CN109388511B true CN109388511B (zh) 2021-05-18

Family

ID=65418543

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811075896.4A Active CN109388511B (zh) 2018-09-14 2018-09-14 一种信息处理方法、电子设备及计算机存储介质

Country Status (1)

Country Link
CN (1) CN109388511B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110018968B (zh) * 2019-03-29 2021-07-16 联想(北京)有限公司 一种数据读取方法、电子设备及计算机存储介质
CN110532124A (zh) * 2019-09-06 2019-12-03 西安易朴通讯技术有限公司 内存隔离方法及装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103853668A (zh) * 2012-12-04 2014-06-11 三星电子株式会社 存储器控制器及其执行的操作方法、以及存储器系统
CN104111895A (zh) * 2014-07-25 2014-10-22 记忆科技(深圳)有限公司 一种利用dram不良品的方法
CN107729085A (zh) * 2017-10-19 2018-02-23 北京空间飞行器总体设计部 一种支持地址重定向的星载软件动态加载方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102222025A (zh) * 2011-06-17 2011-10-19 华为数字技术有限公司 一种消除内存故障的方法及装置
CN103390430B (zh) * 2012-05-07 2016-04-20 中国科学院微电子研究所 基于哈希表的存储器内建自修复系统及方法
CN103092728A (zh) * 2013-01-22 2013-05-08 清华大学 一种非易失性内存的磨损错误恢复方法和装置
CN103942119A (zh) * 2013-12-26 2014-07-23 杭州华为数字技术有限公司 一种存储器错误的处理方法和装置
CN107516547A (zh) * 2016-06-16 2017-12-26 中兴通讯股份有限公司 内存硬错误的处理方法及装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103853668A (zh) * 2012-12-04 2014-06-11 三星电子株式会社 存储器控制器及其执行的操作方法、以及存储器系统
CN104111895A (zh) * 2014-07-25 2014-10-22 记忆科技(深圳)有限公司 一种利用dram不良品的方法
CN107729085A (zh) * 2017-10-19 2018-02-23 北京空间飞行器总体设计部 一种支持地址重定向的星载软件动态加载方法

Also Published As

Publication number Publication date
CN109388511A (zh) 2019-02-26

Similar Documents

Publication Publication Date Title
JP4960364B2 (ja) ハードウェア支援されたデバイス設定検出
US20220035655A1 (en) Method and Device for Anonymous Page Management, Terminal Device, and Readable Storage Medium
CN107506266B (zh) 一种数据恢复方法及系统
CN109388511B (zh) 一种信息处理方法、电子设备及计算机存储介质
CN107861691A (zh) 一种多控存储系统的负载均衡方法和装置
CN107943605B (zh) 一种存储卡处理方法及装置
CN114416252A (zh) 一种窗口显示方法、装置、计算设备和存储介质
CN108287761B (zh) 内存回收方法及装置、终端设备及计算机可读存储介质
CN111400087B (zh) 一种操作系统的控制方法、终端以及存储介质
CN113412480B (zh) 挂载处理方法、装置、电子设备及计算机可读取存储介质
CN113467981A (zh) 异常处理的方法和装置
CN111400037A (zh) 一种内存管理方法、装置、计算机存储介质和终端
US8365296B2 (en) Information processing apparatus, information processing method and computer readable medium having a program
CN101630278A (zh) 记录电子装置当机异常信息的方法及其电子装置
CN111475432A (zh) 一种从机启动控制装置、单总线系统及其控制方法
CN104252366B (zh) 系统恢复方法、装置、处理器及存储器
CN107229882B (zh) 在可信模式与非可信模式之间互相切换的处理器
CN111966521B (zh) 一种硬件错误的处理方法、处理器、控制器、电子设备及存储介质
CN105700971A (zh) 数据备份的方法及装置
CN111177028B (zh) 一种动态多级缓存的方法和设备
CN107346403B (zh) 外接存储器的操作方法、装置和智能终端
US20220179956A1 (en) Iot device and method for detecting and removing malware by use of server resource
CN115454348A (zh) 一种实现thin卷和thick卷共用存储空间的方法
CN115952491B (zh) hook目标函数的方法、装置、电子设备及介质
JP2006209371A (ja) 制御装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant