CN109377963A - 显示面板的驱动方法及显示装置 - Google Patents

显示面板的驱动方法及显示装置 Download PDF

Info

Publication number
CN109377963A
CN109377963A CN201811557338.1A CN201811557338A CN109377963A CN 109377963 A CN109377963 A CN 109377963A CN 201811557338 A CN201811557338 A CN 201811557338A CN 109377963 A CN109377963 A CN 109377963A
Authority
CN
China
Prior art keywords
pixel unit
line
data
scan line
several
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811557338.1A
Other languages
English (en)
Inventor
常红燕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN201811557338.1A priority Critical patent/CN109377963A/zh
Publication of CN109377963A publication Critical patent/CN109377963A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种显示面板的驱动方法及显示装置,该显示装置包括显示面板、扫描信号驱动模块及数据信号驱动模块;显示面板包括扫描线、若干条数据线及若干个像素单元;扫描线包括2n对第一扫描线及若干对第二扫描线;像素单元包括若干个第一像素单元及若干个第二像素单元,第一像素单元设置于每对第一扫描线之间,第二像素单元设置于每对第二扫描线之间,第一像素单元的宽度大于第二像素单元的宽度;扫描信号驱动模块用于向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号;数据信号驱动模块用于向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电。

Description

显示面板的驱动方法及显示装置
技术领域
本申请涉及显示技术领域,特别涉及一种显示面板的驱动方法及显示装置。
背景技术
现有的液晶显示设备通常有三种驱动结构:标准速率驱动型、双倍速率驱动型和三倍速率驱动型。当显示设备的解析度为1366*768时,标准速率驱动型的数据线为4098条,扫描线为768条;双倍速率驱动型的数据线为2049条,扫描线为1536条;三倍速率驱动型的数据线为1366条,扫描线为2304条。
数据信号通过数据线对显示面板的像素进行充电时,由于存在阻抗,数据信号对相邻像素的充电时间存在差异,导致部分像素充电率不足,进而显示面板出现垂直亮暗线。
发明内容
基于此,有必要针对数据信号到达相邻像素的时间存在差异,导致部分像素充电率不足,进而显示面板出现垂直亮暗线的问题,提供一种显示面板的驱动方法及显示装置。
一种显示装置,所述显示装置包括显示面板、扫描信号驱动模块及数据信号驱动模块;所述显示面板包括扫描线、若干条数据线及像素单元;所述扫描线沿行方向排列,所述扫描线包括2n对第一扫描线及若干对第二扫描线;若干条数据线沿列方向排列;所述像素单元包括若干个第一像素单元及若干个第二像素单元,若干个第一像素单元设置于每对第一扫描线之间且呈矩阵排列;若干个第二像素单元设置于每对第二扫描线之间且呈矩阵排列;每相邻的两列像素单元共用一条数据线,同一行且共用一条数据线的像素单元连接不同的扫描线,共用一条数据线的像素单元按预设顺序排序,所述第一像素单元的宽度大于所述第二像素单元的宽度;所述扫描信号驱动模块用于向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,其中,N和n均为大于或等于1的整数;所述数据信号驱动模块用于向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电,以改善显示面板上的垂直亮暗线,其中,所述方波数据信号的极性每经过2n个扫描脉冲反转一次。
在其中一个实施例中,在一帧画面中,第N+4n个像素单元的充电时间为2个扫描脉冲。
在其中一个实施例中,还包括时序控制器,所述时序控制器用于控制所述方波数据信号的极性每经过2n个扫描脉冲反转一次及用于控制相邻两条数据线上的方波数据信号在同一时刻极性相反。
在其中一个实施例中,所述显示面板还包括主动阵列开关,每个像素单元与主动阵列开关的漏极连接,所述主动阵列开关的栅极与所述扫描线连接,所述主动阵列开关的源极与所述数据线连接。
在其中一个实施例中,所述预设顺序为共用一条数据线的同一行的两个像素单元按第一方向依次排序,共用一条数据线的每相邻两行像素单元按第二方向依次排序,以靠近数据线一端的一行第一像素单元为第一行,共用一条数据线的像素单元以第一行先排序的第一像素单元为第一个像素单元。
一种显示装置,所述显示装置包括显示面板、扫描信号驱动模块、数据信号驱动模块及时序控制器;所述显示面板包括扫描线、若干条数据线及像素单元;所述扫描线沿行方向排列,所述扫描线包括2n对第一扫描线及若干对第二扫描线;若干条数据线沿列方向排列;所述像素单元包括若干个第一像素单元及若干个第二像素单元,若干个第一像素单元设置于每对第一扫描线之间且呈矩阵排列;若干个第二像素单元设置于每对第二扫描线之间且呈矩阵排列;每相邻的两列像素单元共用一条数据线,同一行且共用一条数据线的像素单元连接不同的扫描线,共用一条数据线的像素单元按预设顺序排序,所述第一像素单元的宽度大于所述第二像素单元的宽度;所述扫描信号驱动模块用于向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,其中,N和n均为大于或等于1的整数;所述数据信号驱动模块用于向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电,以改善显示面板上的垂直亮暗线;所述时序控制器用于控制所述方波数据信号的极性每经过2n个扫描脉冲反转一次及用于控制相邻两条数据线上的方波数据信号在同一时刻极性相反。
一种显示面板的驱动方法,所述显示面板包括扫描线、若干条数据线及像素单元;所述扫描线沿行方向排列,所述扫描线包括2n对第一扫描线及若干对第二扫描线;若干条数据线沿列方向排列;所述像素单元包括若干个第一像素单元及若干个第二像素单元,若干个第一像素单元设置于每对第一扫描线之间且呈矩阵排列;若干个第二像素单元设置于每对第二扫描线之间且呈矩阵排列;每相邻的两列像素单元共用一条数据线,同一行且共用一条数据线的像素单元连接不同的扫描线,共用一条数据线的像素单元按预设顺序排序,所述第一像素单元的宽度大于所述第二像素单元的宽度;所述显示面板的驱动方法包括以下步骤:
向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,其中,N和n均为大于或等于1的整数;
向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电,以改善显示面板上的垂直亮暗线;
所述方波数据信号的极性每经过2n个扫描脉冲反转一次。
在其中一个实施例中,在一帧画面中,第N+4n个像素单元的充电时间为2个扫描脉冲。
在其中一个实施例中,相邻两条数据线上的方波数据信号在同一时刻极性相反。
在其中一个实施例中,所述显示面板还包括主动阵列开关,每个像素单元与主动阵列开关的漏极连接,所述主动阵列开关的栅极与所述扫描线连接,所述主动阵列开关的源极与所述数据线连接。
上述的显示装置及显示面板的驱动方法通过给共用一条数据线的第N个像素单元充电的同时,也给第N+4n个像素单元预充电,进而增加像素单元的充电时间,从而改善显示面板的垂直亮暗线,还采用宽度较大的像素单元设置于显示面板的前2n对扫描线之间,使得显示面板整体显示亮度一致。
附图说明
图1为一个实施例的显示面板的像素单元阵列示意图;
图2为一个实施例的数据方波信号和扫描信号的驱动波形图;
图3为图1所示的各个像素单元在一帧画面中的极性图;
图4为图1所示的各个像素单元的亮暗效果;
图5为一个实施例的显示装置的示意图;
图6为一个实施例的第一像素单元与第二像素单元的示意图;
图7为另一个实施例的显示面板的像素单元阵列示意图;
图8为一个实施例的方波数据信号的驱动波形图;
图9为一个实施例的显示面板的驱动方法的流程图。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
需要说明的是,当元件被称为“固定于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的,并不表示是唯一的实施方式。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
本申请的显示面板可为一LCD(Liquid Crystal Display)面板或为一OLED(Organic Light-Emitting Diode)面板或为一QLED(Quantum Dots Light-EmittingDiode)面板(但不限于此)。LCD面板包括:开关阵列(thin film transistor,TFT)基板、彩色滤光层(color filter,CF)基板与形成于两基板之间的液晶层。
为使本申请改善显示面板垂直亮暗线所采用的技术方案更为清楚,如下以双倍速率驱动型显示面板采用1+2条线的驱动方式为例对显示面板垂直亮暗线产生的原理进行说明。
请参阅图1,图1为双倍速率驱动型显示面板的像素阵列示意图,其中G1,G2,G3,...,G1536为以行方向排列的扫描线,G1与G2组成一对扫描线,G3与G4组成一对扫描线,以此类推,G1535与G1536组成一对扫描线,D1,D2,D3,...,D2049为以列方向排列的数据线。像素单元设置于每对扫描线之间且呈矩阵排列,像素单元以Pxy来表示其位置,其中x代表第x行,y代表第y列。每相邻的两列像素单元共用一条数据线,同一行相邻的像素单元连接不同的扫描线,同一行彼此间隔一个像素单元的像素单元连接相同的扫描线。
扫描线的驱动顺序为从上往下,即从G1,G2,G3,...,至G1536,数据线的驱动顺序为从左往右,即从D1,D2,D3,...,至D2049。在扫描时,扫描线输入扫描脉冲信号给与其连接的像素单元的主动阵列开关,主动阵列开关开启,并接收与其连接的数据线输入的方波数据信号,方波数据信号对像素单元进行充电。图1为奇数列像素单元与奇数行扫描线连接,偶数列像素单元与偶数行扫描线连接。以扫描线G1、G2和数据线D1、D2为例进行说明,当扫描到扫描线G1时,像素单元P11、P13分别接收数据线D1、D2输入的方波数据信号;扫描到扫描线G2时,像素单元P12、P14分别接收数据线D1、D2输入的方波数据信号。
请参阅图2及图3,当方波数据信号的极性每经过2个扫描脉冲反转一次时,由于存在阻抗,方波数据信号在数据线上的传输波形实际上并非理想的方波,而是在极性发生变化时存在延迟。当扫描线依次输入扫描脉冲信号时,数据线输入的方波数据信号依次对像素单元充电。以数据线D1输入的方波数据信号为例进行说明,数据线D1输入的方波数据信号依次对像素单元P11、P12、P21、P22、P31、P32、...、P7681、P7682进行充电,由于方波数据信号从像素单元P11至像素单元P12、像素单元P21至像素单元P22、...、像素单元P7681至像素单元P7682充电时存在电压极性变换,充电时间短,因此,偶数列像素单元(P12、P22、P32、...、P7682)亮度较暗,从像素单元P12至像素单元P21、像素单元P22至像素单元P31、...、像素单元P7672至像素单元P7681充电时不存在电压极性变换,因此,奇数列像素单元(P11、P21、P31、...、P7681)亮度较亮,所以显示面板的显示出现垂直的亮暗线。图4所示为显示面板显示的亮暗线效果图,其中,L代表亮,A代表暗。
请参阅图5,图5本申请的显示装置的示意图。所述显示装置包括显示面板10、扫描信号驱动模块20及数据信号驱动模块30。
所述显示面板10包括扫描线、若干条数据线及像素单元。
所述扫描线沿行方向排列。所述扫描线包括2n对第一扫描线及若干对第二扫描线。若干条数据线沿列方向排列。所述像素单元包括若干个第一像素单元11及若干个第二像素单元12。若干个第一像素单元11设置于每对第一扫描线之间且呈矩阵排列。若干个第二像素单元12设置于每对第二扫描线之间且呈矩阵排列。其中,n为大于或等于1的整数。所述2n对第一扫描线设置于若干对第二扫描线的一侧。
每相邻的两列像素单元共用一条数据线,同一行且共用一条数据线的像素单元连接不同的扫描线,共用一条数据线的像素单元按预设顺序排序,所述第一像素单元11的宽度D大于所述第二像素单元12的宽度d,如图6所示。
同一行彼此间隔一个像素单元的像素单元可以连接相同的扫描线,也可以连接不同的扫描线。
在一实施例中,所述预设顺序为共用一条数据线的同一行的两个像素单元按第一方向依次排序,共用一条数据线的每相邻两行像素单元按第二方向依次排序,以靠近数据线一端的一行第一像素单元11为第一行,共用一条数据线的像素单元以第一行先排序的第一像素单元11为第一个像素单元。
需要说明的是,扫描线的扫描顺序为与扫描线连接的共用一条数据线的像素单元的排列顺序。
对同一行的像素单元来说,数据线两侧的像素单元先后被驱动,可以是先驱动数据线一侧的奇数列像素单元,再驱动数据线另一侧的偶数列像素单元,也可以是先驱动数据线一侧的偶数列像素单元,再驱动数据线另一侧的奇数列像素单元。当数据线一侧的奇数列像素单元先被驱动,数据线另一侧的偶数列像素单元再被驱动时,奇数列像素单元与奇数行扫描线连接,偶数列像素单元与偶数行扫描线连接,扫描线的扫描顺序为先扫描一对扫描线中的奇数行扫描线,再扫描一对扫描线中的偶数行扫描线,每对扫描线依次扫描,此时,第一方向为从左侧至右侧,如从像素单元P11至像素单元P12,扫描线的扫描顺序为从G1至G2。当数据线一侧的偶数列像素单元先被驱动,数据线另一侧的奇数列像素单元再被驱动时,偶数列像素单元与奇数行扫描线连接,奇数列像素单元与偶数行扫描线连接,扫描线的扫描顺序为先扫描一对扫描线中的偶数行扫描线,再扫描一对扫描线中的奇偶数行扫描线,每对扫描线依次扫描,此时,第一方向为从右侧至左侧,如从像素单元P12至像素单元P11,扫描线的扫描顺序为从G1至G2。
所述第二方向为从前一行像素单元后排序的像素单元至后一行像素单元先排序的像素单元。如,当第一方向为从左侧至右侧时,所述第二方向为从第一行的像素单元P12至第二行的像素单元P21。
请参阅图7,图7为奇数列像素单元与奇数行扫描线连接,偶数列像素单元与偶数行扫描线连接。数据线D1两侧的像素单元的排序依次为:像素单元P11为第一个像素单元,像素单元P12为第二个像素单元,像素单元P21为第三个像素单元,像素单元P22为第四个像素单元,以此类推,像素单元Pm1为第2m-1个像素单元,像素单元Pm2为第2m个像素单元。像素单元P11、像素单元P12、像素单元P21及像素单元P22为第一像素单元,像素单元P31至像素单元Pm2为第二像素单元。
所述扫描信号驱动模块20用于向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,其中,N为大于或等于1的整数。
所述显示面板还包括主动阵列开关K,每个像素单元与主动阵列开关K的漏极连接,所述主动阵列开关K的栅极与所述扫描线连接,所述主动阵列开关K的源极与所述数据线连接。
当与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,与第N个像素单元连接的主动阵列开关及与第N+4n个像素单元连接的主动阵列开关K同时打开,进而可以接收对应的数据线传输的方波数据信号。
所述数据信号驱动模块30用于向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电,以改善显示面板10上的垂直亮暗线,其中,所述方波数据信号的极性每经过2n个扫描脉冲反转一次。
当与第N个像素单元连接的扫描线输入扫描脉冲信号时,同时给与第N+4个像素单元连接的扫描线输入扫描脉冲信号,使得第N个像素单元充电时,第N+4n个像素单元得到预先充电,当扫描到与第N+4n个像素单元连接的扫描线时,第N+4n个像素单元再次充电。因此,在一帧画面中,共用一条数据线的第五个像素单元后的所有像素单元(包括第五个像素单元)都能够得到足够的充电时间,亮度都较亮,显示面板10上整体的垂直亮暗线得到改善。但在一帧画面中,由于共用一条数据线的第一个像素单元、第二个像素单元、第三个像素单元及第四个像素单元的充电时间没有预先充电,因此,显示面板10上前2n行(包括第2n行)的像素单元的亮度相对于第2n行之后的像素单元的亮度较暗,影响画面的整体显示效果。
在一帧画面中,第N+4n个像素单元的充电时间为2个扫描脉冲。
以图7的数据线D1两侧的像素单元为例进行说明。在一帧画面中,当第一个像素单元P11充电时,同时给第五个像素单元P31预先充电,当第五个像素单元P31充电时,同时给第九个像素单元P51预先充电,因此,第五个像素单元P31的充电时间为2个扫描脉冲。当第二个像素单元P12充电时,同时给第六个像素单元P32预先充电,当第六个像素单元P32充电时,同时给第十个像素单元P52预先充电,因此,第六个像素单元P32的充电时间为2个扫描脉冲。其他像素单元的充电时间以此类推。因此,偶数列像素单元能够得到足够的充电时间(除了第二个像素单元P12和第四个像素单元P22),偶数列像素单元与奇数列像素单元的亮度接近,显示面板10的亮暗线得到改善。
但由于第一个像素单元P11、第二个像素单元P12、第三个像素单元P21及第四个像素单元P22的没有预先充电,第一个像素单元P11、第二个像素单元P12、第三个像素单元P21及第四个像素单元P22的充电时间为1个扫描脉冲,第一个像素单元P11、第二个像素单元P12、第三个像素单元P21及第四个像素单元P22的亮度较暗。
本申请的显示面板10采用宽度较大的像素单元设置于显示面板10的前2n对扫描线之间,即将若干个第一像素单元11设置于每对第一扫描线之间。由于所述第一像素单元11的宽度D大于所述第二像素单元12的宽度d,从而所述第一像素单元11的亮度大于所述第二像素单元12的亮度,因此,能够补偿显示面板10前2n行(包括第2n行)的像素单元因没有预先充电,而与第2n行之后的像素单元的亮度差,使得显示面板10整体显示亮度一致,提升画面的整体显示效果。
所述显示装置还包括时序控制器40,所述时序控制器40用于控制所述方波数据信号的极性每经过2n个扫描脉冲反转一次及用于控制相邻两条数据线上的方波数据信号在同一时刻极性相反,如图8所示,图8以数据线D1至数据线D5上的方波数据信号进行说明。
所述显示面板10可以采用1+2条线的驱动方式,也可以采用2条线的驱动方式。1+2条线的驱动方式和2条线的驱动方式均为方波数据信号的极性经过2个扫描脉冲反转一次的驱动方式。
在一实施例中,所述方波数据信号的正电压为7V,负电压为-7V。
综上所述,本申请的显示装置通过给共用一条数据线的第N个像素单元充电的同时,也给第N+4n个像素单元预充电,进而增加像素单元的充电时间,从而改善显示面板10的垂直亮暗线,还采用宽度较大的像素单元设置于显示面板10的前2n对扫描线之间,使得显示面板10整体显示亮度一致。
请参阅图9,其为本申请较佳实施例提供的显示面板的驱动方法的流程图。所应说明的是,本申请的方法并不受限于下述步骤的顺序,且其他实施例中,本申请的方法可以只包括以下步骤的其中一部分,或者其中的部分步骤可以被删除。此外,在其他实施方式中,一个步骤可以被拆分为多个步骤,或者多个步骤也可以合并为一个步骤。
所述显示面板包括扫描线、若干条数据线及像素单元。所述扫描线沿行方向排列。所述扫描线包括2n对第一扫描线及若干对第二扫描线。若干条数据线沿列方向排列。所述像素单元包括若干个第一像素单元11及若干个第二像素单元12。若干个第一像素单元11设置于每对第一扫描线之间且呈矩阵排列。若干个第二像素单元12设置于每对第二扫描线之间且呈矩阵排列。每相邻的两列像素单元共用一条数据线,同一行且共用一条数据线的像素单元连接不同的扫描线,共用一条数据线的像素单元按预设顺序排序,所述第一像素单元11的宽度大于所述第二像素单元12的宽度。
步骤S1,向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,其中,N和n均为大于或等于1的整数。
步骤S2,向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电,以改善显示面板10上的垂直亮暗线。
步骤S3,所述方波数据信号的极性每经过2n个扫描脉冲反转一次。
同一行彼此间隔一个像素单元的像素单元可以连接相同的扫描线,也可以连接不同的扫描线。
在一实施例中,所述预设顺序为共用一条数据线的同一行的两个像素单元按第一方向依次排序,共用一条数据线的每相邻两行像素单元按第二方向依次排序,以靠近数据线一端的一行第一像素单元11为第一行,共用一条数据线的像素单元以第一行先排序的第一像素单元11为第一个像素单元。
需要说明的是,前述的实施例中,对显示装置的解释说明也适用于该实施例的显示面板的驱动方法,其实现原理类似,此处不再赘述。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种显示装置,其特征在于,所述显示装置包括显示面板、扫描信号驱动模块及数据信号驱动模块;所述显示面板包括扫描线、若干条数据线及像素单元;所述扫描线沿行方向排列,所述扫描线包括2n对第一扫描线及若干对第二扫描线;若干条数据线沿列方向排列;所述像素单元包括若干个第一像素单元及若干个第二像素单元,若干个第一像素单元设置于每对第一扫描线之间且呈矩阵排列;若干个第二像素单元设置于每对第二扫描线之间且呈矩阵排列;每相邻的两列像素单元共用一条数据线,同一行且共用一条数据线的像素单元连接不同的扫描线,共用一条数据线的像素单元按预设顺序排序,所述第一像素单元的宽度大于所述第二像素单元的宽度;所述扫描信号驱动模块用于向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,其中,N和n均为大于或等于1的整数;所述数据信号驱动模块用于向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电,以改善显示面板上的垂直亮暗线,其中,所述方波数据信号的极性每经过2n个扫描脉冲反转一次。
2.根据权利要求1所述的显示装置,其特征在于,在一帧画面中,第N+4n个像素单元的充电时间为2个扫描脉冲。
3.根据权利要求1所述的显示装置,其特征在于,还包括时序控制器,所述时序控制器用于控制所述方波数据信号的极性每经过2n个扫描脉冲反转一次及用于控制相邻两条数据线上的方波数据信号在同一时刻极性相反。
4.根据权利要求1所述的显示装置,其特征在于,所述显示面板还包括主动阵列开关,每个像素单元与主动阵列开关的漏极连接,所述主动阵列开关的栅极与所述扫描线连接,所述主动阵列开关的源极与所述数据线连接。
5.根据权利要求1所述的显示装置,其特征在于,所述预设顺序为共用一条数据线的同一行的两个像素单元按第一方向依次排序,共用一条数据线的每相邻两行像素单元按第二方向依次排序,以靠近数据线一端的一行第一像素单元为第一行,共用一条数据线的像素单元以第一行先排序的第一像素单元为第一个像素单元。
6.一种显示装置,其特征在于,所述显示装置包括显示面板、扫描信号驱动模块、数据信号驱动模块及时序控制器;所述显示面板包括扫描线、若干条数据线及像素单元;所述扫描线沿行方向排列,所述扫描线包括2n对第一扫描线及若干对第二扫描线;若干条数据线沿列方向排列;所述像素单元包括若干个第一像素单元及若干个第二像素单元,若干个第一像素单元设置于每对第一扫描线之间且呈矩阵排列;若干个第二像素单元设置于每对第二扫描线之间且呈矩阵排列;每相邻的两列像素单元共用一条数据线,同一行且共用一条数据线的像素单元连接不同的扫描线,共用一条数据线的像素单元按预设顺序排序,所述第一像素单元的宽度大于所述第二像素单元的宽度;所述扫描信号驱动模块用于向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,其中,N和n均为大于或等于1的整数;所述数据信号驱动模块用于向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电,以改善显示面板上的垂直亮暗线;所述时序控制器用于控制所述方波数据信号的极性每经过2n个扫描脉冲反转一次及用于控制相邻两条数据线上的方波数据信号在同一时刻极性相反。
7.一种显示面板的驱动方法,所述显示面板包括扫描线、若干条数据线及像素单元;所述扫描线沿行方向排列,所述扫描线包括2n对第一扫描线及若干对第二扫描线;若干条数据线沿列方向排列;所述像素单元包括若干个第一像素单元及若干个第二像素单元,若干个第一像素单元设置于每对第一扫描线之间且呈矩阵排列;若干个第二像素单元设置于每对第二扫描线之间且呈矩阵排列;每相邻的两列像素单元共用一条数据线,同一行且共用一条数据线的像素单元连接不同的扫描线,共用一条数据线的像素单元按预设顺序排序,所述第一像素单元的宽度大于所述第二像素单元的宽度;其特征在于,所述显示面板的驱动方法包括以下步骤:
向与第N个像素单元连接的扫描线及与第N+4n个像素单元连接的扫描线同时输入扫描脉冲信号,其中,N和n均为大于或等于1的整数;
向所述数据线输入方波数据信号,以对共用一条数据线的第N个像素单元及第N+4n个像素单元充电,以改善显示面板上的垂直亮暗线;
所述方波数据信号的极性每经过2n个扫描脉冲反转一次。
8.根据权利要求7所述的显示面板的驱动方法,其特征在于,在一帧画面中,第N+4n个像素单元的充电时间为2个扫描脉冲。
9.根据权利要求7所述的显示面板的驱动方法,其特征在于,相邻两条数据线上的方波数据信号在同一时刻极性相反。
10.根据权利要求7所述的显示面板的驱动方法,其特征在于,所述显示面板还包括主动阵列开关,每个像素单元与主动阵列开关的漏极连接,所述主动阵列开关的栅极与所述扫描线连接,所述主动阵列开关的源极与所述数据线连接。
CN201811557338.1A 2018-12-19 2018-12-19 显示面板的驱动方法及显示装置 Pending CN109377963A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811557338.1A CN109377963A (zh) 2018-12-19 2018-12-19 显示面板的驱动方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811557338.1A CN109377963A (zh) 2018-12-19 2018-12-19 显示面板的驱动方法及显示装置

Publications (1)

Publication Number Publication Date
CN109377963A true CN109377963A (zh) 2019-02-22

Family

ID=65371138

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811557338.1A Pending CN109377963A (zh) 2018-12-19 2018-12-19 显示面板的驱动方法及显示装置

Country Status (1)

Country Link
CN (1) CN109377963A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110060652A (zh) * 2019-06-10 2019-07-26 北海惠科光电技术有限公司 阵列基板、显示装置及其驱动方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101093649A (zh) * 2006-06-22 2007-12-26 三星电子株式会社 液晶显示装置及其驱动方法
US20090322666A1 (en) * 2008-06-27 2009-12-31 Guo-Ying Hsu Driving Scheme for Multiple-fold Gate LCD
CN101995708A (zh) * 2009-08-19 2011-03-30 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法
CN102269905A (zh) * 2011-07-30 2011-12-07 华映光电股份有限公司 液晶面板
CN104361855A (zh) * 2014-12-10 2015-02-18 上海天马微电子有限公司 一种显示面板以及电子设备
CN107851414A (zh) * 2015-07-24 2018-03-27 夏普株式会社 像素布局以及显示器
CN108538895A (zh) * 2018-04-26 2018-09-14 京东方科技集团股份有限公司 一种显示基板、显示基板的制作方法及显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101093649A (zh) * 2006-06-22 2007-12-26 三星电子株式会社 液晶显示装置及其驱动方法
US20090322666A1 (en) * 2008-06-27 2009-12-31 Guo-Ying Hsu Driving Scheme for Multiple-fold Gate LCD
CN101995708A (zh) * 2009-08-19 2011-03-30 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法
CN102269905A (zh) * 2011-07-30 2011-12-07 华映光电股份有限公司 液晶面板
CN104361855A (zh) * 2014-12-10 2015-02-18 上海天马微电子有限公司 一种显示面板以及电子设备
CN107851414A (zh) * 2015-07-24 2018-03-27 夏普株式会社 像素布局以及显示器
CN108538895A (zh) * 2018-04-26 2018-09-14 京东方科技集团股份有限公司 一种显示基板、显示基板的制作方法及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110060652A (zh) * 2019-06-10 2019-07-26 北海惠科光电技术有限公司 阵列基板、显示装置及其驱动方法

Similar Documents

Publication Publication Date Title
CN109448651A (zh) 显示面板的驱动方法及显示装置
CN1269096C (zh) 液晶显示器和用于驱动液晶显示器的方法
CN104062792B (zh) 一种用于驱动hsd液晶显示面板的方法及装置
CN104849890A (zh) 一种液晶显示面板、显示装置及其驱动方法
CN101216649A (zh) 液晶显示装置阵列基板及驱动方法
KR101819943B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
CN100405141C (zh) 液晶显示器及其驱动方法
CN101216650A (zh) 液晶显示装置阵列基板及驱动方法
CN108428433A (zh) 一种oled驱动电路
CN101154366A (zh) 用于驱动显示设备的方法和显示设备
CN102222484B (zh) 双闸极液晶显示面板驱动方法
CN104360551A (zh) 阵列基板、液晶面板以及液晶显示器
CN101271207A (zh) 液晶显示面板
CN107978287A (zh) 显示面板的驱动方法及显示装置
CN109196576B (zh) 视频信号线驱动电路、具备其的显示装置、其的驱动方法
CN109523967A (zh) 显示装置的驱动方法及显示装置
CN109584822A (zh) 显示面板的驱动方法及显示装置
CN109523966A (zh) 显示面板的驱动方法及显示装置
US20030107544A1 (en) Display devices and driving method therefor
CN109545161A (zh) 改善显示面板垂直亮暗线的方法及装置
CN109377963A (zh) 显示面板的驱动方法及显示装置
CN101772800B (zh) 液晶显示装置及其驱动方法、以及驱动电路
CN100444243C (zh) 一种使用红绿蓝白彩色滤光片的显示装置和显示方法
CN102254508B (zh) 显示面板的驱动方法与采用此方法的显示装置
CN109859699A (zh) 显示面板的驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190222