CN109342930A - 一种gpu测试验证板 - Google Patents

一种gpu测试验证板 Download PDF

Info

Publication number
CN109342930A
CN109342930A CN201811342698.XA CN201811342698A CN109342930A CN 109342930 A CN109342930 A CN 109342930A CN 201811342698 A CN201811342698 A CN 201811342698A CN 109342930 A CN109342930 A CN 109342930A
Authority
CN
China
Prior art keywords
gpu
wiring
connector
witness plate
test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811342698.XA
Other languages
English (en)
Inventor
朱黎
郝延飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201811342698.XA priority Critical patent/CN109342930A/zh
Publication of CN109342930A publication Critical patent/CN109342930A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/2806Apparatus therefor, e.g. test stations, drivers, analysers, conveyors
    • G01R31/2808Holding, conveying or contacting devices, e.g. test adapters, edge connectors, extender boards

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

本发明公开了一种GPU测试验证板,包括验证板,所述的验证板包括布线层,所述的布线层为双层线路板,所述的布线层一面连接SMP连接器,所述布线层另一面连接GPU连接器;SMP连接器为射频连接的接口,用来连接示波器线缆,然后将信号传输到示波器。GPU连接器配合待测板上的待测板GPU接口,一般情况下待测板GPU接口为母头,GPU连接器为公头,在测试的时候接插配合。可实现待测板卡GPU链路信号的引出,进而实现与示波器的稳定连接,实现GPU NVlink链路信号完整性测试。两个布线层以及避免走线平行的布线方式,保证了信号不会相互干扰,增加了测试准确性。

Description

一种GPU测试验证板
技术领域
本发明涉及GPU测试领域,具体地说是一种增加GPU测试方便程度的验证板。
背景技术
随着信息化社会的飞速发展,互联网、云计算、大数据分析、深度学习等新技术的不断涌现,人们对计算机信息处理能力的要求越来越高,高性能计算也不仅应用在石油勘探、航天国防、天气预报等传统领域,在互联网、金融、政府信息化、教育等领域对高性能计算的需求也飞速增长。GPU在高性能计算领域的使用越来越多,与CPU相比,GPU具有更强大的计算能力,任务处理模式更为简单,逐渐应用于高性能计算的各领域,助力行业快速发展。但是GPU间的NVlink(是英伟达(NVIDIA)开发并推出的一种总线及其通信协议。NVLink采用点对点结构、串列传输,用于中央处理器(CPU)与图形处理器(GPU)之间的连接,也可用于多个图形处理器之间的相互连接。)信号速率高达12.89G,实现其测试也是我们需要面临的问题。而NVlink信号分为:NVlink链路TX信号(输出信号)和NVlink链路RX信号(输入信号)。
目前测试GPU链路信号测试、阻抗测试及损耗测试时均采用探头点测的方式。信号测试与阻抗测试只有部分可在板上挖点测试。而损耗测试只能选择光板进行测试。损耗测试使用探头点测的话会引入探头影响与接触点接触力影响,测试结果偏差较大。
发明内容
本发明就是为了解决现有技术存在的上述不足,提供一种GPU测试验证板,结构与GPU基本一致,可将GPU链路高速信号引出,用于测试需要。
本发明解决其技术问题所采取的技术方案是:
一种GPU测试验证板,包括验证板,所述的验证板包括布线层,所述的布线层为双层线路板,所述的布线层一面连接SMP连接器,所述布线层另一面连接GPU连接器;SMP连接器为射频连接的接口,用来连接示波器线缆,然后将信号传输到示波器。
GPU连接器配合待测板上的待测板GPU接口,一般情况下待测板GPU接口为母头,GPU连接器为公头,在测试的时候接插配合。
所述的布线层包括布线一层、布线二层,所述的布线一层、布线二层之间设有pp层,所述的布线一层内的导线与布线二层内的导线垂直。pp层为电路板压合胶。
PCB走线设计,是采用布线一层、布线二层双信号层,为避免信号串扰较大,采用以下几种方式进行处理:
布线一层、布线二层间采用厚PP进行隔离;
TX信号与RX信号分层布线,布线一层走TX信号,布线二层走RX信号;
TX信号与RX信号走线避免平行布线,走垂直交叉模式
一种GPU测试验证板,还包括固定模块、保护模块,所述的固定模块、保护模块分别安装在验证板两面,螺栓依次穿过固定模块、验证板、保护模块。这样将验证板夹在保护模块上。
所述的固定模块安装在布线层的SMP连接器一面,所述的固定模块开有避开SMP连接器的缺口,所述的保护模块安装在布线层的GPU连接器一面,所述的保护模块开有避开GPU连接器的GPU连接器缺口,所述的保护模块为镀有黑胶的铁板。
保护模块用于验证板的加固保护作用,防止验证板被折断,增强验证板的使用寿命。保护模块的尺寸略小于或等于验证板,采用的是镀有黑胶的铁的材料,防止导电引发其他故障。
所述的pp层厚度为10-20mil。
实施步骤如下:
1)将2个固定模块、1个验证板、1个保护模块三个模块按照上、中、下的方位叠在一起。先放保护模块,然后放验证板,将相应的螺孔对齐,然后放左右两个固定模块,固定模块对应验证板。
2)、用螺丝放入固定模块螺孔,并用螺丝刀将固定模块、验证板、保护模块锁定,这样就完成了GPU验证板的组装。螺丝的长度应略小于固定模块、PCB验证板、保护模块厚度。
3)、将验证板上的GPU连接器连接在待测板待测板GPU接口上。
4)、最后用SMP线缆插入到SMP连接器,以实现GPU NVlink链路信号的测试。
本发明的有益效果是:
1、可实现待测板卡GPU链路信号的引出,进而实现与示波器的稳定连接,实现GPUNVlink链路信号完整性测试。
2、两个布线层以及避免走线平行的布线方式,保证了信号不会相互干扰,增加了测试准确性。
3、保护模块用于PCB验证板的加固保护作用,防止PCB验证板被折断,增强PCB验证板的使用寿命。
附图说明
图1为本发明上部视图;
图2为本发明下部视图;
图3为本发明待测板视图;
图4为本发明验证板分层示意图。
图中:1-验证板,2-固定模块,3-保护模块,4-待测板,11-SMP连接器,12-布线层,13-GPU连接器,31-GPU连接器缺口,41-待测板GPU接口。
具体实施方式
为了更好地理解本发明,下面结合附图来详细解释本发明的具体实施方式。
一种GPU测试验证板,包括验证板1,所述的验证板2包括布线层12,所述的布线层12为双层线路板,所述的布线层12一面连接SMP连接器11,所述布线层12另一面连接GPU连接器13;SMP连接器11为射频连接的接口,用来连接示波器线缆,然后将信号传输到示波器。
GPU连接器13配合待测板4上的待测板GPU接口41,一般情况下待测板GPU接口41为母头,GPU连接器13为公头,在测试的时候接插配合。
所述的布线层12包括布线一层、布线二层,所述的布线一层、布线二层之间设有pp层,所述的布线一层内的导线与布线二层内的导线垂直。pp层为电路板压合胶。
PCB走线设计,是采用布线一层、布线二层双信号层,为避免信号串扰较大,采用以下几种方式进行处理:
布线一层、布线二层间采用厚PP进行隔离;
TX信号与RX信号分层布线,布线一层走TX信号,布线二层走RX信号;
TX信号与RX信号走线避免平行布线,走垂直交叉模式
一种GPU测试验证板,还包括固定模块2、保护模块3,所述的固定模块2、保护模块3分别安装在验证板1两面,螺栓依次穿过固定模块2、验证板1、保护模块3。这样将验证板1夹在保护模块3上。
所述的固定模块2安装在布线层12的SMP连接器11一面,所述的固定模块2开有避开SMP连接器11的缺口,所述的保护模块3安装在布线层12的GPU连接器13一面,所述的保护模块3开有避开GPU连接器13的GPU连接器缺口31,所述的保护模块3为镀有黑胶的铁板。
保护模块3用于验证板1的加固保护作用,防止验证板1被折断,增强验证板1的使用寿命。保护模块3的尺寸略小于验证板1,采用的是镀有黑胶的铁的材料,防止导电引发其他故障。
所述的pp层厚度为10-20mil。
实施步骤如下:
1)将2个固定模块2、1个验证板1、1个保护模块3三个模块按照上、中、下的方位叠在一起。先放保护模块3,然后放验证板1,将相应的螺孔对齐,然后放左右两个固定模块1,固定模块2对应验证板1。
2)、用螺丝放入固定模块2螺孔,并用螺丝刀将固定模块2、验证板1、保护模块3锁定,这样就完成了验证板1的组装。螺丝的长度应略小于固定模块2、验证板1、保护模块3厚度。
3)、将验证板1上的GPU连接器13连接在待测板4的待测板GPU接
口上41。
4)、最后用SMP线缆插入到SMP连接器11,以实现GPU NVlink链路信号的测试。
上述实施例为本发明较佳的实施方式,但本发明的实施方式并不受上述实施例的限制,其他的任何未背离本发明的精神实质与原理下所作的改变、修饰、替代、组合、简化,均应为等效的置换方式,都包含在本发明的保护范围之内。

Claims (5)

1.一种GPU测试验证板,其特征是,包括验证板,所述的验证板包括布线层,所述的布线层为双层线路板,所述的布线层一面连接SMP连接器,所述布线层另一面连接GPU连接器;
所述的布线层包括布线一层、布线二层,所述的布线一层、布线二层之间设有pp层,所述的布线一层内的导线与布线二层内的导线垂直。
2.根据权利要求1所述的一种GPU测试验证板,其特征是,还包括固定模块、保护模块,所述的固定模块、保护模块分别安装在验证板两面,螺栓依次穿过固定模块、验证板、保护模块。
3.根据权利要求2所述的一种GPU测试验证板,其特征是,所述的固定模块安装在布线层的SMP连接器一面,所述的固定模块开有避开SMP连接器的缺口,所述的保护模块安装在布线层的GPU连接器一面,所述的保护模块开有避开GPU连接器的GPU连接器缺口。
4.根据权利要求2所述的一种GPU测试验证板,其特征是,所述的保护模块为镀有黑胶的铁板。
5.根据权利要求1所述的一种GPU测试验证板,其特征是,所述的pp层厚度为10-20mil。
CN201811342698.XA 2018-11-12 2018-11-12 一种gpu测试验证板 Pending CN109342930A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811342698.XA CN109342930A (zh) 2018-11-12 2018-11-12 一种gpu测试验证板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811342698.XA CN109342930A (zh) 2018-11-12 2018-11-12 一种gpu测试验证板

Publications (1)

Publication Number Publication Date
CN109342930A true CN109342930A (zh) 2019-02-15

Family

ID=65314925

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811342698.XA Pending CN109342930A (zh) 2018-11-12 2018-11-12 一种gpu测试验证板

Country Status (1)

Country Link
CN (1) CN109342930A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114089164A (zh) * 2021-11-23 2022-02-25 东莞记忆存储科技有限公司 配重可调节的gpu卡测试治具及配重调节方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203950531U (zh) * 2014-07-18 2014-11-19 昆山龙腾光电有限公司 转接板
CN105117170A (zh) * 2015-08-24 2015-12-02 浪潮(北京)电子信息产业有限公司 一种计算机系统架构
CN207925808U (zh) * 2018-03-23 2018-09-28 深圳市新蕾电子有限公司 在不同功能的电路板之间转接高速信号的装置
CN209167489U (zh) * 2018-11-12 2019-07-26 郑州云海信息技术有限公司 一种gpu测试验证板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203950531U (zh) * 2014-07-18 2014-11-19 昆山龙腾光电有限公司 转接板
CN105117170A (zh) * 2015-08-24 2015-12-02 浪潮(北京)电子信息产业有限公司 一种计算机系统架构
CN207925808U (zh) * 2018-03-23 2018-09-28 深圳市新蕾电子有限公司 在不同功能的电路板之间转接高速信号的装置
CN209167489U (zh) * 2018-11-12 2019-07-26 郑州云海信息技术有限公司 一种gpu测试验证板

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
刘洋: "《电子产品设计与制作 高职》", 31 December 2015 *
金西: "《数字集成电路设计》", 31 December 2013 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114089164A (zh) * 2021-11-23 2022-02-25 东莞记忆存储科技有限公司 配重可调节的gpu卡测试治具及配重调节方法

Similar Documents

Publication Publication Date Title
US8291147B2 (en) Computer motherboard with adjustable connection between central processing unit and peripheral interfaces
CN202903935U (zh) 一种多功能便携线路检查仪
CN101923530A (zh) 一种用于PCI Express X1至CPCI Express X1的转接卡
CN103578358A (zh) 塑料面板和使用该塑料面板的平板显示设备
CN209167489U (zh) 一种gpu测试验证板
US8874422B2 (en) Methods, systems, and computer-readable media for simulating interconnects in electronic packaging structures
CN109342930A (zh) 一种gpu测试验证板
CN203616553U (zh) 软性印刷电路板、触控板、液晶面板以及液晶显示屏
CN107589866A (zh) 柔性触控传感器及触控面板
CN1955943A (zh) 高速外围部件互连总线接口测试治具
CN206431226U (zh) 一种列控车载设备的配线测试装置
CN102650979A (zh) 一种用于PCI Express X4至CPCI Express X4的转接卡
CN204462378U (zh) 一种微波收发组件测试工装
US8995147B2 (en) Connection assembly and electronic device
CN206411570U (zh) 一种全加固计算机的对外高速信号连接装置
US7598823B2 (en) High-speed digital transmission signal line for providing a desired dynamic resistance
CN206892276U (zh) 一种电路板
CN201867719U (zh) 嵌入式计算机集中通信控制装置
CN206235695U (zh) 一种线束用新型导通设备
CN205958702U (zh) Pcb半塞孔测试架
CN106774727A (zh) 一种多路服务器及其板卡互连结构
CN203456699U (zh) 一种高清晰多媒体转换头
CN203365488U (zh) 探针式连接器检测装置
CN203519782U (zh) 一种电子设备
CN207866912U (zh) 一种用于元器件测试的总线型矩阵切换装置用测试电路板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190215