CN108984300A - 一种版图数据的审阅方法、系统及存储介质 - Google Patents
一种版图数据的审阅方法、系统及存储介质 Download PDFInfo
- Publication number
- CN108984300A CN108984300A CN201810717555.6A CN201810717555A CN108984300A CN 108984300 A CN108984300 A CN 108984300A CN 201810717555 A CN201810717555 A CN 201810717555A CN 108984300 A CN108984300 A CN 108984300A
- Authority
- CN
- China
- Prior art keywords
- data
- layout data
- core
- core data
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5005—Allocation of resources, e.g. of the central processing unit [CPU] to service a request
- G06F9/5011—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
- G06F9/5016—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals the resource being the memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/54—Interprogram communication
- G06F9/544—Buffers; Shared memory; Pipes
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
一种版图数据的审阅方法、系统及存储介质,所述方法包括步骤:在内存中预处理导入的预审阅版图的版图数据,得到预审阅版图的核心数据并共享核心数据;构建并基于核心数据存放位置的虚拟地址,以及通过用户空间访问核心数据。本发明的版图数据的审阅方法、系统及存储介质,合理分配、利用内存,通过“虚拟地址”的映射直接访问内存数据,提高了多人协作大版图数据导入、浏览和编辑的速度和效率,特别适用于大规模集成电路版图数据的多人审阅。
Description
技术领域
本发明涉及EDA设计技术领域,特别是涉及一种版图数据的审阅方法、系统及存储介质。
背景技术
随着半导体制造工艺的发展和集成电路设计规模的扩大,芯片版图中包含了更多的布线层和图形,所需要处理的数据量也越来越大,上百G的海量数据对服务器上内存资源的占用提出了挑战。
设计者在打开版图数据时需要花费更长的时间,占用更多的内存。尤其是类似于团队设计等,需要多名设计者同时对同一个版图进行打开、浏览甚至编辑等操作的场景。例如,审阅芯片的DRC(设计规则检查)结果,每名设计者都需要花费同样长的时间去完成版图数据从硬盘的导入过程,设计效率低下并且还会占用大量的内存。
虽然通过传统的VNC等共享桌面的方法可以进行多人审阅,但受到一个桌面的限制,所有的人员无法同时进行并行操作,也大大降低了审阅的效率。
发明内容
为了解决现有技术存在的不足,本发明的目的在于提供一种版图数据的审阅方法、系统及存储介质,合理分配、利用内存,通过“虚拟地址”的映射直接访问内存数据,提高了多人协作大版图数据导入、浏览和编辑的速度和效率,特别适用于大规模集成电路版图数据的多人审阅。
为实现上述目的,本发明提供的版图数据的审阅方法,包括以下步骤:
在内存中预处理导入的预审阅版图的版图数据,得到预审阅版图的核心数据并共享核心数据;
构建并基于核心数据存放位置的虚拟地址,以及通过用户空间访问核心数据。
所述在内存中预处理导入的预审阅版图的版图数据的步骤,进一步包括步骤:
在内存中按照图形的位置信息对预审阅版图的版图数据进行排序,以及根据图形的相似性对排序后的版图数据进行压缩。
进一步地,所述共享核心数据的步骤是,将核心数据标记为共享数据进行共享。
所述构建并基于核心数据存放位置的虚拟地址,以及通过用户空间访问核心数据的步骤,进一步包括步骤:
检查内存中是否存在已共享的预审阅版图的核心数据,若否则在内存中预处理导入的预审阅版图的版图数据,得到预审阅版图的核心数据并共享核心数据。
进一步地,所述的版图数据的审阅方法,还包括步骤:
在用户空间保存预修改的核心数据,以及修改预修改的核心数据。
所述修改预修改的核心数据的步骤,进一步包括步骤:
对预修改的核心数据的修改操作记录在用户空间中的用户数据中。
进一步地,所述的版图数据的审阅方法,还包括步骤:
若完成审阅操作,则释放用户空间以及核心数据所占用的内存空间。
所述若完成审阅操作,则释放用户空间以及核心数据所占用的内存空间的步骤,进一步包括步骤:
若审阅人员完成审阅操作,则释放审阅人员对应的用户空间所占用的内存空间;
若全部审阅人员完成审阅操作,则释放核心数据所占用的内存空间。
为实现上述目的,本发明提供的版图数据的审阅系统,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现上述任一项所述方法的步骤。
为实现上述目的,本发明提供的计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现上述任一项所述方法的步骤。
本发明进一步具有如下有益效果:
版图数据在内存共享之后,不同用户可直接获取压缩和排序后的版图核心数据,不需要再次从硬盘读取,节省了数据的导入时间,以及中央处理器对数据的处理时间;
版图的海量数据在内存中只会保存一份,即使多人协作,也只需维护各自少量的内存开销,大大降低了对硬件资源的需求;团队多人可以各自对版图数据展开审阅,互不干扰,并行工作,极大地提高了效率。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,并与本发明的实施例一起,用于解释本发明,并不构成对本发明的限制。在附图中:
图1为根据本发明的版图数据的审阅方法流程图;
图2为根据本发明的不同审阅人员通过虚拟地址访问版图数据的解析示意图;
图3为根据本发明的内存中的版图数据及用户数据的存储示意图。
具体实施方式
以下结合附图对本发明的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。
图1为根据本发明的版图数据的审阅方法流程图,下面将参考图1,对本发明的版图数据的审阅方法进行详细描述。
在步骤101,在内存中预处理导入的预审阅版图的版图数据,得到预审阅版图的核心数据并共享核心数据。
该步骤中,审阅系统接收第一名审阅人员从硬盘等存储设备中导入的预审阅版图的版图数据,并在内存中按照图形的位置信息对版图数据进行排序,以及根据图形的相似性对排序后的版图数据进行压缩等预处理操作,得到预审阅版图的核心数据,再将核心数据标记为共享数据进行共享,等待其他用户的导入、访问、修改等请求。
该步骤中,只需第一名审阅人员从存储设备中导入一次预审阅版图的版图数据,即能够在内存中对版图数据进行图形压缩、排序等预处理操作,以及将预处理后的版图数据整理为预审阅版图的核心数据,并进行共享。
在步骤102,构建并基于核心数据存放位置的虚拟地址,以及通过用户空间访问核心数据。
该步骤中,当多名审阅人员在同一服务器上申请访问预审阅版图时,不需要再从硬盘等存储设备中重新导入预审阅版图的版图数据,审阅系统先检查内存中是否存在已共享的预审阅版图的核心数据:若不存在则转到步骤101,在内存中预处理导入的预审阅版图的版图数据,得到预审阅版图的核心数据并共享核心数据;若存在则通过构建“虚拟地址”以及地址映射或者索引关系,使多名审阅人员通过各自分配的用户空间同时直接访问到内存当中的预审阅版图的核心数据的存放位置,快速地打开、浏览预审阅版图,从而避免预审阅版图的海量数据重复读入内存的过程。
图2为根据本发明的不同审阅人员通过虚拟地址访问版图数据的解析示意图,如图2所示,不同的审阅人员虽然各自分配的地址空间(真实地址)不相同,但通过“虚拟地址”的映射,仍可以浏览访问到预审阅版图的核心数据。不同的审阅人员通过各自分配的用户空间中的用户数据进行版图数据的审阅,互不干扰,能够极大地减少工作耗时,提高工作效率。
在步骤103,在用户空间保存预修改的核心数据,以及修改预修改的核心数据。
该步骤中,审阅人员在直接浏览版图数据的同时,若需要对版图数据进行编辑等修改操作,审阅系统则会将涉及到的核心数据保存到审阅人员各自的用户空间并作为用户数据,并将审阅人员对版图数据的编辑修改操作记录在用户数据中,从而不会影响其它审阅人员对版图数据的访问。
在步骤104,若完成审阅操作,则释放用户空间以及核心数据所占用的内存空间。
该步骤中,当审阅人员退出审阅系统时,审阅系统会释放审阅人员对应的用户空间所占用的内存空间;当最后一名审阅人员退出审阅系统时,审阅系统会释放整个预审阅版图共享的海量版图数据所占用的内存空间。
图3为根据本发明的内存中的版图数据及用户数据的存储示意图,如图3所示,海量的版图数据在内存中只会保留一份,多名审阅人员审阅版图的过程不会再占用额外的内存。用户数据保存着不同审阅人员各自的“虚拟地址”以及对版图的修改部分,并且通常情况下用户数据只会占用几十兆的少量空间。
基于本发明的版图数据的审阅方法,本发明提供的版图数据的审阅系统,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现本发明所述方法的步骤。
基于本发明的版图数据的审阅方法,本发明提供的计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现本发明所述方法的步骤。
本发明提供的计算机可读存储介质,可位于一个或者多个计算设备,所述计算设备包括处理器,所述处理器执行其所在计算设备上的所述计算机可读存储介质中的计算机程序,实现本发明所述方法的步骤。
本发明的版图数据的审阅方法、系统及存储介质,合理分配、利用内存,通过“虚拟地址”的映射直接访问内存数据,提高了多人协作大版图数据导入、浏览和编辑的速度和效率,特别适用于大规模集成电路版图数据的多人审阅。
本领域普通技术人员可以理解:以上所述仅为本发明的优选实施例而已,并不用于限制本发明,尽管参照前述实施例对本发明进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种版图数据的审阅方法,其特征在于,包括以下步骤:
在内存中预处理导入的预审阅版图的版图数据,得到预审阅版图的核心数据并共享核心数据;
构建并基于核心数据存放位置的虚拟地址,以及通过用户空间访问核心数据。
2.根据权利要求1所述的版图数据的审阅方法,其特征在于,所述在内存中预处理导入的预审阅版图的版图数据的步骤,进一步包括步骤:
在内存中按照图形的位置信息对预审阅版图的版图数据进行排序,以及根据图形的相似性对排序后的版图数据进行压缩。
3.根据权利要求1所述的版图数据的审阅方法,其特征在于,所述共享核心数据的步骤是,将核心数据标记为共享数据进行共享。
4.根据权利要求1所述的版图数据的审阅方法,其特征在于,所述构建并基于核心数据存放位置的虚拟地址,以及通过用户空间访问核心数据的步骤,进一步包括步骤:
检查内存中是否存在已共享的预审阅版图的核心数据,若否则在内存中预处理导入的预审阅版图的版图数据,得到预审阅版图的核心数据并共享核心数据。
5.根据权利要求1所述的版图数据的审阅方法,其特征在于,还包括步骤:
在用户空间保存预修改的核心数据,以及修改预修改的核心数据。
6.根据权利要求5所述的版图数据的审阅方法,其特征在于,所述修改预修改的核心数据的步骤,进一步包括步骤:
对预修改的核心数据的修改操作记录在用户空间中的用户数据中。
7.根据权利要求1所述的版图数据的审阅方法,其特征在于,还包括步骤:
若完成审阅操作,则释放用户空间以及核心数据所占用的内存空间。
8.根据权利要求7所述的版图数据的审阅方法,其特征在于,所述若完成审阅操作,则释放用户空间以及核心数据所占用的内存空间的步骤,进一步包括步骤:
若审阅人员完成审阅操作,则释放审阅人员对应的用户空间所占用的内存空间;
若全部审阅人员完成审阅操作,则释放核心数据所占用的内存空间。
9.一种版图数据的审阅系统,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时实现权利要求1-8中任一项所述方法的步骤。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现权利要求1-8中任一项所述方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810717555.6A CN108984300B (zh) | 2018-07-03 | 2018-07-03 | 一种版图数据的审阅方法、系统及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810717555.6A CN108984300B (zh) | 2018-07-03 | 2018-07-03 | 一种版图数据的审阅方法、系统及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108984300A true CN108984300A (zh) | 2018-12-11 |
CN108984300B CN108984300B (zh) | 2020-11-17 |
Family
ID=64536646
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810717555.6A Active CN108984300B (zh) | 2018-07-03 | 2018-07-03 | 一种版图数据的审阅方法、系统及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108984300B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW528958B (en) * | 2001-11-07 | 2003-04-21 | Inventec Corp | Distributed network system of application program |
CN103678745A (zh) * | 2012-09-18 | 2014-03-26 | 中国科学院微电子研究所 | 一种用于fpga的跨平台多层次集成设计系统 |
CN104123233A (zh) * | 2013-04-26 | 2014-10-29 | 华茂云天科技(北京)有限公司 | 一种虚拟机大容量内存共享方法 |
US20170116132A1 (en) * | 2015-10-27 | 2017-04-27 | International Business Machines Corporation | Sharing an accelerator context across multiple processes |
-
2018
- 2018-07-03 CN CN201810717555.6A patent/CN108984300B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW528958B (en) * | 2001-11-07 | 2003-04-21 | Inventec Corp | Distributed network system of application program |
CN103678745A (zh) * | 2012-09-18 | 2014-03-26 | 中国科学院微电子研究所 | 一种用于fpga的跨平台多层次集成设计系统 |
CN104123233A (zh) * | 2013-04-26 | 2014-10-29 | 华茂云天科技(北京)有限公司 | 一种虚拟机大容量内存共享方法 |
US20170116132A1 (en) * | 2015-10-27 | 2017-04-27 | International Business Machines Corporation | Sharing an accelerator context across multiple processes |
Non-Patent Citations (1)
Title |
---|
洪先龙等著: "《超大规模集成电路计算机辅助设计技术》", 30 June 1998, 国防工业出版社 * |
Also Published As
Publication number | Publication date |
---|---|
CN108984300B (zh) | 2020-11-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104081449B (zh) | 用于图形并行处理单元的缓冲器管理 | |
US9652291B2 (en) | System and method utilizing a shared cache to provide zero copy memory mapped database | |
US9372880B2 (en) | Reclamation of empty pages in database tables | |
US10331669B2 (en) | Fast query processing in columnar databases with GPUs | |
US7103763B2 (en) | Storage and access of configuration data in nonvolatile memory of a logically-partitioned computer | |
CN114580344B (zh) | 测试激励生成方法、验证方法、验证系统及相关设备 | |
US20070005925A1 (en) | Methods for optimizing memory unit usage to maximize packet throughput for multi-processor multi-threaded architectures | |
US20080005473A1 (en) | Compiler assisted re-configurable software implemented cache | |
US20100169289A1 (en) | Two Phase Commit With Grid Elements | |
CN106844048A (zh) | 基于硬件特性的分布式共享内存方法及系统 | |
US11500828B1 (en) | Method and device for constructing database model with ID-based data indexing-enabled data accessing | |
CN112867999B (zh) | 基于版本的表锁定 | |
CN107480074A (zh) | 一种缓存方法、装置及电子设备 | |
US8683169B2 (en) | Selecting an auxiliary storage medium for writing data of real storage pages | |
CN100557581C (zh) | 一种面向数据流的Cache管理方法 | |
US11847459B2 (en) | Direct swap caching with zero line optimizations | |
US20080077930A1 (en) | Workload Partitioning in a Parallel System with Hetergeneous Alignment Constraints | |
CN107577492A (zh) | 加速文件系统读写的nvm块设备驱动方法及系统 | |
CN113138851B (zh) | 一种数据管理方法、相关装置及系统 | |
CN108984300A (zh) | 一种版图数据的审阅方法、系统及存储介质 | |
US9177090B1 (en) | In-hierarchy circuit analysis and modification for circuit instances | |
US20200110818A1 (en) | Mapping first identifier to second identifier | |
CN115203135B (zh) | 存储设备列表管控方法、计算设备及存储介质 | |
CN109460296A (zh) | 一种处理器的资源分配方法、装置和存储介质 | |
Yun et al. | CLAY: CXL-based Scalable NDP Architecture Accelerating Embedding Layers |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder |
Address after: 100102 floor 2, block a, No.2, lizezhong 2nd Road, Chaoyang District, Beijing Patentee after: Beijing Huada Jiutian Technology Co.,Ltd. Address before: 100102 floor 2, block a, No.2, lizezhong 2nd Road, Chaoyang District, Beijing Patentee before: HUADA EMPYREAN SOFTWARE Co.,Ltd. |
|
CP01 | Change in the name or title of a patent holder |