CN108962113A - 显示器面板以及显示器面板的驱动方法 - Google Patents
显示器面板以及显示器面板的驱动方法 Download PDFInfo
- Publication number
- CN108962113A CN108962113A CN201710357276.9A CN201710357276A CN108962113A CN 108962113 A CN108962113 A CN 108962113A CN 201710357276 A CN201710357276 A CN 201710357276A CN 108962113 A CN108962113 A CN 108962113A
- Authority
- CN
- China
- Prior art keywords
- data line
- voltage
- line
- pixel unit
- polar curve
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 21
- 239000010409 thin film Substances 0.000 claims abstract description 51
- 230000008878 coupling Effects 0.000 claims description 15
- 238000010168 coupling process Methods 0.000 claims description 15
- 238000005859 coupling reaction Methods 0.000 claims description 15
- 239000010408 film Substances 0.000 claims description 13
- 230000008859 change Effects 0.000 description 29
- 230000005611 electricity Effects 0.000 description 11
- 239000011159 matrix material Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000009466 transformation Effects 0.000 description 2
- 229920001621 AMOLED Polymers 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 210000003733 optic disk Anatomy 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/12—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
- G02F2201/121—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0413—Details of dummy pixels or dummy lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0219—Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0242—Compensation of deficiencies in the appearance of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/16—Calculation or use of calculated indices related to luminance levels in display data
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
一种显示器面板以及显示器面板的驱动方法。该显示器面板包括第一栅极线、第二栅极线、第一数据线以及第二数据线。第二栅极线与第一栅极线相邻。第一栅极线与第二栅极线互相平行且沿着一第一方向延伸。第一数据线与第二数据线互相平行且沿着实质上垂直第一方向的一第二方向延伸。第一栅极线与第一数据线的一交叉点、第一栅极线与第二数据线的一交叉点、第二栅极线与第一数据线的一交叉点以及第二栅极线与第二数据线的一交叉点其中至少一个无邻近配置一薄膜晶体管。
Description
技术领域
本公开涉及一种显示器装置,特别涉及包含一种可避免共同电压产生电压偏移的显示器装置。
背景技术
无论是对于传统的液晶显示器、OLED显示器、或对于近期开发的AMLCD、AMOLED显示器、或其他类型的显示器,都有可能因为电路设计的不良而产生色偏问题。
因此,为了避免色偏问题的发生,需要一种新颖的显示器装置设计,藉由新颖的电路配置方式避免共同电压产生电压偏移,改善显示器装置的色偏问题。
发明内容
本公开有关一种显示器面板,包括第一栅极线、一第二栅极线、第一数据线、第二数据线、第一薄膜晶体管以及第二薄膜晶体管。第二栅极线与第一栅极线相邻。第一栅极线与第二栅极线互相平行且沿着一第一方向延伸。第一数据线与第二数据线互相平行且沿着实质上垂直第一方向的一第二方向延伸。第一薄膜晶体管耦接至第一栅极线、第一数据线与一第一像素单元。第二薄膜晶体管耦接至第二栅极线、第二数据线与一第二像素单元。第一像素单元与第二像素单元皆设置于第一栅极线与第二栅极线之间。在一第一时段内,一栅极信号被提供给第一栅极线,当该第一数据线的电压从一第一预定电压变化至一第一电压,而产生一第一电压变化量时,则该第二数据线的电压从一第二预定电压变化至一第二电压,以产生一第二电压变化量,并且该第一电压变化量与该第二电压变化量其中的一个大于零,其中的另一个小于零。
本公开有关一种显示器面板,包括第一栅极线、一第二栅极线、第一数据线以及第二数据线。第二栅极线与第一栅极线相邻。第一栅极线与第二栅极线互相平行且沿着一第一方向延伸。第一数据线与第二数据线互相平行且沿着实质上垂直第一方向的一第二方向延伸。第一栅极线与第一数据线之一交叉点、第一栅极线与第二数据线的一交叉点、第二栅极线与第一数据线的一交叉点以及第二栅极线与第二数据线的一交叉点其中至少一个无邻近配置一薄膜晶体管。
本公开有关一种显示器面板的驱动方法,适用于驱动一显示器面板,显示器面板包括沿着一第一方向延伸的一第一栅极线、沿着垂直第一方向的一第二方向延伸的相邻的一第一数据线与一第二数据线、以及通过一第一薄膜晶体管与第一栅极线及第一数据线耦接的一第一像素单元,该方法包括:在一第一时段内,根据对应于第一像素单元的图像数据决定提供给第一数据线的一第一电压以及第一数据线上产生的一第一电压变化量;根据第一电压变化量决定欲在第二数据线上所产生的一第二电压变化量;根据该第二电压变化量决定提供给第二数据线的一第二电压;以及当第一栅极信号被提供给第一栅极线时,提供第一电压至第一数据线以及提供第二电压至第二数据线。
附图说明
图1是显示根据本公开的一实施例所述的显示器装置方块图。
图2是显示根据本公开的一实施例所述的像素单元范例电路图。
图3是显示一组RGB的子像素所对应的充/放电电压与电压极性。
图4A是显示共同电压VCOM的电压电平偏移的范例。
图4B是显示共同电压VCOM的电压电平偏移的另一范例。
图5A是显示根据本公开的一实施例所述的第一种像素布局范例。
图5B是显示根据本公开的另一实施例所述的第二种像素布局范例。
图6A是显示根据本公开的一实施例所述的各数据线的充电与补偿的关系。
图6B是显示根据本公开的另一实施例所述的各数据线的充电与补偿的关系。
图6C是显示根据本公开的另一实施例所述的各数据线的充电与补偿的关系。
图6D是显示根据本公开的另一实施例所述的各数据线的充电与补偿的关系。
图7是显示根据本公开的一实施例所述的驱动信号时序图。
图8是显示根据本公开的一实施例所述的显示器面板的驱动方法流程图。
【符号说明】
1、2、3、4、5、6、7、8~像素单元;
100~显示器装置;
101~显示器面板;
102~输入单元;
110~栅极驱动电路;
120~数据驱动电路;
130~像素矩阵;
140~控制单元;
200~像素单元;
B~蓝色子像素;
Cnk~液晶电容;
DA、DB、DC、DD、Dn~数据线;
G1、G2、G3、G4、G5、G6、G7、G8、Gk~栅极线;
G~绿色子像素;
R~红色子像素;
Tnk~薄膜晶体管;
VCOM~共同电压。
具体实施方式
为让本公开的目的、特征和优点能更明显易懂,下文特举出本公开的具体实施例,并配合附图,作详细说明如下。目的在于说明本公开的精神而非用以限定本公开的保护范围,应理解下列实施例可经由软件、硬件、固件、或上述任意组合来实现。
图1是显示根据本公开的一实施例所述的显示器装置方块图。如图所示,显示器装置100可包括一显示器面板101、一数据驱动电路120与一控制单元140,其中显示器面板101包括一栅极驱动电路110及一像素矩阵130。栅极驱动电路110用以产生多个栅极驱动信号以驱动像素矩阵130的多个像素。数据驱动电路120用以产生多个数据驱动信号以提供图像数据至像素矩阵130的多个像素。控制单元140用以产生多个时序信号,包括时钟信号、重置信号与起始脉冲等。
此外,显示器装置100可进一步包括一输入单元102。输入单元102用于接收图像信号,以控制显示器面板101显示图像。根据本公开的实施例,显示器装置100可应用于一电子装置中,其中电子装置有多种实施方式,包括:一移动电话、一数字相机、一个人数字助理、一移动计算机、一桌上型计算机、一电视机、一汽车用显示器、一便携式光盘播放器、或任何包括图像显示功能的装置。
根据本公开的一实施例,在图1中,栅极驱动电路110被设置于像素矩阵130外,但本公开并不限于此。同样地,虽然在图1中,栅极驱动电路110被设置于显示器面板101上,但本公开并不限于此。在本公开的其他实施例中,栅极驱动电路110也可不被设置于显示器面板101上,也可以如数据驱动电路120一样位于显示器面板101外,藉由覆晶接合技术(ChipOn Film,COF)提供多个栅极驱动信号给显示器面板101。
根据本公开的一实施例,像素矩阵130可包含多个像素单元,各像素单元藉由薄膜晶体管连接至一组交错的栅极线与数据线。
图2是显示根据本公开的一实施例所述的像素单元范例电路图。根据本公开的一实施例,图2所示的像素单元200可以是像素矩阵130的多个像素单元的其中一个。像素单元200可藉由薄膜晶体管Tnk耦接至显示器面板101的第n条数据线Dn与第k条栅极线Gk,其中n、k为一正整数。像素单元200可包括耦接至共同电压VCOM的液晶电容Cnk。
对于彩色显示器而言,像素单元可对应单一子像素(sub-pixel),例如,红色(以R表示)、蓝色(以B表示)或绿色子像素(以G表示),而其中一组RGB的子像素可以构成单一像素。
图3是显示一组RGB的子像素所对应的充/放电电压与电压极性,其中正号代表电压相对于共同电压VCOM的压差为正,负号代表电压相对于共同电压VCOM的压差为负。一般而言,控制单元140根据图像信号决定用于将各像素单元充/放电的电压大小与电压极性,并将充/放电电压供应至各像素单元对应的(即,与像素单元耦接的)数据线。然而,由于数据线与用于提供共同电压VCOM的共同电极之间有电容存在,因此数据线上的电压变化将导致共同电压VCOM的电压电平产生偏移。
共同电压VCOM的电压电平产生偏移,共同电压VCOM与各RGB子像素之间的电压差就会随之变化,因此显示出来的颜色与亮度就会发生错误,造成水平串音(crosstalk)现象。
图4A是显示共同电压VCOM的电压电平往负电压方向偏移的范例。图4B是显示共同电压VCOM的电压电平往正电压方向偏移的范例。如图所示,共同电压VCOM与各RGB子像素之间的电压差因共同电压VCOM的偏移而产生变化,导致最后像素显示的颜色与预期不同。
为了解决上述因共同电压VCOM的电压偏移产生的水平串音现象,以下将介绍一种新的像素布局以及显示器面板的驱动方法。
根据本公开的一实施例,上下相邻两个像素单元之间会配置两条栅极线。因此,在本公开的一实施例中,显示器面板的栅极线数量可大于或等于一条数据线所耦接的像素单元数量的两倍。此外,根据本公开的一实施例,并非所有栅极线与数据线的交叉点均会配置与像素单元耦接的薄膜晶体管,其中,至少一条栅极线与一条数据线的交叉点无邻近配置与像素单元耦接的薄膜晶体管。
图5A是显示根据本公开的一实施例所述的第一种像素布局范例。如图5A所示,图中的数字编号1~8代表像素单元,例如,图2所示的像素单元200,其中像素单元至少包括薄膜晶体管(如图5A的每一像素单元中的方框所示)。此外,图中标上斜线的部分为像素单元的开口区。
其中像素单元1与3及2与4之间配置栅极线G2与G3,像素单元3与5及4与6之间配置栅极线G4与G5,像素单元5与7及6与8之间配置栅极线G6与G7。
此外,如图5A所示,部分栅极线与数据线的交叉点邻近配置与像素单元耦接的薄膜晶体管,部分栅极线与数据线的交叉点无配置与像素单元耦接的薄膜晶体管。例如,栅极线G1与数据线DA的交叉点无邻近配置与像素单元2耦接的薄膜晶体管,像素单元2的充电或放电藉由耦接栅极线G2与数据线DA的薄膜晶体管来进行,因此像素单元2的薄膜晶体管是邻近设置于栅极线G2与数据线DA的交叉点,而非邻近设置于栅极线G1与数据线DA的交叉点,又例如栅极线G2与数据线DB的交叉点无邻近配置与像素单元1耦接的薄膜晶体管,像素单元1的充电或放电藉由耦接栅极线G1与数据线DB的薄膜晶体管来进行,因此像素单元1的薄膜晶体管是邻近设置于栅极线G1与数据线DB的交叉点,而非邻近设置于栅极线G2与数据线DB的交叉点,以此类推。
此外,根据本公开的实施例,栅极线G1与栅极线G2的垂直距离大于栅极线G2与该栅极线G3的垂直距离,以此类推。
图5B是显示根据本公开的另一实施例所述的第二种像素单元布局范例。如图5B所示,像素单元1与4及2与3之间配置栅极线G2与G3,像素单元4与5及3与6之间配置栅极线G4与G5,像素单元5与8及6与7之间配置栅极线G6与G7。
此外,如图5B所示,部分栅极线与数据线的交叉点邻近配置与像素单元耦接的薄膜晶体管,部分栅极线与数据线的交叉点无邻近配置与像素单元耦接的薄膜晶体管。例如,栅极线G3与数据线DD的交叉点无邻近配置与像素单元4耦接的薄膜晶体管,像素单元4的充电或放电藉由耦接栅极线G4与数据线DD的薄膜晶体管来进行,因此像素单元4的薄膜晶体管是邻近设置于栅极线G4与数据线DD的交叉点,而非邻近设置于栅极线G3与数据线DD的交叉点,又例如栅极线G4与数据线DC的交叉点无邻近配置与像素单元3耦接的薄膜晶体管,像素单元3的充电或放电藉由耦接栅极线G3与数据线DC的薄膜晶体管来进行,因此像素单元3的薄膜晶体管是邻近设置于栅极线G3与数据线DC的交叉点,而非邻近设置于栅极线G4与数据线DC的交叉点,以此类推。
此外,根据本公开的实施例,栅极线G1与栅极线G2的垂直距离大于栅极线G2与该栅极线G3的垂直距离,以此类推。
根据本公开的一实施例,数据线DA及其对应的像素单元的薄膜晶体管配置,可搭配数据线DB及其对应的像素单元的薄膜晶体管配置,用以补偿数据线上的电压变化对共同电压VCOM所造成的影响。同样地,数据线DC及其对应的像素单元的薄膜晶体管配置,可搭配数据线DD及其对应的像素单元的薄膜晶体管配置,用以补偿数据线上的电压变化对共同电压VCOM所造成的影响。需说明的是数据线DA及其所对应的像素单元的薄膜晶体管排列,与数据线DB及其所对应的像素单元的薄膜晶体管排列不限于相邻设置;数据线DC及其所对应的像素单元的薄膜晶体管排列,与数据线DD及其所对应的像素单元的薄膜晶体管排列不限于相邻设置。
如上述,当数据线上的电压产生变化,共同电压VCOM的电压电平就可能产生偏移。因此,在本公开的实施例中,藉由至少两条数据线及其对应的像素单元的薄膜晶体管配置,使得一条数据线上的电压变化可被另一条数据线上的变压变化补偿,藉此补偿共同电压VCOM的电压电平的偏移。
值得注意的是,在实际的布局或配置中,数据线DA与DB,以及数据线DC与DD的数量、顺序及摆放位置并无任何限制。举例而言,当显示器面板需要P条数据线时,其中m条数据线及其对应的像素单元的薄膜晶体管配置可如数据线DA(DC)所示的方式进行,而另外n条数据线及其对应的像素单元的薄膜晶体管配置可如数据线DB(DD)所示的方式进行,其中m与n皆可小于(P/2),优选地,m=n=(P/2),可以更均匀地平衡被拉扯的共同电压VCOM的电压电平。
此外,数据线DA与DB,以及数据线DC与DD并不限于被布局或配置于相邻的位置。更具体地说,数据线DA(DC)与DB(DD)可被布局或配置于相邻的位置,或者数据线DA(DC)与DB(DD)之间可间隔至少一条以上的其他数据线。此外,在一显示器面板的数据线上的像素单元布局及薄膜晶体管配置可同时具有如数据线DA、DB、DC与DD所示的像素单元布局及薄膜晶体管配置(如图6A~6D所示),或者是只具有数据线DA、DB及其对应的像素单元的薄膜晶体管配置(如图5A所示),或者是只具有数据线DC、DD及其对应的像素单元的薄膜晶体管配置(如图5B所示)。
此外,数据线DA、DB、DC与DD及其对应的像素单元的薄膜晶体管配置也不限于被摆放于显示器面板的任一位置。举例而言,显示器面板的左半边数据线的像素单元布局或配置可如数据线DA或DC及其对应的像素单元的薄膜晶体管配置所示的方式进行,而右半边数据线的像素单元布局或配置可如数据线DB或DD及其对应的像素单元的薄膜晶体管配置所示的方式进行,或者也可有其他的变化。
图6A是显示根据本公开的一实施例所述的各数据线的充电与补偿的关系。在图6A中仅示意地描绘32个像素单元,依序设置数据线DA,DB,DC及DD,DA与DB所对应的像素单元的薄膜晶体管排列如图5A所示,DC与DD所对应的像素单元的薄膜晶体管排列如图5B所示。根据本公开的一实施例,将“电压被提供至数据线用以将像素单元充电”的时段视为充电时段,而将“电压被提供至数据线但不用以将像素单元充电”的时段视为补偿时段。
图6A中“充”代表数据线提供电压用以充电对应的像素单元,“补”代表数据线提供电压不用以将对应的像素单元充电,而是用以补偿共同电极的电压变化(消除数据线的电压变化对共同电极的电压的拉扯)。由图6A可看出数据线之间充电与补偿的对应关系。由于数据线DA与DB的像素单元布局中,第2N条栅极线(N为大于0的正整数)与数据线DA会耦接到像素单元(也就是第2N条栅极线与数据线DA之间有薄膜晶体管以导通数据线DA与对应的像素单元),第(2N-1)条栅极线与数据线DB会耦接到像素单元(也就是第(2N-1)条栅极线与数据线DB之间有薄膜晶体管以导通数据线DB与对应的像素单元),因此,当栅极信号被提供给第2N条栅极线时,数据线DA被提供电压用以充/放电对应的像素单元,同时数据线DB被提供反方向的电压变化用以补偿数据线DA的对共同电极所造成的电压变化。需说明的是,这边所指的反方向并非指数据线DA与数据线DB正负极性不同,举例而言,当数据线DA从原本的电压(第一预定电压)+3V提升到第一电压+5V时,电压变化量为+2V,会影响共同电极的电压往正方向偏移,若数据线DB原本的电压(第二预定电压)为+3V,为了补偿数据线DA对共同电极所造成的影响,因此提供给数据线DB(-2V)的电压变化,因此数据线DB上的电压会变化至+3V+(-2V)=+1V,此时数据线DA及数据线DB上的电压仍是正极性,但两者电压变化的方向相反。
同样地,当栅极信号被提供给第2N-1条栅极线时,数据线DB被提供电压用以充/放电对应的像素单元,数据线DA被提供反方向的电压变化用以补偿数据线DB对共同电极所造成的电压变化。
图6B、图6C与图6D是根据本公开的其他实施例所述的各数据线的充电与补偿的关系。与图6A不同的是,图6B、图6C与图6D是显示栅极线的开启顺序可依需求而做任意的调整,而不会影响数据线上的电压补偿运作。由图6A~6D可知,当每一条栅极线开启,并对所对应的像素单元充电时,在同一列中至少有另一像素单元由所对应的数据线供给一反方向的电压变化,且在此开启时段内,该另一像素单元并不进行充电的动作。
图7是显示根据本公开的一实施例所述的驱动信号时序图。根据本公开的一实施例,栅极信号被提供给栅极线G1时,第一电压被提供至第一数据线(例如,数据线DB),第二电压被提供至第二数据线(例如,数据线DA)。根据本公开的一实施例,第二电压根据第一电压被决定。更具体的说,根据本公开的一实施例,当第一数据线的电压从一第一预定电压变化至一第一电压,而产生一第一电压变化量时,则第二数据线的电压从一第二预定电压变化至一第二电压,以产生一第二电压变化量,并且第一电压变化量与第二电压变化量其中的一个大于零,其中的另一个小于零,使得因第一数据线上的电压变化所造成的共同电压VCOM的偏移可被第二数据线上的电压变化补偿,达到补偿共同电压VCOM偏移的效果。
举例而言,假设栅极线G1与数据线DB的交叉点如图5A所示邻近配置薄膜晶体管,栅极线G1与数据线DA的交叉点如图5A所示无邻近配置薄膜晶体管。将“电压被提供至数据线DB用以将像素充/放电”的时段视为所述的充电时段,而将“电压被提供至数据线DA不用以将像素单元充电,而是用以补偿数据线DB所造成的共同电极的电压变化”的时段视为所述的补偿时段。根据本公开一实施例,藉由上述的像素单元布局,在数据线DA的数据驱动信号中创造出无须对像素单元充电的补偿时段,并在补偿时段提供一补偿电压,用以补偿数据线DB所造成的共同电极的电压变化。
根据本公开的一实施例,补偿时段与对应的充电时段可重叠,并且以在对应的像素单元充电结束前进行电压补偿为较佳。
以下将进一步说明补偿电压的决定方法。假设数据线DB上目前的电压为V1(第一预定电压),数据线DA上目前的电压为V2(第二预定电压),若在下一个充电时段,数据线DB的电压被设定为V3(第一电压),则数据线DB上将产生(V3-V1)的电压变化(第一电压变化量)。为了补偿数据线DB的电压变化对共同电极所造成的电位偏移,可在对应的补偿时段,将数据线DA的电压设定为V4(第二电压),其中V4=V2+[-(V3-V1)]。
图8是显示根据本公开的一实施例所述的显示器面板的驱动方法流程图。显示器面板可包括第一像素单元(例如,像素1)、第一数据线(例如,数据线DB)、第二数据线(例如,数据线DA)、耦接至第一数据线与第二数据线的第一栅极线(例如,栅极线G1),以及耦接第一像素单元、第一数据线及第一栅极线的第一薄膜晶体管。首先,在一第一时段内,控制单元可根据对应于第一像素单元的图像数据决定提供给第一数据线的第一电压,并在第一数据线上产生第一电压变化量(步骤S802)。
举例而言,如上述,假设数据线DB上目前的电压为V1,数据线DA上目前的电压为V2,控制单元可根据下一个帧中,第一像素单元所对应的图像数据决定于下一个充电时段,应提供给数据线DB的电压。假设下一个充电时段数据线DB的电压会被充电到V3。则数据线DB上将产生(V3-V1)的第一电压变化。
接着,根据第一电压变化量决定欲在第二数据线上(例如,数据线DA)所产生的第二电压变化量(步骤S804)。举例而言,欲在第二数据线上所产生的第二电压变化量可为-(V3-V1)。
接着,根据第二电压变化量决定提供给第二数据线的一第二电压(步骤S806)。举例而言,为了补偿数据线DB的电压变化,可在对应的补偿时段,将数据线DA的电压设定为V4=V2+[-(V3-V1)]。
最后,当一栅极信号被提供给该第一栅极线时,第一电压被提供至第一数据线,第二电压被提供至第二数据线(步骤S808),需说明的是,第一电压对第一像素单元进行充电,而第一栅极线、第二数据线与对应的一第二像素单元之间并无设置薄膜晶体管,因此第二电压未对第二像素单元进行充电。
根据本公开的一实施例,第一电压变化量与第二电压变化量其中的一个大于零,其中的另一个小于零,优选地,第一电压变化量与第二电压变化量的绝对值实质上相等。如上述,(V4-V2)=-(V3-V1)。
根据本公开的一实施例,显示器面板可还包括通过一第二薄膜晶体管与第二栅极线(例如,栅极线G2)及第二数据线(例如,数据线DA)耦接的一第二像素单元(例如,像素2),并且图8所示的显示器面板的驱动方法可还包括在一第二时段内,根据对应于第二像素单元的图像数据决定提供给第二数据线(例如,数据线DA)的一第三电压,且在第二数据线上产生一第三电压变化量;根据第三电压变化量决定欲在第一数据线(例如,数据线DB)上产生的一第四电压变化量;根据第四电压变化量决定提供给第一数据线的一第四电压;以及当一第二栅极信号被提供给第二栅极线(例如,栅极线G2)时,提供第四电压至第一数据线(例如,数据线DB)以及提供第三电压至第二数据线(例如,数据线DA)。
值得注意的是,使显示器面板中在充电时段中产生电压变化的数据线都有对应的另一数据线进行电压变化的补偿为较佳,但本公开亦不限于此。此外,在本公开的实施例中,虽在步骤S808中,第二电压被提供至第二数据线用以补偿第一数据线上的电压变化,但在第二数据线的充电时段,并不限于利用第一数据线补偿第二数据线上的电压变化。换句话说,在本公开的实施例中,电压变化的补偿可利用任一个可在数据驱动信号中提供补偿时段的数据线来进行。
此外,在本公开的实施例中,由于相邻的上下两个像素单元之间会配置两条栅极线,因此,相较于传统相邻的上下两个像素单元之间会配置一条栅极线的设计,像素单元的充电时间会缩短为一半。
如上述,在本公开的实施例中,藉由上述特殊的像素单元布局方法,使得部分栅极线与数据线的交叉点无邻近配置与像素单元耦接的薄膜晶体管。如此一来,可在特定数据线的数据驱动信号中创造出无须对像素单元充电的补偿时段,并在补偿时段提供一补偿电压,用以补偿其他数据线的电压变化对共同电极所造成的电压偏移。由于一条数据线上的电压变化可被另一条数据线上的变压变化补偿,因此可有效避免造成共同电压VCOM的电压电平产生偏移,使得显示画面不会产生水平串音的失真。
权利要求书中用以修饰元件的“第一”、“第二”等序数词的使用本身未暗示任何优先权、优先次序、各元件之间的先后次序、或方法所执行的步骤的次序,而仅用作标识来区分具有相同名称(具有不同序数词)的不同元件。
虽然本公开已以实施例公开如上,然其并非用以限定本公开,本领域技术人员在不脱离本公开的精神和范围内,当可做些许更动与润饰,因此本公开的保护范围当视所附权利要求书界定范围为准。
Claims (10)
1.一种显示器面板,包括:
第一栅极线;
第二栅极线,与该第一栅极线相邻,其中该第一栅极线与该第二栅极线互相平行且沿着第一方向延伸;
第一数据线;
第二数据线,其中该第一数据线与该第二数据线互相平行且沿着实质上垂直该第一方向的第二方向延伸;
第一薄膜晶体管,耦接至该第一栅极线、该第一数据线与第一像素单元;以及
第二薄膜晶体管,耦接至该第二栅极线、该第二数据线与第二像素单元;
其中该第一像素单元与该第二像素单元皆设置于该第一栅极线与该第二栅极线之间;
其中在第一时段内,第一栅极信号被提供给该第一栅极线,该第一数据线的电压从第一预定电压变化至第一电压,而产生第一电压变化量,该第二数据线的电压从第二预定电压变化至第二电压,产生第二电压变化量,并且该第一电压变化量与该第二电压变化量其中的一个大于零,其中的另一个小于零。
2.如权利要求1所述的显示器面板,该第一像素单元与该第二像素单元相邻。
3.如权利要求1所述的显示器面板,还包括:
控制单元,提供该第二电压变化量至该第二数据线。
4.如权利要求1所述的显示器面板,还包括:
第三栅极线,与该第二栅极线相邻且沿着该第一方向延伸,
其中该第二栅极线设置于与该第三栅极线与该第一栅极线之间,且该第一栅极线与该第二栅极线的垂直距离大于该第二栅极线与该第三栅极线的垂直距离。
5.一种显示器面板,包括:
第一栅极线;
第二栅极线,与该第一栅极线相邻,其中该第一栅极线与该第二栅极线互相平行且沿着第一方向延伸;
第一数据线;
第二数据线,其中该第一数据线与该第二数据线互相平行且沿着实质上垂直该第一方向的第二方向延伸;
其中该第一栅极线与该第一数据线的交叉点、该第一栅极线与该第二数据线的交叉点、该第二栅极线与该第一数据线的交叉点以及该第二栅极线与该第二数据线的交叉点其中至少一个无邻近配置薄膜晶体管。
6.如权利要求5所述的显示器面板,在第一时段内,当栅极信号被提供给该第一栅极线,该第一数据线的电压从第一预定电压变化至第一电压,产生第一电压变化量,该第二数据线的电压从第二预定电压变化至第二电压,产生第二电压变化量,并且该第一电压变化量与该第二电压变化量其中的一个大于零,其中的另一个小于零。
7.一种显示器面板的驱动方法,适用于驱动显示器面板,其中该显示器面板包括沿着第一方向延伸的第一栅极线、沿着实质上垂直该第一方向的第二方向延伸的第一数据线与第二数据线、以及通过第一薄膜晶体管与该第一栅极线及该第一数据线耦接的第一像素单元,该方法包括:
在第一时段内,根据对应于该第一像素单元的图像数据决定提供给该第一数据线的第一电压,且在该第一数据线上产生第一电压变化量;
根据该第一电压变化量决定欲在该第二数据线上所产生的第二电压变化量;
根据该第二电压变化量决定提供给该第二数据线的第二电压;以及
当第一栅极信号被提供给该第一栅极线时,提供该第一电压至该第一数据线以及提供该第二电压至该第二数据线。
8.如权利要求7所述的方法,其中该显示器面板还包括相邻于该第一栅极线且沿着该第一方向延伸的第二栅极线,以及通过第二薄膜晶体管与该第二栅极线及该第二数据线耦接的第二像素单元,该方法还包括:
在该第一时段内,该第二数据线不对该第二像素单元进行充电。
9.如权利要求7所述的方法,其中该第一电压变化量与该第二电压变化量其中的一个大于零,其中的另一个小于零,且该第一电压变化量与该第二电压变化量的绝对值实质上相等。
10.如权利要求7所述的方法,其中该显示器面板还包括相邻于该第一栅极线且沿着该第一方向延伸的第二栅极线,以及通过第二薄膜晶体管与该第二栅极线及该第二数据线耦接的第二像素单元,该方法还包括:
在第二时段内,根据对应于该第二像素单元的图像数据决定提供给该第二数据线的第三电压,且在该第二数据线上产生第三电压变化量;
根据该第三电压变化量决定欲在该第一数据线上所产生的第四电压变化量;
根据该第四电压变化量决定提供给该第一数据线的第四电压;以及
当第二栅极信号被提供给该第二栅极线时,提供该第四电压至该第一数据线以及提供该第三电压至该第二数据线。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710357276.9A CN108962113B (zh) | 2017-05-19 | 2017-05-19 | 显示器面板以及显示器面板的驱动方法 |
US15/974,876 US20180336854A1 (en) | 2017-05-19 | 2018-05-09 | Display panels and methods for driving the display panel |
US17/089,806 US11348548B2 (en) | 2017-05-19 | 2020-11-05 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710357276.9A CN108962113B (zh) | 2017-05-19 | 2017-05-19 | 显示器面板以及显示器面板的驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108962113A true CN108962113A (zh) | 2018-12-07 |
CN108962113B CN108962113B (zh) | 2022-01-18 |
Family
ID=64272366
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710357276.9A Active CN108962113B (zh) | 2017-05-19 | 2017-05-19 | 显示器面板以及显示器面板的驱动方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US20180336854A1 (zh) |
CN (1) | CN108962113B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113192456B (zh) * | 2021-04-30 | 2022-05-10 | 北海惠科光电技术有限公司 | 一种显示面板的串扰消除方法、装置及显示设备 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080078152A (ko) * | 2007-02-22 | 2008-08-27 | 엘지디스플레이 주식회사 | 액정패널과 이를 구비한 액정표시장치 및 그액정표시장치의 구동방법 |
US20080231769A1 (en) * | 2007-03-20 | 2008-09-25 | Cho Hyung Nyuck | Liquid crystal display device and method of driving the same |
KR20130133374A (ko) * | 2012-05-29 | 2013-12-09 | 엘지디스플레이 주식회사 | 액정표시패널 및 이를 포함하는 입체영상 표시장치 |
CN103984174A (zh) * | 2014-05-26 | 2014-08-13 | 南京中电熊猫液晶显示科技有限公司 | 一种像素结构及其制造方法与修复方法 |
CN105404033A (zh) * | 2014-09-05 | 2016-03-16 | 乐金显示有限公司 | 液晶显示装置 |
CN105446034A (zh) * | 2015-12-04 | 2016-03-30 | 昆山龙腾光电有限公司 | 双扫描线像素阵列结构、显示面板、显示装置及驱动方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6069600A (en) * | 1996-03-28 | 2000-05-30 | Kabushiki Kaisha Toshiba | Active matrix type liquid crystal display |
US8810606B2 (en) * | 2004-11-12 | 2014-08-19 | Samsung Display Co., Ltd. | Display device and driving method thereof |
TWI424236B (zh) * | 2010-04-01 | 2014-01-21 | Au Optronics Corp | 顯示面板 |
-
2017
- 2017-05-19 CN CN201710357276.9A patent/CN108962113B/zh active Active
-
2018
- 2018-05-09 US US15/974,876 patent/US20180336854A1/en not_active Abandoned
-
2020
- 2020-11-05 US US17/089,806 patent/US11348548B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080078152A (ko) * | 2007-02-22 | 2008-08-27 | 엘지디스플레이 주식회사 | 액정패널과 이를 구비한 액정표시장치 및 그액정표시장치의 구동방법 |
US20080231769A1 (en) * | 2007-03-20 | 2008-09-25 | Cho Hyung Nyuck | Liquid crystal display device and method of driving the same |
KR20130133374A (ko) * | 2012-05-29 | 2013-12-09 | 엘지디스플레이 주식회사 | 액정표시패널 및 이를 포함하는 입체영상 표시장치 |
CN103984174A (zh) * | 2014-05-26 | 2014-08-13 | 南京中电熊猫液晶显示科技有限公司 | 一种像素结构及其制造方法与修复方法 |
CN105404033A (zh) * | 2014-09-05 | 2016-03-16 | 乐金显示有限公司 | 液晶显示装置 |
CN105446034A (zh) * | 2015-12-04 | 2016-03-30 | 昆山龙腾光电有限公司 | 双扫描线像素阵列结构、显示面板、显示装置及驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
CN108962113B (zh) | 2022-01-18 |
US20180336854A1 (en) | 2018-11-22 |
US11348548B2 (en) | 2022-05-31 |
US20210056921A1 (en) | 2021-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9019187B2 (en) | Liquid crystal display device including TFT compensation circuit | |
CN1881474B (zh) | 移位寄存器和包括该移位寄存器的显示设备 | |
CN101393718B (zh) | 栅极驱动器以及驱动具有该栅极驱动器的显示设备的方法 | |
US8344984B2 (en) | Liquid crystal display and method of driving the same | |
CN100361186C (zh) | 液晶投影仪 | |
CN105093731B (zh) | 显示设备以及用于驱动该显示设备的方法 | |
US7847773B2 (en) | Liquid crystal display pixel structure and operation method thereof | |
CN104808406B (zh) | 一种基板及其液晶显示装置 | |
EP3543988A1 (en) | Data line demultiplexer, display substrate, display panel, and display apparatus | |
CN101587700B (zh) | 液晶显示器及驱动液晶显示器的方法 | |
KR20080107855A (ko) | 표시 장치 및 이의 구동 방법 | |
US8619014B2 (en) | Liquid crystal display device | |
CN102087433B (zh) | 液晶显示器 | |
US8717271B2 (en) | Liquid crystal display having an inverse polarity between a common voltage and a data signal | |
CN107978287B (zh) | 显示面板的驱动方法及显示装置 | |
CN101331535A (zh) | 用于显示器中色彩偏移补偿的设备和方法 | |
US11176893B2 (en) | DEMUX display panel and OLED display | |
US20170103723A1 (en) | Display device and driving method thereof | |
KR102169032B1 (ko) | 표시장치 | |
KR20060025785A (ko) | 액정 표시 장치 | |
CN108389557A (zh) | 显示装置及其驱动方法 | |
CN111474791A (zh) | 像素结构、具有该像素结构的显示面板和显示装置 | |
CN113889047B (zh) | 液晶显示面板的驱动方法、显示装置和电子设备 | |
CN102812397B (zh) | 液晶显示装置 | |
CN108962113A (zh) | 显示器面板以及显示器面板的驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |