CN108873520A - 一种液晶显示面板 - Google Patents

一种液晶显示面板 Download PDF

Info

Publication number
CN108873520A
CN108873520A CN201810687291.4A CN201810687291A CN108873520A CN 108873520 A CN108873520 A CN 108873520A CN 201810687291 A CN201810687291 A CN 201810687291A CN 108873520 A CN108873520 A CN 108873520A
Authority
CN
China
Prior art keywords
layer
array substrate
via hole
metal routing
connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810687291.4A
Other languages
English (en)
Other versions
CN108873520B (zh
Inventor
谷超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201810687291.4A priority Critical patent/CN108873520B/zh
Publication of CN108873520A publication Critical patent/CN108873520A/zh
Application granted granted Critical
Publication of CN108873520B publication Critical patent/CN108873520B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/22Antistatic materials or arrangements

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供一种液晶显示面板,包括阵列基板、彩膜基板、液晶层和框胶,两基板组装后,形成对应的显示区及非显示区,且液晶层位于两基板间并填充于框胶围成的封闭区域内;阵列基板的非显示区上形成有至少两个第一金属走线,用以遮挡彩膜基板的非显示区上靠近液晶层一侧设置的BM挖槽漏光;其中,该阵列基板还包括遮光板,该遮光板设置于阵列基板的非显示区中并位于上述两个第一金属走线的下方,且长度大于或等于上述两个第一金属走线之间的间距来消除该BM挖槽出现的边缘红线现象。实施本发明,通过在阵列基板的非显示区中增加遮挡板于遮挡彩膜基板BM挖槽漏光的金属走线下方,用以消除该BM挖槽出现的边缘红线现象,提升产品良率。

Description

一种液晶显示面板
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种液晶显示面板。
背景技术
液晶显示面板的结构主要是由一薄膜晶体管阵列(Thin Film TransistorArray,TFT Array)基板、一彩膜(Color Filter,CF)基板、以及配置于两基板间的液晶层(Liquid Crystal Layer)所构成,其工作原理是通过在两基板上施加驱动电压来控制液晶层的液晶分子的旋转,将背光模组的光线折射出来产生画面。
如图1所示,液晶显示面板10/在制程中为防静电(ESD)击伤,会在显示区AA/的四周(即非显示区BB/)设计多条BM(黑色矩阵)挖槽201/,该BM挖槽201/设置于CF基板的非显示区上。
如图2所示,为了防止CF基板20/上非显示区的BM挖槽201/漏光,会在BM挖槽201/上用RB 色阻墙202/进行填充(应当说明的是,RB色阻只允许同色的光通过,理论上白光经B色阻透蓝光后再经R色阻将被阻止),并在TFT阵列基板30/(非显示区BB/)对应BM挖槽201/位置上做金属走线301/遮挡。但由于制程的原因,CF基板20/上的RB色阻墙202/中B色阻厚度偏薄,未能完全阻挡红光的透过,使得BM挖槽201/处仍有漏光风险,特别是位于液晶层40/和框胶50/二者间边缘区域上的RB色阻墙202/,将会出现边缘红线(如图2中箭头a/所示),使得液晶显示面板良率下降;其中,TFT阵列基板30/上还设有的GND接地线302/,用于防静电。
如图3所示,以LTPS(低温多晶硅,Low Temperature Poly-silicon)技术结构的TFT阵列基板与CF基板形成的液晶显示面板为例进行说明。该液晶显示面板划分有显示区AA/和非显示区BB/,包括CF基板20/、TFT基板30/以及均位于TFT基板30/和CF基板20/之间的液晶层40/及框胶50/;其中,液晶层40/不仅位于显示区AA/中,还位于非显示区BB/的部分区域中;框胶50/只位于非显示区BB/中。
其中,CF基板20/上的显示区包括依序设置的黑色矩阵210/、RGB色阻层220/、保护层及像素电极等;该CF基板20/上的非显示区包括设置于黑色矩阵210/上的BM挖槽201/,且该BM挖槽201/上均对应设有RB色阻墙202/
TFT基板30/上的显示区包括依序设置的衬底基板310/、遮光层311/、缓冲层312/、多晶硅层313/、栅绝缘层314/、栅极315/、间绝缘层316/、源极317/、漏极318/、平坦层319/、公共电极320/、钝化层321/和像素电极322/;该TFT基板30/上的非显示区包括第一金属走线301/、GND接地线302/和第二金属走线303/;其中,第一金属走线301/用以连接驱动IC接收驱动信号,设置于间绝缘层316/上并与源极317/及漏极318/位于同一层上,且该第一金属走线301/中至少有两个与CF基板20/上位于液晶层40/和框胶50/二者间边缘区域上的BM挖槽201/对应设置,用以遮挡光线;GND接地线302/用以连接地线来防止静电产生,第二金属走线303/用以连接驱动IC接收驱动信号,且二者均设置于栅绝缘层314/上并与栅极315/位于同一层上。
随着窄边框的流行,液晶显示面板边界越来越小。受限于液晶显示面板边界宽度,使得TFT基板上的金属走线的宽度也只能设计得很窄,再加上液晶层中液晶对组精度的偏移,使得TFT基板上的金属走线有不能完全遮挡漏光的风险,所以液晶显示面板会有几率出现边缘红线,良率下降等风险。
发明内容
本发明实施例所要解决的技术问题在于,提供一种液晶显示面板,通过在阵列基板的非显示区中增加遮挡板于遮挡彩膜基板BM挖槽漏光的金属走线下方,用以消除该BM挖槽出现的边缘红线现象,提升产品良率。
为了解决上述技术问题,本发明实施例提供了一种液晶显示面板,包括阵列基板、彩膜基板、液晶层以及框胶;其中,
所述阵列基板与所述彩膜基板组装后,所述阵列基板上形成的显示区与所述彩膜基板的显示区相对应,所述阵列基板上形成的非显示区与所述彩膜基板的非显示区相对应,且所述液晶层位于所述阵列基板与所述彩膜基板之间并填充于所述框胶围成的封闭区域内;其中,
所述阵列基板的非显示区上形成有至少两个第一金属走线,用以与所述彩膜基板的非显示区上靠近所述液晶层一侧设置的BM挖槽相对应并遮挡漏光;
其中,所述阵列基板还包括:遮光板;
所述遮光板设置于所述阵列基板的非显示区中,并位于用以遮挡所述彩膜基板的非显示区上靠近所述液晶层一侧设置的BM挖槽漏光的两个第一金属走线的下方,且所述遮光板的长度大于或等于其上方对应的两个第一金属走线之间的间距,用以消除其上方两个第一金属走线所对应彩膜基板上的BM挖槽出现的边缘红线现象。
其中,所述阵列基板还包括:用于防静电的GND接地线,且所述GND接地线设置于所述阵列基板的非显示区中。
其中,所述阵列基板还包括:第三金属走线;所述第三金属走线设置于所述阵列基板的非显示区中,并位于所述GND接地线的下方,且所述第三金属走线与所述GND接地线相连。
其中,所述第三金属走线与所述遮光板位于所述阵列基板的同一层上。
其中,所述阵列基板还包括:第二金属走线;所述第二金属走线有多个,并与所述GND接地线位于所述阵列基板的同一层上。
其中,所述第三金属走线与所述遮光板采用的材质为Mo、Cr、Ti、Ni、Mo-Ti之中任一种金属。
其中,所述阵列基板还包括:
衬底基板;
设置于所述衬底基板上并位于所述阵列基板的显示区中的遮光层,且所述遮光层与所述第三金属走线及所述遮光板均位于同一层上;
覆盖于所述衬底基板及所述第二遮光层上的缓冲层;
设置于所述缓冲层上并位于所述阵列基板的显示区中的多晶硅层,所述多晶硅层包括位于两端的源极掺杂区、漏极掺杂区以及中间的沟道区;
覆盖于所述缓冲层及所述多晶硅层上的栅绝缘层;其中,所述栅绝缘层上开设有位于所述阵列基板的非显示区中的第一过孔;所述第一过孔还贯穿所述缓冲层并与所述第三金属走线连接,使得所述GND接地线通过所述第一过孔与所述第三金属走线连接;
设置于所述栅绝缘层上并位于所述阵列基板的显示区中的栅极;其中,所述栅极与所述第二金属走线及所述GND接地线位于同一层上;
覆盖于所述栅绝缘层及所述栅极上的间绝缘层,且所述间绝缘层上开设有第二过孔和第三过孔;其中,所述第二过孔还贯穿所述栅绝缘层并与所述多晶硅层的源极掺杂区连接;所述第三过孔还贯穿所述栅绝缘层并与所述多晶硅层的漏极掺杂区连接;
设置于所述间绝缘层上并位于所述阵列基板的显示区中的源极和漏极;其中,所述源极通过所述第二过孔与所述多晶硅层的源极掺杂区连接;所述漏极通过所述第三过孔与所述多晶硅层的漏极掺杂区连接;所述源极(和所述漏极与所述第一金属走线位于同一层上;
覆盖于所述源极和所述漏极上的平坦层;
设置于所述平坦层上并位于所述阵列基板的显示区中的公共电极;
覆盖于所述平坦层及所述公共电极上的钝化层,所述钝化层上开设有第四过孔;其中,所述第四过孔还贯穿所述平坦层与所述源极或所述漏极连接;
设置于所述钝化层上并通过所述第四过孔与所述源极或所述漏极连接的像素电极。
其中,所述阵列基板还包括:
衬底基板;
设置于所述衬底基板上并位于所述阵列基板的显示区中的底部栅极,且所述底部栅极与所述第三金属走线及所述遮光板均位于同一层上;
覆盖于所述衬底基板及所述底部栅极上的缓冲层;
设置于所述缓冲层上并位于所述阵列基板的显示区中的有源层;
覆盖于所述缓冲层及所述有源层上的栅绝缘层;其中,所述栅绝缘层上开设有位于所述阵列基板的非显示区中的第五过孔;所述第五过孔还贯穿所述缓冲层并与所述第三金属走线连接,使得所述GND接地线通过所述第五过孔与所述第三金属走线连接;
设置于所述栅绝缘层上并位于所述阵列基板的显示区中的顶部栅极;其中,所述顶部栅极与所述第二金属走线及所述GND接地线位于同一层上;
覆盖于所述栅绝缘层及所述顶部栅极上的中间电介质层;其中,所述中间电介质层上开设有第六过孔和第七过孔;其中,所述第六过孔还贯穿所述栅绝缘层并与所述有源层连接;所述第七过孔还贯穿所述栅绝缘层并与所述有源层连接;
设置于所述中间电介质层上并位于所述阵列基板的显示区中的源极和漏极;其中,所述源极通过所述第六过孔与所述有源层连接;所述漏极通过所述第七过孔与所述有源层连接;所述源极和所述漏极与所述第一金属走线位于同一层上;
覆盖于所述源极和所述漏极上的平坦层;
设置于所述平坦层上并位于所述阵列基板的显示区中的公共电极;
覆盖于所述平坦层及所述公共电极上的钝化层,所述钝化层上开设有第八过孔;其中,所述第八过孔还贯穿所述平坦层与所述源极或所述漏极连接;
设置于所述钝化层上并通过所述第八过孔与所述源极或所述漏极连接的像素电极。
其中,所述阵列基板还包括:
衬底基板;
设置于所述衬底基板上并位于所述阵列基板的显示区中的遮挡层,且所述遮挡层与所述第三金属走线及所述遮光板均位于同一层上;
覆盖于所述衬底基板及所述遮挡层上的缓冲层;
设置于所述缓冲层上并位于所述阵列基板的显示区中的有源层;
覆盖于所述缓冲层及所述有源层上的栅绝缘层;其中,所述栅绝缘层上开设有位于所述阵列基板的非显示区中的第九过孔;所述第九过孔还贯穿所述缓冲层并与所述第三金属走线连接,使得所述GND接地线通过所述第九过孔与所述第三金属走线连接;
设置于所述栅绝缘层上并位于所述阵列基板的显示区中的栅极;其中,所述栅极与所述第二金属走线及所述GND接地线位于同一层上;
覆盖于所述栅绝缘层及所述栅极上的中间电介质层;其中,所述中间电介质层上开设有第十过孔和第十一过孔;其中,所述第十过孔还贯穿所述栅绝缘层并与所述有源层连接;所述第十一过孔还贯穿所述栅绝缘层并与所述有源层连接;
设置于所述中间电介质层上并位于所述阵列基板的显示区中的源极和漏极;其中,所述源极通过所述第十过孔与所述有源层连接;所述漏极通过所述第十一过孔与所述有源层连接;所述源极和所述漏极与所述第一金属走线位于同一层上;
覆盖于所述源极和所述漏极上的平坦层;
设置于所述平坦层上并位于所述阵列基板的显示区中的公共电极;
覆盖于所述平坦层及所述公共电极上的钝化层,所述钝化层上开设有第十二过孔;其中,所述第十二过孔还贯穿所述平坦层与所述源极或所述漏极连接;
设置于所述钝化层上并通过所述第十二过孔与所述源极或所述漏极连接的像素电极。
其中,所述阵列基板还包括:
衬底基板;
设置于所述衬底基板上并位于所述阵列基板的显示区中的栅极,且所述栅极与所述第三金属走线及所述遮光板均位于同一层上;
覆盖于所述衬底基板及所述栅极上的缓冲层;
设置于所述缓冲层上并位于所述阵列基板的显示区中的有源层;
覆盖于所述缓冲层及所述有源层上的第一中间电介质层;其中,所述第一中间电介质层上开设有位于所述阵列基板的非显示区中的第十三过孔,且其上还设有所述第二金属走线及所述GND接地线;所述第十三过孔还贯穿所述缓冲层并与所述第三金属走线连接,使得所述GND接地线通过所述第九过孔与所述第三金属走线连接;
覆盖于所述第一中间电介质层上的第二中间电介质层;其中,所述第二中间电介质层上开设有第十四过孔和第十五过孔;其中,所述第十四过孔还贯穿所述第一中间电介质层并与所述有源层连接;所述第十五过孔还贯穿所述第一中间电介质层并与所述有源层连接;
设置于所述第二中间电介质层上并位于所述阵列基板的显示区中的源极和漏极;其中,所述源极通过所述第十四过孔与所述有源层连接;所述漏极通过所述第十五过孔与所述有源层连接;所述源极和所述漏极与所述第一金属走线位于同一层上;
覆盖于所述源极和所述漏极上的平坦层;
设置于所述平坦层上并位于所述阵列基板的显示区中的公共电极;
覆盖于所述平坦层及所述公共电极上的钝化层,所述钝化层上开设有第十六过孔;其中,所述第十六过孔还贯穿所述平坦层与所述源极或所述漏极连接;
设置于所述钝化层上并通过所述第十六过孔与所述源极或所述漏极连接的像素电极。
实施本发明实施例,具有如下有益效果:
本发明通过在阵列基板的非显示区中增加第一遮挡板位于遮挡彩膜基板BM挖槽漏光的金属走线下方,用以消除该BM挖槽出现的边缘红线现象,从而提升了产品良率;
本发明还通过在阵列基板的非显示区中增加与GND接地线相连的第三金属走线,形成双层接地走线,增强了产品抗ESD能力。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,根据这些附图获得其他的附图仍属于本发明的范畴。
图1为现有技术中液晶显示面板的俯视剖切简略图;
图2为现有技术中液晶显示面板的正视剖面图;
图3为图2中以低温多晶硅LTPS技术结构的阵列基板形成的液晶显示面板的正视剖面图;
图4为本发明实施例一中提供的一种液晶显示面板的正视剖面图;
图5为图4中以低温多晶硅LTPS技术结构的阵列基板形成的一种液晶显示面板的正视剖面图;
图6为图4中以一非晶硅a-Si技术结构的阵列基板形成的液晶显示面板的正视剖面图;
图7为图4中以另一非晶硅a-Si技术结构的阵列基板形成的液晶显示面板的正视剖面图;
图8为图4中以又一非晶硅a-Si技术结构的阵列基板形成的液晶显示面板的正视剖面图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述。本发明所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
如图4所示,为本发明实施例一中,提供的一种液晶显示面板,包括阵列基板30、彩膜基板20、液晶层40以及框胶50;其中,
阵列基板30与彩膜基板20组装后,阵列基板30上形成的显示区AA与彩膜基板20的显示区相对应,阵列基板30上形成的非显示区BB与彩膜基板20的非显示区相对应,且液晶层40位于阵列基板30与彩膜基板20之间并填充于框胶50围成的封闭区域内;其中,
阵列基板30的非显示区BB上形成有至少两个第一金属走线301,用以与彩膜基板20的非显示区上靠近液晶层50一侧设置的BM挖槽201相对应并遮挡漏光;应当说明的是,彩膜基板20的非显示区上靠近液晶层50一侧设置的BM挖槽201上设有RG色阻墙202,且其应位于液晶层40和框胶50之间的边缘区域上,这样使得第一金属走线301能遮挡从液晶层40和框胶50之间边缘区域穿透的光线而避免 BM挖槽201出现漏光;
其中,该阵列基板30还包括:遮光板304;
遮光板304设置于阵列基板30的非显示区BB中,并位于用以遮挡彩膜基板20的非显示区上靠近液晶层40一侧设置的BM挖槽201漏光的两个第一金属走线301的下方,且该遮光板304的长度大于或等于其上方对应的两个第一金属走线301之间的间距,用以消除其上方两个第一金属走线301所对应彩膜基板20上的BM挖槽201出现的边缘红线现象;其中,遮光板304采用的材质为Mo、Cr、Ti、Ni、Mo-Ti之中任一种金属。
在本发明实施例一中,该阵列基板30还包括:用于防静电的GND接地线302,且GND接地线302设置于阵列基板30的非显示区BB中,这样可以增强产品抗ESD能力。
在本发明实施例一中,该阵列基板30还包括:第三金属走线305;第三金属走线305设置于阵列基板30的非显示区BB中,并位于GND接地线302的下方,且第三金属走线305与GND接地线303相连来形成双层接地走线,从而能够进一步增强产品抗ESD能力;其中,第三金属走线305采用的材质为Mo、Cr、Ti、Ni、Mo-Ti之中任一种金属。
在本发明实施例一中,为了制程的需要,将第三金属走线305与遮光板304设置于阵列基板30的同一层上。
在本发明实施例一中,为了制程以及驱动IC连接的需要,该阵列基板30还包括:多个第二金属走线303;多个第二金属走线303与GND接地线302位于阵列基板30的同一层上。
在本发明实施例一中,鉴于阵列基板30可以采用不同的技术制备成不同技术结构的阵列基板,包括非晶硅a-Si技术结构的阵列基板和低温多晶硅LTPS技术结构的阵列基板,因此可以制备得到不同的液晶显示面板。
如图5至图8所示,分别以a-Si技术结构的阵列基板和低温多晶硅LTPS技术结构的阵列基板为例进行说明;其中,彩膜基板20的黑色矩阵定位为210,RGB色阻层定义为220。
(1)如图5所示,以低温多晶硅LTPS技术结构的阵列基板为例。该阵列基板30为低温多晶硅LTPS顶栅结构的TFT阵列基板,具体包括:
衬底基板310;
设置于衬底基板310上并位于阵列基板30的显示区AA中的遮光层311,且遮光层311与第三金属走线305及遮光板304均位于同一层上;即第三金属走线305及遮光板304设置于衬底基板310上并位于阵列基板30的非显示区BB中;
覆盖于衬底基板310及第二遮光层311上的缓冲层312;
设置于缓冲层312上并位于阵列基板30的显示区AA中的多晶硅层313,多晶硅层313包括位于两端的源极掺杂区3131、漏极掺杂区3133以及中间的沟道区3132;
覆盖于缓冲层312及多晶硅层313上的栅绝缘层314;其中,栅绝缘层314上开设有位于阵列基板30的非显示区BB中的第一过孔3141;第一过孔3141还贯穿缓冲层312并与第三金属走线305连接,使得GND接地线302通过第一过孔3141与第三金属走线305连接;
设置于栅绝缘层314上并位于阵列基板30的显示区AA中的栅极315;其中,栅极315与第二金属走线303及GND接地线302位于同一层上;即第二金属走线303及GND接地线302设置于栅绝缘层314上并位于阵列基板30的非显示区BB中;
覆盖于栅绝缘层314及栅极315上的间绝缘层316,且间绝缘层316上开设有第二过孔3161和第三过孔3162;其中,第二过孔3161还贯穿栅绝缘层314并与多晶硅层313的源极掺杂区3131连接;第三过孔3162还贯穿栅绝缘层314并与多晶硅层313的漏极掺杂区3133连接;
设置于间绝缘层316上并位于阵列基板30的显示区AA中的源极317和漏极318;其中,源极317通过第二过孔3161与多晶硅层313的源极掺杂区3131连接;漏极318通过第三过孔3162与多晶硅层313的漏极掺杂区3133连接;源极317和漏极318与第一金属走线301位于同一层上;即第一金属走线301设置于间绝缘层316上并位于阵列基板30的非显示区BB中;
覆盖于源极317和漏极318上的平坦层319;
设置于平坦层319上并位于阵列基板30的显示区AA中的公共电极320;
覆盖于平坦层319及公共电极320上的钝化层321,钝化层321上开设有第四过孔3211;其中,第四过孔3211还贯穿平坦层319与源极317或漏极318连接;
设置于钝化层321上并通过第四过孔3211与源极317或漏极318连接的像素电极322。
应当说明的是,处于同一层上的遮光层311、第三金属走线305及遮光板304均采用相同的金属材质,并由同一制程工艺制备而得;处于同一层上的栅极315、第二金属走线303及GND接地线302均采用相同的金属材质,并由同一制程工艺制备而得;处于同一层上的源极317、漏极318及第一金属走线301均采用相同的金属材质,并由同一制程工艺制备而得。
可以理解的是,衬底基板310、缓冲层312、栅绝缘层314、间绝缘层316、平坦层319及钝化层321同时位于阵列基板30的显示区AA和非显示区BB中。
(2)以非晶硅a-Si技术结构的阵列基板为例,根据结构具体划分为双栅结构、顶栅结构和底栅结构。
(I)如图6所示,当该阵列基板30为非晶硅a-Si双栅结构的TFT阵列基板时,该阵列基板30具体包括:
衬底基板410;
设置于衬底基板410上并位于阵列基板30的显示区AA中的底部栅极411,且底部栅极411与第三金属走线305及遮光板304均位于同一层上;即第三金属走线305及遮光板304设置于衬底基板410上并位于阵列基板30的非显示区BB中;
覆盖于衬底基板410及底部栅极411上的缓冲层412;
设置于缓冲层412上并位于阵列基板30的显示区AA中的有源层413;
覆盖于缓冲层412及有源层413上的栅绝缘层414;其中,栅绝缘层414上开设有位于阵列基板30的非显示区BB中的第五过孔4141;第五过孔4141还贯穿缓冲层412并与第三金属走线305连接,使得GND接地线302通过第五过孔4141与第三金属走线305连接;
设置于栅绝缘层414上并位于阵列基板30的显示区AA中的顶部栅极415;其中,顶部栅极415与第二金属走线303及GND接地线302位于同一层上;即第二金属走线303及GND接地线302设置于栅绝缘层414上并位于阵列基板30的非显示区BB中;
覆盖于栅绝缘层414及顶部栅极415上的中间电介质层416;其中,中间电介质层416上开设有第六过孔4161和第七过孔4162;其中,第六过孔4161还贯穿栅绝缘层414并与有源层413连接;第七过孔4162还贯穿栅绝缘层314并与有源层413连接;
设置于中间电介质层416上并位于阵列基板30的显示区AA中的源极417和漏极418;其中,源极417通过第六过孔4161与有源层413连接;漏极418通过第七过孔4162与有源层413连接;源极417和漏极418与第一金属走线301位于同一层上;即第一金属走线301设置于中间电介质层416上并位于阵列基板30的非显示区BB中;
覆盖于源极417和漏极418上的平坦层419;
设置于平坦层419上并位于阵列基板30的显示区AA中的公共电极420;
覆盖于平坦层419及公共电极420上的钝化层421,钝化层421上开设有第八过孔4211;其中,第八过孔4211还贯穿平坦层419与源极417或漏极418连接;
设置于钝化层421上并通过第八过孔4211与源极417或漏极418连接的像素电极422。
应当说明的是,处于同一层上的底部栅极411、第三金属走线305及遮光板304均采用相同的金属材质,并由同一制程工艺制备而得;处于同一层上的顶部栅极415、第二金属走线303及GND接地线302均采用相同的金属材质,并由同一制程工艺制备而得;处于同一层上的源极417、漏极418及第一金属走线301均采用相同的金属材质,并由同一制程工艺制备而得。
可以理解的是,衬底基板410、缓冲层412、栅绝缘层414、中间电介质层416、平坦层419及钝化层421同时位于阵列基板30的显示区AA和非显示区BB中。
(II)如图7所示,当该阵列基板30为非晶硅a-Si顶栅结构的TFT阵列基板时,该阵列基板30具体包括:
衬底基板510;
设置于衬底基板510上并位于阵列基板30的显示区AA中的遮挡层511,且遮挡层511与第三金属走线305及遮光板304均位于同一层上;即第三金属走线305及遮光板304设置于衬底基板510上并位于阵列基板30的非显示区BB中;
覆盖于衬底基板510及遮挡层511上的缓冲层512;
设置于缓冲层512上并位于阵列基板30的显示区AA中的有源层513;
覆盖于缓冲层512及有源层513上的栅绝缘层514;其中,栅绝缘层514上开设有位于阵列基板30的非显示区BB中的第九过孔5141;第九过孔5141还贯穿缓冲层512并与第三金属走线305连接,使得GND接地线302通过第九过孔5141与第三金属走线305连接;
设置于栅绝缘层514上并位于阵列基板30的显示区AA中的栅极515;其中,栅极515与第二金属走线303及GND接地线302位于同一层上;即第二金属走线303及GND接地线302设置于栅绝缘层514上并位于阵列基板30的非显示区BB中;
覆盖于栅绝缘层514及栅极515上的中间电介质层516;其中,中间电介质层516上开设有第十过孔5161和第十一过孔5162;其中,第十过孔5161还贯穿栅绝缘层514并与有源层513连接;第十一过孔5162还贯穿栅绝缘层514并与有源层513连接;
设置于中间电介质层516上并位于阵列基板30的显示区AA中的源极517和漏极518;其中,源极517通过第十过孔5161与有源层513连接;漏极518通过第十一过孔5162与有源层513连接;源极517和漏极518与第一金属走线301位于同一层上;即第一金属走线301设置于中间电介质层516上并位于阵列基板30的非显示区BB中;
覆盖于源极517和漏极518上的平坦层519;
设置于平坦层519上并位于阵列基板30的显示区AA中的公共电极520;
覆盖于平坦层519及公共电极520上的钝化层521,钝化层521上开设有第十二过孔5211;其中,第十二过孔5211还贯穿平坦层519与源极517或漏极518连接;
设置于钝化层521上并通过第十二过孔5211与源极517或漏极518连接的像素电极522。
应当说明的是,处于同一层上的遮挡层511、第三金属走线305及遮光板304均采用相同的金属材质,并由同一制程工艺制备而得;处于同一层上的栅极515、第二金属走线303及GND接地线302均采用相同的金属材质,并由同一制程工艺制备而得;处于同一层上的源极517、漏极518及第一金属走线301均采用相同的金属材质,并由同一制程工艺制备而得。
可以理解的是,衬底基板510、缓冲层512、栅绝缘层514、中间电介质层516、平坦层519及钝化层521同时位于阵列基板30的显示区AA和非显示区BB中。
(III)如图8所示,当该阵列基板30为非晶硅a-Si底栅结构的TFT阵列基板时,该阵列基板30具体包括:
衬底基板610;
设置于衬底基板610上并位于阵列基板30的显示区AA中的栅极611,且栅极611与第三金属走线305及遮光板304均位于同一层上;即第三金属走线305及遮光板304设置于衬底基板610上并位于阵列基板30的非显示区BB中;
覆盖于衬底基板610及栅极611上的缓冲层612;
设置于缓冲层612上并位于阵列基板30的显示区AA中的有源层613;
覆盖于缓冲层612及有源层613上的第一中间电介质层614;其中,第一中间电介质层614上开设有位于阵列基板30的非显示区BB中的第十三过孔6141,且其上还设有第二金属走线303及GND接地线302;第十三过孔6141还贯穿缓冲层612并与第三金属走线305连接,使得GND接地线302通过第九过孔5141与第三金属走线305连接;
覆盖于第一中间电介质层514上的第二中间电介质层616;其中,第二中间电介质层616上开设有第十四过孔6161和第十五过孔6162;其中,第十四过孔6161还贯穿第一中间电介质层614并与有源层613连接;第十五过孔6162还贯穿第一中间电介质层614并与有源层613连接;应当说明的是,第二中间电介质层616还覆盖于第二金属走线303及GND接地线302上;
设置于第二中间电介质层616上并位于阵列基板30的显示区AA中的源极617和漏极618;其中,源极617通过第十四过孔6161与有源层613连接;漏极618通过第十五过孔6162与有源层613连接;源极617和漏极618与第一金属走线301位于同一层上;即第一金属走线301设置于第二中间电介质层616上并位于阵列基板30的非显示区BB中;
覆盖于源极617和漏极618上的平坦层619;
设置于平坦层619上并位于阵列基板30的显示区AA中的公共电极620;
覆盖于平坦层619及公共电极620上的钝化层621,钝化层621上开设有第十六过孔6211;其中,第十六过孔6211还贯穿平坦层619与源极617或漏极618连接;
设置于钝化层621上并通过第十六过孔6211与源极617或漏极618连接的像素电极622。
应当说明的是,处于同一层上的栅极611、第三金属走线305及遮光板304均采用相同的金属材质,并由同一制程工艺制备而得;处于同一层上的第二金属走线303及GND接地线302均采用相同的金属材质,并由同一制程工艺制备而得;处于同一层上的源极617、漏极618及第一金属走线301均采用相同的金属材质,并由同一制程工艺制备而得。
可以理解的是,衬底基板610、缓冲层612、第一中间电介质层614、第二中间电介质层616、平坦层619及钝化层621同时位于阵列基板30的显示区AA和非显示区BB中。
实施本发明实施例,具有如下有益效果:
本发明通过在阵列基板的非显示区中增加第一遮挡板位于遮挡彩膜基板BM挖槽漏光的金属走线下方,用以消除该BM挖槽出现的边缘红线现象,从而提升了产品良率;
本发明还通过在阵列基板的非显示区中增加与GND接地线相连的第三金属走线,形成双层接地走线,增强了产品抗ESD能力。
以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,因此依本发明权利要求所作的等同变化,仍属本发明所涵盖的范围。

Claims (10)

1.一种液晶显示面板,包括阵列基板(30)、彩膜基板(20)、液晶层(40)以及框胶(50);其中,
所述阵列基板(30)与所述彩膜基板(20)组装后,所述阵列基板(30)上形成的显示区与所述彩膜基板(20)的显示区相对应,所述阵列基板(30)上形成的非显示区与所述彩膜基板(20)的非显示区相对应,且所述液晶层(40)位于所述阵列基板(30)与所述彩膜基板(20)之间并填充于所述框胶(50)围成的封闭区域内;其中,
所述阵列基板(30)的非显示区上形成有至少两个第一金属走线(301),用以与所述彩膜基板(20)的非显示区上靠近所述液晶层(50)一侧设置的BM挖槽(201)相对应并遮挡漏光;
其特征在于,所述阵列基板(30)还包括:遮光板(304);
所述遮光板(304)设置于所述阵列基板(30)的非显示区中,并位于用以遮挡所述彩膜基板(20)的非显示区上靠近所述液晶层(50)一侧设置的BM挖槽(201)漏光的两个第一金属走线(301)的下方,且所述遮光板(304)的长度大于或等于其上方对应的两个第一金属走线(301)之间的间距,用以消除其上方两个第一金属走线(301)所对应彩膜基板(20)上的BM挖槽(201)出现的边缘红线现象。
2.如权利要求1所述的阵列基板,其特征在于,所述阵列基板(30)还包括:用于防静电的GND接地线(302),且所述GND接地线(302)设置于所述阵列基板的非显示区中。
3.如权利要求2所述的阵列基板,其特征在于,所述阵列基板(30)还包括:第三金属走线(305);所述第三金属走线(305)设置于所述阵列基板(30)的非显示区中,并位于所述GND接地线(302)的下方,且所述第三金属走线(305)与所述GND接地线(303)相连。
4.如权利要求3所述的阵列基板,其特征在于,所述第三金属走线(305)与所述遮光板(304)位于所述阵列基板(30)的同一层上。
5.如权利要求4所述的阵列基板,其特征在于,所述阵列基板(30)还包括:第二金属走线(303);所述第二金属走线(303)有多个,并与所述GND接地线(302)位于所述阵列基板(30)的同一层上。
6.如权利要求5所述的阵列基板,其特征在于,所述第三金属走线(305)与所述遮光板(304)采用的材质为Mo、Cr、Ti、Ni、Mo-Ti之中任一种金属。
7.如权利要求6所述的阵列基板,其特征在于,所述阵列基板(30)还包括:
衬底基板(310);
设置于所述衬底基板(310)上并位于所述阵列基板的显示区中的遮光层(311),且所述遮光层(311)与所述第三金属走线(305)及所述遮光板(304)均位于同一层上;
覆盖于所述衬底基板(310)及所述第二遮光层(311)上的缓冲层(312);
设置于所述缓冲层(312)上并位于所述阵列基板的显示区中的多晶硅层(313),所述多晶硅层(313)包括位于两端的源极掺杂区(3131)、漏极掺杂区(3133)以及中间的沟道区(3132);
覆盖于所述缓冲层(312)及所述多晶硅层(313)上的栅绝缘层(314);其中,所述栅绝缘层(314)上开设有位于所述阵列基板的非显示区中的第一过孔(3141);所述第一过孔(3141)还贯穿所述缓冲层(312)并与所述第三金属走线(305)连接,使得所述GND接地线(302)通过所述第一过孔(3141)与所述第三金属走线(305)连接;
设置于所述栅绝缘层(314)上并位于所述阵列基板的显示区中的栅极(315);其中,所述栅极(315)与所述第二金属走线(303)及所述GND接地线(302)位于同一层上;
覆盖于所述栅绝缘层(314)及所述栅极(315)上的间绝缘层(316),且所述间绝缘层(316)上开设有第二过孔(3161)和第三过孔(3162);其中,所述第二过孔(3161)还贯穿所述栅绝缘层(314)并与所述多晶硅层(313)的源极掺杂区(3131)连接;所述第三过孔(3162)还贯穿所述栅绝缘层(314)并与所述多晶硅层(313)的漏极掺杂区(3133)连接;
设置于所述间绝缘层(316)上并位于所述阵列基板的显示区中的源极(317)和漏极(318);其中,所述源极(317)通过所述第二过孔(3161)与所述多晶硅层(313)的源极掺杂区(3131)连接;所述漏极(318)通过所述第三过孔(3162)与所述多晶硅层(313)的漏极掺杂区(3133)连接;所述源极(317)和所述漏极(318)与所述第一金属走线(301)位于同一层上;
覆盖于所述源极(317)和所述漏极(318)上的平坦层(319);
设置于所述平坦层(319)上并位于所述阵列基板的显示区中的公共电极(320);
覆盖于所述平坦层(319)及所述公共电极(320)上的钝化层(321),所述钝化层(321)上开设有第四过孔(3211);其中,所述第四过孔(3211)还贯穿所述平坦层(319)与所述源极(317)或所述漏极(318)连接;
设置于所述钝化层(321)上并通过所述第四过孔(3211)与所述源极(317)或所述漏极(318)连接的像素电极(322)。
8.如权利要求6所述的阵列基板,其特征在于,所述阵列基板(30)还包括:
衬底基板(410);
设置于所述衬底基板(410)上并位于所述阵列基板的显示区中的底部栅极(411),且所述底部栅极(411)与所述第三金属走线(305)及所述遮光板(304)均位于同一层上;
覆盖于所述衬底基板(410)及所述底部栅极(411)上的缓冲层(412);
设置于所述缓冲层(412)上并位于所述阵列基板的显示区中的有源层(413);
覆盖于所述缓冲层(412)及所述有源层(413)上的栅绝缘层(414);其中,所述栅绝缘层(414)上开设有位于所述阵列基板的非显示区中的第五过孔(4141);所述第五过孔(4141)还贯穿所述缓冲层(412)并与所述第三金属走线(305)连接,使得所述GND接地线(302)通过所述第五过孔(4141)与所述第三金属走线(305)连接;
设置于所述栅绝缘层(414)上并位于所述阵列基板的显示区中的顶部栅极(415);其中,所述顶部栅极(415)与所述第二金属走线(303)及所述GND接地线(302)位于同一层上;
覆盖于所述栅绝缘层(414)及所述栅极(415)上的中间电介质层(416);其中,所述中间电介质层(416)上开设有第六过孔(4161)和第七过孔(4162);其中,所述第六过孔(4161)还贯穿所述栅绝缘层(414)并与所述有源层(413)连接;所述第七过孔(4162)还贯穿所述栅绝缘层(314)并与所述有源层(413)连接;
设置于所述中间电介质层(416)上并位于所述阵列基板的显示区中的源极(417)和漏极(418);其中,所述源极(417)通过所述第六过孔(4161)与所述有源层(413)连接;所述漏极(418)通过所述第七过孔(4162)与所述有源层(413)连接;所述源极(417)和所述漏极(418)与所述第一金属走线(301)位于同一层上;
覆盖于所述源极(417)和所述漏极(418)上的平坦层(419);
设置于所述平坦层(419)上并位于所述阵列基板的显示区中的公共电极(420);
覆盖于所述平坦层(419)及所述公共电极(420)上的钝化层(421),所述钝化层(421)上开设有第八过孔(4211);其中,所述第八过孔(4211)还贯穿所述平坦层(419)与所述源极(417)或所述漏极(418)连接;
设置于所述钝化层(421)上并通过所述第八过孔(4211)与所述源极(417)或所述漏极(418)连接的像素电极(422)。
9.如权利要求6所述的阵列基板,其特征在于,所述阵列基板(30)还包括:
衬底基板(510);
设置于所述衬底基板(510)上并位于所述阵列基板的显示区中的遮挡层(511),且所述遮挡层(511)与所述第三金属走线(305)及所述遮光板(304)均位于同一层上;
覆盖于所述衬底基板(510)及所述遮挡层(511)上的缓冲层(512);
设置于所述缓冲层(512)上并位于所述阵列基板的显示区中的有源层(513);
覆盖于所述缓冲层(512)及所述有源层(513)上的栅绝缘层(514);其中,所述栅绝缘层(514)上开设有位于所述阵列基板的非显示区中的第九过孔(5141);所述第九过孔(5141)还贯穿所述缓冲层(512)并与所述第三金属走线(305)连接,使得所述GND接地线(302)通过所述第九过孔(5141)与所述第三金属走线(305)连接;
设置于所述栅绝缘层(514)上并位于所述阵列基板的显示区中的栅极(515);其中,所述栅极(515)与所述第二金属走线(303)及所述GND接地线(302)位于同一层上;
覆盖于所述栅绝缘层(514)及所述栅极(515)上的中间电介质层(516);其中,所述中间电介质层(516)上开设有第十过孔(5161)和第十一过孔(5162);其中,所述第十过孔(5161)还贯穿所述栅绝缘层(514)并与所述有源层(513)连接;所述第十一过孔(5162)还贯穿所述栅绝缘层(514)并与所述有源层(513)连接;
设置于所述中间电介质层(516)上并位于所述阵列基板的显示区中的源极(517)和漏极(518);其中,所述源极(517)通过所述第十过孔(5161)与所述有源层(513)连接;所述漏极(518)通过所述第十一过孔(5162)与所述有源层(513)连接;所述源极(517)和所述漏极(518)与所述第一金属走线(301)位于同一层上;
覆盖于所述源极(517)和所述漏极(518)上的平坦层(519);
设置于所述平坦层(519)上并位于所述阵列基板的显示区中的公共电极(520);
覆盖于所述平坦层(519)及所述公共电极(520)上的钝化层(521),所述钝化层(521)上开设有第十二过孔(5211);其中,所述第十二过孔(5211)还贯穿所述平坦层(519)与所述源极(517)或所述漏极(518)连接;
设置于所述钝化层(521)上并通过所述第十二过孔(5211)与所述源极(517)或所述漏极(518)连接的像素电极(522)。
10.如权利要求6所述的阵列基板,其特征在于,所述阵列基板(30)还包括:
衬底基板(610);
设置于所述衬底基板(610)上并位于所述阵列基板的显示区中的栅极(611),且所述栅极(611)与所述第三金属走线(305)及所述遮光板(304)均位于同一层上;
覆盖于所述衬底基板(610)及所述栅极(611)上的缓冲层(612);
设置于所述缓冲层(612)上并位于所述阵列基板的显示区中的有源层(613);
覆盖于所述缓冲层(612)及所述有源层(613)上的第一中间电介质层(614);其中,所述第一中间电介质层(614)上开设有位于所述阵列基板的非显示区中的第十三过孔(6141),且其上还设有所述第二金属走线(303)及所述GND接地线(302);所述第十三过孔(6141)还贯穿所述缓冲层(612)并与所述第三金属走线(305)连接,使得所述GND接地线(302)通过所述第九过孔(5141)与所述第三金属走线(305)连接;
覆盖于所述第一中间电介质层(514)上的第二中间电介质层(616);其中,所述第二中间电介质层(616)上开设有第十四过孔(6161)和第十五过孔(6162);其中,所述第十四过孔(6161)还贯穿所述第一中间电介质层(614)并与所述有源层(613)连接;所述第十五过孔(6162)还贯穿所述第一中间电介质层(614)并与所述有源层(613)连接;
设置于所述第二中间电介质层(616)上并位于所述阵列基板的显示区中的源极(617)和漏极(618);其中,所述源极(617)通过所述第十四过孔(6161)与所述有源层(613)连接;所述漏极(618)通过所述第十五过孔(6162)与所述有源层(613)连接;所述源极(617)和所述漏极(618)与所述第一金属走线(301)位于同一层上;
覆盖于所述源极(617)和所述漏极(618)上的平坦层(619);
设置于所述平坦层(619)上并位于所述阵列基板的显示区中的公共电极(620);
覆盖于所述平坦层(619)及所述公共电极(620)上的钝化层(621),所述钝化层(621)上开设有第十六过孔(6211);其中,所述第十六过孔(6211)还贯穿所述平坦层(619)与所述源极(617)或所述漏极(618)连接;
设置于所述钝化层(621)上并通过所述第十六过孔(6211)与所述源极(617)或所述漏极(618)连接的像素电极(622)。
CN201810687291.4A 2018-06-28 2018-06-28 一种液晶显示面板 Active CN108873520B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810687291.4A CN108873520B (zh) 2018-06-28 2018-06-28 一种液晶显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810687291.4A CN108873520B (zh) 2018-06-28 2018-06-28 一种液晶显示面板

Publications (2)

Publication Number Publication Date
CN108873520A true CN108873520A (zh) 2018-11-23
CN108873520B CN108873520B (zh) 2021-07-13

Family

ID=64296335

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810687291.4A Active CN108873520B (zh) 2018-06-28 2018-06-28 一种液晶显示面板

Country Status (1)

Country Link
CN (1) CN108873520B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI695207B (zh) * 2018-12-28 2020-06-01 大陸商友達光電(昆山)有限公司 一種顯示裝置
CN112965290A (zh) * 2021-04-16 2021-06-15 京东方科技集团股份有限公司 一种lcd显示面板及制作方法、显示设备
CN114428419A (zh) * 2022-02-18 2022-05-03 京东方科技集团股份有限公司 显示面板和显示设备
US20220317508A1 (en) * 2020-10-23 2022-10-06 Fuzhou Boe Optoelectronics Technology Co., Ltd. Display substrate and method for manufacturing the same, display device
US11960163B2 (en) 2020-11-25 2024-04-16 Hefei Boe Display Technology Co., Ltd. Display module and display apparatus

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105676520A (zh) * 2016-04-22 2016-06-15 京东方科技集团股份有限公司 显示基板、显示面板、显示装置及显示基板的制作方法
US20160282648A1 (en) * 2013-02-21 2016-09-29 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
CN206584934U (zh) * 2017-03-29 2017-10-24 京东方科技集团股份有限公司 一种薄膜晶体管、阵列基板、显示装置
CN206892519U (zh) * 2017-04-01 2018-01-16 厦门天马微电子有限公司 液晶显示面板及液晶显示装置
CN107632439A (zh) * 2017-07-26 2018-01-26 友达光电股份有限公司 显示面板
CN108153076A (zh) * 2018-01-16 2018-06-12 武汉华星光电技术有限公司 液晶显示面板

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160282648A1 (en) * 2013-02-21 2016-09-29 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
CN105676520A (zh) * 2016-04-22 2016-06-15 京东方科技集团股份有限公司 显示基板、显示面板、显示装置及显示基板的制作方法
CN206584934U (zh) * 2017-03-29 2017-10-24 京东方科技集团股份有限公司 一种薄膜晶体管、阵列基板、显示装置
CN206892519U (zh) * 2017-04-01 2018-01-16 厦门天马微电子有限公司 液晶显示面板及液晶显示装置
CN107632439A (zh) * 2017-07-26 2018-01-26 友达光电股份有限公司 显示面板
CN108153076A (zh) * 2018-01-16 2018-06-12 武汉华星光电技术有限公司 液晶显示面板

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI695207B (zh) * 2018-12-28 2020-06-01 大陸商友達光電(昆山)有限公司 一種顯示裝置
US20220317508A1 (en) * 2020-10-23 2022-10-06 Fuzhou Boe Optoelectronics Technology Co., Ltd. Display substrate and method for manufacturing the same, display device
US11960163B2 (en) 2020-11-25 2024-04-16 Hefei Boe Display Technology Co., Ltd. Display module and display apparatus
CN112965290A (zh) * 2021-04-16 2021-06-15 京东方科技集团股份有限公司 一种lcd显示面板及制作方法、显示设备
CN114428419A (zh) * 2022-02-18 2022-05-03 京东方科技集团股份有限公司 显示面板和显示设备
CN114428419B (zh) * 2022-02-18 2023-10-03 京东方科技集团股份有限公司 显示面板和显示设备

Also Published As

Publication number Publication date
CN108873520B (zh) 2021-07-13

Similar Documents

Publication Publication Date Title
CN108873520A (zh) 一种液晶显示面板
US10310337B2 (en) Liquid crystal display apparatus
KR101030545B1 (ko) 액정표시소자
CN103529575B (zh) 液晶显示装置
CN108761930A (zh) 液晶显示面板与液晶显示装置
CN108983476A (zh) 液晶显示面板与液晶显示装置
CN105425480A (zh) 可切换视角的液晶显示装置及其视角切换方法
JP6907276B2 (ja) 超高解像度の液晶表示装置
KR101997745B1 (ko) 액정 표시 장치
JP2003215599A (ja) 液晶表示装置
KR20040048518A (ko) 액정 표시 장치용 박막 트랜지스터 표시판
JP2009047902A (ja) 表示装置
JP2010054871A (ja) 表示装置
JP2012073644A (ja) 垂直配向型液晶表示装置
CN105093746B (zh) 阵列基板及液晶显示面板
KR101310309B1 (ko) 표시패널
CN110780473B (zh) 液晶显示装置及其液晶显示装置制造方法
KR101286497B1 (ko) 시야각 조절 액정표시장치
KR101109978B1 (ko) 고개구율 액정표시소자
CN110007533A (zh) 像素电极及液晶显示面板
CN107065362A (zh) 显示基板、显示面板和显示装置
KR102162755B1 (ko) 고 투과율을 갖는 고 해상도 액정표시장치용 박막 트랜지스터 기판 및 그 제조 방법
CN107144999B (zh) 内嵌式触摸屏
KR20080051200A (ko) 액정표시장치
KR102081604B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant