CN108809854B - 一种用于大流量网络处理的可重构芯片架构 - Google Patents

一种用于大流量网络处理的可重构芯片架构 Download PDF

Info

Publication number
CN108809854B
CN108809854B CN201711447389.4A CN201711447389A CN108809854B CN 108809854 B CN108809854 B CN 108809854B CN 201711447389 A CN201711447389 A CN 201711447389A CN 108809854 B CN108809854 B CN 108809854B
Authority
CN
China
Prior art keywords
message
module
micro
message header
messages
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711447389.4A
Other languages
English (en)
Other versions
CN108809854A (zh
Inventor
陶淑婷
赵沛
闫攀
毛雅欣
牛建泽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Microelectronic Technology Institute
Mxtronics Corp
Original Assignee
Beijing Microelectronic Technology Institute
Mxtronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Microelectronic Technology Institute, Mxtronics Corp filed Critical Beijing Microelectronic Technology Institute
Priority to CN201711447389.4A priority Critical patent/CN108809854B/zh
Publication of CN108809854A publication Critical patent/CN108809854A/zh
Application granted granted Critical
Publication of CN108809854B publication Critical patent/CN108809854B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/74Address processing for routing
    • H04L45/745Address table lookup; Address filtering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/22Traffic shaping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/622Queue service order
    • H04L47/6225Fixed service order, e.g. Round Robin
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags

Abstract

本发明公开了一种用于大流量网络处理的可重构芯片架构,包括入口策略模块、网络报文头处理器、出口策略模块;入口策略模块将报文进行切片,将包含报文数据净荷的报文切片存储,并将相应的存储地址增加到报文头切片中,之后,给报文头切片分配一个序号,将携带序号信息的报文头切片分配给线程空闲数较多的微引擎;网络报文头处理器,采用多个独立的微引擎并行地对收到的报文头切片进行解析、分类、转发处理;出口策略模块,解析报文头,从缓存中提取报文数据净荷,将其与相应的报文头拼接成完整的报文;根据报文头的序号,将所有报文按照顺序进行流量整形、队列管理处理之后分成多路转发至MAC模块。本发明在灵活性、可扩展性强、处理速度快。

Description

一种用于大流量网络处理的可重构芯片架构
技术领域
本发明涉及一种用于大流量网络处理的可重构芯片架构,属于有线通信技术领域。
背景技术
随着IP网络的商业化,特别是Web技术出现以后,Internet用户迅猛增加。网络流量尤其是核心网络的流量以指数级数增长,传统的基于高性能CPU的交换机和路由器已经无法满足网络发展的需要,于是出现了ASIC实现转发的方式,它将转发过程的所有细节全部采用硬件方式来实现。ASIC技术通过把指令或计算逻辑固化到硬件中,以获得较高的处理速度,因而能够满足交换路由设备对性能的要求,适应网络流量不断增长的发展趋势。然而,ASIC技术最大的缺点是缺乏灵活性。一旦指令或计算逻辑固化到硬件中,就很难修改升级、增加新的功能或提高性能,使得资源重用率较低。另外,设计和制造复杂的ASIC应用系统一般需要花费12-18个月的时间,这使得ASIC应用系统的研发费用一般比较高。除此之外,当前网络的发展不仅仅是带宽的提高,更多地表现为对“智能化处理”的要求,例如:服务质量、控制安全等。这些服务即要求处理的速度高,又要求实现的方式灵活,因此交换路由设备需要能够灵活地满足各种服务和应用的不同需求,这一点是仅依靠ASIC技术难以实现的。当前和未来的网络设备处理部件既需要高性能,又需要高灵活性,传统用来实现网络交换路由功能的ASIC、FPGA、CPU等都难以满足网络未来大规模数据洪流的冲击。
发明内容
本发明的技术解决问题是:克服现有技术的不足之处,提供一种用于大流量网络处理的可重构芯片架构,解决采用传统OSI网络架构实现的交换芯片灵活性和可扩展性差,硬件依赖性强、开发周期长、更新换代成本高,无法处理网络大流量数据,不方便进行架构调整、扩容和升级等问题。
本发明的技术解决方案是:一种用于大流量网络处理的可重构芯片架构,包括XGE1~XGEn端口、MAC模块、入口策略模块、网络报文头处理器、出口策略模块;其中:
XGE1~XGEn端口,接收报文,并打上报文到达时间的时间戳标记,形成带时间戳的报文发送给MAC模块;将MAC模块发送的数据转发出去;
MAC模块,对每一路带时间戳的报文进行识别、校验和过滤,滤除掉无效的报文,将剩下的有效报文存贮在接收缓冲区,并转发至入口策略模块;接收出口策略模块发送的报文并将其存储至发送缓冲区中,再从发送缓冲区读取数据,填充以太帧CRC及前导码,并转换成物理层XGE的方式传送至XGE1~XGEn端口;
入口策略模块,对经过MAC接收的各路有效报文按照到达时间先后顺序汇集成一路数据,将有效报文按照固定的切片大小进行切片处理,得到N个报文切片,N≥1,每个切片的大小大于等于报文头的大小;当N大于1时,将包含报文数据净荷的报文切片存储,并将相应的报文数据净荷存储地址信息增加到包含报文头的报文切片中,之后,给带有报文数据净荷存储地址信息的报文头切片分配一个序号,否则,直接将带有报文头的切片分配一个序号;根据网络报文头处理器内各微引擎每个线程的线程工作状态,将携带序号信息的报文头切片分配给线程空闲数较多的微引擎,发送至网络报文头处理器;
网络报文头处理器,采用多个独立的微引擎并行地对报文头进行解析、分类、转发处理,以更新报文头切片,并将更新后的报文头切片发送给出口策略模块;
出口策略模块,解析报文头,当报文头中携带有效的报文数据净荷存储地址信息时,根据报文数据净荷存储地址信息,从缓存中提取报文数据净荷,将其与相应的报文头拼接成一个完整的报文;根据报文头的序号,将所有报文按照顺序进行流量整形、队列管理处理之后分成多路转发至MAC模块。
入口策略模块包括汇聚模块、输入缓存模块、报文解析器、存储缓冲模块、顺序保证引擎模块、轮询调度模块和时钟同步模块,其中:
汇聚模块,对经过MAC模块接收的各路报文按照到达时间先后顺序汇集成一路数据,根据缓存管理模块提供的缓存指针,将报文发送给输入缓存模块;
输入缓存模块,向汇聚模块发送缓存指针,该模块对输入报文进行缓存,将报文进行切片处理得到N个报文切片,N≥1,每个切片的大小大于等于报文头的大小,将报文切片发送给报文解析器模块;
报文解析器,对报文进行解析,得到报文类型,对于用于时钟同步的PTP报文,发送给时钟同步模块;对于非PTP报文,当报文切片数大于1时,将包含报文数据净荷的报文切片存储至存储缓冲模块,并将相应的报文数据净荷存储地址信息增加到包含报文头的报文切片中,将包含报文头的报文切片发送至轮询调度模块;
存储缓冲模块,对收到的包含报文数据净荷的报文切片进行存储,并将报文数据净荷存储地址信息反馈至报文解析器;
轮询调度模块,轮询网络报文头处理器内部各微引擎每个线程的线程工作状态,将收到的报文头分配一个顺序保证引擎模块发送的序号,递交给线程空闲数较多的微引擎;
顺序保证引擎模块,产生一个序号发送给轮询调度模块;
时钟同步模块,接收报文解析器发送的PTP报文,进行同步处理,根据时间戳计算驻留时间,并将驻留时间添加到报文的校正域之后,将报文通过MAC模块发往XGE1~XGEn端口,在XGE1~XGEn端口处会将报文离开的时间写入报文,之后将报文发往物理链路。
所述网络报文处理器包括微引擎簇、任务调度器模块、存储器模块,其中:
微引擎簇,由多个并行独立工作的微引擎组成,每个微引擎加载相应的微码指令,根据微码指令,调度多个线程通过任务调度器模块访问存储器模块中相应存储单元中的相关表项,完成报文头数据帧解析、分类和转发处理,并将各线程工作状态反馈给入口策略模块;
存储器模块,用于存储报文头数据帧解析、分类和转发处理所需要的相关表项和微引擎的微码指令。
所述任务调度器模块,调度各微引擎线程对存储器中的存储单元的访问,使得微引擎的线程之间以轮转非抢占方式对存储单元进行访问,以实现存储单元中的相关表项的查找和读写。
所述每个微引擎内部的线程之间采用流水线工作方式工作。
微引擎簇中多个微引擎集成在一块芯片上。
所述芯片内部设有专门针对网络数据包处理的专用指令集,所述专用指令集包括乘法指令、循环冗余校验指令、按内容寻址指令、FFS指令,微引擎按照微码指令,调度线程执行这些指令,完成相应报文处理。
该架构还包括通用处理器,所述通用处理器用于使用标准编程语言编写微引擎的程序,经过编译形成微码指令,并将其下载到存储器模块中,上电后微引擎簇内的微引擎加载相应的微码指令,并按照微码指令调用线程工作,实现微引擎的重构。
出口策略模块包括报文编辑模块、流量整形模块、队列管理模块、输出缓存模块,其中:
报文编辑模块,解析报文头,当报文头中携带有效的报文数据净荷存储地址信息,根据报文数据净荷存储地址信息,从缓存中提取报文数据净荷,将其与相应的报文头拼接成一个完整的报文;根据报文头携带的序号,将所有报文,按照顺序发送至流量整形模块。
流量整形模块,将收到的报文进行流量管理,之后发送给队列管理模块;
队列管理模块,对收到的报文进行对列管理,发送给输出缓存模块;
输出缓存模块,对输出的报文进行缓存,之后,发送给MAC模块。
所述流量管理模块、队列管理模块为硬件协处理器。
本发明与现有技术相比具有如下优点:
(1)、本发明采用全可编程架构,通过预先编制的微码来控制处理流程,可灵活快速满足用户各类业务定制的需求,平滑演进至SDN网络,最大程度保护用户的设备投资;
(2)、本发明采用多个并行微引擎结构,将报文均衡的分配到不同的微引擎上,每个微引擎完整一个报文的完整处理,这种多个微引擎独立并行工作的模式可大大提高报文的处理速度;
(3)、本发明支持高级语言编程,用户可在通用处理器中采用高级语言编程,经过编译后形成微码指令,将微码指令存在指令存储器中,以便微引擎在报文处理时调用,这样用户只需通过通用处理器进行代码开发就可以了,给用户带的开发带来了极大方便;
(4)、本发明在提供高性能的L2/L3层交换服务基础上,进一步融合了MPLS、VLAN、IPv4、IPv6等通用协议,此外还支持4层以上的协议报文处理。;
(5)、本发明采用SE、OE、TM、QM等硬件协处理器来进一步提高处理性能,从而实现了业务灵活性和高性能的有机结合;
(6)、本发明的端口可灵活配置为不同的工作模式,可提供多个万兆(10G)端口和多个4万兆(40G)端口,端口灵活可配;
(7)、本发明支持基于时间戳的高精度时钟同步协议,为实现实时性的调度和控制提供高精度的时间基准。
附图说明
图1为本发明用于网络大流量处理的异构交换芯片架构图;
图2为本发明一种基于并行微引擎的网络报文头处理器组成框图;
图3为本发明实施例微引擎簇中的一个微引擎内部流水线结构设计;
图4为本发明实施例中任务调度模块的实现。
具体实施方式
下面结合附图和具体实施例对本发明做进一步介绍。
本发明提供了一种基于可重构交换芯片架构的大规模网络数据处理系统,该系统包括XGE1~XGEn端口、MAC模块、入口策略模块、网络报文头处理器、出口策略模块;其中:
XGE(Ten-Gigabit Etherent)1~XGEn端口,接收报文,并打上报文到达时间的时间戳标记,形成带时间戳的报文发送给MAC模块;将MAC模块发送的数据转发出去;
MAC模块,对每一路带时间戳的报文进行识别、校验和过滤,滤除掉无效的报文,将剩下的有效报文存贮在接收缓冲区,并转发至入口策略模块;接收出口策略模块发送的报文并将其存储至发送缓冲区中,再从发送缓冲区读取数据,填充以太帧CRC及前导码,并转换成物理层XGE的方式传送至XGE1~XGEn端口;
入口策略模块,对经过MAC(Medium Access Control)模块接收的各路有效报文按照到达时间先后顺序汇集成一路数据,将有效报文按照固定的切片大小进行切片处理,得到N个报文切片,N≥1,每个切片的大小大于等于报文头的大小,轮询各微引擎每个线程的线程工作状态,将收到的报文头递交给线程空闲数较多的微引擎;当N大于1时,将包含报文数据净荷的报文切片存储,并将相应的报文数据净荷存储地址信息增加到包含报文头的报文切片中,之后,给带有报文数据净荷存储地址信息的报文头切片分配一个序号,否则,直接将带有报文头的切片分配一个序号;根据网络报文头处理器内各微引擎每个线程的线程工作状态,将携带序号信息的报文头切片分配给线程空闲数较多的微引擎,发送至网络报文头处理器;
网络报文头处理器,采用多个独立的微引擎并行地对报文头进行解析、分类、转发处理,以更新报文头切片,并将更新后的报文头切片发送给出口策略模块;
出口策略模块,解析报文头,当报文头中携带有效的报文数据净荷存储地址信息时,根据报文数据净荷存储地址信息,从缓存中提取报文数据净荷,将其与相应的报文头拼接成一个完整的报文;根据报文头的序号,将所有报文按照顺序进行流量整形、队列管理处理之后分成多路转发至MAC模块。
所述MAC模块包括控制模块、发送模块、接收模块,其中,
控制模块,包含通用处理器接口,寄存器等,用于实现通用处理器对MAC的控制处理;还提供接口收发的报文统计,包括单播、组播、广播、短包、长包、CRC正确/错误等统计信息。
发送模块,主要完成数据帧的传送,以字节为单位从发送缓冲区读取数据,填充以太帧CRC及前导码,并转换成物理层XGE的方式传送,发送的时候通过帧间隙计数器保证两个以太帧之间的最小间隔;
接收模块,主要完成数据帧的接收,从物理层XGE接口接收数据,并进行报文识别、校验和过滤,将报文存贮在接收缓冲区。
下面对几个重要模块进行详细说明。
1、入口策略模块
所述入口策略模块包括汇聚模块(RMUX)、输入缓存模块(IBM)、报文解析器(PA)、存储缓冲模块(RB)、顺序保证引擎模块(OE模块)、轮询调度模块(PBA)和时钟同步模块,其中:
汇聚模块(RMUX),对经过MAC模块接收的各路报文按照到达时间先后顺序汇集成一路数据,根据IBM缓存管理模块提供的缓存指针,将报文发送给IBM模块;
输入缓存模块(IBM),向RMUX模块发送缓存指针,该模块对输入报文进行缓存,将报文进行切片处理得到N个报文切片,N≥1,每个切片的大小大于等于报文头的大小,将报文切片发送给报文解析器模块;
报文解析器(PA),对报文进行解析,得到报文类型,对于用于时钟同步的PTP报文,发送给时钟同步模块;对于非PTP报文,当报文切片数大于1时,将包含报文数据净荷的报文切片存储至存储缓冲模块(RB),并将相应的报文数据净荷存储地址信息增加到包含报文头的报文切片中,将包含报文头的报文切片发送至轮询调度模块(PBA);
存储缓冲模块(RB),对收到的包含报文数据净荷的报文切片进行存储,并将报文数据净荷存储地址信息反馈至报文解析器(PA);
轮询调度模块(PBA),轮询网络报文头处理器内部各微引擎每个线程的线程工作状态,将收到的报文头分配一个顺序保证引擎模块(OE)发送的序号,轮询各微引擎线程的线程工作状态,根据其忙闲状态,并决定递交报文至哪个微引擎,通过统计每个微引擎的线程工作情况,将收到的报文递交给线程空闲数较多处理任务较少的微引擎,即将报文分派给负载最轻的微引擎。
顺序保证引擎模块(OE),产生一个序号发送给轮询调度模块(PBA);
时钟同步模块,接收报文解析器(PA)发送的PTP报文,进行同步处理,根据报文携带的时间戳计算驻留时间,将驻留时间添加到报文的校正域之后,将报文通过MAC发往XGE1~XGEn端口,在XGE1~XGEn端口处会将报文离开的时间写入报文,之后将报文发往物理链路。
2、网络报文处理器
如图2所示,所述网络报文处理器包括微引擎簇、任务调度器模块、存储器模块。
2.1微引擎簇
微引擎簇由多个并行独立工作的微引擎NPE(Network Processing Engine)组成,每个微引擎包含多个线程,线程数目可根据实际需要通过微码指令进行配置,一般可以配置为4线程或者8线程工作,微引擎簇工作过程中尽量保证每个微引擎的工作的线程数目接近。各微引擎并行独立工作,相互之间没有交互,每个微引擎完成一个报文的完整的处理流程,包括数据帧解析、分类和转发处理。
所述微引擎内部的线程之间采用流水线工作模式工作,每个微引擎加载相应的微码指令,根据微码指令,调度多个线程通过任务调度器模块访问存储器模块中相应存储单元中的相关表项,完成报文头数据帧解析、分类和转发处理,并将各线程工作状态反馈给轮询调度器。多个微引擎集成在一块芯片上,芯片上包括有专门针对数据包处理的专用指令集,所述指令集内包括乘法指令、循环冗余校验指令、按内容寻址指令、FFS指令,微引擎通过执行这些专用指令,可以快递处理数据,提高性能。微引擎的线程将工作状态通过状态字反馈给轮询调度器,可以用1个bit表示线程的忙闲状态,1表示“忙”,0表示“闲”。通过多个微引擎的并行处理,微引擎簇可以实现高速、大容量智能数据帧处理。
如图3所示为微引擎内部流水线结构设计。流水线由多个数据包指令功能块构成,它拥有专用指令集、代码数据存储资源、寄存器资源和处理控制权。每个线程对应一个数据包指令功能块,所有数据包指令功能块线性排列,每个数据包指令功能块执行一条指令后将数据包传递给下一个功能块,数据和状态由数据包上下文传递。
2.2任务调度器模块RBA(Resource Bus Allocation)
任务调度器模块,完成总线调度功能,用于调度各线程对相关处理单元的访问,防止多个线程同时访问同一处理单元,造成访问冲突。微引擎的线程之间以轮转非抢占方式对相关存储单元(DDR(Double Data Rate)、TCAM(Ternary Content AddressableMemory)、SE(Search Engine)和IMEM(Instruction Memory))进行访问,以实现相关表项(MAC地址表、IP(Internet Protocol)路由表、VLAN(Virtual Local Area Network)表、MPLS表、流表等)的查找和读写。
任务调度器的具体实现为:记录所有微引擎已处于准备访问存储器中的存储单元状态的线程号及其需要访问的存储单元,轮询该存储单元是否正处于被访问状态,当有线程完成对该存储单元的访问时,在记录的线程号中顺序搜寻一个准备访问该存储单元的线程,将访问权交给该线程。
如图4所示,任务调度器从NPE1的线程1开始轮询处于Ready=1状态的线程,如微引擎NPE1的线程1和NPE2的线程2同时需要访问TCAM,此时如TCAM正在被其他线程访问,则NPE1的线程1和NPE2的线程2都处于等待状态,当TCAM被访问完毕后,任务调度器会先将TCAM的访问权交给NPE1的线程1,NPE2的线程2处于继续等待状态,直到NPE1的线程1释放TCAM的访问权。但TCAM在被访问时,如有其他线程需要访问DDR,此时DDR又没有其他线程访问,则任务调度器会将DDR的访问权交给该线程。
2.3存储器模块
存储器模块,包括多个存储单元,用于存储报文头数据帧解析、分类和转发处理所需要的相关表项和微引擎的微码指令。
存储器模块包括DDR存储器、TCAM、片上存储器LMEM、指令存储器IMEM。其中:
DDR存储器,用于存储VLAN表、MPLS表等业务相关且对处理速度要求相对较低的表项;微引擎通过任务调度器调用搜索引擎,并指定搜索引擎采用相应的搜索算法对DDR中的表项进行搜索,查找与微引擎所处理的报文头相匹配的表项,并将搜索结果反馈给微引擎。
TCAM存储器,用于存放MAC地址表、路由表等对处理速度要求较高的表项。所述MAC地址表、路由表采用TCAM形式存储,查找时,任务调度模块将报文头中信息,转换成TCAM表存储,与MAC地址表、路由表匹配,找到所需要的数据匹配项反馈给微引擎。
片上存储器LMEM,用于存放流表,直接由微引擎的线程通过任务调度器进行访问。
指令存储器IMEM,用来存放微引擎的微码指令。
2.4搜索引擎
用于DDR中表项的查找,可采用二分查找、树表查找、哈希查找等算法进行表项查找。
搜索引擎SE为硬件协处理器,由硬件实现,微引擎内线程通过搜索引擎SE访问DDR中的数据表项,具体为:当微引擎访问DDR存储器时,微引擎通过任务调度器调用搜索引擎,并指定搜索引擎采用相应的搜索算法对DDR中的表项进行搜索,查找与微引擎所处理的报文头相匹配的表项,并将搜索结果反馈给微引擎。
2.5通用处理器
通用处理器所述通用处理器用于使用标准编程语言编写微引擎的程序,经过编译形成微码指令,并将其下载到存储器模块中,上电后微引擎簇内的微引擎加载相应的微码指令,并按照微码指令调用线程工作,实现微引擎的重构。
通用处理器还可以用来运行操作系统、芯片的初始化配置、对数据包做深层处理(4层协议以上处理)等。
本发明根据不同的服务要求,可对包(帧)进行不同深度的处理。例如路由查找只需处理第3层(IP头部),分类需要处理到第四层(TCP(Transmission Control Protocol)/UDP(User Datagram Protocol)协议),而网络安全则需要处理到应用层(包携带的有效载荷),对于4层以上的协议处理由通用处理器完成。
3、出口策略模块
所述出口策略模块包括报文编辑模块(PE)、流量整形模块(TM)、队列管理模块(QM:Queue Management)、输出缓存模块(EBM),其中:
报文编辑模块(PE),解析报文头,当报文头中携带有效的报文数据净荷存储地址信息,根据报文数据净荷存储地址信息,从缓存中提取报文数据净荷,将其与相应的报文头拼接成一个完整的报文;根据报文头携带的序号,将所有报文,按照顺序发送至流量整形模块(TM)
流量整形模块(TM),将收到的报文进行流量管理,之后发送给队列管理模块(QM);
队列管理模块(QM),对收到的报文进行对列管理,发送给输出缓存模块(EBM);
输出缓存模块(EBM),对输出的报文进行缓存,之后,发送给MAC模块。
所述解析模块如发现报文需要4层以上协议的处理则在微引擎阵列模块处理后将报文发往通用处理器进行更高级别的协议处理。
所述保序模块(OE)、搜索引擎模块(SE)、流量管理模块(TM)、队列管理模块(QM)为硬件协处理器。
进一步,所述通用处理器模块,可以集成在交换芯片内部,也可以通过PCIE总线外置,如在片外实现,交换芯片处理速度更高,功耗更小。
进一步,所述TM模块,可以集成在交换芯片内部,也可以外挂流量管理模块实现,如在片外实现,交换芯片处理速度更高,功耗更小。
进一步,所述XGE端口,为达到较高的同步精度,采用在XGE接口处打时间戳的方式来获得分组进入和离开交换端口的时间。如需进一步提升同步精度,可在物理层打时间戳。
本发明摒弃了传统交换芯片架构,采用基于可编程网络处理器的交换芯片架构,使得交换芯片在灵活性、可扩展性、处理速度上都有了很大提升,交换容量可达到1Tbps以上,更适合网络大流量数据处理。
本发明未详细说明部分属本领域技术人员公知常识。

Claims (9)

1.一种用于大流量网络处理的可重构芯片,其特征在于:包括XGE1~XGEn端口、MAC模块、入口策略模块、网络报文头处理器、出口策略模块、通用处理器;其中:
XGE1~XGEn端口,接收报文,并打上报文到达时间的时间戳标记,形成带时间戳的报文发送给MAC模块;将MAC模块发送的数据转发出去;
MAC模块,对每一路带时间戳的报文进行识别、校验和过滤,滤除掉无效的报文,将剩下的有效报文存贮在接收缓冲区,并转发至入口策略模块;接收出口策略模块发送的报文并将其存储至发送缓冲区中,再从发送缓冲区读取数据,填充以太帧CRC及前导码,并转换成物理层XGE的方式传送至XGE1~XGEn端口;
入口策略模块,对经过MAC模块接收的各路有效报文按照到达时间先后顺序汇集成一路数据,将有效报文按照固定的切片大小进行切片处理,得到N个报文切片,N≥1,每个切片的大小大于等于报文头的大小;当N大于1时,将包含报文数据净荷的报文切片存储,并将相应的报文数据净荷存储地址信息增加到包含报文头的报文切片中,之后,给带有报文数据净荷存储地址信息的报文头切片分配一个序号,否则,直接将带有报文头的切片分配一个序号;根据网络报文头处理器内各微引擎每个线程的线程工作状态,将携带序号信息的报文头切片分配给线程空闲数较多的微引擎,发送至网络报文头处理器;
网络报文头处理器,采用多个独立的微引擎并行地对报文头进行解析、分类、转发处理,以更新报文头切片,并将更新后的报文头切片发送给出口策略模块;
出口策略模块,解析报文头,当报文头中携带有效的报文数据净荷存储地址信息时,根据报文数据净荷存储地址信息,从缓存中提取报文数据净荷,将其与相应的报文头拼接成一个完整的报文;根据报文头的序号,将所有报文按照顺序进行流量整形、队列管理处理之后分成多路转发至MAC模块;
通用处理器,所述通用处理器用于使用标准编程语言编写微引擎的程序,经过编译形成微码指令,并将其下载到存储器模块中,上电后微引擎簇内的微引擎加载相应的微码指令,并按照微码指令调用线程工作,实现微引擎的重构。
2.根据权利要求1所述的一种用于大流量网络处理的可重构芯片,其特征在于:所述入口策略模块包括汇聚模块、输入缓存模块、报文解析器、存储缓冲模块、顺序保证引擎模块、轮询调度模块和时钟同步模块,其中:
汇聚模块,对经过MAC模块接收的各路报文按照到达时间先后顺序汇集成一路数据,根据缓存管理模块提供的缓存指针,将报文发送给输入缓存模块;
输入缓存模块,向汇聚模块发送缓存指针,该模块对输入报文进行缓存,将报文进行切片处理得到N个报文切片,N≥1,每个切片的大小大于等于报文头的大小,将报文切片发送给报文解析器;
报文解析器,对报文进行解析,得到报文类型,对于用于时钟同步的PTP报文,发送给时钟同步模块;对于非PTP报文,当报文切片数大于1时,将包含报文数据净荷的报文切片存储至存储缓冲模块,并将相应的报文数据净荷存储地址信息增加到包含报文头的报文切片中,将包含报文头的报文切片发送至轮询调度模块;
存储缓冲模块,对收到的包含报文数据净荷的报文切片进行存储,并将报文数据净荷存储地址信息反馈至报文解析器;
轮询调度模块,轮询网络报文头处理器内部各微引擎每个线程的线程工作状态,将收到的报文头分配一个顺序保证引擎模块发送的序号,递交给线程空闲数较多的微引擎;
顺序保证引擎模块,产生一个序号发送给轮询调度模块;
时钟同步模块,接收报文解析器发送的PTP报文,进行同步处理,根据时间戳计算驻留时间,并将驻留时间添加到报文的校正域之后,将报文通过MAC模块发往XGE1~XGEn端口,在XGE1~XGEn端口处会将报文离开的时间写入报文,之后将报文发往物理链路。
3.根据权利要求1所述的一种用于大流量网络处理的可重构芯片,其特征在于所述网络报文处理器包括微引擎簇、任务调度器模块、存储器模块,其中:
微引擎簇,由多个并行独立工作的微引擎组成,每个微引擎加载相应的微码指令,根据微码指令,调度多个线程通过任务调度器模块访问存储器模块中相应存储单元中的相关表项,完成报文头数据帧解析、分类和转发处理,并将各线程工作状态反馈给入口策略模块;
存储器模块,用于存储报文头数据帧解析、分类和转发处理所需要的相关表项和微引擎的微码指令。
4.根据权利要求3所述的一种用于大流量网络处理的可重构芯片,其特征在于,所述任务调度器模块,调度各微引擎线程对存储器中的存储单元的访问,使得微引擎的线程之间以轮转非抢占方式对存储单元进行访问,以实现存储单元中的相关表项的查找和读写。
5.根据权利要求3所述的一种用于大流量网络处理的可重构芯片,其特征在于所述每个微引擎内部的线程之间采用流水线工作方式工作。
6.根据权利要求3所述的一种用于大流量网络处理的可重构芯片,其特征在于微引擎簇中多个微引擎集成在一块芯片上。
7.根据权利要求3所述的一种用于大流量网络处理的可重构芯片,其特征在于所述芯片内部设有专门针对网络数据包处理的专用指令集,所述专用指令集包括乘法指令、循环冗余校验指令、按内容寻址指令、FFS指令,微引擎按照微码指令,调度线程执行这些指令,完成相应报文处理。
8.根据权利要求1所述的一种用于大流量网络处理的可重构芯片,其特征在于:出口策略模块包括报文编辑模块、流量整形模块、队列管理模块、输出缓存模块,其中:
报文编辑模块,解析报文头,当报文头中携带有效的报文数据净荷存储地址信息,根据报文数据净荷存储地址信息,从缓存中提取报文数据净荷,将其与相应的报文头拼接成一个完整的报文;根据报文头携带的序号,将所有报文,按照顺序发送至流量整形模块;
流量整形模块,将收到的报文进行流量管理,之后发送给队列管理模块;
队列管理模块,对收到的报文进行对列管理,发送给输出缓存模块;
输出缓存模块,对输出的报文进行缓存,之后,发送给MAC模块。
9.根据权利要求8所述的一种用于大流量网络处理的可重构芯片,其特征在于所述流量整形模块、队列管理模块为硬件协处理器。
CN201711447389.4A 2017-12-27 2017-12-27 一种用于大流量网络处理的可重构芯片架构 Active CN108809854B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711447389.4A CN108809854B (zh) 2017-12-27 2017-12-27 一种用于大流量网络处理的可重构芯片架构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711447389.4A CN108809854B (zh) 2017-12-27 2017-12-27 一种用于大流量网络处理的可重构芯片架构

Publications (2)

Publication Number Publication Date
CN108809854A CN108809854A (zh) 2018-11-13
CN108809854B true CN108809854B (zh) 2021-09-21

Family

ID=64094502

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711447389.4A Active CN108809854B (zh) 2017-12-27 2017-12-27 一种用于大流量网络处理的可重构芯片架构

Country Status (1)

Country Link
CN (1) CN108809854B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109547240B (zh) * 2018-11-14 2022-01-25 重庆忽米网络科技有限公司 基于边缘计算的智能设备以及接入与设备的解析方法
CN109995680B (zh) * 2019-04-11 2020-12-15 盛科网络(苏州)有限公司 一种报文处理装置及方法
CN112350957A (zh) * 2019-08-09 2021-02-09 中兴通讯股份有限公司 一种网络报文发送的方法、装置和网络处理器
CN111064774B (zh) * 2019-11-29 2022-12-27 苏州浪潮智能科技有限公司 一种分布式数据存储的方法及装置
CN111813717B (zh) * 2020-06-10 2022-03-01 烽火通信科技股份有限公司 一种数据帧存储切换的装置及方法
EP4220425A4 (en) * 2020-10-30 2023-11-15 Huawei Technologies Co., Ltd. METHOD FOR PROCESSING INSTRUCTIONS BASED ON MULTIPLE INSTRUCTION ENGINES AND PROCESSOR
CN112379868B (zh) * 2020-11-12 2021-06-18 无锡沐创集成电路设计有限公司 基于可重构芯片的网络数据包处理的编程方法
CN112688885B (zh) * 2020-12-23 2022-05-24 新华三大数据技术有限公司 一种报文处理方法及装置
CN114741348A (zh) * 2020-12-24 2022-07-12 华为技术有限公司 一种转换装置、方法以及集成电路
CN112732241B (zh) * 2021-01-08 2022-04-01 烽火通信科技股份有限公司 一种多级并行高速处理下的可编程解析器及其解析方法
CN113014308B (zh) * 2021-02-23 2022-08-02 湖南斯北图科技有限公司 一种卫星通信大容量通道并行的物联网数据接收方法
CN114363258B (zh) * 2022-03-17 2022-12-06 中国人民解放军国防科技大学 一种报文处理装置
CN115033750A (zh) * 2022-03-23 2022-09-09 成都卓源网络科技有限公司 一种基于tcam的分类结构及方法
CN114968893B (zh) * 2022-07-27 2022-09-30 井芯微电子技术(天津)有限公司 基于时间戳的PCIe报文队列调度方法、系统及设备
CN115396388B (zh) * 2022-08-15 2023-07-25 成都北中网芯科技有限公司 一种高效的基于np的网络处理装置
CN117768947A (zh) * 2022-09-26 2024-03-26 华为技术有限公司 一种数据通信方法、交换芯片、通信节点及通信网络

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1558626A (zh) * 2004-02-10 2004-12-29 中兴通讯股份有限公司 一种用网络处理器实现分组控制功能的方法
CN1614955A (zh) * 2004-11-16 2005-05-11 北京北方烽火科技有限公司 微引擎与StrongArm核的通信方法
CN1677952A (zh) * 2004-03-30 2005-10-05 武汉烽火网络有限责任公司 线速分组并行转发方法和装置
CN1885822A (zh) * 2005-06-25 2006-12-27 华为技术有限公司 一种网络处理器
JP2007018230A (ja) * 2005-07-07 2007-01-25 Canon Inc ネットワーク印刷装置
CN101136854A (zh) * 2007-03-19 2008-03-05 中兴通讯股份有限公司 一种实现数据包线速处理的方法和装置
CN107438035A (zh) * 2016-05-25 2017-12-05 中兴通讯股份有限公司 一种网络处理器、网络处理方法和系统、单板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8276018B2 (en) * 2010-04-30 2012-09-25 International Business Machines Corporation Non-volatile memory based reliability and availability mechanisms for a computing device

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1558626A (zh) * 2004-02-10 2004-12-29 中兴通讯股份有限公司 一种用网络处理器实现分组控制功能的方法
CN1677952A (zh) * 2004-03-30 2005-10-05 武汉烽火网络有限责任公司 线速分组并行转发方法和装置
CN1614955A (zh) * 2004-11-16 2005-05-11 北京北方烽火科技有限公司 微引擎与StrongArm核的通信方法
CN1885822A (zh) * 2005-06-25 2006-12-27 华为技术有限公司 一种网络处理器
JP2007018230A (ja) * 2005-07-07 2007-01-25 Canon Inc ネットワーク印刷装置
CN101136854A (zh) * 2007-03-19 2008-03-05 中兴通讯股份有限公司 一种实现数据包线速处理的方法和装置
CN107438035A (zh) * 2016-05-25 2017-12-05 中兴通讯股份有限公司 一种网络处理器、网络处理方法和系统、单板

Also Published As

Publication number Publication date
CN108809854A (zh) 2018-11-13

Similar Documents

Publication Publication Date Title
CN108809854B (zh) 一种用于大流量网络处理的可重构芯片架构
CN108833299B (zh) 一种基于可重构交换芯片架构的大规模网络数据处理方法
US11038993B2 (en) Flexible processing of network packets
US7529224B2 (en) Scheduler, network processor, and methods for weighted best effort scheduling
US8505013B2 (en) Reducing data read latency in a network communications processor architecture
US9654406B2 (en) Communication traffic processing architectures and methods
US7564847B2 (en) Flow assignment
US9461930B2 (en) Modifying data streams without reordering in a multi-thread, multi-flow network processor
US8514874B2 (en) Thread synchronization in a multi-thread network communications processor architecture
US11258726B2 (en) Low latency packet switch architecture
US20140153575A1 (en) Packet data processor in a communications processor architecture
US8910171B2 (en) Thread synchronization in a multi-thread network communications processor architecture
US20050021558A1 (en) Network protocol off-load engine memory management
US8868889B2 (en) Instruction breakpoints in a multi-core, multi-thread network communications processor architecture
US20070140122A1 (en) Increasing cache hits in network processors using flow-based packet assignment to compute engines
US7483377B2 (en) Method and apparatus to prioritize network traffic
US7293158B2 (en) Systems and methods for implementing counters in a network processor with cost effective memory
US11134032B1 (en) Augmenting data plane functionality with field programmable integrated circuits
CN108762810B (zh) 一种基于并行微引擎的网络报文头处理器
Watanabe et al. Accelerating NFV application using CPU-FPGA tightly coupled architecture
US7474662B2 (en) Systems and methods for rate-limited weighted best effort scheduling
CN114327833A (zh) 一种基于软件定义复杂规则的高效流量处理方法
US20040246956A1 (en) Parallel packet receiving, routing and forwarding
JP2020088517A (ja) 通信装置、通信装置の制御方法およびプログラム
CN1781079A (zh) 利用门管理器维护实体顺序

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant