CN108702269A - 用于tti缩短的pusch传输的上行链路dm-rs传输 - Google Patents

用于tti缩短的pusch传输的上行链路dm-rs传输 Download PDF

Info

Publication number
CN108702269A
CN108702269A CN201680080688.6A CN201680080688A CN108702269A CN 108702269 A CN108702269 A CN 108702269A CN 201680080688 A CN201680080688 A CN 201680080688A CN 108702269 A CN108702269 A CN 108702269A
Authority
CN
China
Prior art keywords
transmission
pusch
index
storage medium
readable storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201680080688.6A
Other languages
English (en)
Other versions
CN108702269B (zh
Inventor
A·达维多夫
C·伊巴尔卡萨斯
何宏
韩承希
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Apple Inc
Intel Corp
Original Assignee
Intel IP Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel IP Corp filed Critical Intel IP Corp
Publication of CN108702269A publication Critical patent/CN108702269A/zh
Application granted granted Critical
Publication of CN108702269B publication Critical patent/CN108702269B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • H04L5/0051Allocation of pilot signals, i.e. of signals known to the receiver of dedicated pilots, i.e. pilots destined for a single user or terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本公开提供一种上行链路解调参考信号(DM‑RS)传输。生成DM‑RS传输包括:从服务小区接收物理上行链路共享信道(PUSCH)参数,该参数包括时域和频域中DM‑RS传输的位置,其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM‑RS传输。生成DM‑RS传输还包括:根据PUSCH参数生成PUSCH传输。

Description

用于TTI缩短的PUSCH传输的上行链路DM-RS传输
相关申请
本申请是2016年2月5日提交的第62/291,634号美国临时专利申请的非临时申请,后者通过引用整体并入本文。
技术领域
本公开涉及一种上行链路解调参考信号(DM-RS)传输。特别地,本公开涉及一种传输时间间隔(TTI)缩短的上行链路DM-RS。
背景技术
移动通信已经从早期语音系统显著演进到当今高度复杂且集成的通信平台。低时延是LTE开发中的关键要求。由于互联网协议的特性,无线接口上更低的时延对于实现更高的数据速率可能是至关重要的。随着过去两个版本中LTE的数据速率不断提高,确保可实现的时延以类似的方式演进是重要的。另外,更低的时延也可以使得能够支持新的应用。一些预期的应用(例如,交通安全/控制和关键基础设施的控制以及工业过程)可能需要非常低的时延。因此,考虑到这两个方面,3GPP将在版本14及更高版本中使提供降低的时延的增强标准化。这项工作中考虑的技术的示例是即时上行链路接入、传输时间间隔(TTI)缩短以及终端和基站中的处理时间减少。该增强将适用于下行链路和上行链路两者。
上行链路DM-RS传输用于估计上行链路信道质量。估计上行链路信道质量可以允许演进节点b(eNodeB)针对为上行链路传输进行资源分配、链路适配做出决定以及对从用户设备(UE)发送的数据进行解码。
附图说明
图1是根据一个实施例的上行链路(UL)调度的示图。
图2是根据一个实施例的UL调度的示图。
图3是根据一个实施例的UL调度的示图。
图4是示出根据一个实施例的可以是eNodeB电路、用户设备(UE)电路、网络节点电路或一些其他类型的电路的电子设备电路的框图。
图5是示出根据一个实施例的用于UL调度的方法的框图。
图6是示出根据一个实施例的用于UL调度的方法的框图。
图7是示出根据一个实施例的用于UL调度的方法的框图。
图8是示出根据一个实施例的UE设备的组件的框图。
图9是示出根据一些实施例的组件的框图。
具体实施方式
无线移动通信技术使用各种标准和协议来在基站与无线通信设备之间生成和/或传输数据。无线通信系统标准和协议可以包括例如第三代合作伙伴项目(3GPP)长期演进(LTE)、电气与电子工程师协会(IEEE)802.16标准(业界通常称为全球微波接入互操作性(WiMAX))以及IEEE802.11标准(业界通常称为无线局域网(WLAN)或Wi-Fi)。在LTE系统中的3GPP无线接入网(RAN)中,基站可以包括演进通用陆地无线接入网(E-UTRAN)节点B(通常也表示为演进节点B、增强节点B、eNodeB或eNB)和/或E-UTRAN中的无线网络控制器(RNC),它们与称为用户设备(UE)的无线通信设备通信。在LTE网络中,E-UTRAN可以包括多个eNodeB,并且可以与多个UE通信。LTE网络包括无线接入技术(RAT)和核心无线网络架构,其能够提供高数据速率、低时延、分组优化以及提升的系统容量和覆盖。
具有正常TTI的上行链路子帧包括14个单载波频分多址(SC-FDMA)符号,其中,上行链路子帧中的两个SC-FDMA符号被分配用于传输DM-RS,而剩余的12个SC-FDMA符号用于物理上行链路共享信道(PUSCH)传输。在一些情况下,上行链路子帧的最后一个SC-FDMA符号也可以用于传输探测参考信号(SRS)。
用于LTE的PUSCH基于SC-FDMA符号,其中,每个符号是在子载波调制之前在频域中预编码的离散傅立叶变换(DFT)。DM-RS用于促进服务小区(例如,eNodeB)处的信道估计。在每个时隙的中间传输LTE中的上行链路DM-RS。例如,上行链路DM-RS可以在索引等于3和10的SC-FDMA符号上传输,并且使用Zadoff-chu序列(例如,基序列)进行调制,除了1或2个RB的小资源分配大小。
用于DM-RS的SC-FDMA符号可以由多个UE共享。可以共享SC-FDMA符号以例如支持多用户多输入多输出(MUMIMO)技术。为了最小化不同UE的DM-RS信号之间的干扰,可以使用基序列的不同循环移位,这可以等效于在Zadoff-chu序列的顶部上应用离散傅里叶变换(DFT)正交覆盖码。应当注意,只有当DM-RS序列具有相同的长度或者UE的资源分配大小相同并且DM-RS序列彼此完全重叠时,才可能能够进行DM-RS的正交复用。通过使用时域正交覆盖码(其可以应用于一个上行链路子帧的两个DM-RS上)来提供对资源分配未对准的PUSCH的正交DM-RS复用的支持。
在多个实施例中,提供一种新的上行链路DM-RS结构。在一个实施例中,DM-RS被置于上行链路子帧的每个时隙的起始处,以促进为PUSCH处理进行早期信道估计。在一些实施例中,DM-RS符号由不同UE通过基于频分复用(FDM)的复用(例如,通过使用不同的梳状函数(comb))来共享。如本文所使用的,梳状函数定义......
对于TTI缩短的PUSCH,还应当考虑DM-RS开销的问题。通过共享为不同UE之间的DM-RS传输所分配的相同SC-FDMA符号,可以减少对应的开销。例如,与先前用于DM-RS的方法类似,可以使用不同的循环移位来提供不同UE的DM-RS的正交复用。然而,该方法可能不支持不同大小的PUSCH资源分配。用于不同大小的PUSCH资源分配的DM-RS可以基于不同的基序列。即使在基序列的顶部上应用不同的循环移位,不同UE的DM-RS复用也可能彼此不正交。
由于联合处理两个DM-RS符号所需的附加时延,基于正交覆盖码(OCC)复用的常规时分复用(TDM)对于支持不同大小的PUSCH资源分配可能不是高效的。为DM-RS传输所分配的SC-FDMA符号可以由不同UE共享。通过使用FDM复用(例如,梳状函数)来提供DM-RS的正交共享。例如,具有FDM结构的DM-RS符号可以被置于遗留位置(例如,置于索引为3和10的SC-FDMA符号中)。
第一DM-RS(索引等于3的SC-FDMA符号)可以用于在第一时隙(具有正常TTI的上行链路子帧的SC-FDMA符号0-6)中为PUSCH传输调度的UE。第二DM-RS(索引为10的SC-FDMA符号)可以用于在第二时隙(具有正常TTI的上行链路子帧的SC-FDMA符号7-13)中为PUSCH传输调度的UE。图1提供假设梳状函数4用于不同UE的FDM复用的示例。实施例不限于梳状函数4的使用,也可以使用其他梳状函数。
为了促进TTI缩短的PUSCH的解调,在时域中可以在如下SC-FDMA符号上传输DM-RS,该SC-FDMA符号可以在PUSCH传输的SC-FDMA符号附近或之前。如本文所使用的,附近可以表示数值接近度,因为它与SC-FDMA符号的索引相关。例如,如果以SC-FDMA符号的等于4和5的索引发送PUSCH传输,则可以在PUSCH传输附近发送以等于3的索引发送的DM-RS。其他实施例可以包括将DM-RS符号移位到具有正常TTI的上行链路子帧的每个时隙的起始处,以促进接收TTI缩短的PUSCH的UE的早期信道估计处理(例如,可以在例如索引等于0和/或7的SC-FDMA符号的非遗留SC-FDMA符号上传输用于TTI缩短的PUSCH的DM-RS)。例如,在第一时隙(例如,具有正常TTI的上行链路子帧的索引等于0到6的SC-FDMA符号)中为PUSCH传输调度的UE可以利用第一DM-RS(例如,索引等于0的SC-FDMA符号)。例如,在第二时隙(例如,具有正常TTI的上行链路子帧的索引等于7到13的SC-FDMA符号)中为PUSCH传输调度的UE可以利用第二DM-RS(例如,索引等于7的SC-FDMA符号)。图2中示出本实施例的示例,其中,假设梳状函数4用于不同UE的FDM复用。实施例不限于梳状函数4的使用,也可以使用其他梳状函数。
在另一实施例中,可以使用上行链路子帧的多于两个SC-FDMA符号来传输DM-RS。图3中示出具有四个DM-RS符号的上行链路子帧的非限制性示例,其中,假设梳状函数2用于不同UE的FDM复用。实施例不限于梳状函数2的使用,也可以使用其他梳状函数。
现在参考附图,其中,相同的附图标记指代相同的要素。为清楚起见,附图标记的第一个数字表示首先使用对应要素的图号。在以下描述中,提供许多具体细节以便透彻地理解本文公开的实施例。然而,本领域技术人员将认识到,可以在没有一个或多个具体细节的情况下或者利用其他方法、组件或材料来实践本文描述的实施例。此外,在一些情况下,未详细示出或描述公知的结构、材料或操作,以避免掩盖实施例的各方面。此外,在一个或多个实施例中,所描述的特征、结构或特性可以以任何合适的方式组合。
图1是根据一个实施例的上行链路(UL)调度的示图。图1包括利用索引为102的SC-FDMA符号定义的时域和利用子载波104定义的频域中的上行链路子帧100。
索引102和/或子载波104在本文中可以称为PUSCH资源分配。例如,PUSCH资源分配可以关于符合索引102和/或子载波104的PUSCH参数描述DM-RS传输的位置。
在上行链路子帧100中定义多个PUSCH传输。例如,上行链路子帧100定义PUSCH传输106-1、106-2、106-3、106-4、106-5、106-6和160-7,它们在本文中被称为PUSCH传输106。在索引等于12和13的SC-FDMA符号上发送PUSCH传输106-1。在索引等于9和11的SC-FDMA符号上发送PUSCH传输106-2。在索引等于7和8的SC-FDMA符号上发送PUSCH传输106-3。在索引等于5和6的SC-FDMA符号上发送PUSCH传输106-4。在索引等于2和4的SC-FDMA符号上发送PUSCH传输106-5。还在索引等于2和4的SC-FDMA符号上发送PUSCH传输106-6。在索引等于0和1的SC-FDMA符号上发送PUSCH传输106-7。因为在子载波104中的不同子载波上发送PUSCH传输106-5和106-6,所以可以在相同的SC-FDMA符号(例如,索引等于2和4的SC-FDMA符号)上发送PUSCH传输106-5和106-6。
PUSCH传输106可以由多个UE发送。例如,PUSCH传输106中的每一个可以由多个UE中的不同UE发送。
PUSCH传输106中的每一个可以与DM-RS传输108-1、108-2、108-3、108-4、108-5、108-6和108-7(本文中称为DM-RS传输108)中的DM-RS传输相关联。例如,PUSCH传输106-1与DM-RS传输108-1相关联。PUSCH传输106-2与DM-RS传输108-2相关联。PUSCH传输106-3与DM-RS传输108-3相关联。PUSCH传输106-4与DM-RS传输108-4相关联。PUSCH传输106-5与DM-RS传输108-5相关联。PUSCH传输106-6与DM-RS传输108-6相关联。PUSCH传输106-7与DM-RS传输108-7相关联。
当UE发送了PUSCH传输和DM-RS传输时,PUSCH传输106与DM-RS传输108之间可以存在关联性。例如,第一UE发送了PUSCH传输106-1和DM-RS传输108-1,第二UE发送了PUSCH传输106-2和DM-RS传输108-2,第三UE发送了PUSCH传输106-3和DM-RS传输108-3,第四UE发送了PUSCH传输106-4和DM-RS传输108-4,第五UE发送了PUSCH传输106-5和DM-RS传输108-5,第六UE发送了PUSCH传输106-6和DM-RS传输108-6,以及第七UE发送了PUSCH传输106-7和DM-RS传输108-7。因此,DM-RS传输108-1对应于PUSCH传输106-1,DM-RS传输108-2对应于PUSCH传输106-2,DM-RS传输108-3对应于PUSCH传输106-3,DM-RS传输108-4对应于PUSCH传输106-4,DM-RS传输108-5对应于PUSCH传输106-5,DM-RS传输108-6对应于PUSCH传输106-6,以及DM-RS传输108-7对应于PUSCH传输106-7。
在图1提供的示例中,在索引等于10的SC-FDMA符号上发送DM-RS传输108-1、108-2和108-3。在索引等于10的SC-FDMA符号上发送DM-RS传输108-1、108-2和108-3是响应于在第二时隙上发送PUSCH传输106-4、106-5、106-6和106-7。在索引等于3的SC-FDMA符号上发送DM-RS传输108-4、108-5、108-6和108-7。在索引等于3的SC-FDMA符号上发送DM-RS传输108-4、108-5、108-6和108-7是响应于在第一时隙上发送PUSCH传输106-4、106-5、106-6和106-7。
在多个示例中,在也被用于发送PUSCH传输106的子载波104上发送DM-RS传输108。例如,在用于发送PUSCH传输106-1的子载波104的一部分上发送DM-RS传输108-1,在用于发送PUSCH传输106-2的子载波104的一部分上发送DM-RS传输108-2,在用于发送PUSCH传输106-3的子载波104的一部分上发送DM-RS传输108-3,在用于发送PUSCH传输106-4的子载波104的一部分上发送DM-RS传输108-4,在用于发送PUSCH传输106-5的子载波104的一部分上发送DM-RS传输108-5,在用于发送PUSCH传输106-6的子载波104的一部分上发送DM-RS传输108-6,以及在用于发送PUSCH传输106-7的子载波104的一部分上发送DM-RS传输108-7。
在图1中,在子载波104中每四个子载波上发送每一个DM-RS传输108。也就是说,以在p个子载波上重复的图案发送DM-RS传输108。在多个示例中,可以在子载波104中的不同子载波组合上发送每一个DM-RS传输108。例如,可以每三个子载波发送DM-RS传输108。在特定子载波上发送和/或接收DM-RS传输108提供在相同子载波范围上发送和/或接收不同DM-RS传输108的能力。例如,在相同子载波范围上发送DM-RS传输108-1、108-2和108-3的一部分。
在图1中,每一个PUSCH传输106对应于在索引102中的单个索引上发送的DM-RS传输。例如,PUSCH传输106-2对应于在索引等于10的符号上发送的DM-RS传输108-2。在不同的实施例中,每一个PUSCH传输106可以对应于在多个索引上发送的DM-RS传输。
在一些实施例中,可以在与图1中所描述的不同的索引102和/或子载波104上发送DM-RS传输108。
图2是根据一个实施例的UL调度的示图。图2包括利用索引为202的SC-FDMA符号定义的时域和利用子载波204定义的频域中的上行链路子帧200。索引202和子载波204分别类似于图1中的索引102和子载波104。图2包括PUSCH传输206-1、206-2、206-3、206-4、206-5、206-6和206-7(例如,统称为PUSCH传输206),其类似于图1中的PUSCH传输106-1、106-2、106-3、106-4、106-5、106-6和106-7。图2还包括DM-RS传输208-1、208-2、208-3、208-4、208-5、208-6和208-7(例如,统称为DM-RS传输208),其类似于图1中的DM-RS传输108-1、108-2、108-3、108-4、108-5、108-6和108-7。
在图2中,与在图1中在值等于10的索引上发送的DM-RS传输108-1、108-2和108-3相比,在值等于7的索引上发送DM-RS传输208-1、208-2和208-3。与在图1中在值等于2的索引上发送的DM-RS传输108-4、108-5、108-6和108-7相比,在值等于0的索引上发送DM-RS传输208-4、208-5、208-6和208-7。
DM-RS传输208-1对应于PUSCH传输206-1,DM-RS传输208-2对应于PUSCH传输206-2,DM-RS传输208-3对应于PUSCH传输206-3,DM-RS传输208-4对应于PUSCH传输206-4,DM-RS传输208-5对应于PUSCH传输206-5,DM-RS传输208-6对应于PUSCH传输206-6,以及DM-RS传输208-7对应于PUSCH传输206-7。
图2示出可以在任何索引上发送DM-RS传输208。例如,尽管DM-RS传输208-1、208-2和208-3在图2中被示为在索引7上发送,但是可以以索引7到13中的任一个发送DM-RS传输208-1、208-2和208-3。例如,可以以索引7到13中的任一个发送DM-RS传输208-1、208-2和208-3,或者可以以索引7到13的任何组合发送DM-RS传输208-1、208-2和208-3。即,子帧200的第二时隙上的PUSCH传输可以与在索引值为7到13的SC-FDMA符号上发送的DM-RS传输相关联。例如,上行链路子帧200的第二时隙上的PUSCH传输可以与在索引等于7和9的SC-FDMA符号上发送的DM-RS传输相关联。
图3是根据一个实施例的UL调度的示图。图3包括利用索引为302的SC-FDMA符号定义的时域和利用子载波304定义的频域中的上行链路子帧300。索引302和子载波304分别类似于图1和图2中的索引102和202以及子载波104和204。图3包括PUSCH传输306-1、306-2、306-3、306-4、306-5和306-6(例如,统称为PUSCH传输306),其类似于图1和图2中的PUSCH传输106-1、106-2、106-3、106-4、106-5、106-6和106-7以及206-1、206-2、206-3、206-4、206-5、206-6和206-7。图3还包括DM-RS传输308-1、308-2、308-3、308-4、308-5和308-6(例如,统称为DM-RS传输308),其类似于图1和图2中的DM-RS传输108-1、108-2、108-3、108-4、108-5、108-6和108-7以及208-1、208-2、208-3、208-4、208-5、208-6和208-7。
DM-RS传输308-1对应于PUSCH传输306-1,DM-RS传输308-2对应于PUSCH传输306-2,DM-RS传输308-3对应于PUSCH传输306-3,DM-RS传输308-4对应于PUSCH传输306-4,DM-RS传输308-5对应于PUSCH传输306-5,以及DM-RS传输308-6对应于PUSCH传输306-6。
在多个示例中,可以在具有多个索引的SC-FDMA符号上发送每一个DM-RS传输308。例如,在索引为8和11的SC-FDMA符号上发送DM-RS传输308-2。在索引为5和8的SC-FDMA符号上发送DM-RS传输308-3。在索引为5和8的SC-FDMA符号上发送DM-RS传输308-3。在索引为5和2的SC-FDMA符号上发送DM-RS传输308-4。
在图3中,尽管在具有不同索引的多个SC-FDMA符号上发送其他DM-RS传输(例如,DM-RS传输308-2、308-3、308-4和308-5),但是在具有特定索引(例如,值等于2和11的索引302)的单个SC-FDMA符号上发送DM-RS传输的一部分(例如,DM-RS传输308-1和308-6)。例如,在索引等于2的SC-FDMA符号上发送DM-RS传输308-6,其对应于在索引等于0和1的SC-FDMA符号上发送的PUSCH传输306-6。
在一些示例中,如果在上行链路子帧300的起始处和/或末尾处,和/或在上行链路子帧300的第一时隙和/或第二时隙的起始处和/或末尾处发送关联的PUSCH传输,则在单个SC-FDMA符号上发送DM-RS传输。
在其他实施例中,如果在上行链路子帧300的起始处和/或末尾处,和/或在上行链路子帧300的第一时隙和/或第二时隙的起始处和/或末尾处发送关联的PUSCH传输,则可以在多个符号(例如,两个或更多个SC-FDMA符号)上发送DM-RS传输。在这种情况下,可以在先前或随后的上行链路子帧中执行SC-FDMA符号之一上的DM-RS传输。
可以在PUSCH传输306附近的SC-FDMA符号上发送DM-RS传输308。例如,在值等于11的SC-FDMA符号302上发送的DM-RS传输308-1紧挨着在索引值等于12和13的SC-FDMA符号上发送的对应PUSCH传输306-1。DM-RS传输308-1被认为紧挨着PUSCH传输306-1进行发送,因为发送DM-RS传输308-1所在的索引(例如,值等于11的索引)在数字上与发送PUSCH传输306-1所在的索引(例如,值等于12和13的索引)连续。如果发送DM-RS传输308所在的所有SC-FDMA符号索引在数字上靠近发送PUSCH传输所在的SC-FDMA符号索引,则可以在PUSCH传输306附近的SC-FDMA符号上发送DM-RS传输308。例如,DM-RS传输308-3在PUSCH传输306-3附近,因为在索引等于5和8的SC-FDMA符号上发送DM-RS传输308-3,并且在索引等于6和7的SC-FDMA符号上发送PUSCH传输306-3。
尽管图1、图2和图3中所示的示例示出在两个SC-FDMA符号上发送PUSCH传输,但是可以在多于两个SC-FDMA符号上发送PUSCH传输。图1、图2和图3还示出在两个SC-FDMA符号上发送一个或两个PUSCH传输。然而,可以在一个、两个或更多个SC-FDMA符号上发送多于两个PUSCH传输。
尽管在图1中所示的示例中,在相同SC-FDMA符号的不同子载波上执行DM-RS传输,但是也可以在相同子载波上执行DM-RS传输。如果在相同子载波上执行与不同PUSCH传输对应的DM-RS的传输,则可以将不同循环移位(或正交DFT码)用于对应的PUSCH传输。
图4是示出根据一个实施例的可以是eNodeB电路、用户设备(UE)电路、网络节点电路或一些其他类型的电路的电子设备电路的框图。图4示出电子设备400,根据各种实施例,其可以是以下项,或者可以并入它们,或者为其一部分:eNB、UE、CIoT设备、CIoT eNB、固件推送器设备或一些其他类型的电子设备。在一些实施例中,固件推送器设备可以是将固件推送器功能的全部或部分实现为硬件、固件、逻辑、电路、模块和/或软件的设备。具体地,电子设备400可以是逻辑和/或电路,其可以至少部分地以硬件、软件和/或固件中的一个或多个来实现。在实施例中,电子设备逻辑可以包括耦合到控制逻辑473和/或处理器471的无线电发送/发射机逻辑(例如,第一发射机逻辑477)和接收/接收机逻辑(例如,第一接收机逻辑483)。在实施例中,发送/发射机和/或接收/接收机逻辑可以是收发机逻辑的元件或模块。第一发射机逻辑477和第一接收机逻辑483可以容纳在分离的设备中。例如,第一发射机逻辑477可以并入第一设备,而第一接收机逻辑483并入第二设备,或者发射机逻辑477和接收机逻辑483可以并入与包括控制逻辑473、存储器479和/或处理器471的任何组合的设备分离的设备。电子设备400可以与一个或多个天线中的一个或多个天线元件485耦合或包括它们。电子设备400和/或电子设备400的组件可以被配置为执行与本公开中其他地方描述的操作类似的操作。
在电子设备400实现UE或其设备部分(其正在实现包括低时延子帧结构和/或高吞吐量子帧结构的DL/UL调度),并入它们,或者作为其一部分的实施例中,第一接收机和第一发射机可以接收和发送PDCCH、PDSCH、PUSCH、GP和/或PUCCH传输。处理器471可以耦合到第一接收机和第一发射机。存储器479可以耦合到处理器471,该处理器上具有控制逻辑指令,其在执行时,处理器接收PDCCH、PDSCH和/或PUCCH传输并生成和/或发送PUSCH和/或PUCCH。
在电子设备400从eNodeB接收数据、生成数据和/或向eNodeB发送数据以实现使用低时延子帧结构生成和/或发送数据的调度的实施例中,处理器471可以耦合到接收机和发射机。存储器479可以耦合到处理器471,该处理器上具有控制逻辑473指令,其在执行时,处理器可以用于识别无线帧和子帧中的至少一个中与低时延子帧结构相关的一个或多个参数并且根据一个或多个参数生成和/或发送下行链路控制信息(DCI)格式和专用控制信道数据中的至少一个。其中,一个或多个参数包括时域和频域中DM-RS传输的位置。
如本文所使用的,术语“逻辑”可以指代以下项,为其一部分,或包括它们:专用集成电路(ASIC)、电子电路、执行一个或多个软件或固件程序的处理器471(共享的、专用的或群组的)或存储器479(共享的、专用的或群组的)、组合逻辑电路和/或提供所描述的功能的其他合适的硬件组件。具体地,逻辑可以至少部分地以硬件、软件和/或固件来实现,或者是其元件。在一些实施例中,电子设备逻辑可以实现在一个或多个软件或固件模块中,或者与逻辑相关联的功能可以由一个或多个软件或固件模块来实现。
图5是示出根据一个实施例的用于UL调度的方法520的框图。方法520可以包括用于由UE进行的TTI缩短的上行链路DM-RS传输的方法。方法520包括:从服务小区接收(522)包括时域和频域中DM-RS传输的位置的PUSCH参数。在频域中,以在PUSCH资源分配内的p个子载波上重复(524)的图案发送DM-RS传输,其中p大于1(p>1)。方法520还包括:根据PUSCH参数生成(526)PUSCH传输。
可以通过频移索引来确定DM-RS传输的位置,其中,频移索引是值介于0到p-1(包括0和p-1)之间的整数。频移确定p个子载波集中能够用于给定SC-FDMA符号上的DM-RS传输的一个子载波集。在多个示例中,p可以对应于2、3和4之一。
根据PUSCH资源分配的单载波频分多址(SC-FDMA)符号索引来确定时域中DM-RS传输的位置。也就是说,PUSCH资源分配可以定义发送DM-RS传输所在的SC-FDMA符号索引和/或多个SC-FDMA符号索引。
在一些示例中,如果在前7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于0的SC-FDMA符号。例如,可以在值等于1到6中任何一个的SC-FDMA符号索引上发送DM-RS传输。
在一个示例中,如果在前7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于3的SC-FDMA符号。例如,如果在索引值等于0到2和4到6的SC-FDMA符号中的任何一个上发送PUSCH传输,则可以在索引等于3的SC-FDMA符号上发送DM-RS传输。
在一些示例中,如果在后7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于7的SC-FDMA符号。例如,如果在索引值等于8到13的SC-FDMA符号中的任何一个上发送PUSCH传输,则可以在索引等于7(例如,子帧的第二时隙上的第一索引)的SC-FDMA符号上发送DM-RS传输。
在又一示例中,如果在后7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于10的SC-FDMA符号。例如,如果在索引等于7到13的SC-FDMA符号中的任何一个上发送PUSCH传输,则可以在索引等于10的SC-FDMA符号上发送DM-RS传输。
PUSCH传输可以占用1、2、3、4、5、6和7个SC-FDMA符号中任何数量的符号。例如,PUSCH传输可以占用索引值介于0和6之间的任何多个连续SC-FDMA符号。PUSCH传输可以占用索引值等于0和1或0、1和2的SC-FDMA符号。在一些实施例中,PUSCH传输可以占用索引值介于0和6之间的非连续SC-FDMA符号。
在一些实施例中,PUSCH参数包括DM-RS循环移位。在一个实施例中,对于TTI缩短的PUSCH传输,UE可以发送多于一个DM-RS符号。例如,可以在第一SC-FDMA符号和第二SC-FDMA符号上发送DM-RS传输。如上所述,可以在与PUSCH传输的SC-FDMA符号相邻的SC-FDMA符号上发送多于一个DM-RS符号。在一些实施例中,信令是与下行链路控制指示符相关联的物理层信令。
图6是示出根据一个实施例的用于UL调度的方法620的框图。方法620包括:经由RF电路并从演进eNodeB接收(632)第一PUSCH信号。
方法620还可以包括:经由与RF电路耦合的基带电路从第一PUSCH信号确定(634)DM-RS在时域和频域中的位置。可以在UE处接收第一PUSCH信号。UE可以基于接收到的第一PUSCH信号来确定DM-RS传输的位置,其可以由例如UE的基带处理器发送。
在方法620中,RF电路还可以被配置为:根据所确定的DM-RS来生成(636)和/或向eNodeB发送第二PUSCH信号,其中,以在PUSCH资源分配内的p个子载波上重复的图案(638)发送频域中的DM-RS传输,其中p>1。
在方法620中,p可以对应于2、3和4之一。也就是说,p可以描述DM-RS被发送的图案,使得以在p个子载波上重复的图案发送DM-RS传输。
在方法620中,根据PUSCH资源分配的SC-FDMA符号索引来确定时域中DM-RS传输的位置。
图7是示出根据一个实施例的用于UL调度的方法720的框图。方法720包括:生成(742)第一PUSCH信号,该信号包括时域和频域中DM-RS的位置的指示。所生成的第一PUSCH信号可以经由eNodeB的基带处理器发送到UE。
方法720还可以包括:根据时域和频域中DM-RS的位置的指示,从UE接收(744)第二PUSCH信号。方法720还可以包括:确定(746)时域和频域中DM-RS的位置的指示,其中,以在PUSCH资源分配内的p个子载波上重复的图案(748)来发送频域中的DM-RS传输,其中p>1。
图8是示出根据一个实施例的UE设备的组件的框图。在一些实施例中,UE设备可以包括应用电路803、基带电路805、射频(RF)电路807、前端模块(FEM)电路809以及一个或多个天线814,至少如图8所示那样耦合在一起。
应用电路803可以包括一个或多个应用处理器。作为非限制性示例,应用电路803可以包括一个或多个单核或多核处理器。处理器可以包括通用处理器和专用处理器(例如,图形处理器、应用处理器等)的任何组合。处理器可以可操作地耦合于和/或包括存储器/存储,并且可以被配置为:执行存储器/存储中所存储的指令,以使得各种应用和/或操作系统能够运行在系统上。
作为非限制性示例,基带电路805可以包括一个或多个单核或多核处理器。基带电路805可以包括一个或多个基带处理器和/或控制逻辑。基带电路805可以被配置为处理从RF电路807的接收信号路径接收到的基带信号。基带电路805还可以被配置为生成用于RF电路807的发送信号路径的基带信号。基带电路805可以与应用电路803接口连接,以用于生成和处理基带信号并且控制RF电路807的操作。
作为非限制性示例,基带电路805可以包括第二代(2G)基带处理器811A、第三代(3G)基带处理器811B、第四代(4G)基带处理器811C用于其他现有代、开发中的或将要在未来开发的代(例如,第五代(5G)、6G等)的其他基带处理器811D中的至少一个。基带电路805(例如,基带处理器811A-811D中的至少一个)可以处理使得经由RF电路807与一个或多个无线电网络的通信成为可能的各种无线电控制功能。作为非限制性示例,无线电控制功能可以包括信号调制/解调、编码/解码、无线电频移、其他功能及其组合。在一些实施例中,基带电路805的调制/解调电路可以被编程为执行快速傅立叶变换(FFT)、预编码、星座映射/解映射功能、其他功能及其组合。在一些实施例中,基带电路805的编码/解码电路可以被编程为执行卷积、咬尾卷积、turbo、Viterbi、低密度奇偶校验(LDPC)编码器/解码器功能、其他功能及其组合。调制/解调和编码器/解码器功能的实施例不限于这些示例,并且可以包括其他合适的功能。
在一些实施例中,基带电路805可以包括协议栈的元素。作为非限制性的示例,演进通用陆地无线接入网(EUTRAN)协议的元素包括例如物理(PHY)元素、介质接入控制(MAC)元素、无线链路控制(RLC)元素、分组数据汇聚协议(PDCP)元素和/或无线资源控制(RRC)元素。基带电路805的中央处理单元(CPU)811E可以被编程为:运行协议栈的元素,以用于PHY层、MAC层、RLC层、PDCP层和/或RRC层的信令。在一些实施例中,基带电路805可以包括一个或多个音频数字信号处理器(DSP)811F。音频DSP 811F可以包括用于压缩/解压缩和回声消除的元件。音频DSP 811F还可以包括其他合适的处理元件。
基带电路805还可以包括存储器/存储811G。存储器/存储811G可以包括存储在其上的用于由基带电路805的处理器执行的操作的数据和/或指令。在一些实施例中,存储器/存储811G可以包括合适的易失性存储器和/或非易失性存储器的任何组合。存储器/存储811G还可以包括各种等级的存储器/存储的任何组合,包括但不限于具有嵌入式软件指令(例如,固件)的只读存储器(ROM)、随机存取存储器(例如,动态随机存取存储器(DRAM))、高速缓存、缓冲器等。在一些实施例中,存储器/存储811G可以在各种处理器之间共享,或者专用于特定处理器。
在一些实施例中,基带电路805的组件可以被合适地组合在单个芯片或单个芯片组中,或者被设置在相同的电路板上。在一些实施例中,基带电路805和应用电路803的一些或全部构成组件可以一起实现在例如片上系统(SOC)上。
在一些实施例中,基带电路805可以提供与一种或多种无线电技术兼容的通信。例如,在一些实施例中,基带电路805可以支持与演进通用陆地无线接入网(EUTRAN)和/或其他无线城域网(WMAN)、无线局域网(WLAN)或无线个域网(WPAN)的通信。基带电路805被配置为支持多于一种无线协议的无线电通信的实施例可以称为多模基带电路。
RF电路807可以使得能够通过非固态介质使用调制的电磁辐射进行与无线网络的通信。在各个实施例中,RF电路807可以包括开关、滤波器、放大器等,以有助于与无线网络的通信。RF电路807可以包括接收信号路径,其可以包括用于下变频从FEM电路809接收到的RF信号并且将基带信号提供给基带电路805的电路。RF电路807可以还包括发送信号路径,其可以包括用于上变频基带电路805所提供的基带信号并且将RF输出信号提供给FEM电路809以用于发送的电路。
在一些实施例中,RF电路807可以包括接收信号路径和发送信号路径。RF电路807的接收信号路径可以包括混频器电路813A、放大器电路813B以及滤波器电路813C。RF电路807的发送信号路径可以包括滤波器电路813C和混频器电路813A。RF电路807可以还包括综合器电路813D,其被配置为合成接收信号路径和发送信号路径的混频器电路813A使用的频率。在一些实施例中,接收信号路径的混频器电路813A可以被配置为:基于综合器电路813D所提供的合成频率来下变频从FEM电路809接收到的RF信号。放大器电路813B可以被配置为放大下变频后的信号。
滤波器电路813C可以包括低通滤波器(LPF)或带通滤波器(BPF),被配置为从下变频后的信号中去除不想要的信号以生成输出基带信号。输出基带信号可以提供给基带电路805,以用于进一步处理。在一些实施例中,输出基带信号可以包括零频率基带信号,但这并非要求。在一些实施例中,接收信号路径的混频器电路813A可以包括无源混频器,但是实施例的范围不限于此。
在一些实施例中,发送信号路径的混频器电路813A可以被配置为:基于综合器电路813D所提供的合成频率来上变频输入基带信号,以生成用于FEM电路809的RF输出信号。基带信号可以由基带电路805提供,并且可以由滤波器电路813C滤波。滤波器电路813C可以包括低通滤波器(LPF),但是实施例的范围不限于此。
在一些实施例中,接收信号路径的混频器电路813A和发送信号路径的混频器电路813A可以包括两个或更多个混频器,并且可以分别被布置用于正交下变频和/或上变频。在一些实施例中,接收信号路径的混频器电路813A和发送信号路径的混频器电路813A可以包括两个或更多个混频器,并且可以被布置用于镜像抑制(例如,Hartley镜像抑制)。在一些实施例中,接收信号路径的混频器电路813A和发送信号路径的混频器电路813A可以分别被布置用于直接下变频和/或直接上变频。在一些实施例中,接收信号路径的混频器电路813A和发送信号路径的混频器电路813A可以被配置用于超外差操作。
在一些实施例中,输出基带信号和输入基带信号可以是模拟基带信号,但是实施例的范围不限于此。在一些替代实施例中,输出基带信号和输入基带信号可以是数字基带信号。在这些实施例中,RF电路807可以包括模数转换器(ADC)和数模转换器(DAC)电路,并且基带电路805可以包括数字基带接口,以与RF电路807进行通信。
在一些双模实施例中,可以提供单独的无线电IC电路,以用于对每个频谱处理信号,但是实施例的范围不限于此。
在一些实施例中,综合器电路813D可以包括小数N综合器和小数N/N+1综合器中的一个或多个,但是实施例的范围不限于此,因为其他类型的频率综合器可以是合适的。例如,综合器电路813D可以包括Δ-Σ综合器、频率乘法器、包括具有分频器的锁相环的综合器、其他综合器及其组合。
综合器电路813D可以被配置为:基于频率输入和除法器控制输入来合成RF电路806的混频器电路813A使用的输出频率。在一些实施例中,综合器电路813D可以是小数N/N+1综合器。
在一些实施例中,频率输入可以由压控振荡器(VCO)提供,但这并非要求。取决于期望的输出频率,除法器控制输入可以由基带电路805或应用电路803提供。在一些实施例中,可以基于应用电路803所指示的信道,从查找表确定除法器控制输入(例如,N)。
RF电路807的综合器电路813D可以包括除法器、延迟锁相环(DLL)、复用器和相位累加器。在一些实施例中,除法器可以包括双模除法器(DMD),并且相位累加器可以包括数字相位累加器(DPA)。在一些实施例中,DMD可以被配置为:(例如,基于进位)将输入信号除以N或N+1,以提供小数除法比率。在一些示例实施例中,DLL可以包括一组级联的可调谐的延迟元件、相位检测器、电荷泵和D型触发器。在这些实施例中,延迟元件可以被配置为将VCO周期分解为Nd个相等的相位分组,其中,Nd是延迟线中的延迟元件的数量。以此方式,DLL可以提供负反馈,以帮助确保通过延迟线的总延迟是一个VCO周期。
在一些实施例中,综合器电路813D可以被配置为生成载波频率作为输出频率。在一些实施例中,输出频率可以是载波频率的倍数(例如,载波频率的两倍、载波频率的四倍等),并且与正交发生器和除法器电路结合使用,以在载波频率下生成相对于彼此具有多个不同相位的多个信号。在一些实施例中,输出频率可以是LO频率(fLO)。在一些实施例中,RF电路807可以包括IQ/极坐标转换器。
FEM电路809可以包括接收信号路径,其可以包括被配置为对从一个或多个天线814接收到的RF信号进行操作,放大接收到的信号并且将接收信号的放大版本提供给RF电路807以用于进一步处理的电路。FEM电路809可以还包括发送信号路径,其可以包括被配置为放大RF电路807所提供的用于发送的信号以用于由一个或多个天线814中的至少一个进行发送的电路。
在一些实施例中,FEM电路809可以包括TX/RX切换器,其被配置为在发送模式与接收模式操作之间进行切换。FEM电路809可以包括接收信号路径和发送信号路径。FEM电路809的接收信号路径可以包括低噪声放大器(LNA),以放大接收到的RF信号,并且(例如,向RF电路807)提供放大的接收到的RF信号作为输出。FEM电路809的发送信号路径可以包括:功率放大器(PA),被配置为放大(例如,RF电路807所提供的)输入RF信号;以及一个或多个滤波器,被配置为生成RF信号,以用于(例如,由一个或多个天线814中的一个或多个进行)随后发送。
在一些实施例中,UE设备可以包括附加元件,例如存储器/存储、显示器、照相机、一个或多个传感器、输入/输出(I/O)接口、其他元件及其组合。
在一些实施例中,UE设备可以被配置为执行如本文描述的一个或多个处理、技术和/或方法或其一部分。
图9是示出根据一些示例实施例的能够从机器可读或计算机可读介质(例如,机器可读存储介质)读取指令并且执行本文所讨论的任何一种或多种方法的组件的框图。具体地,图9示出硬件资源900的图解表示,其包括一个或多个处理器(或处理器核)910、一个或多个存储器/存储设备920以及一个或多个通信资源930,每一个都经由总线940以通信方式耦合。
处理器910(例如,中央处理单元(CPU)、精简指令集计算(RISC)处理器、复杂指令集计算(CISC)处理器、图形处理单元(GPU)、数字信号处理器(DSP)(例如,基带处理器)、专用集成电路(ASIC)、射频集成电路(RFIC)、其他处理器或其任何合适的组合)可以包括例如处理器912和处理器914。存储器/存储设备920可以包括主存储器、磁盘存储或其任何合适的组合。
通信资源930可以包括经由网络908与一个或多个外围设备904和/或一个或多个数据库910通信的互连和/或网络接口组件或其他合适的设备。例如,通信资源930可以包括有线通信组件(例如,用于经由通用串行总线(USB)耦合)、蜂窝通信组件、近场通信(NFC)组件、 组件(例如,低功耗)、组件和其他通信组件。
指令950可以包括软件、程序、应用、小程序、应用程序或其他可执行代码,用于使至少一个处理器910执行本文讨论的任何一种或多种方法。指令950可以完全或部分地驻留在处理器910(例如,处理器的高速缓存内)、存储器/存储设备920或其任何合适的组合中的至少一个内。此外,指令950的任何部分可以从外围设备904和/或数据库906的任何组合传送至硬件资源900。因此,处理器910的存储器、存储器/存储设备920、外围设备904和数据库906是计算机可读和机器可读介质的示例。
示例实施例
示例1是一种计算机可读存储介质。计算机可读存储介质包含指令,所述指令当由计算设备执行时,使计算设备执行用于由用户设备(UE)进行的传输时间间隔(TTI)缩短的上行链路解调参考信号(DM-RS)传输的操作。该操作包括:从服务小区接收物理上行链路共享信道(PUSCH)参数,该参数包括时域和频域中DM-RS传输的位置,其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS传输;以及根据PUSCH参数生成PUSCH传输。
在示例2中,示例1或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,通过频移索引确定DM-RS传输的位置,并且其中,频移索引是值介于0和p-1之间的整数,包括0和p-1。
在示例3中,示例2或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,p对应于2、3和4之一。
在示例4中,示例1或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,根据PUSCH资源分配的单载波频分多址(SC-FDMA)符号索引来确定时域中DM-RS传输的位置。
在示例5中,示例4或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,如果在前7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于0的SC-FDMA符号。
在示例6中,示例4或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,如果在前7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于3的SC-FDMA符号。
在示例7中,示例4或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,如果在后7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于7的SC-FDMA符号。
在示例8中,示例4或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,如果在后7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于10的SC-FDMA符号。
在示例9中,示例1或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,PUSCH传输占用1、2、3、4、5、6和7个SC-FDMA符号中任何数量的符号。
在示例10中,示例1或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,PUSCH参数包括DM-RS循环移位。
在示例11中,示例1或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,对于TTI缩短的PUSCH传输,UE发送多于一个DM-RS符号。
在示例12中,示例11或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,在与PUSCH传输的SC-FDMA符号相邻的SC-FDMA符号上发送多于一个DM-RS符号。
在示例13中,示例11或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,信令是与下行链路控制指示符相关联的物理层信令。
示例14是一种用户设备(UE)。用户设备(UE)包含:射频(RF)电路,用于从演进节点B(eNodeB)接收第一物理上行链路共享信道(PUSCH)信号;和与RF电路耦合的基带电路。基带电路从第一PUSCH信号确定时域和频域中解调参考信号(DM-RS)的位置,其中,RF电路还根据所确定的DM-RS向eNodeB发送第二PUSCH信号,并且其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS传输,其中p>1。
在示例15中,示例14或本文描述的任何示例的主题还可以包括装置,其中,p对应于2、3和4之一。
在示例16中,示例15或本文描述的任何示例的主题还可以包括装置,其中,根据PUSCH资源分配的单载波频分多址(SC-FDMA)符号索引来确定时域中DM-RS传输的位置。
示例17是一种用于演进节点B(eNodeB)的装置。演进节点B(eNodeB)包含电子存储器和一个或多个基带处理器。基带处理器被设计为针对用户设备(UE)生成第一物理上行链路共享信道(PUSCH)信号,该信号包括时域和频域中解调参考信号(DM-RS)的位置的指示。基带处理器还被设计为根据时域和频域中DM-RS的位置的指示,从UE接收第二PUSCH信号,并且确定时域和频域中DM-RS的位置的指示,其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS传输,其中p>1。
在示例18中,示例17或本文描述的任何示例的主题还可以包括装置,其中,通过频移索引确定DM-RS传输的位置,并且其中,频移索引是值介于0和p-1之间的整数,包括0和p-1。
示例19是一种其上存储有指令的计算机可读存储介质。所述指令当由计算设备实现时,使计算设备执行操作。该操作包括:基于接收到的第一物理上行链路共享信道(PUSCH)信号来确定时域和频域中解调参考信号(DM-RS)的位置的指示。该操作还包括:根据时域和频域中DM-RS的位置的指示来生成第二PUSCH信号,其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS,其中p>1。
在示例20中,示例19或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,通过频移索引确定DM-RS传输的位置,并且其中,频移索引是值介于0和p-1之间的整数,包括0和p-1。
在示例21中,示例19或本文描述的任何示例的主题还可以包括计算机可读存储介质,其中,根据PUSCH资源分配的SC-FDMA符号索引来确定时域中DM-RS传输的位置。
示例22是一种方法。该方法包括:从服务小区接收物理上行链路共享信道(PUSCH)参数,该参数包括时域和频域中解调参考信号(DM-RS)传输的位置,其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS传输;以及还根据PUSCH参数生成PUSCH传输。
在示例23中,示例22或本文描述的任何示例的主题还可以包括方法,其中,通过频移索引确定DM-RS传输的位置,并且其中,频移索引是值介于0和p-1之间的整数,包括0和p-1。
在示例24中,示例23或本文描述的任何示例的主题还可以包括方法,其中,p对应于2、3和4之一。
在示例25中,示例22或本文描述的任何示例的主题还可以包括方法,其中,根据PUSCH资源分配的单载波频分多址(SC-FDMA)符号索引来确定时域中DM-RS传输的位置。
在示例26中,示例25或本文描述的任何示例的主题还可以包括方法,其中,如果在前7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于0的SC-FDMA符号。
在示例27中,示例25或本文描述的任何示例的主题还可以包括方法,其中,如果在前7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于3的SC-FDMA符号。
在示例28中,示例25或本文描述的任何示例的主题还可以包括方法,其中,如果在后7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于7的SC-FDMA符号。
在示例29中,示例25或本文描述的任何示例的主题还可以包括方法,其中,如果在后7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于10的SC-FDMA符号。
在示例30中,示例22或本文描述的任何示例的主题还可以包括方法,其中,PUSCH传输占用1、2、3、4、5、6和7个SC-FDMA符号中任何数量的符号。
在示例31中,示例22或本文描述的任何示例的主题还可以包括方法,其中,PUSCH参数包括DM-RS循环移位。
在示例32中,示例22或本文描述的任何示例的主题还可以包括方法,其中,对于TTI缩短的PUSCH传输,UE发送多于一个DM-RS符号。
在示例33中,示例32或本文描述的任何示例的主题还可以包括方法,其中,在PUSCH传输的SC-FDMA符号接下来的SC-FDMA符号上发送多于一个DM-RS符号。
在示例34中,示例22或本文描述的任何示例的主题还可以包括方法,其中,信令是与下行链路控制指示符相关联的物理层信令。
示例35是一种方法。该方法包括:从演进节点B(eNodeB)并在射频(RF)电路处接收第一物理上行链路共享信道(PUSCH)信号。方法还包括:从第一PUSCH信号确定时域和频域中解调参考信号(DM-RS)的位置,其中,RF电路还用于根据所确定的DM-RS向eNodeB发送第二PUSCH信号,并且其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS传输,其中p>1。
在示例36中,示例35或本文描述的任何示例的主题还可以包括方法,其中,p对应于2、3和4之一。
在示例37中,示例35或本文描述的任何示例的主题还可以包括方法,其中,根据PUSCH资源分配的单载波频分多址(SC-FDMA)符号索引来确定时域中DM-RS传输的位置。
示例38是一种方法。该方法包括:为用户设备(UE)生成第一物理上行链路共享信道(PUSCH)信号,该信号包括时域和频域中解调参考信号(DM-RS)的位置的指示。该方法还包括:根据时域和频域中DM-RS的位置的指示,从UE接收第二PUSCH信号。该方法还包括:确定时域和频域中DM-RS的位置的指示,其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案来发送DM-RS传输,其中p>1。
在示例39中,示例38或本文描述的任何示例的主题还可以包括方法,其中,通过频移索引确定DM-RS传输的位置,并且其中,频移索引是值介于0和p-1之间的整数,包括0和p-1。
示例40是一种方法。该方法包括:基于接收到的第一物理上行链路共享信道(PUSCH)信号来确定时域和频域中解调参考信号(DM-RS)的位置的指示。该方法还包括:根据时域和频域中DM-RS的位置的指示来生成第二PUSCH信号,其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS,其中p>1。
在示例41中,示例40或本文描述的任何示例的主题还可以包括方法,其中,通过频移索引确定DM-RS传输的位置,并且其中,频移索引是值介于0和p-1之间的整数,包括0和p-1。
在示例42中,示例40或本文描述的任何示例的主题还可以包括方法,其中,根据PUSCH资源分配的SC-FDMA符号索引来确定时域中DM-RS传输的位置。
示例43是至少一种计算机可读存储介质,其包含指令,该指令在被执行时实现如示例22-42中任一示例所述的方法。
示例44是一种装置,包括执行如示例22-42中任一示例所述的方法的模块。
各种技术或其某些方面或部分可以采取体现在有形介质(例如,软盘、CD-ROM、硬盘驱动器、非瞬时性计算机可读存储介质或任何其他机器可读存储介质)中的程序代码(即,指令)的形式,其中,当程序代码被加载到诸如计算机的机器中并由其执行时,机器变成用于实践各种技术的装置。在可编程计算机上执行程序代码的情况下,计算设备可以包括处理器、可由处理器读取的存储介质(包括易失性和非易失性存储器和/或存储元件)、至少一个输入设备以及至少一个输出设备。易失性和非易失性存储器和/或存储元件可以是RAM、EPROM、闪存驱动器、光盘驱动器、磁性硬盘驱动器或用于存储电子数据的其他介质。eNB(或其他基站)和UE(或其他移动站)还可以包括收发机组件、计数器组件、处理组件和/或时钟组件或定时器组件。可以实现或利用本文描述的各种技术的一个或多个程序可以使用应用程序编程接口(API)、可重用控件等。这样的程序可以以高级过程或面向对象的程序设计语言来实现,以与计算机系统通信。然而,如果期望,程序可以以汇编或机器语言来实现。在任何情况下,语言可以是编译或解译语言,并与硬件实施方式相结合。
应当理解,本说明书中描述的许多功能单元可以实现为一个或多个组件,其为用于更特定地强调它们的实施方式独立性的术语。例如,组件可以被实现为包括定制的超大规模集成(VLSI)电路或门阵列的硬件电路、现成半导体(例如,逻辑芯片、晶体管)或其他分立组件。组件也可以实现在可编程硬件器件中,例如现场可编程门阵列、可编程阵列逻辑、可编程逻辑器件等。
组件也可以用软件来实现,以便由各种类型的处理器执行。可执行代码的识别组件例如可以包括计算机指令的一个或多个物理块或逻辑块,其可以例如被组织为对象、过程或功能。尽管如此,所识别的组件的可执行文件不需要在物理上位于一起,而是可以包括存储在不同位置的不同指令,这些指令当在逻辑上连接在一起时构成组件并实现组件的所声明的目的。
实际上,可执行代码的组件可以是单个指令或许多指令,并且甚至可以分布在若干不同的代码段上、不同的程序之间以及跨若干存储器设备。类似地,操作数据在本文中可以被识别和示出在组件内,并且可以以任何合适的形式来体现并且组织在任何合适类型的数据结构内。操作数据可以收集为单个数据集,或者可以分布在不同位置上,包括在不同存储设备上,并且可以至少部分地仅作为电子信号而存在于系统或网络上。组件可以是无源或有源的,包括可操作以执行期望功能的代理。
在整个说明书中对“示例”的引用意味着,结合该示例描述的特定特征、结构或特性被包括在至少一个实施例中。因此,贯穿本说明书在各个地方出现的短语“在示例中”并不一定都指代相同的实施例。
如本文所使用的,为了方便起见,多个项目、结构元件、组成元件和/或材料可以呈现在公共列表中。然而,这些列表应当被解释为列表中的每个成员都被单独识别为分离且唯一的成员。因此,在没有相反指示的情况下,这样的列表中的任何单个成员都不应当仅仅基于它呈现在共同组中而被解释为事实上等同于相同列表中的任何其他成员。另外,在本文中可以提到各种实施例和示例连同其各种组件的替代物。应当理解,这些实施例、示例和替代物不应当被解释为彼此事实上等同,而应当被认为是实施例的分离且自主的表示。
尽管为了清楚起见已经稍微详细地描述了前述内容,但是显而易见的是,在不脱离其原理的情况下可以进行某些改变和修改。应当注意,存在实现本文描述的处理和装置的许多替代方式。因此,本实施例应当被认为是说明性的而非限制性的,并且实施例不限于本文给出的细节,而是可以在所附权利要求的范围和等同物内进行修改。

Claims (21)

1.一种计算机可读存储介质,其上存储有指令,所述指令在由计算设备实现时,使所述计算设备执行用于由用户设备(UE)进行的传输时间间隔(TTI)缩短的上行链路解调参考信号(DM-RS)传输的操作,所述操作包括:
从服务小区接收物理上行链路共享信道(PUSCH)参数,所述PUSCH参数包括时域和频域中DM-RS传输的位置;
其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS传输;以及
根据所述PUSCH参数来生成PUSCH传输。
2.根据权利要求1所述的计算机可读存储介质,其中,通过频移索引来确定DM-RS传输的位置,其中,所述频移索引是值介于0到p-1之间的整数,包括0和p-1。
3.根据权利要求2所述的计算机可读存储介质,其中,p对应于2、3和4之一。
4.根据权利要求1、2或3所述的计算机可读存储介质,其中,根据PUSCH资源分配的单载波频分多址(SC-FDMA)符号索引来确定时域中DM-RS传输的位置。
5.根据权利要求4所述的计算机可读存储介质,其中,如果在前7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于0的SC-FDMA符号。
6.根据权利要求4所述的计算机可读存储介质,其中,如果在前7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于3的SC-FDMA符号。
7.根据权利要求4所述的计算机可读存储介质,其中,如果在后7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于7的SC-FDMA符号。
8.根据权利要求4所述的计算机可读存储介质,其中,如果在后7个SC-FDMA符号中的任何一个上发送PUSCH传输,则DM-RS传输的位置是索引等于10的SC-FDMA符号。
9.根据权利要求1、2或3所述的计算机可读存储介质,其中,PUSCH传输占用1、2、3、4、5、6和7个SC-FDMA符号中任何数量的符号。
10.根据权利要求1、2或3所述的计算机可读存储介质,其中,所述PUSCH参数包括DM-RS循环移位。
11.根据权利要求1、2或3所述的计算机可读存储介质,其中,针对TTI缩短的PUSCH传输,所述UE发送多于一个DM-RS符号。
12.根据权利要求11所述的计算机可读存储介质,其中,在与PUSCH传输的SC-FDMA符号相邻的SC-FDMA符号上发送所述多于一个DM-RS符号。
13.根据权利要求11所述的计算机可读存储介质,其中,信令是与下行链路控制指示符相关联的物理层信令。
14.一种用户设备(UE),包括:
射频(RF)电路,用于:从演进节点B(eNodeB)接收第一物理上行链路共享信道(PUSCH)信号;和
与所述RF电路耦合的基带电路,所述基带电路用于:从所述第一PUSCH信号确定时域和频域中解调参考信号(DM-RS)的位置;
其中,所述RF电路还用于:根据所确定的DM-RS,向所述eNodeB发送第二PUSCH信号;并且
其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS传输,并且其中p>1。
15.根据权利要求14所述的设备,其中,p对应于2、3和4之一。
16.根据权利要求15所述的设备,其中,根据PUSCH资源分配的单载波频分多址(SC-FDMA)符号索引来确定时域中DM-RS传输的位置。
17.一种用于演进节点B(eNodeB)的装置,包括电子存储器和一个或多个基带处理器,被配置为:
为用户设备(UE)生成第一物理上行链路共享信道(PUSCH)信号,所述信号包括时域和频域中解调参考信号(DM-RS)的位置的指示;以及
根据时域和频域中DM-RS的位置的指示,从所述UE接收第二PUSCH信号;以及
确定时域和频域中DM-RS的位置的指示;
其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS传输,其中p>1。
18.根据权利要求17所述的装置,其中,通过频移索引来确定DM-RS传输的位置,其中,所述频移索引是值介于0到p-1之间的整数,包括0和p-1。
19.一种计算机可读存储介质,其上存储有指令,所述指令在由计算设备实现时,使所述计算设备执行操作,所述操作包括:
基于接收到的第一物理上行链路共享信道(PUSCH)信号来确定时域和频域中解调参考信号(DM-RS)的位置的指示;以及
根据时域和频域中DM-RS的位置的指示来生成第二PUSCH信号;
其中,在频域中,以在PUSCH资源分配内的p个子载波上重复的图案发送DM-RS,其中p>1。
20.根据权利要求19所述的计算机可读存储介质,其中,通过频移索引来确定DM-RS传输的位置,其中,所述频移索引是值介于0到p-1之间的整数,包括0和p-1。
21.根据权利要求19所述的计算机可读存储介质,其中,根据PUSCH资源分配的SC-FDMA符号索引来确定时域中DM-RS传输的位置。
CN201680080688.6A 2016-02-05 2016-06-17 用于tti缩短的pusch传输的上行链路dm-rs传输的方法和装置 Expired - Fee Related CN108702269B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201662291634P 2016-02-05 2016-02-05
US62/291,634 2016-02-05
PCT/US2016/038090 WO2017135988A1 (en) 2016-02-05 2016-06-17 Uplink dm-rs transmission for pusch transmissions with shortened tti

Publications (2)

Publication Number Publication Date
CN108702269A true CN108702269A (zh) 2018-10-23
CN108702269B CN108702269B (zh) 2021-08-17

Family

ID=56264090

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680080688.6A Expired - Fee Related CN108702269B (zh) 2016-02-05 2016-06-17 用于tti缩短的pusch传输的上行链路dm-rs传输的方法和装置

Country Status (2)

Country Link
CN (1) CN108702269B (zh)
WO (1) WO2017135988A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113366806A (zh) * 2019-03-14 2021-09-07 苹果公司 传输用于ofdm的相位跟踪参考信号的系统和方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11503628B2 (en) * 2017-09-13 2022-11-15 Qualcomm Incorporated Communication of a reference signal count indication
CN110022193B (zh) * 2018-01-09 2020-08-11 维沃移动通信有限公司 解调参考信号的传输方法及网络设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012122917A1 (zh) * 2011-03-11 2012-09-20 电信科学技术研究院 Pusch资源和phich资源的联合调度方法及其装置
CN107852321A (zh) * 2015-07-30 2018-03-27 英特尔Ip公司 上行链路控制信息的基于ofdma的复用

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012122917A1 (zh) * 2011-03-11 2012-09-20 电信科学技术研究院 Pusch资源和phich资源的联合调度方法及其装置
CN107852321A (zh) * 2015-07-30 2018-03-27 英特尔Ip公司 上行链路控制信息的基于ofdma的复用

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
ERICSSON: ""R1-157145 Evaluation methodology for latency reduction techniques"", 《3GPP TSG RAN WG1 MEETING #83》 *
ETRI: ""R1-157110 Discussion on TTI shortening"", 《3GPP TSG RAN WG1 MEETING #83》 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113366806A (zh) * 2019-03-14 2021-09-07 苹果公司 传输用于ofdm的相位跟踪参考信号的系统和方法

Also Published As

Publication number Publication date
CN108702269B (zh) 2021-08-17
WO2017135988A1 (en) 2017-08-10

Similar Documents

Publication Publication Date Title
US10849140B2 (en) Systems, methods and devices for radio access technology coordination
US11581990B2 (en) Dynamic resource allocation for machine-type communication
CN107548539B (zh) 用于第五代网络的物理下行链路控制信道
CN107852264B (zh) 用于基于窄波束的无线通信的波束赋形物理下行链路控制信道(bpdcch)
US10390354B2 (en) Evolved node-B (eNB), user equipment (UE) and methods for flexible duplex communication
US10778486B2 (en) Discovery reference signal design for LTE in unlicensed bands
CN109964441A (zh) 具有多个时隙持续时间的新无线电(nr)物理上行链路控制信道(pucch)的资源分配和详细设计
TWI743049B (zh) 增強的資源映射方案
US11140712B2 (en) Transmission of (E)PDCCH within partial subframe in licensed assisted access (LAA)
WO2017065830A1 (en) Flexile universal extended frame structure
WO2017136004A1 (en) Systems and methods for flexible time-domain resource mapping for npdcch and npdsch in nb-iot systems
WO2017048324A1 (en) Low latency lte-a transmission using shortened tti and zero power csi-rs resources
CN108141296B (zh) 用于授权辅助接入的同步信号
WO2017138980A1 (en) Scheduling request for standalone deployment of a system using beamforming
CN110506402A (zh) 用于非相干联合传输中的参数集配置的方法和装置
WO2017099834A1 (en) Channel state information reference signal generation with reduced orthogonal frequency division multiplexing symbols
CN108702269A (zh) 用于tti缩短的pusch传输的上行链路dm-rs传输
CN109075883A (zh) 用于符号索引的扩展同步信号

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1262233

Country of ref document: HK

TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20200401

Address after: California, USA

Applicant after: INTEL Corp.

Address before: California, USA

Applicant before: INTEL IP Corp.

Effective date of registration: 20200401

Address after: California, USA

Applicant after: Apple Inc.

Address before: California, USA

Applicant before: INTEL Corp.

GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20210817