CN108536633A - 一种即插即用otg设备的接口电路及终端 - Google Patents

一种即插即用otg设备的接口电路及终端 Download PDF

Info

Publication number
CN108536633A
CN108536633A CN201810510497.XA CN201810510497A CN108536633A CN 108536633 A CN108536633 A CN 108536633A CN 201810510497 A CN201810510497 A CN 201810510497A CN 108536633 A CN108536633 A CN 108536633A
Authority
CN
China
Prior art keywords
signal pins
interface circuit
equipment
branch
electronic component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810510497.XA
Other languages
English (en)
Inventor
封梅泉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanchang Hua Qin Electronic Technology Co Ltd
Original Assignee
Nanchang Hua Qin Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanchang Hua Qin Electronic Technology Co Ltd filed Critical Nanchang Hua Qin Electronic Technology Co Ltd
Priority to CN201810510497.XA priority Critical patent/CN108536633A/zh
Publication of CN108536633A publication Critical patent/CN108536633A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

本发明公开了一种即插即用OTG设备的接口电路及终端。所述接口电路包括ID信号引脚,且,ID信号引脚具有第一支路和第二支路。其中,ID信号引脚通过第一支路与主控单元电连接,并通过第二支路上的第一电子元件与电压源电连接,如此,当接口电路与外部设备连接时,若检测到检测ID信号引脚的电平状态为高电平状态,则确定OTG设备为外部设备的从设备。采用这种结构,在第二支路中设置有的第一电子元件和电压源的作用下,ID信号引脚的电平状态可以保持相对稳定的高电平状态,从而能够有效避免数据传输速度过快等原因造成ID信号引脚的电平状态被干扰的情况,进而提高ID信号引脚的抗干扰强度。

Description

一种即插即用OTG设备的接口电路及终端
技术领域
本发明涉及电路技术领域,尤其涉及一种即插即用OTG设备的接口电路及终端。
背景技术
近年来,即插即用(On-The-Go,OTG)设备的应用越来越广泛,两个OTG设备间可以在脱离个人电脑(Personal Computer,PC)的情况下直接进行数据传输,从而使得设备间的数据交换更为简单、快捷。OTG设备可以是PC、手机、移动硬盘、打印机,通用串行总线(Universal Serial Bus,USB)闪存盘等。在进行数据交换的两个OTG设备中,一个OTG设备作为主机,用于控制两个OTG设备间的数据发送和接收过程,另一个OTG设备用于配合作为主机的OTG设备执行发送和接收指令。
然而,在两个OTG设备之间进行数据传输时,若数据传输数据较快,容易对两个OTG设备中的从设备的身份(Identity,ID)信号引脚产生干扰。一旦ID信号引脚被干扰,极有可能将ID信号引脚从悬空状态干扰成低电平状态,从而导致从设备的OTG功能被误触发。
基于此,目前亟需一种OTG设备的接口电路,用于解决OTG功能容易被误触发的问题。
发明内容
本发明实施例提供一种即插即用OTG设备的接口电路及终端,以解决现有技术中OTG功能容易被误触发。
本发明实施例提供一种即插即用OTG设备的接口电路,所述接口电路包括ID信号引脚,所述ID信号引脚具有第一支路和第二支路;
所述ID信号引脚通过所述第一支路与主控单元电连接,所述ID信号引脚通过所述第二支路上的第一电子元件与电压源电连接;
所述主控单元,用于在所述接口电路与外部设备连接时,检测所述ID信号引脚的电平状态,并在检测到所述电平状态为高电平状态后,确定所述OTG设备为所述外部设备的从设备。
采用这种结构,由于第二支路上设置有第一电子元件,且ID信号引脚可以通过第一电子元件与电压源电连接,在第一电子元件和电压源的作用下,ID信号引脚的电平状态可以保持相对稳定的高电平状态,从而能够有效避免数据传输速度过快等原因造成ID信号引脚的电平状态被干扰的情况,进而提高ID信号引脚的抗干扰强度。
在一种可能的实现方式中,所述第一电子元件包括第一电阻、二极管、三极管中任意一项。
在一种可能的实现方式中,所述第一电子元件包括第一电阻;
所述第一电阻的阻值大于或等于1000欧姆,且小于或等于5100欧姆。
如此,能够保证ID信号引脚的电平状态在第一电阻的影响下既不会过低也不会过高,从而能够将ID信号引脚的电平状态进行上拉,使得ID信号引脚的电平状态处于一个较为稳定的高电平状态,不容易被干扰成低电平状态,进而增强ID信号引脚的抗干扰强度。
在一种可能的实现方式中,所述接口电路还包括:
第二电子元件,所述第二电子元件的一端与所述ID信号引脚电连接,所述第二电子元件的另一端分别与所述第一支路和所述第二支路电连接。
如此,若接口电路出现短时间内电压超出正常电压的情况,由于该接口电路中存在第二电子元件,因此,可以防止浪涌现象的发生,进而对整个接口电路起到保护作用。
在一种可能的实现方式中,所述第二电子元件包括第二电阻,所述第二电阻的阻值大于或等于800欧姆,且小于1000欧姆。
在一种可能的实现方式中,所述电压源产生的电压小于或等于所述OTG设备的供电电压。
本发明实施例提供一种终端,包括上文所述的接口电路。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍。
图1为现有技术中两个设备连接的结构示意图;
图2为本发明实施例提供的一种OTG设备的接口电路的示意图;
图3为本发明实施例提供的另一种OTG设备的接口电路的示意图;
图4为本发明实施例对所涉及到的接口电路进行举例说明的示意图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
图1示例性示出了现有技术中两个设备连接的结构示意图,如图1所示,第一设备101和第二设备102之间通过数据线103连接,其中,数据线103的一端与第一设备101的连接器1011连接,数据线103的另一端与第二设备102的连接器1021连接。以第一设备101的连接器1011为例,该连接器中可以包括五个引脚,分别为电源信号引脚(如图1中的VBUS引脚)、接地信号引脚(如图1中的GND引脚)、第一数据信号引脚(如图1中的D-引脚)、第二数据信号引脚(如图1中的D+引脚)和ID信号引脚(如图1中的ID引脚)。相应地,第二设备102的连接器1021的内部结构与第一设备101的连接器1011的结构类似,此处不再具体描述。
根据图1所示的内容可知,第一设备101中的ID信号引脚与接地信号引脚连接,即第一设备101中的ID信号引脚的电平状态为低电平状态。第二设备102中的ID信号引脚悬空,即第二设备102中的ID信号引脚的电平状态相对于第一设备101中的ID信号引脚的电平状态而言为高电平状态。而根据USB协议,第二设备102为第一设备101的从设备。然而,若第一设备101和第二设备102之间的数据传输速度较快,或者第二设备102的接口器被污染,容易干扰第二设备102的ID信号引脚的电平状态,极有可能将第二设备102的ID信号引脚从悬空状态(即高电平状态)干扰成低电平状态,从而导致第二设备102的OTG功能被误触发的问题。
针对上述问题,已有的一种解决方案为,采用软件的方式规避误触发的问题,具体过程为:先中断数据的传输,然后进行OTG检测,在检测完成后再进行数据的传输。但是,上述方法一方面影响了数据传输的连续性,延长了传输时间;另一方面设备会使能OTG功能,增加了整机功耗。
基于此,本发明实施例提供的一种OTG设备的接口电路,该接口电路既可以设置于图1中示出的第一设备101中,又可以设置于图1中示出的第二设备102中。如图2所示,以接口电路设置于OTG设备中为例,OTG设备可以通过接口电路与外部设备连接。其中,该接口电路200包括ID信号引脚201、主控单元202、第一电子元件203和电压源204。其中,ID信号引脚201具有第一支路2011和第二支路2012。
具体来说,ID信号引脚201通过第一支路2011与主控单元202电连接,且,ID信号引脚201通过第二支路2012上的第一电子元件203与电压源204电连接,其中,电压源204产生的电压需要小于或等于OTG设备的供电电压。如此,当接口电路200与外部设备连接时,主控单元202可以通过检测ID信号引脚201的电平状态,来确定OTG设备与外部设备之间的主从关系。例如,主控单元202若检测到检测ID信号引脚201的电平状态为高电平状态,则确定OTG设备为外部设备的从设备,相反,主控单元202若检测到检测ID信号引脚201的电平状态为低电平状态,则确定OTG设备为外部设备的主设备。
采用这种结构,由于第二支路2012上设置有第一电子元件203,且ID信号引脚201可以通过第一电子元件203与电压源204电连接,在第一电子元件203和电压源204的作用下,ID信号引脚201的电平状态可以保持相对稳定的高电平状态,从而能够有效避免数据传输速度过快等原因造成ID信号引脚201的电平状态被干扰的情况,进而提高ID信号引脚201的抗干扰强度。
本发明实施例中,第一电子元件203可以为多种类型的电子元件,比如,第一电子元件203可以为第一电阻,或者也可以为二极管,或者还可以为三极管,具体不做限定。
以第一电子元件203为第一电阻为例,第一电阻的阻值可以设置为大于或等于1000欧姆,且小于或等于5100欧姆,如此,能够保证ID信号引脚201的电平状态在第一电阻的影响下既不会过低也不会过高,从而能够将ID信号引脚201的电平状态进行上拉,使得ID信号引脚201的电平状态处于一个较为稳定的高电平状态,不容易被干扰成低电平状态,进而增强ID信号引脚201的抗干扰强度。
以第一电子元件203为二极管为例,当二极管未导通时,可以看做是一个电阻,进而可以对ID信号引脚201的电平状态起到上拉作用,进而增强抗ID信号引脚201的干扰强度。
考虑到电路在接通/断开的瞬间,可能出现短时间内电压超出正常电压的情况。本发明实施例提供另一种OTG设备的接口电路,如图3所示,接口电路200还包括第二电子元件205。第二电子元件205的一端与ID信号引脚201电连接,第二电子元件205的另一端分别与第一支路2011和第二支路2012电连接,也就是说,第二电子元件205设置于接口电路200的干路上。如此,若接口电路200出现短时间内电压超出正常电压的情况,由于该接口电路200中存在第二电子元件205,因此,可以防止浪涌现象的发生,进而对整个接口电路200起到保护作用。
进一步地,第二电子元件205可以为多种类型的电子元件,比如第二电阻、二极管、扼流线圈等。以第二电子元件205为第二电阻为例,第二电阻的阻值可以设置为大于或等于800欧姆,且小于1000欧姆。
为了更加清楚地介绍上述接口,下面结合图4,对本发明实施例中所涉及到的接口电路进行举例说明。如图4所示,VBUS引脚与VBUS_USB_IN_CON电连接,用于提供OTG设备的供电电压;D-引脚与USB_HS_DM电连接,D+引脚与USB_HS_DP电连接,用于传输数据;GND引脚接地;ID信号引脚具有第一支路和第二支路,其中,ID信号引脚还可以通过第一支路与主控单元(如图4中示出的USB_PHY_ID)电连接,第二支路上设置有第一电子元件,如此ID信号引脚可以通过第一电子元件与电压源(如图4中示出的VREG_L5_1P8)电连接。如此,在第二支路中设置有的第一电子元件和电压源的作用下,ID信号引脚的电平状态可以保持相对稳定的高电平状态,从而能够有效避免数据传输速度过快等原因造成ID信号引脚的电平状态被干扰的情况,进而提高ID信号引脚的抗干扰强度。进一步地,接口电路的干路上可以设置有第二电子元件,如此,若接口电路出现短时间内电压超出正常电压的情况,由于该接口电路中存在第二电子元件,因此,可以防止浪涌现象的发生,进而对整个接口电路起到保护作用。
基于同样的发明构思,本发明实施例还提供一种终端,该终端中包括上文所述的接口电路,具体的实现方式可参考上文所描述的内容,在此不再赘述。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (7)

1.一种即插即用OTG设备的接口电路,其特征在于,所述接口电路包括ID信号引脚,所述ID信号引脚具有第一支路和第二支路;
所述ID信号引脚通过所述第一支路与主控单元电连接,所述ID信号引脚通过所述第二支路上的第一电子元件与电压源电连接;
所述主控单元,用于在所述接口电路与外部设备连接时,检测所述ID信号引脚的电平状态,并在检测到所述电平状态为高电平状态后,确定所述OTG设备为所述外部设备的从设备。
2.根据权利要求1中任一项所述的接口电路,其特征在于,所述第一电子元件包括第一电阻、二极管、三极管中任意一项。
3.根据权利要求2所述的接口电路,其特征在于,所述第一电子元件包括第一电阻;
所述第一电阻的阻值大于或等于1000欧姆,且小于或等于5100欧姆。
4.根据权利要求1所述的接口电路,其特征在于,所述接口电路还包括:
第二电子元件,所述第二电子元件的一端与所述ID信号引脚电连接,所述第二电子元件的另一端分别与所述第一支路和所述第二支路电连接。
5.根据权利要求4所述的接口电路,其特征在于,所述第二电子元件包括第二电阻,所述第二电阻的阻值大于或等于800欧姆,且小于1000欧姆。
6.根据权利要求1所述的接口电路,其特征在于,所述电压源产生的电压小于或等于所述OTG设备的供电电压。
7.一种终端,其特征在于,包括如权利要求1~6中任一项所述的接口电路。
CN201810510497.XA 2018-05-24 2018-05-24 一种即插即用otg设备的接口电路及终端 Pending CN108536633A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810510497.XA CN108536633A (zh) 2018-05-24 2018-05-24 一种即插即用otg设备的接口电路及终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810510497.XA CN108536633A (zh) 2018-05-24 2018-05-24 一种即插即用otg设备的接口电路及终端

Publications (1)

Publication Number Publication Date
CN108536633A true CN108536633A (zh) 2018-09-14

Family

ID=63471822

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810510497.XA Pending CN108536633A (zh) 2018-05-24 2018-05-24 一种即插即用otg设备的接口电路及终端

Country Status (1)

Country Link
CN (1) CN108536633A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109884040A (zh) * 2019-02-12 2019-06-14 深圳市象形字科技股份有限公司 一种基于图像识别和otg技术的尿液检测方法
CN114487570A (zh) * 2022-04-02 2022-05-13 深圳中宝新材科技有限公司 键合金丝焊接设备熔断电流测试电平干扰去除方法及系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103176921A (zh) * 2011-12-23 2013-06-26 鸿富锦精密工业(深圳)有限公司 Usb识别电路
CN204155267U (zh) * 2014-07-29 2015-02-11 合肥宝龙达信息技术有限公司 一种otg usb接口电路
CN105182154A (zh) * 2015-08-25 2015-12-23 广东欧珀移动通信有限公司 一种通用串行总线接口检测电路和方法
WO2017031957A1 (zh) * 2015-08-25 2017-03-02 优品保技术(北京)有限公司 Otg防伪识读器
CN108021522A (zh) * 2017-12-14 2018-05-11 威创集团股份有限公司 Usb设备主从模式切换电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103176921A (zh) * 2011-12-23 2013-06-26 鸿富锦精密工业(深圳)有限公司 Usb识别电路
CN204155267U (zh) * 2014-07-29 2015-02-11 合肥宝龙达信息技术有限公司 一种otg usb接口电路
CN105182154A (zh) * 2015-08-25 2015-12-23 广东欧珀移动通信有限公司 一种通用串行总线接口检测电路和方法
WO2017031957A1 (zh) * 2015-08-25 2017-03-02 优品保技术(北京)有限公司 Otg防伪识读器
CN108021522A (zh) * 2017-12-14 2018-05-11 威创集团股份有限公司 Usb设备主从模式切换电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109884040A (zh) * 2019-02-12 2019-06-14 深圳市象形字科技股份有限公司 一种基于图像识别和otg技术的尿液检测方法
CN114487570A (zh) * 2022-04-02 2022-05-13 深圳中宝新材科技有限公司 键合金丝焊接设备熔断电流测试电平干扰去除方法及系统

Similar Documents

Publication Publication Date Title
US10890957B2 (en) Low-power type-C receiver with high idle noise and DC-level rejection
US7921233B2 (en) Signal converter for an all-in-one USB connector that includes USB 2.0, USB 3.0 and eSATA
US10241935B2 (en) Portable device, cable assembly, and USB system
US7293118B1 (en) Apparatus and method for dynamically providing hub or host operations
CN204576500U (zh) 一种兼容i2c通信的usb通信电路和系统
TW201520754A (zh) 通用序列匯流排裝置的偵測系統及其方法
US11232061B2 (en) CompactFlash express (CFX) adapters
JP6661342B2 (ja) ポート接続回路、ポート接続制御方法、電子機器
US20140297898A1 (en) Multi-channel peripheral interconnect supporting simultaneous video and bus protocols
CN106951383A (zh) 一种提高pcie数据通道使用率的主板及方法
CN108536633A (zh) 一种即插即用otg设备的接口电路及终端
CN101520767A (zh) 一种数据传输速度自适应的方法及装置
CN113190205A (zh) 车载显示屏接口电路系统、显示方法及车载多媒体设备
CN208781212U (zh) 一种即插即用otg设备的接口电路及终端
CN112821156B (zh) 一种电子标签芯片与type-c数据线
TWI394036B (zh) 主機板
CN101853232A (zh) 扩展适配卡
CN203760209U (zh) 一种mhl线缆及mhl线缆热插拔检测系统
US10372645B2 (en) Universal serial bus type C transmission line and transmission device
CN206892854U (zh) 一种提高pcie数据通道使用率的主板
CN108572935B (zh) Usb接口控制电路
CN105760334B (zh) 通用串行总线集线器、操作其的方法及显示器
CN103700444B (zh) 一种mhl线缆、mhl线缆热插拔检测系统及检测方法
CN205081331U (zh) 一种新型usb接口转换器
CN109557846A (zh) 检测识别电路、其检测识别方法及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180914

RJ01 Rejection of invention patent application after publication