CN108511482B - 像素结构、掩膜版及显示装置 - Google Patents

像素结构、掩膜版及显示装置 Download PDF

Info

Publication number
CN108511482B
CN108511482B CN201710776283.2A CN201710776283A CN108511482B CN 108511482 B CN108511482 B CN 108511482B CN 201710776283 A CN201710776283 A CN 201710776283A CN 108511482 B CN108511482 B CN 108511482B
Authority
CN
China
Prior art keywords
pixel
sub
group
pixel group
dot structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710776283.2A
Other languages
English (en)
Other versions
CN108511482A (zh
Inventor
侯炜轩
李俊峰
刘明星
王徐亮
高峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Guoxian Photoelectric Co Ltd
Original Assignee
Kunshan Guoxian Photoelectric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Guoxian Photoelectric Co Ltd filed Critical Kunshan Guoxian Photoelectric Co Ltd
Priority to CN201710776283.2A priority Critical patent/CN108511482B/zh
Priority to PCT/CN2018/096950 priority patent/WO2019042048A1/zh
Priority to TW107127080A priority patent/TWI673862B/zh
Publication of CN108511482A publication Critical patent/CN108511482A/zh
Application granted granted Critical
Publication of CN108511482B publication Critical patent/CN108511482B/zh
Priority to US16/598,291 priority patent/US11164910B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/04Coating on selected surface areas, e.g. using masks
    • C23C14/042Coating on selected surface areas, e.g. using masks using masks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/10Deposition of organic active material
    • H10K71/16Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering
    • H10K71/166Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering using selective deposition, e.g. using a mask

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供了一种像素结构、掩膜版及显示装置,所述像素结构包括呈阵列排列的若干像素大组,每一所述像素大组包括相邻设置且相互错位的第一像素小组和第二像素小组,所述第一像素小组和第二像素小组分别包括三种颜色不同的子像素组,所述三种颜色不同的子像素组在所述第一像素小组和第二像素小组中的排列顺序不相同,每个子像素组均包含至少两个颜色相同的子像素,至少两个颜色相同的子像素可以共用一个蒸镀开口,因此保证了相同颜色的子像素组呈有规律的交错排列,从而增加了掩膜板的强度,有利于制作小尺寸的子像素,提高显示装置的PPI。

Description

像素结构、掩膜版及显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种像素结构、掩膜版及显示装置。
背景技术
OLED(Organic Light-Emitting Diode,有机发光二极管)显示技术具有自发光的特性,因其具有显示屏幕可视角度大,并且能够节省电能的优势,已广泛应用于手机、数码摄像机、DVD机、个人数字助理(PDA)、笔记本电脑、汽车音响和电视等产品中。
目前,一种典型的OLED显示面板的像素结构采用像素并置(side-by-side)的方式排布,该side-by-side方式中,在一个像素(Pixel)范围内有红、绿、蓝(R、G、B)三个子像素(sub-pixel),每个子像素均呈长方形,且各自具有独立的有机发光元器件。具体地,如图1A所示,每个像素单元Pixel包括呈直线排列的R(红)子像素101、G(绿)子像素103以及B(蓝)子像素105,R、G、B子像素均为长方形,所有子像素大小相等,且R、G、B子像素的个数比为1:1:1,业界通常将该种像素结构称为Real RGB。
图1A所示的像素结构通常需要通常采用图1B所示的高精细金属掩膜版(FineMetal Mask,FMM)进行蒸镀实现,该种FMM包括遮挡区107以及若干个蒸镀开口108,同一列相邻的两个蒸镀开口108之间的遮挡区称之为连接桥(bridge)。FMM一般有最小开口的限制,蒸镀工艺中不同颜色的子像素有开口间距的限制,制备OLED像素结构会不可避免地受到FMM开口以及蒸镀工艺精度的限制,而图1A所示的像素结构在像素密度高于300PPI(Pixel Per Inch,像素密度)时,目前的FMM工艺实现起来非常困难,不能满足OLED显示装置的高PPI发展要求。
发明内容
本发明的目的在于提供一种像素结构、掩膜版及显示装置,能够实现较高的分辨率。
为解决上述技术问题,本发明提供一种像素结构,包括呈阵列排列的若干像素大组,每一所述像素大组包括相邻设置且相互错位的第一像素小组和第二像素小组,第一像素小组和第二像素小组均包括三种颜色不同的子像素组,且所述三种颜色不同的子像素组在所述第一像素小组和第二像素小组中的排列顺序不同;每个子像素组包括至少两个颜色相同且分别相邻排列的子像素。
可选的,每个像素大组中的第一像素小组和第二像素小组沿第一方向相邻设置,第一像素小组和第二像素小组中的三种颜色不同的子像素组均沿第二方向依次排列,且至少一种颜色的子像素组在第一像素小组和第二像素小组中的排列位置不同。
可选的,所述三种颜色不同的子像素组分别为第一子像素组、第二子像素组和第三子像素组;在同一所述像素大组中,所述第二像素小组的第三子像素组在第二方向上的中线与所述第一像素小组中的第一子像素组和第二子像素组之间的间隙重合;或者,所述第一像素小组的第一子像素组在第二方向上的中线与所述第二像素小组中的第二子像素组和第三子像素组之间的间隙重合。
可选的,每个所述像素大组被划分为至少一个像素单元,每个像素单元均包括三种颜色的子像素。
可选的,在划分所述像素单元时,每个所述像素大组中无任何子像素被共用,或者,至少有一个子像素被共用。
可选的,在划分所述像素单元时,每个所述像素大组中的所述第一子像素小组和所述第二子像素小组中的每个子像素均被共用。
可选的,所有像素大组所划分出的所有像素单元中,一部分所述像素单元用于实现左眼显示,另一部分所述像素单元用于实现右眼显示。
本发明还提供一种用于制造上述之一的像素结构的掩膜版。
可选的,所述掩膜版的每个蒸镀开口的尺寸对应所述像素结构中至少两个颜色相同的子像素。
本发明还提供一种显示装置,包括上述之一的像素结构。
与现有技术相比,本发明的技术方案具有以下有益效果:
1、所述像素结构包括呈阵列排列的若干像素大组,每一所述像素大组包括相邻设置且相互错位的第一像素小组和第二像素小组,所述第一像素小组和第二像素小组均包括三种颜色不同的子像素组,且所述三种颜色不同的子像素组在第一像素小组和第二像素小组中的排列顺序不相同,每个子像素组均包含至少两个颜色相同的子像素,因此保证了相同颜色的子像素组呈有规律的交错排列,进而可以在制作相应的掩膜板时,每个子像素组中的至少两个颜色相同的子像素可以共用一个蒸镀开口,增加了掩膜板的强度,可降低蒸镀掩膜版制作工艺和蒸镀工艺的难度,有利于制作小尺寸的子像素,提高显示装置的PPI;
2、该像素结构的排布中三种颜色分布非常均匀,显示效果较佳,且每个子像素组包括至少两个子像素,可以根据不同的显示要求来划分相应的像素单元,每个像素单元均包括三种颜色不同的子像素,即每个像素尺寸(pitch)中均包含三种颜色,当所述三种颜色为红、绿、蓝三基色时,通过调节红、绿、蓝的显示比例而达到不同的灰度和色彩组合,可以实现真正意义上的全色显示,适用范围广;
3、每个像素大组中的至少一个子像素被两个像素小组共用而形成相应的像素单元,由此可以通过分时控制使得其中一部分像素单元用于实现左眼显示,另一部分像素单元用于实现右眼显示,进而使得包含所述像素结构的显示装置不仅能够用于2D显示,也能够用于VR和3D显示。
附图说明
图1A为现有技术中一种OLED显示面板的像素结构排布示意图;
图1B为对应图1的一种FMM的示意图;
图2A至2D是本发明具体实施例的像素结构的排布示意图;
图3是本发明具体实施例的FMM的示意图;
图4A至4H是本发明具体实施例的像素单元的划分示意图;
图5是本发明具体实施例的像素结构用于3D显示的示意图。
具体实施方式
申请人经过研究发现,传统的RGB像素结构已不能同时满足产品高PPI显示效果的要求。基于此,本发明提供一种像素结构,包括呈阵列排列的若干像素大组,每一所述像素大组包括相邻设置且相互错位的第一像素小组和第二像素小组,第一像素小组和第二像素小组均包括三种颜色不同的子像素组,且所述三种颜色不同的子像素组在所述第一像素小组和第二像素小组中的排列顺序不同;每个子像素组包括至少两个颜色相同且分别相邻排列的子像素。这种像素结构中像素大组的第一像素小组和第二像素小组相邻且错位,每个像素小组的相同颜色的两个子像素可以共用同一个蒸镀开口,减少占用空间,并增强掩膜版强度,有利于制作小尺寸的子像素,提高包含该像素结构的显示装置的PPI和分辨率。
以下结合附图对本发明提出的像素结构、掩膜版及显示装置作进一步详细说明。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的,各个附图中只表示出了相应结构的一部分,而实际产品可依据实际显示需要作相应的变化。此外,本发明中所述第一行、第二行、第一列、第二列……均是为说明本发明而以图中所示为参考标准的,并非指实际产品中的行和列。
请参考图2A,本发明一实施例提供一种像素结构,包括呈阵列排列的若干像素大组20,每一所述像素大组20包括沿X方向(第一方向)相邻设置且相互错位的第一像素小组21和第二像素小组22,第一像素小组21和第二像素小组22均包括红色(R)、绿色(G)和蓝色(B)三种颜色不同的子像素组;其中,所述第一像素小组21包括沿Y方向(第二方向)依次排列的第一子像素组201、第二子像素组202和第三子像素组203;所述第二像素小组22包括沿所述第二方向(Y方向)依次排列的第三子像素组203、第一子像素组201和第二子像素组202;每个子像素组包括至少两个颜色相同且在第一方向相邻排列的子像素。本实施例的像素结构实质上是包括两种像素组列在X方向上交替重复排列形成,且相邻两像素组列相互错位,一种像素组列是由多个第一像素小组21在Y方向上依次重复排列形成,另一种像素组列是由多个第二像素小组22在Y方向上依次重复排列形成。换言之,所有奇数列像素组列中的子像素的排列方式相同,所述偶数列像素组列中的子像素的排列方式也相同,然而奇数列像素组列和偶数列像素组列中相同颜色的子像素组并非上下对应,而是相互错开(移位)排列。其中,相邻的两像素组列中,第一像素小组21形成的像素组列(为奇数列)在Y方向上的高度高于第二像素小组22形成的像素组列(为偶数列)在Y方向上的高度,第二像素小组22形成的像素组列(为偶数列)相对第一像素小组21形成的像素组列(为奇数列)向下错位,且每个像素单元中的第一像素小组21的第一子像素组201(如图2A中21的第一行的GG)、第二子像素组202(如图2A中21的第二行的RR)之间的间隙与第二像素小组22的第三子像素组203(如图2A中22的第一行的BB)在Y轴上的中线重合,如图2A中的虚线1所示。此处需要说明的是,在本发明的其他实施例中,当像素结构中的各个子像素组中的子像素形状和/或各个子像素组的排布顺序发生变化时,图2A所示的中线重合也可以适应性的变为不重合。
下面以第一子像素组201的颜色为绿色、第二子像素组202的颜色为红色、第三个子像素组203的颜色为蓝色为例,详细说明本实施例的技术方案。
请继续参考图2A,第一子像素组201的两个子像素为沿X方向相邻放置的绿色子像素,均标记为G,这两个子像素G的形状和尺寸相同,以可以共用掩膜版的一个蒸镀开口;第二子像素组202的两个子像素为沿X方向相邻放置的红色子像素,均标记为R,这两个R子像素的形状和尺寸相同,以可以共用掩膜版的一个蒸镀开口;第三子像素组203的两个子像素为沿X方向相邻放置的蓝色子像素,均标记为B,这两个B子像素的形状和尺寸相同,以可以共用掩膜版的一个蒸镀开口。第一像素小组21中的六个子像素排列成三行两列的阵列(GG/RR/BB),且所述阵列中两列上的元素相同,所述阵列同一行上的两个元素相同。第二像素小组22中的三个颜色的子像素组的排列顺序完全不同于第一像素小组21,沿Y方向排列为第三子像素组203(B)、第一子像素组201(G)和第二子像素组202(R),也是一个三行两列的阵列(BB/GG/RR)。第二像素小组22相对第一像素小组21向下错位,且第二像素小组22的第一行(BB)子像素在Y方向上的中线与第一像素小组21的第一行(GG)和第二行(RR)之间的间隙重合,如图2A中平行与X轴并穿过BB的虚线所示。
需要说明的是,各种颜色的子像素的形状和尺寸可根据每个子像素的寿命不同来进行适应性调整。优选的,同一所述像素大组中,所有的子像素的形状和尺寸均相同;或者,其中两种颜色的子像素的形状和尺寸相同,从而可以采用同一张掩膜版来制作至少两种颜色的子像素。例如,在同一所述像素大组中,子像素R与子像素B的形状和尺寸相同,子像素G的形状与子像素R相同,但尺寸大于或小于子像素R的尺寸,由此可以采用同一张掩膜版进行两次蒸镀以分别形成子像素R和子像素B,以降低工艺成本。此外,各种颜色的子像素形状可以是条状,所述条状可以是直角矩形、圆角矩形以及缺角矩形,所述条状的矩形长宽比可以是1:1、2:1、3:1、3:2或4:3,以在像素尺寸(Pitch)或PPI一定的情况下,尽可能地优化或者增大布线空间。
另外,可以理解的是,实际生产中,各种产品的实际形状(和尺寸)与设计形状(和尺寸)之间允许存在一定偏差。一般,只要产品的实际形状(和尺寸)在设计形状(和尺寸)允许的偏差范围内,便可以达到使用要求。比如,子像素G、子像素R和子像素B的形状也可以是类矩形或者类长方形,比如说近似长方形或者近似正方形的梯形,所述梯形可以是等腰梯形或者非等腰梯形,可以是正梯形、倒梯形、向左旋转90度的梯形或向右旋转90度的梯形。在优选方案中,该梯形为等腰梯形,该等腰梯形的上底边与下底边的尺寸差值小于下底边长度的10%,并且,该等腰梯形的腰与上底边的夹角大于90度且小于100度,以及,该等腰梯形的腰与下底边的夹角大于80度且小于90度,这样,子像素G、子像素R和子像素B的形状还是大致为方形(在允许的偏差范围内),仍可获得较佳的排布效果。
此外,根据实际设计和生产需要,可以将图2A所示的像素结构向左或向右旋转90度,当然,也可以是旋转180度。比如,将图2A向左旋转90度,则得到如图2B所示的像素结构。如图2B所示,该像素结构包括呈阵列排列的若干像素大组20,每个像素大组20包括沿Y方向相邻设置的分别包括RGB三种颜色不同的子像素组的第一像素小组21和第二像素小组22;其中,所述第一像素小组21包括沿X方向依次排列的第一子像素组201、第二子像素组202和第三子像素组203;所述第二像素小组22包括沿X方向依次排列的第三子像素组203、第一子像素组201和第二子像素组202;每个子像素组包括两个颜色相同且在第一方向相邻排列的子像素,即第一像素小组21中的六个子像素排列成两行三列的阵列(GRB/GRB),且阵列两行上的元素相同,阵列同一列上的两个元素相同。第二像素小组22中的三个颜色的子像素组的位置不同于第一像素小组21,也是一个两行三列的阵列(BGR/BGR)。每个像素大组20中,第二像素小组22相对第一像素小组21向右错位,且第二像素小组22的第一列(BB)子像素在X方向上的中线与第一像素小组21的第一列(GG)和第二列(RR)之间的间隙重合,如图2B中平行与Y轴并穿过BB的虚线1所示。这种像素结构实质上是两种像素组行在Y方向上交替重复排列形成,且相邻两像素组行相互错位,一种像素组行是由多个第一像素小组21在X方向上依次排列形成,另一种像素组行是由多个第二像素小组22在X方向上依次排列形成。换言之,所有奇数行像素组行中的子像素的排列方式相同,所述偶数行像素组行中的子像素的排列方式也相同,然而奇数行像素组行和偶数行像素组行中相同颜色的子像素组并非上下对应,而是相互错开(移位)排列。
请参考图2C,本发明一实施例还提供一种像素结构,包括呈阵列排列的若干像素大组20,每一所述像素大组20包括沿X方向(第一方向)相邻设置的分别包括红色(R)、绿色(G)和蓝色(B)三种颜色不同的子像素组的第一像素小组21和第二像素小组22。相比图2A所示的实施例,本实施例的第一像素小组21和第二像素小组22的错位方向相反,具体地,所述第一像素小组21包括沿Y方向依次排列的第一子像素组201、第二子像素组202和第三子像素组203,所述第二像素小组22包括沿Y方向依次排列的第二子像素组202、第三子像素组203和第一子像素组201,每个子像素组包括两个颜色相同且在第一方向相邻排列的子像素,例如,当第一子像素组201包括同行排列的两个绿色子像素GG、第二子像素组202包括同行排列的两个红色子像素RR,第三子像素组203包括同行排列的两个蓝色子像素BB时,第一子像素组21为GG/RR/BB三行两列的阵列,第二子像素组22为RR/BB/GG三行两列的阵列。其中,同一个像素大组20中,第一像素小组21在Y方向上的高度低于第二像素小组22在Y方向上的高度,使得第二像素小组22相对第一像素小组21向上错位,且第一像素小组21的第一子像素组201在Y轴上的中线与第二像素小组22的第二子像素组202和第三子像素组203之间的间隙在Y轴上重合,即第一子像素组21的GG行相对与其相邻的第二子像素组22的RR行向下错位,第一子像素组21的GG行的中线与第二子像素组22的RR行和BB行之间的间隙重合,均为1’。本实施例的像素结构实质上是包括两种像素组列交替重复排列而成,相邻两像素组列相互错位,一种像素组列是由多个第一像素小组21在Y方向上依次排列形成,另一种像素组列是由多个第二像素小组22在Y方向上依次排列形成。换言之,所有奇数列像素组列中的子像素的排列方式相同,所述偶数列像素组列中的子像素的排列方式也相同,然而奇数列像素组列和偶数列像素组列中相同颜色的子像素组并非上下对应,而是相互错开(移位)排列。
此外,根据实际设计和生产需要,可以将图2C所示的像素结构向左或向右旋转90度,当然,也可以是旋转180度。比如,将图2C向左旋转90度,则得到如图2D所示的像素结构。如图2D所示,该像素结构包括呈阵列排列的若干像素大组20,每个像素大组20包括沿Y方向相邻设置的分别包括RGB三种颜色不同的子像素组的第一像素小组21和第二像素小组22;其中,所述第一像素小组21包括沿X方向依次排列的第一子像素组201、第二子像素组202和第三子像素组203;所述第二像素小组22包括沿X方向依次排列的第二子像素组202、第三子像素组203和第一子像素组201;每个子像素组包括两个颜色相同且在第一方向相邻排列的子像素,即第一像素小组21中的六个子像素排列成两行三列的阵列(GRB/GRB),且阵列两行上的元素相同,阵列同一列上的两个元素相同。第二像素小组22中的三个颜色的子像素组的位置不同于第一像素小组21,也是一个两行三列的阵列(RBG/RBG)。每个像素大组20中,第二像素小组22相对第一像素小组21向左错位,且第一像素小组21的第一列(GG)子像素在X方向上的中线与第二像素小组22的第一列(RR)和第二列(BB)之间的中线重合,如图2B中平行与Y轴并穿过GG的虚线1’所示。这种像素结构实质上是包括两种像素组行在Y方向上交替重复排列形成,且相邻两像素组行相互错位,一种像素组行是由多个第一像素小组21在X方向上依次排列形成,另一种像素组行是由多个第二像素小组22在X方向上依次排列形成。换言之,所有奇数行像素组行中的子像素的排列方式相同,所述偶数行像素组行中的子像素的排列方式也相同,然而奇数行像素组行和偶数行像素组行中相同颜色的子像素组并非上下对应,而是相互错开(移位)排列。
需要说明是,本发明的每个像素组中,所述第一像素小组和所述第二像素小组中的三种颜色不同的子像素组的排列顺序并不仅仅限定于上述各个实施例的列举的形式,只要至少一种颜色的子像素组在所述第一像素小组和所述第二像素小组中的排列位置(或称顺位)不同,即可满足三种颜色不同的子像素组在所述第一像素小组和所述第二像素小组中的排列顺序不同。例如:当第一像素小组中三种颜色不同的子像素组沿所述第二方向依次排列为第一子像素组、第二子像素组和第三子像素组时,所述第二像素小组中三种颜色不同的子像素组沿所述第二方向还可以依次排列为:第三子像素组、第一子像素组和第二子像素组,或者,第二子像素组、第三子像素组和第一子像素组;或者,第三子像素组、第二子像素组和第一子像素组;或者,第二子像素组、第一子像素组和第三子像素组。其中,优选的是,所述第一像素小组和所述第二像素小组中的三种颜色不同的子像素组的排列顺序有利于划分出更多的像素单元,以提高显示效果。
上述各实施例中的每个子像素组中有两个颜色相同且相邻排列的子像素,但本发明的像素结构并仅仅不限定于此,每个子像素组中也可以含有三个或三个以上的相同颜色且分别相邻设置的子像素,也可以实现本发明的技术目的,也在本发明的保护范围内。
本发明各实施例的像素结构中,每个子像素(R\G\B)均包括发光区(显示区)和非发光区(非显示区),每个子像素的发光区中包括阴极、阳极和电致发光层(亦称为有机发射层),所述电致发光层位于阴极和阳极之间,用于产生预定颜色光线以实现显示。本发明的像素结构通常需要利用三次蒸镀工艺以分别在对应的子像素的发光区中形成对应颜色(如红色、绿色或蓝色)的电致发光层。
图3为对应图2A所示像素结构的一种用于某种颜色的子像素蒸镀的FMM的示意图。如图3所示,该掩膜版具有多个蒸镀开口301,每个蒸镀开口301对应于图2A中相应位置的第一子像素组21或第二子像素组22中一个子像素组(即同行上颜色相同的两个子像素)。由于奇数列像素组列和偶数列像素组列上相同颜色的子像素组并非上下对应,而是相互错开(移位)排列,因而,用以形成同种颜色的子像素组的蒸镀掩膜版(FMM)上的蒸镀开口301也是错开排布的,因此可增加FMM的强度,尽可能避免FMM发生翘由、断裂等问题,减少蒸镀膜层晕开、偏移等影响蒸镀品质的缺陷。当所有子像素的形状和尺寸均相同时,三种颜色的子像素组的排列方式相同,因此三种颜色的子像素可以采用同一张掩膜版并通过偏位的方式分别进行相应颜色的蒸镀来形成,由此可以大大降低成本。其中,每个子像素组中的同行的两个子像素共用一个蒸镀开口301,能够减少空间占用,可以增加开口率,以提高PPI,或者在不增加开口的情况下,把现有开口做的更大一些,有利于降低工艺难度。
本发明的像素结构以“像素大组20”为单位进行阵列排布,其内部相邻的第一像素小组21和第二像素小组22相互错位,其结构相对图1A所示的常规的像素结构发生了很大变化,故其像素单元的划分(或者说显示驱动方法)也会有所变化,且被划分出的各个像素单元均包括三种颜色的子像素,以实现全色显示。本发明的像素结构不仅可以用于2D平面显示,还可以进一步借助分时控制而用于3D(立体或三维)显示。下面以图2A中所示的像素结构为例,详细说明本发明像素结构的像素单元的具体划分方式。
请参考图4A,在本发明的一实施例中,可以将每个像素大组20划分为一个像素单元P10,即每个像素单元P10均包括一个第一像素小组21和一个第二像素小组22,也就是说每个像素单元P10均包括四个R子像素、四个B子像素和四个G子像素,这种像素单元的划分方式下的每个像素单元均包括RGB三种颜色的子像素,能够实现全色显示,可以用于2D显示模式,同时子像素的数量较多,PPI提高,显示效果增强。
请参考图4B,在本发明的一实施例中,可以将每个像素大组20划分为两个像素单元,第一像素小组21为像素单元P11,第二像素小组22为像素单元P12,每个像素单元均包括两个R子像素、两个B子像素和两个G子像素,能够实现全色显示,可以用于2D显示模式,同时由于像素单元的数量是图4A所示的像素单元数量的两倍,显示效果更佳。此外还可以控制像素单元P11和P12分时显示,使得像素结构中划分出来的P11这类像素单元用于左眼显示,而像素结构中划分出来的P12这类像素单元用于右眼显示,由此可以使得该像素结构能够应用于VR和3D显示技术中。
请参考图4C,在本发明的一实施例中,可以将每个像素大组20划分为四个像素单元,第一像素小组21的两列子像素分别划分为像素单元P21、P22,第二像素小组22的两列子像素为像素单元P23和P24,每个像素单元均包括一个R子像素、一个B子像素和一个G子像素,能够实现全色显示,可以用于2D显示模式,同时由于像素单元的数量是图4B所示的像素单元数量的两倍,显示效果更佳。此外还可以控制像素单元P21至P24分时显示,使得像素结构中划分出来的P21、P23这类像素单元(位于每个子像素组左侧列的像素单元)用于左眼显示,而像素结构中划分出来的P22和P24这类像素单元(位于每个子像素组右侧列的像素单元)用于右眼显示,由此可以使得该像素结构能够应用于VR和3D显示技术中。
在本发明的一个实施例中,可以将每个像素大组20中第一像素小组21的一部分子像素和第二像素小组22中的一部分子像素划分为一个像素单元。
例如,请参考图4D,将每个像素大组20中第一像素小组21和第二像素小组22相邻的两个子像素列划分为一个像素单元P31,每个像素单元P31均包括两个R子像素、两个B子像素和两个G子像素,能够实现全色显示,可以用于2D显示模式,同时由于像素单元的数量是图4A所示的像素单元数量的两倍,因此显示效果更佳。
再例如,请参考图4E,在本发明的一个实施例中,将每个像素大组20中的第一像素小组21的第一子像素组的右侧子像素(如图4E中的21中右侧G)、第二子像素组的右侧子像素(如图4E的21中右侧R)与第二像素小组22中的第三子像素组的左侧子像素(如图4E的22中左侧B)划分为一个像素单元P41,将每个像素大组20中的第一像素小组21的第三子像素组的右侧子像素(如图4E中的21中右侧B)与第二像素小组22中的第一子像素组的左侧子像素(如图4E的22中左侧G)、第二子像素组的左侧子像素(如图4E的21中左侧R)划分为一个像素单元P42,其余子像素与其他像素大组的合作方式与像素单元P41、P42中的子像素的合作方式类似,可以参考图4E中未闭合的虚线。这种划分方式下形成的每个像素单元均包括一个R子像素、一个B子像素和一个G子像素,这种像素单元的划分方式,能够实现全色显示,可以用于2D显示模式,同时由于像素单元的数量多于图4A所示的像素单元的数量,因此显示效果更佳。此外,还可以通过分时控制,使得像素结构中划分出来的P41这类像素单元(这类像素单元包含第一子像素组21中的两个子像素)用于左眼显示,而像素结构中划分出来的P42这类像素单元(即这类像素单元包含第二子像素组22中的两个子像素)用于右眼显示,或者,使得像素结构中划分出来的P41这类像素单元(这类像素单元形成的等腰三角形的顶角开口向左)用于左眼显示,而像素结构中划分出来的P42这类像素单元(这类像素单元形成的等腰三角形的顶角开口向右)用于右眼显示,由此可以使得该像素结构能够应用于VR和3D显示技术中。
再例如,请参考图4F,将每个像素大组20中的第一像素小组21的第二子像素组的右侧子像素(如图4F中的21中右侧R)、第三子像素组的右侧子像素(如图4F的21中右侧B)与第二像素小组22中的第一子像素组的左侧子像素(如图4F的22中左侧G)划分为一个像素单元P51,所述像素大组20中的其余子像素与其他子像素的合作方式可以参考像素单元P51中的子像素的合作方式,具体如图4F中的未闭合的虚线所示,这种像素单元的划分方式下,每个像素单元P51均包括一个R子像素、一个B子像素和一个G子像素,能够实现全色显示,可以用于2D显示模式,同时由于像素单元的数量多于图4A所示的像素单元的数量,因此分辨率大大提高。
在上述各实施例中,每个像素大组20中不存在子像素共用的情况,即不存在两个像素单元共用同一个子像素的情况。在本发明的其他实施例中,同一所述像素大组20中,至少有一个子像素被共用而形成相应的像素单元。
例如,请参考图4G,每个像素大组20中,第一像素小组21的第二子像素组中的右侧列子像素R被其正上方的G(即第一像素小组21的第一子像素组中的右侧列子像素)以及第二像素小组22的第一子像素组中左侧列子像素G共用,从而形成两个像素单元P61、P62,同样地,第一像素小组21的右侧的B也被两个G子像素共用(未图示),所述像素大组20中的其余子像素与其他子像素的合作方式具体如图4F中的未闭合的虚线所示,与两个像素单元P61、P62中子像素的合作方式类似,在此不再详述。这种像素单元的划分方式下,每个像素单元均包括RBG三种颜色的子像素,能够实现全色显示,可以用于2D显示模式,同时由于像素单元的数量多于图4A所示的像素单元的数量,因此显示效果更佳。此外,还可以通过分时控制,使得像素结构中划分出来的P61这类像素单元(这类像素单元包含的G子像素位于右侧列上)用于右眼显示,而像素结构中划分出来的P62这类像素单元(即这类像素单元包含的G子像素位于左侧列上)用于左眼显示,由此可以使得该像素结构能够应用于VR和3D显示技术中。
再例如,请参考图4H,每个像素大组20中,第一像素小组21的第二子像素组RR中的右侧列子像素R和第二像素小组22中的第三子像素组BB中的左侧列子像素B被两个对角G(即第一像素小组21的第一子像素组GG中的右侧列子像素G以及第二像素小组22的第一子像素组中左侧列子像素G)共用,从而形成两个像素单元P71、P72,第一像素小组21的第三子像素组BB中的右侧列子像素B和第二像素小组22中的第一子像素组GG中的左侧列子像素G被两个对角R(即第一像素小组21的第二子像素组RR中的右侧列子像素R以及第二像素小组22的第二子像素组中左侧列子像素R)共用,从而形成两个像素单元P73、P74,第一像素小组21和第二像素小组22中其余子像素与相邻像素大组20中的相应子像素的合作方式如图4H中的虚线所示,与像素单元P71至P74中的子像素的合作方式类似,在此不再赘述。这种像素单元的划分方式下,每个像素大组20中的每个子像素均被共用,划分出的每个像素单元均包括RBG三种颜色的子像素,能够实现全色显示,可以用于2D显示模式,同时由于划分出的像素单元的数量多于图4A所示的像素单元的数量,因此显示效果更佳。此外,还可以通过分时控制,使得像素结构中划分出来的P71、P73这类像素单元(这类像素单元对应的等腰三角形的顶角开口朝向左)用于左眼显示,而像素结构中划分出来的P72、P74这类像素单元(即这类像素单元对应的等腰三角形的顶角开口朝向右)用于右眼显示,由此可以使得该像素结构能够应用于VR和3D显示技术中。具体地,请参考图5,将P71、P73这类像素单元定义为“1”,将P72、P74这类像素单元定义为“2”,第二像素小组22所形成的像素组列与其左右相邻的由第一像素小组21形成的像素组列合作而划分出的像素单元形成“1”和“2”交替排列的形式,在像素结构被驱动后,可以把像素单元“1”分配给X方向,像素单元“2”分配给Y方向,这样可实现X方向和Y方向上的像素单元的数量多于图4A所示的像素单元的数量,因此分辨率大大提高。当图2A所示的像素结构向左旋转90度后,变为图2B所示的像素结构,此时可以把向左旋转后的像素单元“1”分给Y方向,向左旋转后的像素单元“2”分给X方向,可以实现类似的显示效果。
需要说明的是,在本发明的其他实施例中,当其像素结构中的每个子像素组中含有三个或三个以上的相同颜色且分别相邻设置的子像素时,该像素结构的像素单元的划分方式可以是图4A至图4H中的像素单元划分方式的组合,例如该像素结构中的每个子像素组中含有4个子像素且存在像素共用时,可以依据图4E至图4H中任一种像素单元划分方式对该像素结构中相邻的第一像素小组和第二像素小组中紧挨在一起的两列子像素进行像素单元划分,这两个像素小组中的其余子像素列按照图4B或图4C所示的方式进行像素单元划分。
此外,各个像素单元的显示是靠各个子像素的驱动显示的内容(颜色和亮度等)混合的结果,因此各个像素单元的显示不仅与构成该像素单元的子像素的类型和数量有关,也与构成该像素单元的子像素的组合形式有关,不同组合形式的子像素构成像素单元所需要的驱动信号也不同。也就是说,在将像素结构划分为多个像素单元后,按照各像素单元所需的显示的内容为其中的各子像素提供驱动信号,以为他们分别相应的亮度,像素共用方式可达到最好的混色效果,使显示效果最佳,同时还可提高分辨率。当然,以上所举的只是几种具体的子像素共用方式,如果采用其他的共用方式也是可行的。
本发明还提供一种显示装置,其包括上述的像素结构。所述显示装置可以为OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。由于本发明的显示装置包括上述的像素结构,因此其显示均匀性高,显示质量好。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (5)

1.一种像素结构,其特征在于,包括呈阵列排列的若干像素大组,每一所述像素大组包括沿第一方向相邻设置且相互错位的第一像素小组和第二像素小组,第一像素小组和第二像素小组均包括三种颜色不同的子像素组,第一像素小组和第二像素小组中的三种颜色不同的子像素组均沿第二方向依次排列,且所述三种颜色不同的子像素组在所述第一像素小组和第二像素小组中的排列顺序不同;所述三种颜色不同的子像素组分别为第一子像素组、第二子像素组和第三子像素组,每个子像素组包括两个颜色相同且分别在第一方向相邻排列的子像素,其中,所述像素结构按照以下方式划分像素单元:
在每个像素大组中,第一像素小组的第二子像素组中的一个紧邻第二像素小组的第二子像素和第二像素小组的第三子像素组中的一个紧邻第一像素小组的第三子像素被第一像素小组的第一子像素组中的紧邻第二像素小组的第一子像素以及第二像素小组的第一子像素组中的一个紧邻第一像素小组的第一子像素共用,从而形成两个像素单元,第一像素小组的第三子像素组中的一个紧邻第二像素小组的第三子像素和第二像素小组的第一子像素组中的一个紧邻第一像素小组的第一子像素被第一像素小组的第二子像素组中的一个紧邻第二像素小组的第二子像素以及第二像素小组的第二子像素组中的一个紧邻第一像素小组的第二子像素共用,从而形成另外两个像素单元,第一像素小组和第二像素小组中其余子像素与相邻像素大组中的相应子像素按照所述共用的方式形成相应的像素单元,以使得每个像素大组中的每个子像素均被共用,划分出的每个像素单元均包括三种颜色的子像素;所划分出的所有的像素单元被定义为用于左眼显示的像素单元1以及用于右眼显示的像素单元2两类,所划分出的所有的像素单元形成所述像素单元1和所述像素单元2交替排列的形式,所述像素结构用于通过分时控制所有的所述像素单元1分配给第一方向和第二方向中的一个方向以用于左眼显示,所有的所述像素单元2分配给第一方向和第二方向中的另一个方向以用于右眼显示,继而实现3D显示;所述像素结构的排布中三种颜色分布均匀。
2.如权利要求1所述的像素结构,其特征在于,在同一所述像素大组中,所述第二像素小组的第三子像素组在第二方向上的中线与所述第一像素小组中的第一子像素组和第二子像素组之间的间隙重合;或者,所述第一像素小组的第一子像素组在第二方向上的中线与所述第二像素小组中的第二子像素组和第三子像素组之间的间隙重合。
3.一种用于制造权利要求1或2中任一项所述的像素结构的掩膜版。
4.如权利要求3所述的掩膜版,其特征在于,所述掩膜版的每个蒸镀开口的尺寸对应所述像素结构中至少两个颜色相同的子像素的尺寸。
5.一种显示装置,包括权利要求1或2所述的像素结构。
CN201710776283.2A 2017-08-31 2017-08-31 像素结构、掩膜版及显示装置 Active CN108511482B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201710776283.2A CN108511482B (zh) 2017-08-31 2017-08-31 像素结构、掩膜版及显示装置
PCT/CN2018/096950 WO2019042048A1 (zh) 2017-08-31 2018-07-25 像素结构、掩膜版及显示装置
TW107127080A TWI673862B (zh) 2017-08-31 2018-08-03 像素結構
US16/598,291 US11164910B2 (en) 2017-08-31 2019-10-10 Pixel structures with at least two sub-pixels having a same color

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710776283.2A CN108511482B (zh) 2017-08-31 2017-08-31 像素结构、掩膜版及显示装置

Publications (2)

Publication Number Publication Date
CN108511482A CN108511482A (zh) 2018-09-07
CN108511482B true CN108511482B (zh) 2019-07-23

Family

ID=63374443

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710776283.2A Active CN108511482B (zh) 2017-08-31 2017-08-31 像素结构、掩膜版及显示装置

Country Status (1)

Country Link
CN (1) CN108511482B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110827706A (zh) * 2019-11-22 2020-02-21 武汉天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN114203092B (zh) * 2021-12-21 2023-11-28 深圳市华星光电半导体显示技术有限公司 显示面板及显示面板的驱动方法
CN116261380A (zh) * 2023-05-09 2023-06-13 寰采星科技(宁波)有限公司 一种高分辨率oled显示屏的制作方法及高分辨率oled显示屏

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104332486A (zh) * 2014-10-29 2015-02-04 上海和辉光电有限公司 Oled像素排列结构
CN105242436A (zh) * 2015-11-06 2016-01-13 上海天马有机发光显示技术有限公司 一种阵列基板、显示面板及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5333050B2 (ja) * 2009-08-25 2013-11-06 ソニー株式会社 立体映像表示装置および立体映像表示装置の製造方法
CN102053406B (zh) * 2009-11-09 2012-07-25 李文峰 立体显示器
KR101255710B1 (ko) * 2010-05-14 2013-04-17 엘지디스플레이 주식회사 영상표시장치
KR101859483B1 (ko) * 2012-03-06 2018-06-27 엘지디스플레이 주식회사 입체 영상 표시 장치 및 그 제조 방법
CN103578392B (zh) * 2012-08-09 2016-07-27 瀚宇彩晶股份有限公司 裸眼式立体显示器及其驱动方法
KR20140082480A (ko) * 2012-12-24 2014-07-02 삼성디스플레이 주식회사 나안용 입체 표시 장치
CN106469743A (zh) * 2015-08-14 2017-03-01 昆山工研院新型平板显示技术中心有限公司 像素结构、oled显示面板及其制作方法
CN106653792B (zh) * 2015-11-03 2019-10-29 上海和辉光电有限公司 显示面板及其像素阵列
CN107086239A (zh) * 2017-04-21 2017-08-22 京东方科技集团股份有限公司 像素结构及其制备方法和显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104332486A (zh) * 2014-10-29 2015-02-04 上海和辉光电有限公司 Oled像素排列结构
CN105242436A (zh) * 2015-11-06 2016-01-13 上海天马有机发光显示技术有限公司 一种阵列基板、显示面板及显示装置

Also Published As

Publication number Publication date
CN108511482A (zh) 2018-09-07

Similar Documents

Publication Publication Date Title
CN207320118U (zh) 像素结构、掩膜版及显示装置
US10971555B2 (en) Pixel structure and display apparatus
CN107293571B (zh) Oled显示面板的像素排列结构及oled显示面板
CN108511481B (zh) 像素结构及显示装置
CN104576695B (zh) Oled像素排列结构及显示装置
US9735207B2 (en) Display substrate and driving method thereof, display apparatus
CN104916661B (zh) 像素结构、掩膜板、有机电致发光显示面板及显示装置
CN110364558B (zh) 像素排布结构及显示面板
US11164910B2 (en) Pixel structures with at least two sub-pixels having a same color
CN110335892A (zh) 像素排布结构、显示面板及显示装置
CN107731870A (zh) 有机发光二极管像素结构及包含其的显示面板、显示装置
KR102466271B1 (ko) 픽셀 구조체, oled 디스플레이 디바이스, 및 구동 방법
CN108511480A (zh) 像素结构以及oled显示装置
CN109427852B (zh) 像素结构、掩膜版及显示装置
CN107086239A (zh) 像素结构及其制备方法和显示装置
CN108155204A (zh) 一种像素排列结构、显示装置及掩膜板
CN106653799A (zh) 像素结构以及包含所述像素结构的oled显示面板
CN207425858U (zh) 一种像素结构及oled显示面板
CN108091667A (zh) 像素结构及包含所述像素结构的oled显示面板
CN108321179A (zh) 像素结构、掩膜板及显示装置
CN110224016A (zh) 像素结构及显示面板
CN108510895B (zh) 像素结构、掩膜版及显示装置
CN108511482B (zh) 像素结构、掩膜版及显示装置
CN108321178A (zh) 像素结构、掩膜板及显示装置
CN110133885A (zh) 像素排列结构、显示基板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant