CN108399888B - 像素驱动电路及其驱动方法、像素电路和显示面板 - Google Patents
像素驱动电路及其驱动方法、像素电路和显示面板 Download PDFInfo
- Publication number
- CN108399888B CN108399888B CN201810530274.XA CN201810530274A CN108399888B CN 108399888 B CN108399888 B CN 108399888B CN 201810530274 A CN201810530274 A CN 201810530274A CN 108399888 B CN108399888 B CN 108399888B
- Authority
- CN
- China
- Prior art keywords
- circuit
- control
- transistor
- coupled
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明的实施例涉及像素驱动电路及其驱动方法、像素电路和显示面板。像素驱动电路可包括复位电路、数据写入电路、补偿电路、驱动晶体管、存储电路以及发光控制电路。复位电路耦接到第一控制端、第一电压端和第一节点。数据写入电路耦接到第一控制端、数据信号端和驱动晶体管的控制极。补偿电路耦接到第一控制端、驱动晶体管的控制极、驱动晶体管的第一极。存储电路的第一端耦接到第一节点,其第二端耦接到驱动晶体管的第二极。发光控制电路耦接到第一节点、驱动晶体管的控制极、驱动晶体管的第一极、驱动晶体管的第二极、第二控制端和第一电压端。
Description
技术领域
本发明涉及显示技术领域。具体地,涉及像素驱动电路及其驱动方法、像素电路和显示面板。
背景技术
随着显示技术的进步,相对于传统的液晶显示(Liquid Crystal Display,LCD)装置,新一代的有机发光二极管(Organic Light Emitting Diode,OLED)显示装置具有更低的制造成本,更快的反应速度,更高的对比度,更广的视角,更大的工作温度范围,不需要背光单元,色彩鲜艳及轻薄等优点,因此OLED显示技术成为当前发展最快的显示技术。
当前OLED的主流发展方向是通过改变直接驱动OLED发光的驱动晶体管的栅极电压,来控制驱动晶体管的源极与漏极之间电流的大小以实现发光亮度的变化。然而在制作驱动晶体管的过程中,由于工艺偏差会导致不同位置的驱动晶体管的阈值电压存在差异。并且随着工作时间延迟及使用环境改变,驱动晶体管的阈值电压会发生漂移,会导致显示异常。
发明内容
本发明的实施例提供了一种像素驱动电路、像素电路、显示面板和用于驱动像素驱动电路的方法,能够补偿驱动晶体管Td的阈值电压Vth,使得流至发光器件的驱动电流与驱动晶体管的阈值电压Vth无关。
根据本发明的第一方面,提供了一种像素驱动电路。像素驱动电路包括复位电路、数据写入电路、补偿电路、驱动晶体管、存储电路以及发光控制电路。所述复位电路耦接到第一控制端、第一电压端和第一节点,并被配置为根据来自所述第一控制端的第一控制信号和来自所述第一电压端的第一电压,复位所述第一节点的电压。所述数据写入电路耦接到所述第一控制端、数据信号端和所述驱动晶体管的控制极,并被配置为根据来自所述第一控制端的第一控制信号,将来自所述数据信号端的数据信号提供给所述驱动晶体管的控制极。所述补偿电路耦接到所述第一控制端、所述驱动晶体管的控制极、所述驱动晶体管的第一极,并被配置为对所述驱动晶体管的阈值电压进行补偿。所述存储电路的第一端耦接到所述第一节点,所述存储电路的第二端耦接到所述驱动晶体管的第二极,并被配置为存储用于所述驱动晶体管的驱动电压。所述发光控制电路耦接到所述第一节点、所述驱动晶体管的控制极、所述驱动晶体管的第一极、所述驱动晶体管的第二极、第二控制端和所述第一电压端,并被配置为根据来自所述第二控制端的第二控制信号,控制所述驱动晶体管对发光器件的驱动。
在本发明的实施例中,所述发光控制电路包括第一控制电路、第二控制电路和第三控制电路。所述第一控制电路耦接到所述第一电压端、所述第二控制端和所述驱动晶体管的第一极,并被配置为根据所述第二控制信号,将所述第一电压提供给所述驱动晶体管的第一极。所述第二控制电路耦接到所述驱动晶体管的控制极、所述第二控制端和所述第一节点,并被配置为根据所述第二控制信号,将所述存储电路中存储的所述驱动电压提供给所述驱动晶体管的控制极。所述第三控制电路耦接到所述驱动晶体管的第二极、所述第二控制端和所述发光器件,并被配置为根据所述第二控制信号,使所述驱动晶体管向所述发光器件提供驱动电流。
在本发明的实施例中,所述第一控制电路包括第一晶体管。所述第一晶体管的控制极耦接到所述第二控制端,所述第一晶体管的第一极耦接到所述第一电压端,所述第一晶体管的第二极连接到所述驱动晶体管的第一极。
在本发明的实施例中,所述第二控制电路包括第二晶体管。所述第二晶体管的控制极耦接到所述第二控制端,所述第二晶体管的第一极耦接到所述第一节点,且所述第二晶体管的第二极耦接到所述驱动晶体管的控制极。
在本发明的实施例中,所述第三控制电路包括第三晶体管。所述第三晶体管的控制极耦接到所述第二控制端,所述第三晶体管的第一极耦接到所述驱动晶体管的第二极,所述第三晶体管的第二极耦接到所述发光器件。
在本发明的实施例中,所述存储电路包括电容器。所述电容器的第一端耦接到所述第一节点,所述电容器的第二端耦接到所述驱动晶体管的第二极。
在本发明的实施例中,所述补偿电路包括第四晶体管。所述第四晶体管的控制极耦接到所述第一控制端,所述第四晶体管的第一极耦接到所述驱动晶体管的控制极,所述第四晶体管的第二极耦接到所述驱动晶体管的第一极。
在本发明的实施例中,所述数据写入电路包括第五晶体管。所述第五晶体管的控制极耦接到所述第一控制端,所述第五晶体管的第一极耦接到所述数据信号端,所述第五晶体管的第二极耦接到所述驱动晶体管的控制极。
在本发明的实施例中,所述复位电路包括第六晶体管。所述第六晶体管的控制极耦接到所述第一控制端,所述第六晶体管的第一极耦接到所述第一电压端,所述第六晶体管的第二极耦接到所述第一节点。
在本发明的实施例中,所述发光控制电路还包括第四控制电路,所述第四控制电路耦接到所述第一控制端、所述发光器件和所述第三控制电路,并被配置为根据所述第一控制信号,使得来自所述驱动晶体管的所述驱动电流被提供给所述发光器件。
在本发明的实施例中,所述第四控制电路包括第七晶体管。所述第七晶体管的控制极耦接到所述第一控制端,所述第七晶体管的第一极耦接到所述第三晶体管的第二极,所述第七晶体管的第二极耦接到所述发光器件。
根据本发明的第二方面,提供了一种像素电路。该像素电路包括如上根据本发明的第一方面的像素驱动电路和与所述像素驱动电路耦接的发光器件。
在本发明的实施例中,所述发光器件包括有机发光二极管。
根据本发明的第三方面,提供了一种显示面板。该显示面板包括如上根据本发明的第二方面的像素电路。
根据本发明的第四方面,提供了一种用于驱动如上根据本发明的第一方面的像素驱动电路的方法。在该方法中,向所述第一控制端提供处于第一电平的第一控制信号以启用所述复位电路、所述数据写入电路和所述补偿电路,以使得所述驱动晶体管的阈值电压被存储在所述存储电路中,以及向所述第二控制端提供处于第二电平的第二控制信号以禁用所述发光控制电路。然后,向所述第一控制端提供处于第二电平的第一控制信号以禁用所述复位电路、所述数据写入电路和所述补偿电路,以及向所述第二控制端提供处于第一电平的第二控制信号以启用所述发光控制电路,从而驱动发光器件发光。
附图说明
为了更清楚地说明本发明的实施例的技术方案,下面将对实施例的附图进行简要说明,应当知道,以下描述的附图仅仅涉及本发明的一些实施例,而非对本发明的限制,其中:
图1是根据本发明的实施例的像素驱动电路的示意性框图;
图2是根据本发明的实施例的像素驱动电路的示例性框图;
图3是根据本发明的实施例的像素驱动电路的示例性电路图;
图4是用于根据本发明的实施例的像素驱动电路的各信号的时序图;
图5是根据本发明的实施例的用于驱动像素驱动电路的方法的示意图;
图6是根据本发明的实施例的像素电路的示意图;
图7是根据本发明的实施例的显示面板的示意图。
具体实施方式
为了使本发明的实施例的目的、技术方案和优点更加清楚,下面将接合附图,对本发明的实施例的技术方案进行清楚、完整的描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域技术人员在无需创造性劳动的前提下所获得的所有其他实施例,也都属于本发明保护的范围。
当介绍本发明的元素及其实施例时,冠词“一”、“一个”、“该”和“所述”旨在表示存在一个或者多个要素。用语“包含”、“包括”、“含有”和“具有”旨在包括性的并且表示可以存在除所列要素之外的另外的要素。
出于下文表面描述的目的,如其在附图中被标定方向那样,术语“上”、“下”、“左”、“右”“垂直”、“水平”、“顶”、“底”及其派生词应涉及发明。术语“上覆”、“在……顶上”、“定位在……上”或者“定位在……顶上”意味着诸如第一结构的第一要素存在于诸如第二结构的第二要素上,其中,在第一要素和第二要素之间可存在诸如界面结构的中间要素。术语“接触”意味着连接诸如第一结构的第一要素和诸如第二结构的第二要素,而在两个要素的界面处可以有或者没有其它要素。
除非另外定义,否则在此使用的所有术语(包括技术和科学术语)具有与本发明主题所属领域的技术人员所通常理解的相同含义。进一步将理解的是,诸如在通常使用的词典中定义的那些的术语应解释为具有与说明书上下文和相关技术中它们的含义一致的含义,并且将不以理想化或过于正式的形式来解释,除非在此另外明确定义。如在此所使用的,将两个或更多部分“连接”或“耦接”到一起的陈述应指这些部分直接结合到一起或通过一个或多个中间部件结合。
在本发明的所有实施例中,由于晶体管的源极和漏极(发射极和集电极)是对称的,并且N型晶体管和P型晶体管的源极和漏极(发射极和集电极)之间的导通电流方向相反,因此在本发明的实施例中,统一将晶体管的受控中间端称为控制极,信号输入端称为第一极,信号输出端称为第二极。本发明的实施例中所采用的晶体管主要是开关晶体管。另外,诸如“第一”和“第二”的术语仅用于将一个部件(或部件的一部分)与另一个部件(或部件的另一部分)区分开。
图1是根据本发明的实施例的像素驱动电路100的示意性框图。如图1所示,像素驱动电路100可包括:复位电路111、数据写入电路112、补偿电路113、驱动晶体管Td、存储电路114以及发光控制电路115。
复位电路111可以耦接到第一控制端CT1、第一电压端VT1和第一节点N1,并可根据来自第一控制端CT1的第一控制信号VCT1和来自第一电压端VT1的第一电压VVT1,来复位第一节点N1的电压。在本发明的实施例中,当向第一控制端CT1提供控制信号以启用复位电路111时,来自第一电压端VT1的第一电压VVT1可以通过复位电路111而被提供至第一节点N1。
数据写入电路112耦接到第一控制端CT1、数据信号端data和驱动晶体管Td的控制极,并可根据来自第一控制端CT1的第一控制信号VCT1,将来自数据信号端data的数据信号Vdata提供给驱动晶体管Td的控制极。在本发明的实施例中,当向第一控制端CT1提供控制信号以启用数据写入电路112时,来自数据信号端data的数据信号可以通过数据写入电路112而被提供至驱动晶体管Td的控制极。
补偿电路113耦接到第一控制端CT1、驱动晶体管Td的控制极、驱动晶体管Td的第一极,并可对驱动晶体管Td的阈值电压Vth进行补偿。在本发明的实施例中,当向第一控制端CT1提供控制信号以启用补偿电路113时,补偿电路113将驱动晶体管Td的第一极和驱动晶体管Td的控制极电连接,使得驱动晶体管Td形成二极管连接。此时,驱动晶体管Td的第一极和第二极之间的电压差与阈值电压Vth相等。该电压差被存储在存储电路114中,以在驱动晶体管Td驱动发光器件120发光时,对驱动晶体管的阈值电压Vth进行补偿。
存储电路114的第一端耦接到第一节点N1,第二端耦接到驱动晶体管Td的第二极。存储电路114可存储用于驱动晶体管Td的驱动电压。
发光控制电路115耦接到第一节点N1、驱动晶体管Td的控制极、驱动晶体管Td的第一极、驱动晶体管Td的第二极、第二控制端CT2和第一电压端VT1,并可根据来自第二控制端CT2的第二控制信号VCT2,来控制驱动晶体管Td对发光器件120的驱动。
根据本发明的实施例的像素驱动电路能够补偿驱动晶体管Td的阈值电压Vth,使得流至发光器件的驱动电流与驱动晶体管的阈值电压Vth无关。因此,能够避免由于驱动晶体管的阈值电压导致的驱动电流的偏移,从而能够提高发光器件的亮度均匀性和稳定性。
图2是根据本发明的实施例的像素驱动电路100的示例性框图。如图2所示,发光控制电路115可以包括第一控制电路1151、第二控制电路1152和第三控制电路1153。像素驱动电路的其余部件可以参考图1所示的实施例,这里不再冗述。
第一控制电路1151耦接到第一电压端VT1、第二控制端CT2和驱动晶体管Td的第一极。第一控制电路1151能够根据来自第二控制端端CT2的第二控制信号VCT2,控制来自第一电压端VT1的第一电压VVT1向驱动晶体管Td的第一极的输入。在一个实施例中,当第二控制信号VCT2使能第一控制电路1151时,第一电压VVT1被提供给驱动晶体管Td的第一极。
第二控制电路1152耦接到驱动晶体管Td的控制极、第二控制端CT2和第一节点N1。第二控制电路1152能够根据来自第二控制端端CT2的第二控制信号VCT2,将存储电路114中存储的驱动电压提供给驱动晶体管Td的控制极。在一个实施例中,当第二控制信号VCT2使能第二控制电路1152时,存储电路114所存储的电压差能够输入至驱动晶体管Td的控制极。
第三控制电路1153耦接到驱动晶体管Td的第二极、第二控制端CT2和发光器件120。第三控制电路1153能够根据来自第二控制端CT2的第二控制信号VCT2,控制来自驱动晶体管Td的第二极的信号向发光器件120的输入。在一个实施例中,当第二控制信号VCT2使得第三控制电路1153导通时,使驱动晶体管Td向发光器件120提供驱动电流。
如图2所示,发光控制电路115还可以包括第四控制电路1154。第四控制电路1154耦接到第一控制端CT1、发光器件120和诸如第三晶体管T3的第三控制电路1153。第四控制电路1154能够根据来自第一控制端CT1的第一控制信号VCT1,使得来自驱动晶体管Td的驱动电流被提供给发光器件120。在一个实施例中,当第一控制信号VCT1使得第四控制电路1154导通时,来自驱动晶体管Td的驱动电流能够被提供给发光器件120
图3是根据本发明的实施例的像素驱动电路100的示例性电路图。如图3所示,第一控制电路1151可包括第一晶体管T1。第一晶体管T1的控制极耦接到第二控制端CT2,第一晶体管T1的第一极耦接到第一电压端VT1,第一晶体管T1的第二极耦接到驱动晶体管Td的第一极。
第二控制电路1152可以包括第二晶体管T2。第二晶体管T2的控制极耦接到第二控制端CT2,第二晶体管T2的第一极耦接到第一节点N1,第二晶体管T2的第二极耦接到驱动晶体管Td的控制极。
第三控制电路1153可以包括第三晶体管T3。第三晶体管T3的控制极耦接到第二控制端CT2,第三晶体管T3的第一极耦接到驱动晶体管Td的第二极,第三晶体管T3的第二极耦接到发光器件120。
存储电路114可以包括电容器C1。电容器C1的第一端耦接到第一节点N1,电容器C1的第二端耦接到驱动晶体管Td的第二极。
补偿电路113可以包括第四晶体管T4。第四晶体管T4的控制极耦接到第一控制端CT1,第四晶体管T4的第一极耦接到驱动晶体管Td的控制极,第四晶体管的第二极耦接到驱动晶体管Td的第一极。
数据写入电路112可以包括第五晶体管T5。第五晶体管T5的控制极耦接到所述第一控制端CT1,第五晶体管T5的第一极耦接到数据信号端data,第五晶体管T5的第二极耦接到驱动晶体管Td的控制极。
复位电路111可以包括第六晶体管T6。第六晶体管T6的控制极耦接到第一控制端CT1,第六晶体管T6的第一极耦接到第一电压端VT1,第六晶体管T6的第二极耦接到第一节点N1。
在本发明的实施例中,第四控制电路1154可以包括第七晶体管T7。第七晶体管T7的控制极耦接到述第一控制端CT1,第七晶体管T7的第一极耦接到第三晶体管T3的第二极,第七晶体管T7的第二极耦接到发光器件120。除了控制第三控制电路1153向发光器件120的输入之外,第七晶体管T7还可以降低如果第二控制端CT2的第二控制信号VCT2发生异常而可能对发光器件120造成的不良影响。
在本发明的实施例中,第七晶体管T7的类型与第四晶体管T4、第五晶体管T5和第六晶体管T6的类型不同。在通过第一控制信号VCT1导通第四晶体管T4、第五晶体管T5和第六晶体管T6以及通过第二控制信号VCT2截止第一晶体管T1、第二晶体管T2和第三晶体管T3时,由于第七晶体管T7的类型与第四、第五和第六晶体管的类型不同,因此,第七晶体管T7截止。此时,如果第二控制信号VCT2出现异常使得第一晶体T1、第二晶体管T2和第三晶体管T3临时导通,则由于第七晶体管T7截止,因此,发光器件120仍然不会被驱动而发光。这样,第七晶体管T7能够降低由于第二控制信号VCT2的异常而导致的对发光器件120的不良影响。在一个实施例中,第四晶体管T4、第五晶体管T5和第六晶体管T6是N型晶体管,第七晶体管T7是P型晶体管。在一个实施例中,第四晶体管T4、第五晶体管T5和第六晶体管T6是P型晶体管,第七晶体管T7是N型晶体管。考虑到实际生产应用,第一晶体管T1、第二晶体管T2、第三晶体管T3的类型可以与第四晶体管T4、第五晶体管T5和第六晶体管T6的类型相同。在一个实施例中,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5和第六晶体管T6是N型晶体管,第七晶体管T7是P型晶体管。在另一个实施例中,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5和第六晶体管T6是P型晶体管,第七晶体管T7是N型晶体管。
图4是根据本发明的实施例的像素驱动电路的各信号的时序图。下面结合图4所示的时序图,对图3所示的实施例的像素驱动电路的工作过程进行详细描述。在以下的描述中,以驱动晶体管、第一至第六晶体管都是N型晶体管,第七晶体管是P型晶体管为示例进行描述。
第一阶段S11,如图4所示,向第一控制端CT1提供处于高电平的第一控制信号VCT1以及向第二控制端CT2提供处于低电平的第二控制信号VCT2。需要指出,本文中的高电平与低电平是指相对于彼此而言较高和较低的两个预设电压,仅用于区分电压是否能够使得晶体管导通,并没有限制电压的值。例如,“高电平”可以是3.3V、5V等,“低电平”可以是0V、-3.3V、-5V等。本领域技术人员可以根据所选用的器件及所采用的电路结构对高电平和低电平进行设置,本发明对此不做限制。
向第一控制端CT1输入的高电平使得第四晶体管T4、第五晶体管T5和第六晶体管T6导通,而向第二控制端CT2输入的低电平使得第一晶体管T1、第二晶体管T2和第三晶体管T3截止。此时,发光器件120不发光。
由于第六晶体管T6导通,来自第一电压端VT1的第一电压VVT1(例如,电源电压VDD)能够通过第六晶体管T6而被提供给第一节点N1,使得第一节点N1的电压被复位成VVT1。
由于第五晶体管T5导通,来自数据信号端data的数据信号Vdata能够通过第五晶体管T5而被提供给驱动晶体管Td的控制极,使得驱动晶体管Td的控制极的电压为Vdata。数据信号端data的数据信号Vdata为高电平,使得驱动晶体管Td导通。由于第四晶体管T4导通,通过第五晶体管T5输入的数据信号Vdata能够通过第四晶体管T4而被提供至驱动晶体管Td的第一极,使得驱动晶体管Td的第一极的电压为Vdata。由于驱动晶体管Td导通且其控制极和第一极的电压均为Vdata,因此,驱动晶体管Td的第二极的输出的电压为Vdata-Vth。
由于第一节点N1和电容器C1的第一端耦接,电容器C1的第一端的电压为VC1=VVT1。由于驱动晶体管Td的第二极和电容器C1的第二端耦接,电容器C1的第二端的电压为VC2=Vdata-Vth。因此,进行充电后的电容器C1的第一端和第二端的电压差为△Vc=VC1-VC2=VVT1-(Vdata-Vth)。从而,数据信号Vdata和驱动晶体管的阈值电压Vth在第一阶段能够被存储在电容器C1中。
第二阶段S31,如图4所示,向第一控制端CT1提供处于低电平的第一控制信号VCT1以及向第二控制端CT2提供处于高电平的第二控制信号VCT2。向第一控制端CT1输入的低电平使得第四晶体管T4、第五晶体管T5和第六晶体管T6截止,而向第二控制端CT2输入的高电平使得第一晶体管T1、第二晶体管T2和第三晶体管T3导通。在第二阶段,由于第二晶体管T2导通,电容器C1的第一端的电压能够通过第二晶体管T2而输入至驱动晶体管Td的控制极,导致驱动晶体管Td也导通。因此,电流可以从第一电压端VT1流向发光器件120,使得发光器件120发光。
由于第六晶体管T6截止,不存在对电容器C1的来自第一电压端VT1的充电。由于第五晶体管T5和第四晶体管T4截止,所以数据信号端data的数据信号Vdata不会影响驱动晶体管Td的控制极和第一极的电压。
第二电压端VT2可以接地。假设第二电压端VT2接地且第二节点N2处的电压标记为V1,则驱动晶体管Td的第二极的电压和电容器C1的第二端的电压也为V1。
由于电容器在第一阶段的充电结束后和第二阶段的放电开始时的两端的电压差△Vc保持不变,所以,在第二阶段开始时,电容器C1的第一端的电压为VC1’==VVT1-(Vdata-Vth)+V1。
由于第二阶段第二晶体管T2导通,因此此时电容器C1的第一端的电压VC1’能够通过第二晶体管T2而输入至驱动晶体管Td的控制极,使得驱动晶体管Td的控制极的电压也为VC1’=VVT1-(Vdata-Vth)+V1。由于驱动晶体管为N型晶体管,因此其第一极为漏极且第二极为源极。从而,在该阶段,驱动晶体管Td的栅极电压VG=VVT1-(Vdata-Vth)+V1,其源极电压Vs=V1,所以驱动晶体管Td的栅极和源极电压差VGS=VG-Vs=[VVT1-(Vdata-Vth)+V1]-V1=VVT1-Vdata+Vth。
诸如OLED的发光器件的驱动电流I满足:I=K(VGS-Vth)2,其中,K为常量。从而,发光器件120在第二阶段的驱动电流I120满足:
I120=K[(VVT1-Vdata+Vth)-Vth]2=K(VVT1-Vdata)2。
通过以上公式可以看出,发光器件120的驱动电流I120与驱动晶体管Td的阈值电压无关。因此,本发明的实施例的像素驱动电路能够避免由驱动晶体管的阈值电压导致的驱动电流的偏移,从而能够提高发光器件的亮度均匀性和稳定性。
对于图3所示出的像素驱动电路还包括诸如第七晶体管T7的第四控制电路1154的情况,可以将第七晶体管T7的类型设置为与其它晶体管都不同。例如,将第七晶体管T7设置为P型,而其它晶体管均为N型。将图4所示的时序用于包括第七晶体管T7的像素驱动电路时,对于第一阶段S11,由于第一控制端CT1向第七晶体管T7的控制极输入高电平,第七晶体管T7截止;对于第二阶段S31,由于第一控制端CT1向第七晶体管T7的控制极输入低电平,第七晶体管T7导通,像素驱动电路的其余部件的工作过程和上述的像素驱动电路的工作过程一致,这里不再冗述。
第七晶体管T7可以降低第二控制端CT2的第二控制信号VCT2异常对发光器件的不良影响。例如,在向第一控制端CT1输入高电平的第一控制信号VCT1且向第二控制端CT2输入为低电平的第二控制信号VCT2的第一阶段时,若第二控制信号VCT2出现诸如尖峰(高电平)的异常,则由于第一控制端CT1向第七晶体管T7的控制极输入的第一控制信号VCT1为高电平使得第七晶体管T7截止,所以发光器件120依然不发光。
图5是根据本发明的实施例的用于驱动像素驱动电路的方法的示意图。在该方法中,像素驱动电路可以是如图1至4所示的像素驱动电路100。
如图5所示,在第一阶段S11,向第一控制端CT1提供处于第一电平的第一控制信号VCT1以启用复位电路111、数据写入电路112和补偿电路113,以使得驱动晶体管Td的阈值电压Vth被存储在存储电路114中。另外,向第二控制端CT2提供处于第二电平的第二控制信号VCT2以禁用发光控制电路120。复位电路111的启用导致来自第一信号端VT1的信号能够被提供给存储电路114的第一端。输入写入电路112和补偿电路113的启用导致阈值补偿电压(即,Vdata-Vth)能够被提供给存储电路114的第二端。存储电路114的第一端和第二端的电压差为VVT1-(Vdata-Vth)。
在如图3所示的像素驱动电路100的情况下,如果第一至第六晶体管都是N型晶体管,则第一电平是高电平,第二电平是低电平。如果第一至第六晶体管都是P型晶体管,则第一电平是低电平,第二电平是高电平。
在如图4所示的像素驱动电路100的情况下,如果第一至第六晶体管都是N型晶体管,第七晶体管T7是P型晶体管,则第一电平是高电平,第二电平是低电平。如果第一至第六晶体管都是P型晶体管,第七晶体管T7是N型晶体管,则第一电平是低电平,第二电平是高电平。
如图5所示,在第二阶段S31,向第一控制端CT1提供处于第二电平的第一控制信号VCT1以禁用复位电路111、数据写入电路112和补偿电路113。另外,向第二控制端CT2提供处于第一电平的第二控制信号VCT2以启用发光控制电路150,从而驱动发光器件120发光。存储电路114所存储的电压差VVT1-(Vdata-Vth)可以通过发光控制电路115或第二发光控制电路1153或第二晶体管提供给驱动晶体管Td的控制极。驱动晶体管Td的栅极和源极电压差VGS为在步骤S11结束时存储电路114所存储的电压差,即,VGS=VVT1-Vdata+Vth。
诸如OLED的发光器件的驱动电流I满足:I=K(VGS-Vth)2,其中,K为常量。从而,发光器件120的驱动电流I120满足:
I120=K[(VVT1-Vdata+Vth)-Vth]2=K(VVT1-Vdata)2。
由此可以看出,发光器件120的驱动电流I120与驱动晶体管Td的阈值电压Vth无关。
从上述的像素驱动电路的工作过程可以看出,本发明的实施例提供的像素驱动电路,能够补偿驱动晶体管Td的阈值电压Vth,使得流至发光器件的驱动电流与驱动晶体管的阈值电压Vth无关,从而能够提高发光器件的发光质量。
图6是根据本发明的实施例的像素电路500的示意图。如图6所示,根据本发明的像素电路500包括像素驱动电路100和与像素驱动电路100耦接的发光器件120。像素驱动电路100可以是如图1至4所示出的像素驱动电路。
在本发明的实施例中,发光器件120可包括有机发光二极管(OLED)。有机发光二极管可包括阳极、阴极和设置在二者之间的发光材料。有机发光二极管的阳极可以连接到第三晶体管T3的第二极。
图7是根据本发明的实施例的显示面板600的示意图。如图7所示,显示面板600可包括如图6所示的像素电路500。本发明的实施例提供的显示面板600可以用于任何具有显示功能的产品或部件。具有显示功能的产品或部件包括但不限制于:显示面板、可穿戴设备、移动电话、平板电脑、电视机、笔记本电脑、数码相框、导航仪等。
已经描述了某特定实施例,这些实施例仅通过举例的方式展现,而且不旨在限制本发明的范围。事实上,本文所描述的新颖实施例可以以各种其它形式来实施;此外,可在不脱离本发明的精神下,做出以本文所描述的实施例的形式的各种省略、替代和改变。所附权利要求以及它们的等价物旨在覆盖落在本发明范围和精神内的此类形式或者修改。
Claims (15)
1.一种像素驱动电路,包括:复位电路、数据写入电路、补偿电路、驱动晶体管、存储电路以及发光控制电路,其中,
所述复位电路耦接到第一控制端、第一电压端和第一节点,并被配置为根据来自所述第一控制端的第一控制信号和来自所述第一电压端的第一电压,复位所述第一节点的电压;
所述数据写入电路耦接到所述第一控制端、数据信号端和所述驱动晶体管的控制极,并被配置为根据来自所述第一控制端的第一控制信号,将来自所述数据信号端的数据信号提供给所述驱动晶体管的控制极;
所述补偿电路耦接到所述第一控制端、所述驱动晶体管的控制极、所述驱动晶体管的第一极,并被配置为对所述驱动晶体管的阈值电压进行补偿;
所述存储电路的第一端耦接到所述第一节点,所述存储电路的第二端耦接到所述驱动晶体管的第二极,并被配置为存储用于所述驱动晶体管的驱动电压;
所述发光控制电路耦接到所述第一节点、所述驱动晶体管的控制极、所述驱动晶体管的第一极、所述驱动晶体管的第二极、第二控制端和所述第一电压端,并被配置为根据来自所述第二控制端的第二控制信号,控制所述驱动晶体管对发光器件的驱动,
其中,所述发光控制电路包括:第二控制电路,其耦接到所述驱动晶体管的控制极、所述第二控制端和所述第一节点,并被配置为根据所述第二控制信号,将所述存储电路中存储的所述驱动电压提供给所述驱动晶体管的控制极。
2.根据权利要求1所述的像素驱动电路,其中,所述发光控制电路进一步包括:
第一控制电路,其耦接到所述第一电压端、所述第二控制端和所述驱动晶体管的第一极,并被配置为根据所述第二控制信号,将所述第一电压提供给所述驱动晶体管的第一极;
第三控制电路,其耦接到所述驱动晶体管的第二极、所述第二控制端和所述发光器件,并被配置为根据所述第二控制信号,使所述驱动晶体管向所述发光器件提供驱动电流。
3.根据权利要求2所述的像素驱动电路,其中,所述第一控制电路包括第一晶体管,所述第一晶体管的控制极耦接到所述第二控制端,所述第一晶体管的第一极耦接到所述第一电压端,所述第一晶体管的第二极连接到所述驱动晶体管的第一极。
4.根据权利要求2所述的像素驱动电路,其中,所述第二控制电路包括第二晶体管,所述第二晶体管的控制极耦接到所述第二控制端,所述第二晶体管的第一极耦接到所述第一节点,且所述第二晶体管的第二极耦接到所述驱动晶体管的控制极。
5.根据权利要求2所述的像素驱动电路,其中,所述第三控制电路包括第三晶体管,所述第三晶体管的控制极耦接到所述第二控制端,所述第三晶体管的第一极耦接到所述驱动晶体管的第二极,所述第三晶体管的第二极耦接到所述发光器件。
6.根据权利要求1-5中任一项所述的像素驱动电路,其中,所述存储电路包括电容器,其中,所述电容器的第一端耦接到所述第一节点,所述电容器的第二端耦接到所述驱动晶体管的第二极。
7.根据权利要求1-5中任一项所述的像素驱动电路,其中,所述补偿电路包括第四晶体管,所述第四晶体管的控制极耦接到所述第一控制端,所述第四晶体管的第一极耦接到所述驱动晶体管的控制极,所述第四晶体管的第二极耦接到所述驱动晶体管的第一极。
8.根据权利要求1-5中任一项所述的像素驱动电路,其中,所述数据写入电路包括第五晶体管,所述第五晶体管的控制极耦接到所述第一控制端,所述第五晶体管的第一极耦接到所述数据信号端,所述第五晶体管的第二极耦接到所述驱动晶体管的控制极。
9.根据权利要求1-5中任一项所述的像素驱动电路,其中,所述复位电路包括第六晶体管,所述第六晶体管的控制极耦接到所述第一控制端,所述第六晶体管的第一极耦接到所述第一电压端,所述第六晶体管的第二极耦接到所述第一节点。
10.根据权利要求2-5中任一项所述的像素驱动电路,其中,所述发光控制电路还包括第四控制电路,所述第四控制电路耦接到所述第一控制端、所述发光器件和所述第三控制电路,并被配置为根据所述第一控制信号,使得来自所述驱动晶体管的所述驱动电流被提供给所述发光器件。
11.根据权利要求10所述的像素驱动电路,所述第三控制电路包括第三晶体管,所述第三晶体管的第一极耦接到所述驱动晶体管的第二极,所述第三晶体管的第二极耦接到所述发光器件,并且其中,所述第四控制电路包括第七晶体管,所述第七晶体管的控制极耦接到所述第一控制端,所述第七晶体管的第一极耦接到所述第三晶体管的第二极,所述第七晶体管的第二极耦接到所述发光器件。
12.一种像素电路,包括:
根据权利要求1-11中任一项所述的像素驱动电路;以及
与所述像素驱动电路耦接的发光器件。
13.根据权利要求12所述的像素电路,其中,所述发光器件包括有机发光二极管。
14.一种显示面板,包括根据权利要求12或13所述的像素电路。
15.一种用于驱动如权利要求1至11任意一项所述的像素驱动电路的方法,包括:
向所述第一控制端提供处于第一电平的第一控制信号以启用所述复位电路、所述数据写入电路和所述补偿电路,以使得所述驱动晶体管的阈值电压被存储在所述存储电路中,以及向所述第二控制端提供处于第二电平的第二控制信号以禁用所述发光控制电路;以及
向所述第一控制端提供处于第二电平的第一控制信号以禁用所述复位电路、所述数据写入电路和所述补偿电路,以及向所述第二控制端提供处于第一电平的第二控制信号以启用所述发光控制电路,从而驱动发光器件发光。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810530274.XA CN108399888B (zh) | 2018-05-29 | 2018-05-29 | 像素驱动电路及其驱动方法、像素电路和显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810530274.XA CN108399888B (zh) | 2018-05-29 | 2018-05-29 | 像素驱动电路及其驱动方法、像素电路和显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108399888A CN108399888A (zh) | 2018-08-14 |
CN108399888B true CN108399888B (zh) | 2020-03-20 |
Family
ID=63102506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810530274.XA Active CN108399888B (zh) | 2018-05-29 | 2018-05-29 | 像素驱动电路及其驱动方法、像素电路和显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108399888B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109559686B (zh) * | 2019-01-18 | 2024-06-11 | 京东方科技集团股份有限公司 | 像素电路、驱动方法、电致发光显示面板及显示装置 |
EP4020575A4 (en) * | 2019-08-23 | 2022-12-14 | BOE Technology Group Co., Ltd. | DISPLAY DEVICE AND METHOD OF MANUFACTURING IT |
TWI787681B (zh) * | 2020-11-30 | 2022-12-21 | 立積電子股份有限公司 | 電壓調節器 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104064146B (zh) * | 2014-06-23 | 2017-01-18 | 上海天马有机发光显示技术有限公司 | 有机发光二极管像素补偿电路及其显示面板、显示装置 |
TWI556210B (zh) * | 2014-11-26 | 2016-11-01 | 鴻海精密工業股份有限公司 | 畫素單元及其驅動方法 |
CN105185305A (zh) * | 2015-09-10 | 2015-12-23 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及相关装置 |
CN105096838B (zh) * | 2015-09-25 | 2018-03-02 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法和显示装置 |
CN105427807A (zh) * | 2016-01-04 | 2016-03-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板以及显示器 |
CN105575327B (zh) * | 2016-03-21 | 2018-03-16 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及有机电致发光显示面板 |
CN105845081A (zh) * | 2016-06-12 | 2016-08-10 | 京东方科技集团股份有限公司 | 像素电路、显示面板及驱动方法 |
CN106652904B (zh) * | 2017-03-17 | 2019-01-18 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
CN107393470B (zh) * | 2017-08-31 | 2019-05-10 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板和显示装置 |
CN107464526B (zh) * | 2017-09-28 | 2020-02-18 | 京东方科技集团股份有限公司 | 一种像素补偿电路、其驱动方法及显示装置 |
-
2018
- 2018-05-29 CN CN201810530274.XA patent/CN108399888B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN108399888A (zh) | 2018-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10672332B2 (en) | Pixel compensation circuit and driving method thereof, and display device | |
US10083658B2 (en) | Pixel circuits with a compensation module and drive methods thereof, and related devices | |
CN108711398B (zh) | 像素电路及其驱动方法、阵列基板、显示面板 | |
US10297195B2 (en) | Pixel circuit and driving method thereof, array substrate, display panel and display device | |
US9773453B2 (en) | Organic light emitting diode display apparatus with power circuit to accelerate a voltage level | |
US8963907B2 (en) | Pixel circuit and driving method thereof | |
US10510296B2 (en) | Pixel driving circuit and pixel driving method, array substrate and display device | |
US11087688B2 (en) | Compensating method for pixel circuit | |
US20170116918A1 (en) | Pixel circuit and driving method for the pixel circuit | |
US9734763B2 (en) | Pixel circuit, driving method and display apparatus | |
US10181283B2 (en) | Electronic circuit and driving method, display panel, and display apparatus | |
CN107464526B (zh) | 一种像素补偿电路、其驱动方法及显示装置 | |
US8937489B2 (en) | Inverter and scan driver using the same | |
CN104318897A (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN108399888B (zh) | 像素驱动电路及其驱动方法、像素电路和显示面板 | |
US10553159B2 (en) | Pixel circuit, display panel and display device | |
KR20180078933A (ko) | 유기 발광 다이오드 표시 장치 | |
US10510297B2 (en) | Pixel circuit, driving method thereof, display panel and display device | |
US20210210013A1 (en) | Pixel circuit and driving method, display panel, display device | |
US11605344B2 (en) | Pixel circuit, display panel and driving method thereof, and display device | |
CN113593475A (zh) | 像素电路、驱动方法和显示装置 | |
CN110164365B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
KR20200089328A (ko) | 액정 표시 패널 및 그 eoa 모듈 | |
CN115116395A (zh) | 驱动电路、驱动方法及显示面板 | |
KR101418122B1 (ko) | 인버터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |