CN108062285B - 一种访问NVMe存储设备的方法和NVMe存储设备 - Google Patents

一种访问NVMe存储设备的方法和NVMe存储设备 Download PDF

Info

Publication number
CN108062285B
CN108062285B CN201711224265.XA CN201711224265A CN108062285B CN 108062285 B CN108062285 B CN 108062285B CN 201711224265 A CN201711224265 A CN 201711224265A CN 108062285 B CN108062285 B CN 108062285B
Authority
CN
China
Prior art keywords
cpu
request message
protocol format
access request
storage module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711224265.XA
Other languages
English (en)
Other versions
CN108062285A (zh
Inventor
郭海涛
常胜
余洲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201711224265.XA priority Critical patent/CN108062285B/zh
Publication of CN108062285A publication Critical patent/CN108062285A/zh
Application granted granted Critical
Publication of CN108062285B publication Critical patent/CN108062285B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0607Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0661Format or protocol conversion arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明实施例提供了一种访问NVMe存储设备的方法和NVMe存储设备,解决了NVMe存储设备的供配电、散热和空间等问题。该方法包括:控制模块接收CPU发送的PCIe协议格式的访问请求消息,将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,将所述第二协议格式的访问请求消息发送至存储模块;所述存储模块将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对所述存储模块中的存储单元进行访问。该方法适用于存储技术领域。

Description

一种访问NVMe存储设备的方法和NVMe存储设备
技术领域
本发明涉及存储技术领域,尤其涉及一种访问NVMe存储设备的方法和NVMe存储设备。
背景技术
在目前的网络应用场景中,高速外围组件互联(英文:Peripheral ComponentInterconnect express,简称:PCIe)是最新的总线和接口标准,属于高速串行点对点双通道高带宽传输,它代表着下一代输入/输出I/O接口标准。
PCIe固态存储设备(如固态硬盘(英文:Solid State Disk,简称:SSD))指的是与中央处理器(英文:Central Processing Unit,简称:CPU)的PCIe接口相连接的固态存储设备,通常作为一级缓存和二级缓存来使用,与传统硬盘混插构成分级存储,实现数据在固态存储设备和传统硬盘之间的自动迁移,将不常访问的数据自动移到存储层次较低的层次,即传统硬盘,从而释放出较高层次的存储空间,即固态存储设备的存储空间,给更频繁访问的数据,从而加快了系统的存储性能。
快速非易失性存储(英文:Non-Volatile Memory Express,简称:NVMe)标准是一个针对使用PCIe SSD的企业和普通客户端系统开发的存储控制器接口标准,NVMe架构下的存储器具有低能耗,高性能的特点。在目前的存储器架构中,NVMe的技术实现如下:
在硬件上,将NVMe存储设备直接连接到中央处理器(英文:Center Process Unit,简称:CPU)的PCIe接口上,而不通过串行高级技术附件(英文:Serial AdvancedTechnology Attachment,简称:SATA)接口和串行连接小型计算机系统接口(英文:SerialAttached Small Computer System Interface,简称:SAS),从而减少了主机总线适配器(英文:Host Bus Adapter,简称:HBA)上的协议开销。
在软件上,NVMe存储设备的驱动可以直接连接到操作系统(英文:OperatingSystem,简称:OS)的块设备层,而不使用OS的访问请求队列,入队/出队调度和小型计算机系统接口(英语:Small Computer System Interface;简写:SCSI)层,与传统的SAS和SSD的方式相比,减少了50%的延时。
NVMe存储设备包括控制器和存储单元,部署在CPU的近端,对供配电、散热和空间等领域有较高的要求。并且,由于CPU的PCIe接口数量的限制,使得挂在CPU上的NVMe存储设备的数量有限,无法扩展。
发明内容
本发明的实施例提供一种NVMe存储设备的方法和NVMe存储设备,该NVMe存储设备包括控制模块和存储模块,其中,所述控制模块部署在靠近CPU的本地,包含存储单元的存储模块部署在CPU的远端,所述控制模块和所述存储模块通过能够实现远距离传输的通信协议,如以太网协议进行数据的传输,这样,将原来作为整体的NVMe存储设备一分为二的部署在以太网的两侧,解决了现有技术中NVMe存储设备的控制器和存储单元作为一个整体部署在CPU的近端所带来的所述NVMe存储设备的供配电、散热和空间等问题。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,本发明实施例提供了一种NVMe存储设备,该设备包括控制模块和存储模块,其中,所述控制模块与中央处理器CPU通过高速外围组件互联PCIe总线相连;
所述控制模块,用于接收所述CPU发送的PCIe协议格式的访问请求消息,所述PCIe协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息,将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,将所述第二协议格式的访问请求消息发送至所述存储模块;
所述存储模块,用于接收所述第二协议格式的访问请求消息,并将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对所述存储模块中的存储单元进行访问。
在第一种可能的实施方式中,结合第一方面,所所述第二协议格式是以太网协议或光线通道协议。
在第二种可能的实施方式中,结合第一方面或第一种可能的实施方式,该设备还包括交换模块,所述交换模块与至少一个所述存储模块相连接,所述PCIe协议格式的访问请求消息中还包含所述CPU所要访问的NVMe存储模块的设备标识信息;
所述控制模块,还用于根据所述PCIe协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,确定所述CPU所要访问的NVMe存储模块的设备地址信息,并将所述CPU所要访问的NVMe存储模块的设备地址信息承载于所述第二协议格式的访问请求消息中;
所述交换模块,用于接收所述控制模块发送的所述第二协议格式的访问请求消息,根据所述第二协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备地址信息,将所述第二协议格式的访问请求消息转发至所述CPU所要访问的存储模块。
在第三种可能的实施方式中,结合第二种可能的实施方式,所述控制模块具体用于:
根据所述PCIe协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,以及地址映射关系表,确定所述CPU所要访问的NVMe存储模块的设备地址信息,其中,所述地址映射关系表用于保存至少一个所述存储模块的设备标识与设备地址的对应关系。
第二方面,本发明实施例提供了一种访问NVMe存储设备的方法,该方法应用于一种NVMe存储设备,该设备包括控制模块和存储模块,其中,所述控制模块与中央处理器CPU通过高速外围组件互联PCIe总线相连,该方法包括:
所述控制模块接收所述CPU发送的PCIe协议格式的访问请求消息,所述PCIe协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息;
所述控制模块将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息;
所述控制模块将所述第二协议格式的访问请求消息发送至所述存储模块;
所述存储模块接收所述第二协议格式的访问请求消息,并将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息;
所述存储模块从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对存储模块中的存储单元进行访问。
在第一种可能的实施方式中,结合第二方面,所述第二协议格式是以太网协议或光线通道协议。
在第二种可能的实施方式中,结合第二方面或第一种可能的实施方式,所述NVMe存储设备还包括交换模块,所述交换模块与至少一个所述存储模块相连接,所述PCIe协议格式的访问请求消息中还包含所述CPU所要访问的NVMe存储模块的设备标识信息,在所述控制模块接收所述CPU发送的所述PCIe协议格式的访问请求消息之后,该方法还包括:
所述控制模块根据所述PCIe协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,确定所述CPU所要访问的NVMe存储模块的设备地址信息,并将所述CPU所要访问的NVMe存储模块的设备地址信息承载于所述第二协议格式的访问请求消息中;
所述控制模块将所述第二协议格式的访问请求消息发送至所述交换模块;
所述交换模块接收所述控制模块发送的所述第二协议格式的访问请求消息,根据所述第二协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备地址信息,将所述第二协议格式的访问请求消息转发至所述CPU所要访问的存储模块。
在第三种可能的实施方式中,结合第二种可能的实施方式,所述控制模块根据所述PCIe协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,确定所述CPU所要访问的NVMe存储模块的设备地址信息具体包括:
所述控制模块根据所述PCIe协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,以及地址映射关系表,确定所述CPU所要访问的NVMe存储模块的设备地址信息,其中,所述地址映射关系表用于保存至少一个所述存储模块的设备标识与设备地址的对应关系。
本发明实施例提供了一种访问NVMe存储设备的方法和NVMe存储设备,该设备包括控制模块和存储模块,其中,所述控制模块与中央处理器CPU通过高速外围组件互联PCIe总线相连。所述控制模块接收所述CPU发送的PCIe协议格式的访问请求消息,所述PCIe协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息,将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,将所述第二协议格式的访问请求消息发送至所述存储模块;所述存储模块接收所述第二协议格式的访问请求消息,并将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对所述存储模块中的存储单元进行访问。在该NVMe存储设备中,控制模块与中央处理器CPU通过PCIe总线相连接,控制模块与存储模块之间通过能够实现远距离传输的第二协议,如以太网协议实现数据的传输,这样,将原来作为整体的NVMe存储设备一分为二的部署在以太网的两侧,即控制模块部署在靠近CPU的本地,存储模块部署在CPU的远端,从而解决了现有技术中NVMe存储设备的控制器和存储单元作为一个整体部署在CPU的近端所带来的所述NVMe存储设备的供配电、散热和空间等问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术提供的一种NVMe存储系统示意图;
图2为本发明实施例提供的一种NVMe存储设备示意图;
图3为本发明实施例提供的另一种NVMe存储设备示意图;
图4为一种访问NVMe存储设备的方法流程图;
图5为另一种访问NVMe存储设备的方法流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在现有的存储技术中,NVMe存储设备的部署方法如图1所示,包括:中央处理器CPU和NVMe存储设备。所述NVMe存储设备包括控制器和存储单元,所述控制器和存储单元作为一个整体,通过所述CPU的PCIe接口挂接在所述CPU上。
由于所述NVMe存储设备的控制器和存储单元都对供配电、散热和空间等领域有一定的要求,将所述控制器和所述存储单元作为一个整体部署在所述CPU的近端,使得所述NVMe存储设备对供配电、散热和空间等领域有更高的要求。
针对现有技术中NVMe存储设备中的控制器与存储单元作为一个整体部署在中央处理器CPU的近端所带来的所述NVMe存储设备的供配电、散热和空间等问题,本发明实施例提供了一种新的NVMe存储设备,结合图2,该设备包括控制模块201和存储模块202,其中,所述控制模块201与中央处理器CPU通过高速外围组件互联PCIe总线相连,所述控制模块和所述存储模块通过支持远距离传输的第二协议格式进行数据的传输;
所述控制模块201,用于接收所述CPU发送的PCIe协议格式的访问请求消息,所述PCIe协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息,将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,将所述第二协议格式的访问请求消息发送至所述存储模块。
为实现将所述存储模块部署在中央处理器CPU的远端的目的,所述控制模块与所述存储模块通过第二协议进行数据的传输,其中,所述第二协议为能够实现远距离传输,且具有良好的扩展特性的网络协议。具体的,所述第二协议可以是以太网协议或光纤通道协议。
当中央处理器CPU需要访问所述NVMe存储设备的存储模块时,需要向所述控制模块发送一个PCIe协议格式的访问请求消息,所述PCIe协议格式的访问请求消息中携带有NVMe格式的数据包,所述NVMe格式的数据包中包含有所述CPU的操作指令信息,如读操作指令或写操作指令,即所述CPU访问所述NVMe存储设备包括读取所述NVMe存储设备中的数据或者向所述NVMe存储设备存储数据。所述数据包中还包括所述CPU所要访问的NVMe存储模块的地址信息,即所述CPU的访问地址信息。
所述控制模块接收到所述PCIe协议格式的访问请求消息后,由于所述控制模块与所述存储模块通过第二协议格式进行数据的传输,具体的,所述控制模块和所述存储模块相连接的接口为支持第二协议格式的接口,因此,所述控制模块需要将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,其中,所述第二协议格式的访问请求消息中携带有所述NVMe格式的数据包,所述NVMe格式的数据包中包含有所述操作指令信息,如读操作指令和写操作指令,还包括所述CPU所要访问的NVMe存储模块的地址信息,即所述CPU的访问地址信息。
具体的,所述第一处理模块可以是:专用集成电路(英文:Application SpecificIntegrated Circuit,简称:ASIC)或现场可编程门阵列(英文:Field-Programmable GateArray,简称:FPGA),也可以是其他处理单元,本发明实施例对此不做限定。
所述存储模块202,用于接收所述第二协议格式的访问请求消息,并将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对所述存储模块中的存储单元进行访问。
当存储模块接收到所述第二协议格式的访问请求消息后,需要将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,具体的,所述第三协议格式,是设备商自定义的协议格式,可以为PCIe协议格式,也可以为所述第二协议格式,还可以其他协议格式,本发明实施例对此不做限定。因此,所述存储模块接收到所述第二协议格式的访问请求消息后,需要对第二协议格式的访问请求消息进行解析,具体的,解析过程为:
所述存储模块将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对存储模块中的存储单元进行访问,实现读操作或写操作。
具体的,所述存储模块中对接收到的第二协议格式的访问请求消息进行协议转换的部分可以为专用集成电路(英文:Application Specific Integrated Circuit,简称:ASIC)或现场可编程门阵列(英文:Field-Programmable Gate Array,简称:FPGA),也可以是其他处理单元,本发明实施例对此不做限定。
本发明实施例提供了一种访问NVMe存储设备的方法和NVMe存储设备,该设备包括控制模块和存储模块,其中,所述控制模块与中央处理器CPU通过高速外围组件互联PCIe总线相连。所述控制模块接收所述CPU发送的PCIe协议格式的访问请求消息,所述PCIe协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息,将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,将所述第二协议格式的访问请求消息发送至所述存储模块;所述存储模块接收所述第二协议格式的访问请求消息,并将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对所述存储模块中的存储单元进行访问。在该NVMe存储设备中,控制模块与中央处理器CPU通过PCIe总线相连接,控制模块与存储模块之间通过能够实现远距离传输的第二协议,如以太网协议实现数据的传输,这样,将原来作为整体的NVMe存储设备一分为二的部署在以太网的两侧,即控制模块部署在靠近CPU的本地,存储模块部署在CPU的远端,从而解决了现有技术中NVMe存储设备的控制器和存储部分作为一个整体部署在CPU的近端所带来的所述NVMe存储设备的供配电、散热和空间等问题。
进一步的,为解决与CPU相连的NVMe存储设备的个数受CPU的PCIe接口数量的限制的问题,本发明实施例还提供了一种NVMe存储设备,结合图3,该存储设备还包括交换模块203;所述交换模块203与至少一个所述存储模块202相连接,所述PCIe协议格式的访问请求消息中还包括所述CPU所要访问的NVMe存储模块的设备标识信息;
所述控制模块201,还用于根据所述PCIe协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,确定所述CPU所要访问的NVMe存储模块的设备地址信息,并将所述CPU所要访问的NVMe存储模块的设备地址信息承载于所述第二协议格式的访问请求消息中;
所述交换模块203,用于接收所述控制模块发送的所述第二协议格式的访问请求消息,根据所述第二协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备地址信息,将所述第二协议格式的访问请求消息转发至所述CPU所要访问的存储模块。
具体的,中央处理器CPU上的PCIe接口有限,举例来说,所述CPU上有三个PCIe接口,则所述CPU最多只能访问3个NVMe存储设备,为解决这一问题,可以在所述控制模块和存储模块之间增加如下交换模块,所述交换模块支持所述控制模块和所述存储模块之间进行通信的第二协议格式的访问请求消息的转发,所述交换模块上可以设置有多个接口,使得多个存储模块可以同时连接在所述交换模块上。
当所述控制模块和所述存储模块之间没有所述交换模块时,所述CPU通过向一个控制模块发送访问请求消息,只能访问该控制模块所对应的一个存储模块,因此,所述CPU发送的PCIe协议格式的访问请求消息中只携带有所述操作指令信息以及所述CPU的访问地址信息。
但是,当所述控制模块和所述存储模块之间有所述交换模块时,所述CPU通过向一个控制模块发送访问请求消息时,由于该控制模块通过所述交换模块对应着至少一个存储模块,所述CPU向所述控制模块发送的PCIe协议格式的访问请求消息中还需要包含所述CPU所要访问的存储模块的设备标识信息,如设备号信息。
当所述控制模块接收到所述PCIe协议格式的访问请求消息后,需要将所述存储模块的设备标识信息转换为第二协议格式的所述存储模块的设备地址信息,举例来说,所述第二协议格式为以太网协议,则所述存储模块的地址信息为所述存储模块的MAC地址信息,所述存储模块的设备地址信息承载于所述第二协议格式的第二协议格式的访问请求消息中。
具体的,所述控制模块可以根据所述PCIe协议格式的访问请求消息中的所述CPU所要访问的所述NVMe存储模块的设备标识信息,以及地址映射关系表,确定所述CPU所要访问的NVMe存储模块的设备地址信息,其中,所述地址映射关系表用于保存至少一个所述存储模块的设备标识与设备地址的对应关系。
当然,所述控制模块还可以通过其他方式将所述存储模块的设备标识信息转换为设备地址信息,例如,通过某种预设的算法,将所述CPU所要访问的存储模块的设备标识信息转换为所述CPU所要访问的存储模块的设备地址信息,具体的,本发明实施例对此不做限定。
所述控制模块将携带有所述CPU所要访问的存储模块设备地址信息的第二协议格式的访问请求消息发送至所述交换模块。
所述交换模块通过所述第二协议格式的访问请求消息中的所述CPU所要访问的存储模块的设备地址信息,将所述第二协议格式的访问请求消息转发至所述存储模块。
关于所述存储模块的详细技术特征可参见上述实施例,本发明实施例对此不再赘述。
需要说明的是,为了增强所述中央处理器CPU访问NVMe设备来存储或读取数据的可靠性,在该NVMe存储设备还对如下两个方面进行了用于增强可靠性的设置:
第一方面,在所述控制模块和存储模块中设置重传缓存。
具体的,当所述中央处理器CPU访问所述NVMe存储设备来读取或存储数据时,由于所述交换模块的不稳定性,可能会发生读取或存储数据失败的现象。为了避免上述现象,在所述控制模块和存储模块中设置重传缓存。所述重传缓存,用于当所述中央处理器CPU读取或存储数据失败时,向所述NVMe存储设备重新发送PCIe协议格式的访问请求消息,所述控制模块在其重传缓存中将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,并将所述第二协议格式的访问请求消息发送至交换模块,所述存储模块在其重传缓存中将接收到的所述交换模块发送的第二协议格式的访问请求消息在其重传缓存中转换为第三协议格式的访问请求消息,并通过所述第三协议格式的访问请求消息中的操作指令信息和所述CPU的访问地址信息,访问所述NVMe存储设备中的存储单元。
第二方面,在所述交换模块中实现流控机制。
具体的,当所述交换模块的接口发生阻塞时,所述交换模块向所述中央处理器CPU和NVMe存储设备发送提醒消息,所述提醒消息包括所述中央处理器CPU和所述NVMe存储设备停止向所述交换模块发送数据。
本发明实施例提供了一种NVMe存储设备,该设备包括控制模块,交换模块和至少一个存储模块,其中,由于所述控制模块和所述交换模块,所述交换模块和所述存储模块之间通过能够实现远距离传输的网络协议进行数据的传输,将原来作为整体的NVMe存储设备一分为二的部署在以太网的两侧,即控制模块部署在靠近CPU的本地,存储模块部署在CPU的远端,从而解决了现有技术中NVMe存储设备的控制器和存储部分作为一个整体部署在CPU的近端所带来的所述NVMe存储设备的供配电、散热和空间等问题。并且,所述交换模块上可以设置多个接口与多个存储设备相连接,从而解决了CPU访问的NVMe存储设备的数量受到CPU的PCIe接口数量限制的问题。
本发明实施例提供了一种访问NVMe存储设备的方法,该方法应用于一种NVMe存储设备,该设备包括控制模块和存储模块,其中,所述控制模块与中央处理器CPU通过高速外围组件互联PCIe总线相连,结合图4,该方法包括:
401、所述控制模块接收所述CPU发送的PCIe协议格式的访问请求消息,所述PCIe协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息。
402、所述控制模块将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息。
403、所述控制模块将所述第二协议格式的访问请求消息发送至所述存储模块。
404、所述存储模块接收所述第二协议格式的访问请求消息,并将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息。
405、所述存储模块从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对存储模块中的存储单元进行访问。
具体的,该方法实施例的详细技术特征可参见上述NVMe存储设备的实施例,本发明实施例对此不再赘述。
本发明实施例提供了一种访问NVMe存储设备的方法,在该方法中,控制模块与中央处理器CPU通过PCIe总线相连接,控制模块与存储模块之间通过能够实现远距离传输的第二协议,如以太网协议实现数据的传输,将原来作为整体的NVMe存储设备一分为二的部署在以太网的两侧,即控制模块部署在靠近CPU的本地,存储模块部署在CPU的远端,从而解决了现有技术中NVMe存储设备的控制器和存储部分作为一个整体部署在CPU的近端所带来的所述NVMe存储设备的供配电、散热和空间等问题。
进一步的,为解决与CPU相连的NVMe存储设备的个数受CPU的PCIe接口数量的限制的问题,本发明实施例还提供了一种访问NVMe存储设备的方法,结合图5,该方法包括:
501、所述控制模块接收所述CPU发送的PCIe协议格式的访问请求消息,所述PCIe协议格式的访问请求消息中包含操作指令、所述CPU所要访问的NVMe存储设备的设备标识信息和所述CPU的访问地址信息。
502、所述控制模块将所述PCIe协议格式的访问请求消息转换为第二协议格式的访问请求消息,其中,所述控制模块所述第二协议格式的访问请求消息中包含所述操作指令、所述CPU所要访问的NVMe存储设备的设备地址信息和所述CPU的访问地址信息。
具体的,所述控制模块根据所述PCIe协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,以及地址映射关系表,确定所述CPU所要访问的NVMe存储模块的设备地址信息,其中,所述地址映射关系表用于保存至少一个所述存储模块的设备标识与设备地址的对应关系。
503、所述控制模块将所述第二协议格式的访问请求消息发送至所述交换模块。
504、所述交换模块接收所述控制模块发送的所述第二协议格式的访问请求消息,根据所述第二协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备地址信息,将所述第二协议格式的访问请求消息转发至所述CPU所要访问的存储模块。
505、所述存储模块接收所述第二协议格式的访问请求消息,并将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息。
506、所述存储模块从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对存储模块中的存储单元进行访问。
具体的,该方法的实施例的详细实施过程可参见上述NVMe存储设备的实施例,本发明实施例对此不再赘述。
本发明实施例提供了一种访问NVMe存储设备的方法,该方法应用于一种NVMe存储设备,该设备包括控制模块,交换模块和至少一个存储模块,其中,由于所述控制模块和所述交换模块,所述交换模块和所述存储模块之间通过能够实现远距离传输的网络协议,如以太网协议,进行数据的传输,将原来作为整体的NVMe存储设备一分为二的部署在以太网的两侧,即控制模块部署在靠近CPU的本地,存储模块部署在CPU的远端,从而解决了现有技术中NVMe存储设备的控制器和存储部分作为一个整体部署在CPU的近端所带来的所述NVMe存储设备的供配电、散热和空间等问题。并且,所述交换模块上可以设置多个接口与多个存储设备相连接,从而解决了CPU访问的NVMe存储设备的数量受到CPU的PCIe接口数量限制的问题。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (12)

1.一种NVMe存储设备,其特征在于,所述NVMe存储设备包括控制模块和存储模块,其中,所述控制模块与所述NVMe存储设备所在NVMe存储系统的中央处理器CPU通过第一协议格式相连,所述第一协议格式为PCIe格式协议;所述控制模块在所述CPU的本地,所述控制模块和所述CPU共用供配电、散热和空间,所述存储模块在所述CPU的远端,所述控制模块和所述存储模块分别部署在支持远距离传输的网络的两侧;
所述控制模块,用于接收所述CPU发送的第一协议格式的访问请求消息,所述第一协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息,将所述第一协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,将所述第二协议格式的访问请求消息通过所述支持远距离传输的网络发送至所述存储模块,所述第二协议格式为以太网格式或光纤通道协议格式;
所述存储模块,用于通过所述支持远距离传输的网络接收所述第二协议格式的访问请求消息。
2.根据权利要求1所述的NVMe存储设备,其特征在于,该设备还包括交换模块,所述交换模块与至少一个所述存储模块相连接,所述第一协议格式的访问请求消息中还包含所述CPU所要访问的NVMe存储模块的设备标识信息;
所述控制模块,还用于根据所述第一协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,确定所述CPU所要访问的NVMe存储模块的设备地址信息,并将所述CPU所要访问的NVMe存储模块的设备地址信息承载于所述第二协议格式的访问请求消息中;
所述交换模块,用于接收所述控制模块发送的所述第二协议格式的访问请求消息,根据所述第二协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备地址信息,将所述第二协议格式的访问请求消息转发至所述CPU所要访问的存储模块。
3.根据权利要求2所述的NVMe存储设备,其特征在于,所述控制模块具体用于:
根据所述第一协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,以及地址映射关系表,确定所述CPU所要访问的NVMe存储模块的设备地址信息,其中,所述地址映射关系表用于保存至少一个所述存储模块的设备标识与设备地址的对应关系。
4.根据权利要求1所述的NVMe存储设备,所述存储模块还用于:
将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对所述存储模块中的存储单元进行访问。
5.一种访问NVMe存储设备的方法,其特征在于,该方法应用于一种NVMe存储设备,该设备包括控制模块和存储模块,其中,所述控制模块与中央处理器CPU通过高速外围组件互联PCIe总线相连,所述控制模块在所述CPU的本地,所述控制模块和所述CPU共用供配电、散热和空间,所述存储模块在所述CPU的远端;所述控制模块和所述存储模块分别部署在支持远距离传输的网络的两侧,该方法包括:
所述控制模块接收所述CPU发送的第一协议格式的访问请求消息,所述第一协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息,所述第一协议格式为PCIe格式协议;
所述控制模块将所述第一协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,所述第二协议格式为以太网格式或光纤通道协议格式;
所述控制模块将所述第二协议格式的访问请求消息通过所述支持远距离传输的网络发送至所述存储模块;
所述存储模块通过所述支持远距离传输的网络接收所述第二协议格式的访问请求消息。
6.根据权利要求5所述的方法,其特征在于,所述NVMe存储设备还包括交换模块,所述交换模块与至少一个所述存储模块相连接,所述第一协议格式的访问请求消息中还包含所述CPU所要访问的NVMe存储模块的设备标识信息,在所述控制模块接收所述CPU发送的所述第一协议格式的访问请求消息之后,该方法还包括:
所述控制模块根据所述第一协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,确定所述CPU所要访问的NVMe存储模块的设备地址信息,并将所述CPU所要访问的NVMe存储模块的设备地址信息承载于所述第二协议格式的访问请求消息中;
所述控制模块将所述第二协议格式的访问请求消息发送至所述交换模块;
所述交换模块接收所述控制模块发送的所述第二协议格式的访问请求消息,根据所述第二协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备地址信息,将所述第二协议格式的访问请求消息转发至所述CPU所要访问的存储模块。
7.根据权利要求6所述的方法,其特征在于,所述控制模块根据所述第一协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,确定所述CPU所要访问的NVMe存储模块的设备地址信息具体包括:
所述控制模块根据所述第一协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,以及地址映射关系表,确定所述CPU所要访问的NVMe存储模块的设备地址信息,其中,所述地址映射关系表用于保存至少一个所述存储模块的设备标识与设备地址的对应关系。
8.根据权利要求7所述的方法,所述存储模块进一步执行:
将所述第二协议格式的访问请求消息转换为第三协议格式的访问请求消息,其中,所述第三协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,从所述第三协议格式的访问请求消息中获取所述操作指令和所述CPU的访问地址信息,根据所述操作指令和所述CPU的访问地址信息对所述存储模块中的存储单元进行访问。
9.一种NVMe控制模块,与存储模块通信,其特征在于,所述控制模块与中央处理器CPU通过第一协议格式相连,所述第一协议格式为PCIe格式协议,所述控制模块在所述CPU的本地,所述控制模块和所述CPU共用供配电、散热和空间,所述存储模块在所述CPU的远端,所述控制模块和所述存储模块分别部署在支持远距离传输的网络的两侧;
所述控制模块,用于接收所述CPU发送的第一协议格式的访问请求消息,所述第一协议格式的访问请求消息中包含操作指令和所述CPU的访问地址信息,将所述第一协议格式的访问请求消息转换为第二协议格式的访问请求消息,所述第二协议格式的访问请求消息中包含所述操作指令和所述CPU的访问地址信息,所述第二协议格式为以太网格式或光纤通道协议格式;
所述控制模块还用于:将所述第二协议格式的访问请求消息通过所述支持远距离传输的网络发送至所述存储模块,以便对所述存储模块中的存储单元通过所述支持远距离传输的网络接收所述第二协议格式的访问请求消息。
10.根据权利要求9所述的NVMe控制模块,其特征在于,设备还包括交换模块,所述交换模块与至少一个所述存储模块相连接,所述第一协议格式的访问请求消息中还包含所述CPU所要访问的NVMe存储模块的设备标识信息;
所述控制模块,还用于根据所述第一协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,确定所述CPU所要访问的NVMe存储模块的设备地址信息,并将所述CPU所要访问的NVMe存储模块的设备地址信息承载于所述第二协议格式的访问请求消息中;
所述交换模块,用于接收所述控制模块发送的所述第二协议格式的访问请求消息,根据所述第二协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备地址信息,将所述第二协议格式的访问请求消息转发至所述CPU所要访问的存储模块。
11.根据权利要求9所述的NVMe控制模块,其特征在于,所述控制模块具体用于:
根据所述第一协议格式的访问请求消息中的所述CPU所要访问的NVMe存储模块的设备标识信息,以及地址映射关系表,确定所述CPU所要访问的NVMe存储模块的设备地址信息,其中,所述地址映射关系表用于保存至少一个所述存储模块的设备标识与设备地址的对应关系。
12.一种计算机可读取存储介质,其特征在于,所述计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行所述指令以实现如权利要求5-8中任一所述方法。
CN201711224265.XA 2014-06-27 2014-06-27 一种访问NVMe存储设备的方法和NVMe存储设备 Active CN108062285B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711224265.XA CN108062285B (zh) 2014-06-27 2014-06-27 一种访问NVMe存储设备的方法和NVMe存储设备

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201711224265.XA CN108062285B (zh) 2014-06-27 2014-06-27 一种访问NVMe存储设备的方法和NVMe存储设备
CN201410305089.2A CN104111907B (zh) 2014-06-27 2014-06-27 一种访问NVMe存储设备的方法和NVMe存储设备

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201410305089.2A Division CN104111907B (zh) 2014-06-27 2014-06-27 一种访问NVMe存储设备的方法和NVMe存储设备

Publications (2)

Publication Number Publication Date
CN108062285A CN108062285A (zh) 2018-05-22
CN108062285B true CN108062285B (zh) 2022-04-29

Family

ID=51708704

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201410305089.2A Active CN104111907B (zh) 2014-06-27 2014-06-27 一种访问NVMe存储设备的方法和NVMe存储设备
CN201711224265.XA Active CN108062285B (zh) 2014-06-27 2014-06-27 一种访问NVMe存储设备的方法和NVMe存储设备

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201410305089.2A Active CN104111907B (zh) 2014-06-27 2014-06-27 一种访问NVMe存储设备的方法和NVMe存储设备

Country Status (3)

Country Link
EP (1) EP3147792A4 (zh)
CN (2) CN104111907B (zh)
WO (1) WO2015197027A1 (zh)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104111907B (zh) * 2014-06-27 2018-01-02 华为技术有限公司 一种访问NVMe存储设备的方法和NVMe存储设备
CN104615577A (zh) * 2015-02-09 2015-05-13 浪潮集团有限公司 一种大数据服务器
WO2017040706A1 (en) * 2015-09-02 2017-03-09 Cnex Labs, Inc. Nvm express controller for remote access of memory and i/o over ethernet-type networks
CN106610789B (zh) * 2015-10-26 2019-08-16 华为技术有限公司 一种数据处理方法、装置及系统
CN106775434B (zh) * 2015-11-19 2019-11-29 华为技术有限公司 一种NVMe网络化存储的实现方法、终端、服务器及系统
WO2017185322A1 (zh) 2016-04-29 2017-11-02 华为技术有限公司 存储网元发现方法及装置
CN106469198B (zh) 2016-08-31 2019-10-15 华为技术有限公司 键值存储方法、装置及系统
CN107992436B (zh) * 2016-10-26 2021-04-09 华为技术有限公司 一种NVMe数据读写方法及NVMe设备
EP3757810B1 (en) 2016-12-28 2023-04-05 Huawei Technologies Co., Ltd. Packet forwarding method, device, and system in nvme over fabric
CN108959144B (zh) * 2017-05-24 2021-08-20 微软技术许可有限责任公司 现场可编程门阵列之间的通信
CN107480083A (zh) * 2017-07-02 2017-12-15 北京溢思得瑞智能科技研究院有限公司 数据存储访问设备
CN107463519A (zh) * 2017-07-02 2017-12-12 北京溢思得瑞智能科技研究院有限公司 存储设备及用于访问存储设备的系统
CN107526701A (zh) * 2017-07-02 2017-12-29 北京溢思得瑞智能科技研究院有限公司 热插拔存储设备及系统
CN107911414B (zh) * 2017-10-20 2020-10-20 英业达科技有限公司 数据存取系统
CN110199270B (zh) * 2017-12-26 2022-09-02 华为技术有限公司 存储系统中存储设备的管理方法及装置
EP3985949A1 (en) 2017-12-26 2022-04-20 Huawei Technologies Co., Ltd. Method and apparatus for managing storage device in storage system
US10740479B2 (en) 2018-01-24 2020-08-11 International Business Machines Corporation Controlling access to removable non-volatile memory device using instruction file
TWI700590B (zh) * 2019-01-28 2020-08-01 瑞昱半導體股份有限公司 介面轉接電路
TWI703446B (zh) * 2019-01-29 2020-09-01 瑞昱半導體股份有限公司 介面轉接電路
CN112148227B (zh) * 2020-09-25 2023-03-24 中国科学院空天信息创新研究院 一种存储设备及信息处理方法
CN112181891B (zh) * 2020-10-23 2022-07-12 北京大地信合信息技术有限公司 基于NVMe的存储板卡以及数据处理方法
CN112328521A (zh) * 2020-11-05 2021-02-05 杭州华澜微电子股份有限公司 一种总线适配器和数据传输方法
CN113031862B (zh) * 2021-03-18 2024-03-22 中国电子科技集团公司第五十二研究所 一种基于nvme协议控制sata盘的存储系统
CN113392046A (zh) * 2021-06-10 2021-09-14 杭州华澜微电子股份有限公司 一种数据传输方法、装置及电子设备
CN113569525A (zh) * 2021-06-24 2021-10-29 合肥松豪电子科技有限公司 一种利用sram在fpga验证平台上的验证模型及方法
CN113645258A (zh) * 2021-10-18 2021-11-12 阿里云计算有限公司 数据传输方法、装置、存储介质、处理器及电子设备
CN114613418B (zh) * 2022-04-02 2023-03-10 北京得瑞领新科技有限公司 对固态硬盘的NVMe-MI功能测试的系统及方法
CN115098426B (zh) * 2022-06-22 2023-09-12 深圳云豹智能有限公司 Pcie设备管理方法、接口管理模块、pcie系统、设备和介质
CN115033186B (zh) * 2022-08-09 2022-11-01 北京得瑞领新科技有限公司 双端口NVMe控制器及读写命令处理方法
CN117407348B (zh) * 2023-12-15 2024-03-22 成都电科星拓科技有限公司 PCIe自适应转接方法、装置、存储介质及电子设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101968856A (zh) * 2010-10-13 2011-02-09 上海源翰数码科技有限公司 移动存储扩展卡及计算机
CN201828908U (zh) * 2010-09-14 2011-05-11 上海源翰数码科技有限公司 基于usb3.0技术的便携式高速固态存储器

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8873574B2 (en) * 2005-07-25 2014-10-28 Hewlett-Packard Development Company, L.P. Network-attached storage device having a connection to a local user device
CN100353307C (zh) * 2006-02-16 2007-12-05 杭州华三通信技术有限公司 一种存储系统以及存储数据的方法和读取数据的方法
CN101299757A (zh) * 2008-05-23 2008-11-05 华为技术有限公司 一种数据共享方法及通讯系统以及相关设备
CN102063274B (zh) * 2010-12-30 2013-10-09 华为技术有限公司 存储阵列和存储系统及数据访问方法
US8700834B2 (en) * 2011-09-06 2014-04-15 Western Digital Technologies, Inc. Systems and methods for an enhanced controller architecture in data storage systems
US20130135816A1 (en) * 2011-11-17 2013-05-30 Futurewei Technologies, Inc. Method and Apparatus for Scalable Low Latency Solid State Drive Interface
CN103150427A (zh) * 2013-02-19 2013-06-12 浪潮电子信息产业股份有限公司 一种基于ssd硬盘缓存加速与备份的raid设计方法
CN103401846B (zh) * 2013-07-15 2016-08-24 杭州华为数字技术有限公司 数据处理方法、协议转换设备和互联网络
WO2015081515A1 (zh) * 2013-12-04 2015-06-11 华为技术有限公司 数据处理方法、装置、存储控制器和机柜
CN203643778U (zh) * 2013-12-30 2014-06-11 北京京诚瑞达电气工程技术有限公司 一种变频器控制器
CN103885909B (zh) * 2014-03-26 2017-07-11 国电南瑞科技股份有限公司 基于原生PCIe接口的SSD控制器及其控制方法
CN104111907B (zh) * 2014-06-27 2018-01-02 华为技术有限公司 一种访问NVMe存储设备的方法和NVMe存储设备

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201828908U (zh) * 2010-09-14 2011-05-11 上海源翰数码科技有限公司 基于usb3.0技术的便携式高速固态存储器
CN101968856A (zh) * 2010-10-13 2011-02-09 上海源翰数码科技有限公司 移动存储扩展卡及计算机

Also Published As

Publication number Publication date
CN104111907A (zh) 2014-10-22
CN104111907B (zh) 2018-01-02
EP3147792A1 (en) 2017-03-29
CN108062285A (zh) 2018-05-22
EP3147792A4 (en) 2017-06-28
WO2015197027A1 (zh) 2015-12-30

Similar Documents

Publication Publication Date Title
CN108062285B (zh) 一种访问NVMe存储设备的方法和NVMe存储设备
US10705974B2 (en) Data processing method and NVME storage device
US10732879B2 (en) Technologies for processing network packets by an intelligent network interface controller
US10833969B2 (en) Methods and apparatus for composite node malleability for disaggregated architectures
CN109582614B (zh) 针对远程存储器访问的nvm express控制器
CN108628775B (zh) 一种资源管理的方法和装置
US20140195634A1 (en) System and Method for Multiservice Input/Output
WO2015078219A1 (zh) 一种信息缓存方法、装置和通信设备
WO2018137217A1 (zh) 一种数据处理的系统、方法及对应装置
US20190079895A1 (en) System and method for maximizing bandwidth of pci express peer-to-peer (p2p) connection
US20190272124A1 (en) Techniques for Moving Data between a Network Input/Output Device and a Storage Device
US11169743B2 (en) Energy management method and apparatus for processing a request at a solid state drive cluster
KR20120087980A (ko) 다중 인터페이스 솔리드 스테이트 디스크, 및 다중 인터페이스 솔리드 스테이트 디스크의 처리 방법 및 시스템
WO2021073546A1 (zh) 数据访问方法、装置和第一计算设备
US10951741B2 (en) Computer device and method for reading or writing data by computer device
WO2019047026A1 (zh) 数据迁移的方法、系统及智能网卡
CN104239252A (zh) 数据存储系统的数据传输方法、装置及系统
US20190102107A1 (en) Techniques for batch operations to storage devices
CN102843435A (zh) 一种在集群系统中存储介质的访问、响应方法和系统
US20150199298A1 (en) Storage and network interface memory share
CN103036815B (zh) 一种信息技术和通信技术ict融合系统
WO2015070539A1 (zh) 一种基于dma的数据压缩芯片结构及其实现方法
CN104954392A (zh) 一种云盘及其实现方法、装置
CN107911414B (zh) 数据存取系统
US20180173624A1 (en) Method and apparatus for data access in storage system

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant